RU167430U1 - Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам - Google Patents

Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам Download PDF

Info

Publication number
RU167430U1
RU167430U1 RU2016127772U RU2016127772U RU167430U1 RU 167430 U1 RU167430 U1 RU 167430U1 RU 2016127772 U RU2016127772 U RU 2016127772U RU 2016127772 U RU2016127772 U RU 2016127772U RU 167430 U1 RU167430 U1 RU 167430U1
Authority
RU
Russia
Prior art keywords
input
probability
output
block
per bit
Prior art date
Application number
RU2016127772U
Other languages
English (en)
Inventor
Владимир Викторович Егоров
Андрей Андреевич Катанович
Сергей Александрович Лобов
Михаил Леонидович Маслаков
Андрей Николаевич Мингалев
Михаил Сергеевич Смаль
Александр Евгеньевич Тимофеев
Original Assignee
Открытое акционерное общество "Российский институт мощного радиостроения"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Открытое акционерное общество "Российский институт мощного радиостроения" filed Critical Открытое акционерное общество "Российский институт мощного радиостроения"
Priority to RU2016127772U priority Critical patent/RU167430U1/ru
Application granted granted Critical
Publication of RU167430U1 publication Critical patent/RU167430U1/ru

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/09Error detection only, e.g. using cyclic redundancy check [CRC] codes or single parity bit
    • H03M13/095Error detection codes other than CRC and single parity bit codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Полезная модель относится к области электрорадиотехники, а именно к технике радиосвязи, и может быть использована в системах передачи данных, использующих сигналы с относительной фазовой модуляцией, для оценки вероятности ошибки на бит. Техническим результатом заявленной полезной модели является обеспечение получения оценки вероятности ошибки на бит для режима повышенной кратности, а именно для режима использования сигналов с восьмипозиционной относительной фазовой модуляцией, находясь в режиме использования сигналов с четырехпозиционной относительной фазовой модуляцией без введения избыточности. Устройство содержит аналогово-цифровой преобразователь, первый блок накопления, демодулятор, блок определения разности фаз, блок определения символов, блок проверки условия, блок накопления, сумматор, делитель, блок проверки условия, блок вычисления оценки вероятности ошибки на бит, блок хранения решения. Технический результат достигается благодаря тому, что в предложенном устройстве осуществляется подсчет частности попадания разности фаз в определенные сектора. При этом найдено аналитическое выражение связывающее вероятность ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией с вероятностью попадания в указанные сектора. 1 ил.

Description

Полезная модель относится к области электрорадиотехники, а именно к технике радиосвязи, и может быть использована в системах передачи данных, использующих сигналы с относительной фазовой модуляцией без введения избыточности, для оценки вероятности ошибки на бит для режима повышенной кратности, а именно для режима использования сигналов с восьмипозиционной относительной фазовой модуляцией, находясь в режиме использования сигналов с четырехпозиционной относительной фазовой модуляцией.
В процессе функционирования адаптивных систем передачи данных возникает задача выбора кратности модуляции для обеспечения максимальной информационной скорости передачи данных. Часто для этого используются различные тестовые или служебные сигналы. Однако, это приводит к необходимости прерывать поток полезной информации, что снижает информационную скорость передачи, поэтому необходимо применять подходы, которые позволяют сформировать оценку и принять решение по информационному сигналу без использования каких-либо тестов. В процессе сеанса связи для увеличения скорости передачи данных происходит постепенный переход с двухпозиционной фазовой модуляции на четырехпозиционную и далее на восьмипозиционную. Тогда возникает задача оценить вероятность ошибки на бит по сигналам с четырехпозиционной фазовой модуляцией для сигналов с восьмипозиционной фазовой модуляцией.
Наиболее близким к заявленному техническому решению является патент РФ на изобретение №2434334 «Способ оценки достоверности приема сигналов с многопозиционной относительной фазовой модуляцией», который принят за прототип. Способ содержит демодулятор, блок определения разности фаз, блок определения символов и блок определения вероятности ошибки на бит. Предложенный способ не позволяет оценить вероятность ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией, если при передаче данных не используется кодирование, или в принятом кодовом блоке количество обнаруженных ошибок больше заданного порога.
Целью полезной модели является получение оценки вероятности ошибки на бит по информационным сигналам с четырехпозиционной фазовой модуляцией для сигналов с восьмипозиционной фазовой модуляцией.
Поставленная цель достигается тем, что в устройство оценки вероятности ошибки на бит, содержащее демодулятор, блок определения разности фаз, блок определения символов, блок вычисления оценки вероятности ошибки на бит, введены: аналогово-цифровой преобразователь (АЦП), вход которого является входом устройства, в котором получают отсчеты принятого сигнала с четырехпозиционной фазовой модуляцией, которые с выхода АЦП передают на вход первого блока накопления, в котором накапливают отсчеты сигнала на длительности двух элементарных посылок, с выхода первого блока накопления накопленный массив значений передают на вход демодулятора, представляющего собой последовательно соединенные блок определения разности фаз и блок определения символов, а вход демодулятора, одновременно является и входом блока определения разности фаз, в котором определяют разность начальных фаз между двумя соседними посылками по известному принципу, описанному в [1], а полученную разность передают с выхода блока определения разности фаз на вход блока определения символов, где определяют принимаемый символ, в предположении, что принимается сигнал с восьмипозиционной фазовой модуляцией и расположением символов в соответствии с кодом Грея [2], далее полученный символ, состоящий из трех бит, с выхода блока определения символов, который также является выходом демодулятора передают на вход первого блока проверки условия, в котором проверяют, равен ли принятый символ символу «000», «110», «101» или символу «011» и, если равен - то далее с выхода первого блока проверки условия передают на вход второго блока накопления «1», а если не равен, то передают «0», при этом во втором блоке накопления накапливают полученные значения на длительности интервала анализа, накопленный массив значений с выхода второго блока накопления передают на вход сумматора, в котором суммируют полученный массив значений, результат суммирования с выхода сумматора передают на вход делителя, в котором производят деление полученной величины на длительность интервала анализа, результат деления с выхода делителя передают на вход второго блока проверки условия, в котором проверяют, полученная величина больше 0,5 или меньше, и если полученная величина больше 0,5, то с первого выхода второго блока проверки условия передают значение 0,5 на первый вход блока хранения решения, а если полученная величина меньше 0,5, то со второго выхода второго блока проверки условия передают полученную величину на вход блока вычисления оценки вероятности ошибки на бит, в котором табличным способом вычисляют оценку вероятности ошибки на бит как решение следующего уравнения:
Figure 00000001
где
Figure 00000002
- величина, полученная со второго выхода второго блока проверки условия, а p8 - искомая оценка вероятности ошибки на бит для восьмипозиционной фазовой модуляции, далее вычисленную оценку с выхода блока вычисления оценки вероятности ошибки на бит передают на второй вход блока хранения решения, получая, таким образом, искомую вероятность ошибки на бит для восьмипозиционной фазовой модуляции.
Структурная схема предлагаемого устройства изображена на фиг.
Устройство оценки вероятности ошибки на бит содержит аналогово-цифровой преобразователь 1 (АЦП), выход которого подключен ко входу первого блока накопления 2, выход которого подключен ко входу демодулятора 3, внутри которого находится блок определения разности фаз 3.1, выход которого соединен со входом блока определения символов 3.2. При этом, вход демодулятора одновременно является входом блок определения разности фаз 3.1, а выход блока определения символов 3.2 одновременно является выходом демодулятора. При этом выход демодулятора 3 подключен ко входу первого блока проверки условия 4, выход которого подключен ко входу блока накопления 5, выход которого соединен со входом сумматора 6. При этом выход сумматора 6 соединен со входом делителя 7, выход которого соединен со входом второго блока проверки условия 8, первый выход которого подключен к первому входу блока хранения решения 10, а второй выход подключен ко входу блока вычисления оценки вероятности ошибки на бит 9, выход которого соединен со вторым входом блока хранения решения 10.
Предлагаемое устройство может быть использовано для адаптивных систем связи, использующих сигналы с фазовой модуляцией. Отличительной особенностью описанного устройства является возможность оценивать вероятность ошибки на бит после демодуляции по информационным сигналам с четырехпозиционной фазовой модуляцией для сигналов с восьмипозиционной фазовой модуляцией, без введения избыточности. Наличие такого устройства позволяет отказаться от применения тестовых сигналов с восьмипозиционной фазовой модуляцией для оценки качества канала связи для указанной кратности модуляции, если в данный момент используется четырехпозиционная фазовая модуляция. При этом способ позволяет получить искомую оценку вне зависимости от того присутствует или нет кодирование передаваемой информации. Кроме того, время передачи можно использовать полностью для передачи полезных данных, что приводит к повышению скорости передачи данных. Количество ошибок в принимаемых битах не влияет на точность способа.
Структура предлагаемого устройства получена из следующих предположений.
Как известно, одним из режимов передачи является четырехпозиционная относительная фазовая модуляция (ОФМ-4). В процессе сеанса связи для увеличения скорости передачи данных происходит постепенный переход с двухпозиционной фазовой модуляции на четырехпозиционную и далее на восьмипозиционную. В этом случае оценить вероятность ошибки на бит при использовании ОФМ более высокой позиционности можно на основе следующего подхода.
Рассмотрим задачу оценки вероятности ошибки на бит для сигналов с восьмипозиционной относительной фазовой модуляцией (ОФМ-8). Передача символов 00, 01, 11 и 10 для сигналов ОФМ-4 эквивалентна передаче символов «000», «110», «101» или символу «011» для сигналов с ОФМ-8 в соответствии с кодом Грея. Тогда вероятность ошибки на бит для сигналов с ОФМ-8 связана с вероятностью попадания разности фаз принятого сигнала в сектора, соответствующие символам «000», «110», «101» или символу «011», с учетом расстановки фаз в соответствии с кодом Грея, описывается следующим уравнением:
(1-p8)3+3p8 2(1-p8)=Pсовп
где Pсовп - вероятность события, состоящего в том, что фаза принятого сигнала оказалась в секторах, соответствующих символам «000», «110», «101» или «011», независимо от того, какой символ передавался, p8 - вероятность ошибки на бит для сигналов с ОФМ-8.
В качестве оценки
Figure 00000003
можно использовать соответствующую частость, доступную для измерения:
Figure 00000004
где k8 - количество попаданий фазы принятого сигнала в сектора, соответствующие символам «000», «110», «101» или символу «011», N - объем выборки. При такой замене, следует учитывать, что решением нового уравнения будет уже не истинная, а оценка вероятности ошибки на бит
Figure 00000005
которая характеризуется некоторой погрешностью.
Таким образом, в достаточно простой вычислительной схеме можно получить оценку вероятности ошибки на бит для сигналов с ОФМ-8, во время приема полезной информации, передаваемой с помощью сигналов с ОФМ-4. При этом, хранить решение данного уравнения проще всего в табличном виде, чтобы не тратить время на решение уравнения во время функционирования системы связи.
Работа устройства осуществляется следующим образом.
Принимаемый сигнал подают на аналогово-цифровой преобразователь 1 (АЦП), который является входом устройства, в котором получают отсчеты принятого сигнала с четырехпозиционной фазовой модуляцией, которые затем с выхода АЦП передают на вход первого блока накопления 2, в котором накапливают отсчеты сигнала на длительности двух элементарных посылок. С выхода блока накопления 2 передают накопленный массив значений на вход демодулятора 3, представляющего собой последовательно соединенные блок определения разности фаз 3.1 и блок определения символов 3.2. При этом, вход демодулятора 3, одновременно является и входом блока определения разности фаз 3.1, в котором определяют разность начальных фаз между двумя соседними посылками, а полученную разность передают с выхода блока определения разности фаз 3.1 на вход блока определения символов 3.2, где определяют принимаемый символ, в предположении, что принимается сигнал с восьмипозиционной фазовой модуляцией и расположением символов в соответствии с кодом Грея. Далее полученный символ, состоящий из трех бит, передается с выхода блока определения символов 3.2, который также является выходом демодулятора 3, на вход первого блока проверки условия 4, в котором проверяют, равен ли принятый символ символу «000», «110», «101» или символу «011». Если символ равен - то передают далее на вход второго блока накопления 5 «1», а если не равен, то передают «0». При этом во втором блоке накопления 5 накапливают полученные значения на длительности интервала анализа, а накопленный массив значений с выхода второго блока накопления передают на вход сумматора 6, в котором суммируют полученный массив значений. Результат суммирования с выхода сумматора 6 передают на вход делителя 7, в котором производят деление полученной величины на длительность интервала анализа, а результат деления с выхода делителя 7 передают на вход второго блока проверки условия 8. Во втором блоке проверки условия 8 проверяют, больше ли 0,5 или меньше полученная величина, и если полученная величина больше 0,5, то с первого выхода второго блока проверки условия 8 передают значение 0,5 на первый вход блока хранения решения 10, а если полученная величина меньше 0,5, то со второго выхода второго блока проверки условия 8 передают полученную величину в блок вычисления оценки вероятности ошибки на бит 9. В блоке вычисления оценки вероятности ошибки на бит 9 табличным способом вычисляют оценку вероятности ошибки на бит как решение следующего уравнения:
Figure 00000006
где
Figure 00000007
- величина, полученная со второго выхода второго блока проверки условия 8, а p8 - искомая оценка вероятности ошибки на бит для восьмипозиционной фазовой модуляции. Далее с выхода блока вычисления оценки вероятности ошибки на бит 9 вычисленную оценку передают на второй вход блока хранения решения 10, получая, таким образом, искомую вероятность ошибки на бит для восьмипозиционной фазовой модуляции.
Предлагаемое устройство по сравнению с прототипом обладает следующими преимуществами:
- обеспечивает оценку вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией вне зависимости от того используется или нет при передаче данных кодирование;
- обеспечивает оценку вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией вне зависимости от количества ошибок в принимаемом сигнале с четырехпозиционной фазовой модуляцией.
Литература
1. Фазовая и относительная фазовая телеграфия. Сборник статей. М.: "Связь", 1967, с. 138.
2. Скляр, Бернард. Цифровая связь. Теоретические основы и практическое применение. М.: "Вильямс", 2003, с. 261.

Claims (1)

  1. Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам, содержащее демодулятор, блок определения разности фаз, блок определения символов, блок вычисления оценки вероятности ошибки на бит, отличающееся тем, что введены: аналогово-цифровой преобразователь, вход которого является входом устройства, в котором получают отсчеты принятого сигнала с четырехпозиционной фазовой модуляцией, которые затем с выхода передают на вход первого блока накопления, в котором накапливают отсчеты сигнала на длительности двух элементарных посылок, и с выхода первого блока накопления передают накопленный массив значений на вход демодулятора, представляющего собой последовательно соединенные блок определения разности фаз и блок определения символов, а вход демодулятора одновременно является и входом блока определения разности фаз, в котором определяют разность начальных фаз между двумя соседними посылками, а полученную разность передают с выхода блока определения разности фаз на вход блока определения символов, где определяют принимаемый символ, в предположении, что принимается сигнал с восьмипозиционной фазовой модуляцией и расположением символов в соответствии с кодом Грея, далее полученный символ, состоящий из трех бит, передают с выхода блока определения символов, который также является выходом демодулятора на вход первого блока проверки условия, в котором проверяют, равен ли принятый символ символу «000», «110», «101» или символу «011» и, если равен, то передают далее на вход второго блока накопления «1», а если не равен, то передают «0», при этом во втором блоке накопления накапливают полученные значения на длительности интервала анализа, а накопленный массив значений с выхода второго блока накопления передают на вход сумматора, в котором суммируют полученный массив значений, а результат суммирования с выхода сумматора передают на вход делителя, в котором производят деление полученной величины на длительность интервала анализа, а результат деления с выхода делителя передают на вход второго блока проверки условия, в котором проверяют, полученная величина больше 0,5 или меньше, и если полученная величина больше 0,5, то с первого выхода второго блока проверки условия передают значение 0,5 на первый вход блока хранения решения, а если полученная величина меньше 0,5, то со второго выхода второго блока проверки условия передают полученную величину на вход блока вычисления оценки вероятности ошибки на бит, в котором табличным способом вычисляют оценку вероятности ошибки на бит как решение следующего уравнения:
    Figure 00000008
    , где
    Figure 00000009
    - величина, полученная со второго выхода второго блока проверки условия, а p8 - искомая оценка вероятности ошибки на бит для восьмипозиционной фазовой модуляции, далее вычисленную оценку с выхода блока вычисления оценки вероятности ошибки на бит передают на второй вход блока хранения решения, получая, таким образом, искомую вероятность ошибки на бит для восьмипозиционной фазовой модуляции.
RU2016127772U 2016-07-08 2016-07-08 Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам RU167430U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016127772U RU167430U1 (ru) 2016-07-08 2016-07-08 Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016127772U RU167430U1 (ru) 2016-07-08 2016-07-08 Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам

Publications (1)

Publication Number Publication Date
RU167430U1 true RU167430U1 (ru) 2017-01-10

Family

ID=58451842

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016127772U RU167430U1 (ru) 2016-07-08 2016-07-08 Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам

Country Status (1)

Country Link
RU (1) RU167430U1 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2649782C1 (ru) * 2017-06-15 2018-04-04 федеральное государственное бюджетное образовательное учреждение высшего образования "Национальный исследовательский университет "МЭИ" (ФГБОУ ВО "НИУ "МЭИ") Цифровой некогерентный демодулятор четырехпозиционных сигналов с относительной фазовой манипуляцией
RU187640U1 (ru) * 2018-07-04 2019-03-14 Акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по четырехпозиционным сигналам
RU191273U1 (ru) * 2019-03-01 2019-07-31 Акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по восьмипозиционным сигналам

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4566100A (en) * 1982-04-20 1986-01-21 Kokusai Denshin Denwa Co., Ltd. Bit error rate measuring system
US6044485A (en) * 1997-01-03 2000-03-28 Ericsson Inc. Transmitter method and transmission system using adaptive coding based on channel characteristics
US7272117B2 (en) * 2000-12-07 2007-09-18 Sk Telecom Co., Ltd. Method and based station for transmitting data using adaptive coding scheme at physical layer in W-CDMA system
RU2340092C2 (ru) * 2003-12-19 2008-11-27 Самсунг Электроникс Ко., Лтд. Устройство и способ передачи и приема закодированных данных посредством кодера, имеющего неравную вероятность ошибок, в системе мобильной связи
RU2375824C2 (ru) * 2007-06-13 2009-12-10 Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" Способ адаптивного помехоустойчивого кодирования
RU2434334C1 (ru) * 2010-07-20 2011-11-20 Открытое акционерное общество "Российский институт мощного радиостроения" Способ оценки достоверности приема сигналов с многопозиционной относительной фазовой модуляцией
RU155554U1 (ru) * 2014-12-23 2015-10-10 Открытое акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по двухпозиционным сигналам

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4566100A (en) * 1982-04-20 1986-01-21 Kokusai Denshin Denwa Co., Ltd. Bit error rate measuring system
US6044485A (en) * 1997-01-03 2000-03-28 Ericsson Inc. Transmitter method and transmission system using adaptive coding based on channel characteristics
US7272117B2 (en) * 2000-12-07 2007-09-18 Sk Telecom Co., Ltd. Method and based station for transmitting data using adaptive coding scheme at physical layer in W-CDMA system
RU2340092C2 (ru) * 2003-12-19 2008-11-27 Самсунг Электроникс Ко., Лтд. Устройство и способ передачи и приема закодированных данных посредством кодера, имеющего неравную вероятность ошибок, в системе мобильной связи
RU2375824C2 (ru) * 2007-06-13 2009-12-10 Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" Способ адаптивного помехоустойчивого кодирования
RU2434334C1 (ru) * 2010-07-20 2011-11-20 Открытое акционерное общество "Российский институт мощного радиостроения" Способ оценки достоверности приема сигналов с многопозиционной относительной фазовой модуляцией
RU155554U1 (ru) * 2014-12-23 2015-10-10 Открытое акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по двухпозиционным сигналам

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2649782C1 (ru) * 2017-06-15 2018-04-04 федеральное государственное бюджетное образовательное учреждение высшего образования "Национальный исследовательский университет "МЭИ" (ФГБОУ ВО "НИУ "МЭИ") Цифровой некогерентный демодулятор четырехпозиционных сигналов с относительной фазовой манипуляцией
RU187640U1 (ru) * 2018-07-04 2019-03-14 Акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по четырехпозиционным сигналам
RU191273U1 (ru) * 2019-03-01 2019-07-31 Акционерное общество "Российский институт мощного радиостроения" Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по восьмипозиционным сигналам

Similar Documents

Publication Publication Date Title
US8923705B2 (en) Poisson-based communication system and methods
JP4586690B2 (ja) 位置推定システム
US7555064B2 (en) System and method for estimating noise power level in a multi-signal communications channel
US6985544B2 (en) Diversity receiver
RU167430U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по четырехпозиционным сигналам
JP2003531521A (ja) 無線送受信装置用dcオフセット及びビットタイミングシステム及び方法
CN101002396A (zh) 用于估计在无线通信***中接收的信号的到达时间的方法
KR101290902B1 (ko) 주파수 도약 확산 시스템의 간섭 신호 회피 장치 및 그 방법
JP4324222B2 (ja) 相関最大点を決定するための装置および方法
US11539568B2 (en) Detection of repetitive data signals
RU175190U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по двухпозиционным сигналам
RU155554U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с восьмипозиционной фазовой модуляцией по двухпозиционным сигналам
TW201822516A (zh) 數位無線電通訊
RU187640U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по четырехпозиционным сигналам
US10153804B2 (en) Clear channel assessment
RU191273U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с шестнадцатипозиционной фазовой модуляцией по восьмипозиционным сигналам
KR20210128161A (ko) 인지 무선 통신을 위한 순환 신경망 기반 스펙트럼 센싱 방법 및 장치
RU136661U1 (ru) Устройство оценки вероятности ошибки на бит для сигналов с четырехпозиционной фазовой модуляцией по двухпозиционным сигналам
Kukunin et al. Model of adaptive data transmission system
RU146675U1 (ru) Устройство оценки вероятности ошибки на бит по анализу искаженных кодовых слов на основе спектра кода
US20230134051A1 (en) Multi-stage burst detection for communications systems
CN111726180B (zh) 前导信号的检测方法和装置
US9479372B2 (en) Methods, systems, and media for determining whether a signal of interest is present
JP6532976B2 (ja) 信号中の同期点を検出する信号送受信装置と方法
JP4437811B2 (ja) 回線品質測定装置