NL7902341A - Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze. - Google Patents

Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze. Download PDF

Info

Publication number
NL7902341A
NL7902341A NL7902341A NL7902341A NL7902341A NL 7902341 A NL7902341 A NL 7902341A NL 7902341 A NL7902341 A NL 7902341A NL 7902341 A NL7902341 A NL 7902341A NL 7902341 A NL7902341 A NL 7902341A
Authority
NL
Netherlands
Prior art keywords
input
signal
receiver
difference
scan
Prior art date
Application number
NL7902341A
Other languages
English (en)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL7902341A priority Critical patent/NL7902341A/nl
Priority to US06/053,577 priority patent/US4292593A/en
Priority to ZA00800884A priority patent/ZA80884B/xx
Priority to CA000347980A priority patent/CA1137571A/en
Priority to DK124180A priority patent/DK124180A/da
Priority to AU56722/80A priority patent/AU5672280A/en
Priority to IT20847/80A priority patent/IT1131034B/it
Priority to SE8002225A priority patent/SE8002225L/
Priority to BE0/199923A priority patent/BE882401A/fr
Priority to ES489852A priority patent/ES8103897A1/es
Priority to NO800839A priority patent/NO800839L/no
Priority to FR8006514A priority patent/FR2452829B1/fr
Priority to DE3011439A priority patent/DE3011439C2/de
Priority to GB8010027A priority patent/GB2047051B/en
Priority to JP3765780A priority patent/JPS55132160A/ja
Publication of NL7902341A publication Critical patent/NL7902341A/nl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4908Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using mBnB codes

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

* l PHN 9386 1
Self* Philips* Gloeilampenfabrieken te Eindhoven.
' Verkwijze voor het demoduleren van een quadphase gecodeerd datasignaal en ontvanger voor het uitvoeren van de werkwijze.
De uitvinding heeft betrekking op een werkwijze voor het demoduleren van binaire datasignalen en beoogt een werkwijze voor het demoduleren van een quadphase gecodeerd datasignaal te verschaffen, welk datasignaal woor-5 den bevat bestaande uit eerste, tweede, derde en vierde even lange, opeenvolgende halve bitintervallen.
De uitvinding heeft verder betrekking op een ontvanger voor het uitvoeren van de werkwijze.
De quadphasecodering is bekend uit het tijd-10 schriftartikel van U. Appel en K. Tröndle: "Zusammenstel-lung und Gruppierung verschiedener Codes für die Uebertra-gung digitalen Signale" dat verschenen is in het Nachrich-ten-technische Zeitschrift, Heft 1, 1970, blz. 11 — 16 met name figuur 7· Een quadphase gecodeerd signaal wordt veris kregen door het oorspronkelijke binaire datasignaal onder te verdelen in groepen van twee bits, dibits genaamd, en in het eerste respectievelijk tweede halve bitinterval van het gecodeerde, uit twee bitintervallen bestaand woord, het eerste respectievelijk het tweede bit van de dibit te 20 plaatsen en in het derde respectievelijk vierde halve bitinterval van het gecodeerde woord de geïnverteerde waarde * van het eerste respectievelijk het tweede bit van de dibit te plaatsen. ?f/r*
De codering dankt zijn naam "Quadphase" aan de eigenschap dat er vier basis signalen zijn te onderkennen 710 23 41 Λ * ΡΗΝ 9386 2 namelijk 0011, 1001, 0110 en 1100 (toegekend van de dibits 00, 10, 01 en 11 respectievelijk).
De uitvinding betreft een werkwijze voor het de-moduleren van binaire datasignalen en beoogt, zoals in de 5 aanhef reeds aangegeven, een werkwijze voor het demoduleren van quadphase gecodeerde datasignalen te verschaffen. De werkwijze overeenkomstig de uitvinding draagt daartoe het kenmerk dat een eerste verschilwaarde wordt bepaald uit een bit- en woordsynchrone vergelijking van een aftast-10 waarde in het derde halve bitinterval met een aftastwaarde in het eerste halve bitinterval, dat een tweede verschilwaarde wordt bepaald uit de bit- en woordsynchrone vergelijking van een aftastwaarde in het vierde halve bitinterval met een aftastwaarde in het tweede halve bitinterval 15 en dat de genoemde eerste en de genoemde, over een half bitinterval vertraagde, tweede verschilwaarde met elkaar gecombineerd opeenvolgende bitwaarden van een gedemoduleerd datawoord zijn.
De uitvinding betreft verder een ontvanger voor 20 het uitvoeren van de werkwijze en beoogt een eenvoudige en betrouwbare ontvanger voor het demoduleren van quadphase gecodeerde datasignalen te verschaffen. De uitvinding draagt daartoe verder het kenmerk, dat de ontvanger een vertragingsinrichting en een verschilorgaan bevat en dat 25 een ingang, van de vertragingsinrichting en een eerste ingang van het verschilorgaan zijn verbonden met een ingangs-klem van de ontvanger en een uitgang van de vertragingsinrichting is verbonden met een tweede ingang van het verschilorgaan voor het' bepalen van een verschilsignaal 30 van het datasignaal en het over een bitinterval door de vertragingsinrichting vertraagde datasignaal en dat de ontvanger verder een woord- en bitsynchrone kloksynchroni-satie-inrichting en een van stuuringangen voorziene be— monsteringsinrichting bevat, welke bemonsteringsinrichting 35 is aangesloten op het verschilorgaan en welke kloksynchro-nisatie-inrichting is gekoppeld met de ingangsklem en de stuuringangen van de bemonsteringsinrichting voor het bemonsteren van het verschilsignaal in het derde en vierde 790 2 3 41 f. 3 PHN 9386 3 halve bitinterval en dat de ontvanger verder middelen bevat welke aangesloten zijn op de bemonsteringsinrichting voor het ineenvlechten van het bemonsterde verschilsignaal tot een in de tijd bezien equidistant gedecodeerd data-5 signaal. Een dergelijke werkwijze respectievelijk ontvanger is bijzonder-geschikt voor toepasfeing op het gebied van de datatransmissie over physieke aderparen en de magnetische registratie. Verder heeft de werkwijze respectievelijk de ontvanger een aantal voordelige aspecten.
10 Een eerste aspect is dat de benodigde frequen- tieband gering is (ongeveer de helft van de frequentieband benodigd voor een ontvanger voor biphase gecodeerde signalen) . Een tweede aspect is dat er gemiddeld één nul-doorgang per bitinterval T optreedt waardoor de klokrege-15 neratie eenvoudig kan zijn. Een derde aspect is dat door het nemen van vier bemonsteringen en deze twee aan twee te vergelijken de ontvanger minder gevoelig is voor stoor-frequenties welke in de omgeving van d.c. en de bitfre— quentie zijn gelegen. De quadphase gecodeerde signalen 20 hebben verder de eigenschap dat zij tweewaardig zijn, waardoor bij toepassing van deze codering in de magnetische registratie schrijven in magnetische verzadiging mogelijk is, zodat voorafgaand wissen overbodig is. Een verdere gunstige eigenschap van een quadphase gecodeerd signaal 25 is dat het geen gelijkstroomeomponent bevat waardoor gelijkstroom herstel in de quadphase ontvanger veelal vermeden kan worden.
Een eerste uitvoeringsvorm van een quadphase ontvanger overeenkomstig de uitvinding is daardoor geken-30 merkt, dat de vertragingsinrichting een eerste en een tweede elk van een stuurklem voorziene aftast-en-houd schakeling bevat en het verschilorgaan een eerste en een tweede verschilschakeling bevat en dat een eerste ingang van de eerste verschilschakeling en een eerste ingang van 35 de tweede verschilschakeling met de eerste ingang van het verschilorgaan zijn verbonden en dat de eerste en de tweede aftast-en-houd schakeling zijn verbonden met de ingang van de vertragingsinrichting en de uitgang van de 790 23 41 * * PHN 9386 h eerste aftast-en-houd schakeling met een tweede ingang van de eerste verschilschakeling is verbonden welke ingang de tweede ingang van het verschilorgaan vormt en dat de uitgang van de tweede aftast-en-houd schakeling met een 5 tweede ingang van de tweede verschilschakeling is verbonden en dat de stuurklem van de eerste en de tweede aftast-en-houd schakeling is verbonden met de klokregeneratie-inrich-ting voor het aftasten van het quadphase gecodeerde datasignaal in het eerste respectievelijk het tweede halve 10 bitinterval.
Een tweede uitvoeringsvorm van een quadphase ontvanger overeenkomstig de uitvinding is daardoor gekenmerkt, dat de vertragingsinrichting een vertragingselement'bevat en het verschilorgaan een verschilversterker bevat en dat 15 een ingang van het vertragingselement de ingang van de vertragingsinrichting vormt en een uitgang van het vertragingselement de uitgang van de vertragingsinrichting vormt en dat een niet-inverterende ingang van de verschilversterker de eerste ingang van het verschilorgaan vormt en een 20 inverterende ingang van de verschilversterker de tweede ingang van het verschilorgaan vormt. Een voordeel van deze uitvoeringsvorm is dat deze slechts één vertragingselement^ bijvoorbeeld een vertragingslijn gevormd door een spoel , en één verschilversterker bevat en dat aftasting van het 25 signaal in het eerste bitinterval achterwege kan blijven.
De uitvinding en haar voordelen worden nader uitgelegd aan de hand van enkele figuren, waarbij overeenkomstige elementen met dezelfde verwijzingssymbolen worden aangeduid. Hierbij toont: 30 Figuur 1 de vier basissignaalvormen van een quadphase gecodeerd signaal;
Figuur 2 een eerste uitvoeringsvorm van een quadphase ontvanger overeenkomstig de uitvinding;
Figuur 3 een eerste uitvoeringsvorm van een kloksyn-35 chronisatie-inrichting voor toepassing in een quadphase ontvanger volgens figuur 2 zoals beschreven in de parallel verlopende aanvrage PHN 9387;
Figuur k een tweede uitvoeringsvorm van een quad- 790 23 41 ρην 9386 5 ί 1 phase ontvanger overeenkomstig de uitvinding;
Figuur 5 een gemodificeerde tweede uitvoeringsvorm van een quadphase ontvanger overeenkomstig de uitvinding ; 5 Figuur 6 enkele signaalvormen welke optreden bij de quadphase ontvanger overeenkomstig figuur 5;
Figuur 7 een tweede uitvoeringsvorm van een kLdksyn-chronisatie-inrichting voor toepassing in een quadphase ontvanger volgens figuur 5 zoals beschreven in de parallel 10 lopende aanvrage PHN 93§7J
Figuur 8 een derde uitvoeringsvorm van een klok-synchronisatie inrichting voor toepassing in een quadphase ontvanger volgens figuur 2, 4 of 5 zoals beschreven in de parallel verlopende aanvrage PHN 93§7 5 15 Figuur 9a. een vierde uitvoeringsvorm van een kloksynchronisatie-inrichting voor toepassing in een quadphase ontvanger volgens figuur 2, 4 of 5 zoals beschreven in de parallel verlopende aanvrage PHN 9387 5
Figuur een signaalvorm welke optreedt bij de 20 kloksynchronisatie-inrichting volgens figuur 9a·
Bij datatransmissie systemen wordt aan de zend-zijde de digitale informatie veelal getransformeerd tot signalen welke beter geschikt zijn om over het transmissie kanaal gezonden te worden. De transformatie kan plaats-25 vinden door modulatie, codering of door filtering, of combinaties van deze methoden. De ontvanger verricht een inverse transformatie waardoor de informatie in de oorspronkelijke vorm omgezet wordt.
Een binaire codering welke hiervoor bijzonder 30 geschikt is, is de quadphase codering (figuur 1). De code-regels voor quadphase codering zijn de volgende. De data bits van de binaire informatie in de oorspronkelijke vorm worden verdeeld in woorden van twee bits, dibits genaamd.
Een quadphase gecodeerd woord bestaat uit twee even lange 35 bitintervallen elk verdeeld in halve bitintervallen. In het eerste en tweede halve bitinterval 1 respectievelijk 2,-van het gecodeerde woord wordt de dibit uitgezonden. In het derde en vierde halve bitinterval 3 respectievelijk 4. van 780 23 41 ΡΗΝ 9386 1 6 ί * het gecodeerde woord wordt de inverse waarde van de dibit uitgezonden. In figuur 1 zijn de vier mogelijke basissignalen van een quadphase signaal weergegeven waar bij wijze van voorbeeld een logische "een" door een positief sig-5 naalniveau en een logische "nul" door een negatief signaal niveau wordt gerepresenteerd. Zo levert de dibit 00 quadphase gecodeerd 0011 op (figuur 1a), 01 levert 0110 op (figuur 1b), 10 levert 1001 op (figuur 1c) en 11 levert 1100 op (figuur 1d). De codering dankt zijn naam aan de 10 eigenschap dat, er vier basissignaalvormen in een quadphase gecodeerd signaal te onderkennen zijn. (in het artikel van v. Appel en K. Tröndle: "Zusammenstellung und Gruppie-rung verschiedener Codes für die Uebertragung digitaler Signale”, Nachrichten technische Zeitschrift, Heft 1, 15 1970, blz. 11 - 16, wordt deze codering aangeduid met de naam binaire blokcode). De quadphase codewoorden 0011, 0110, 1001 en 1100 vormen slechts vier van de zestien mogelijke codewoorden welke mogelijk zijn met vier bits. De quadphase codering bezit derhalve een hoge redundantie. Van deze 20 hoge redundantie wordt voordelig gebruik gemaakt bij de kloksynchronisatie.
Figuur 2 toont een eerste uitvoeringsvorm van een quadphase ontvanger. Een quadphase gecodeerd signaal wordt aangeboden op een ingangsklem 5 van de quadphase ontvanger. 25 De ingangsklem 5 is verbonden met een inverterende ingang van een eerste comparator 6, een tweede comparator 7 en met een ingang van een vertragingsinrichting 8. De ver-tragingsinrichting bevat een eerste aftast-en-houd schakeling waarvan een eerste enkelpolige schakelaar 9 en een 30, eerste condensator 10 deel uit maken en bevat een tweede aftast-en-houd schakeling waartoe een tweede enkelpolige schakelaar 11 en een tweede condensator 12 behoren. Een stuuringang van de eerste en de tweede schakelaar 9 respectievelijk 11 is gekoppeld met een kloksynchronisatie-35 inrichting 13 (in figuur 2 door een stippellijn schematisch weergegeven). De nog nader te beschrijven klok-synchronisatie-inrichting 13 is verbonden met de ingangsklem 5 voor het uit het ontvangen signaal herwinnen van 790 2 3 41 * -1 PHN 9386 7 van bit- en woordsynchrone kloksignalen. Aan de stuuringang van de schakelaar 9 wordt op tijdstip p1 (volgens figuur 1) een aftast-impuls toegevoerd welke ten doel heeft deze schakelaar 9 voor korte tijd (korter dan T/2) 5 te sluiten waardoor condensator 10 een lading verkrijgt welke een maat is voor de waarde van het signaal op de in-gangsklem ten tijde p1. Evenzo wordt aan de stuuringang van de schakelaar 11 van de tweede aftast-en-houd schakeling op tijdstip p2 (figuur 1) een aftastimpuls toege-10 voerd voor het sluiten van deze schakelaar 11 ten gevolge waarvan condensator 11 een lading verkrijgt welke een maat is voor de waarde van het signaal op de ingangsklem ten tijde p2. Door de comparator 6 respectievelijk 7 wordt een verschilsignaal van het signaal op de ingangsklem 5 en de 15 spanning welke de condensator 10 respectievelijk 12 verkregen heeft, bepaald en toegevoerd aan een pool van een enkelpolige schakelaar 14 respectievelijk 15 welke met de uitgang van de comparator 6 respectievelijk 7 is verbonden.
Een stuuringang van schakelaar 14 en 15 zijn gekoppeld met 20 de kloksynchronisatie-inrichting 13 zoals in figuur 2 door een stippellijn schematisch is weergegeven. De hierboven uiteengezette werkwijze kan ook als volgt worden samengevat: het signaal wordt gecorreleerd met een vertraagde versie van dat signaal zonder dat intersymboolinter-25 ferentie optreedt. Door deze operatie ontstaat een "matched filter" werking welke onder andere bewerkstelligt dat een optimale onderdrukking van de stoorcomponenten ten opzichte van de informatie wordt verkregen.
Een quadphase gecodeerd woord bevat de oorspron-30 kelijke (niet-gecodeerde) informatie in het eerste en het tweede halve bitinterval en de oorspronkelijke (niet-gecodeerde) informatie in inverse zin in het derde en het vierde halve bitinterval. Door het bepalen van het quadphase gecodeerde signaal op de p1 en q1 tijdstippen respectieve-35 lijk de p2 en q2 tijdstippen wordt derhalve gecorreleerde informatie samengevoegd. Deze samengevoegde informatie dient vervolgens op een geschikt tijdstip te worden gedetecteerd. Daartoe wordt aan de stuuringang van schakelaar 790 2 3 41 * % PHN 9386 8 14 op tijdstip q2 , (figuur 1) een aftastimpuls toegevoerd welke ten doel heeft deze schakelaar 14 voor korte tijd (korter dan T/2) te sluiten waardoor een verschilsignaal aan de uitgang van comparator 6 ten tijde q1, wordt toe-5 gevoerd aan de ingang van een combineerinrichting 16. Evenzo wordt aan de stuuringang van schakelaar 15 op tijdstip q2 (figuur 1) een aftastimpuls toegevoerd welke ten doel heeft deze schakelaar 15 voor korte tijd te sluiten waardoor het verschilsignaal aan de uitgang van comparator 7 10 ten tijde q2 via een vertragingslid 17 wordt toegevoerd aan de combineerinrichting 16. Elk woord van een quadphase gecodeerd signaal (woordherhalingsfrequentie ) wordt derhalve op vier voorafbepaalde tijdstippen afgetast. Een voordeel van deze detectie is dat het uitgangssignaal van 15 de ontvanger vergroot wordt (3dB) waardoor een meer betrouwbare ontvanger wordt gerealiseerd. Bovendien is de ontvanger hierdoor beter beschermd tegen variaties van het gelijkstroomniveau van het ontvangen signaal. Ook stoor-signalen met een frequentie gelijk of ongeveer gelijk aan 20 de frequentie (l/T) worden door deze verdubbelde detectie beter onderdrukt.
De aftasttijdstippen q1 en q2 verschillen een half bitinterval (τ/2). Teneinde de informatie bits op equidistante tijdstippen te verkrijgen wordt het door scha-25 kelaar 15 op tijdstip q2 afgetaste verschilsignaal van verschilversterker 7 over een tijd gelijk aan een half bitinterval (t/2) vertraagd. Door de combineerinrichting 16 wordt de op tijdstip q1 verrichte aftasting ineengevlochten met de op tijdstip q2 verrichte en T/2 vertraagde 30 aftasting voor het aan een uitgangsklem 18 afgeven van het gedecodeerde, oorspronkelijke datasignaal. In plaats van de beschreven mechanische schakelaars zijn ook trekker-schakelingen of electronische schakelaars geschikt. Zo zijn de schakelaars 9 en 11 bijvoorbeeld gerealiseerd door 35 IGFET - transistoren (BSV8I) en de schakelaars 14 en 15 door een geïntegreerde trekkerschakeling (SN7474).
In plaats van comparators kunnen voor de ver-schilschakelingen 6 en 7 ook verschilversterkers worden .790 2 3 41 % * PHN 9386 9 gebruikt. De comparator levert aan de uitgang een tweewaardig digitaal signaal dat een maat is voor het verschil van de ’analoge' signalen op beide ingangen. Bij een ver-schilversterker is aan de uitgang een analoog signaal be-5 schikbaar dat een maat is voor het verschil van de 'analoge' signalen op beide ingangen. Bij toepassing van een ver-schilversterker is het derhalve veelal vereist op het uitgangssignaal een extra bewerking te verrichten (spanningsniveau aanpassen, gelijkrichten) ten einde het signaal 10 geschikt te maken voor aftasting door de schakelaars 14 respectievelijk 15 (bijvoorbeeld uitgevoerd als trekker-schakeling).
Het is niet noodzakelijk extra maatregelen te treffen om de condensatoren 10 en 12 van de aftast-en-houd 15 schakelingen te ontladen daar de grootte van deze condensatoren zodanig gekozen kan worden dat bij opeenvolgende aftastingen de opgeslagen hoeveelheden lading practisch onafhankelijk zijn van de voorgaande opgeslagen ladingen.
In de hierboven beschreven uitvoeringsvorm wordt 20 één maal per half bitinterval de waarde van het quadphase gecodeerde datasignaal bepaald. Indien het datasignaal zeer sterke stoorcomponenten bevat, bijvoorbeeld doordat de bandbreedte van het transmissiekanaal breed is ten opzichte van de bandbreedte van het quadphase signaal kan 25 door het filteren van het datasignaal alvorens het toe te voeren aan de ontvanger of door integratie van het datasignaal over een half bitinterval de betrouwbaarheid van de detectie worden verhoogd.
Een dergelijke ontvanger is bijzonder geschikt 30 voor toepassing op het gebied van de datatransmissie over physieke aderparen en de magnetische registratie. De ontvanger bezit een aantal voordelen. Een voordeel is dat de ontvanger slechts een geringe frequentieband behoeft te bezitten. Zo is in vergelijking met een codering welke vaak 35 wordt benut bij magnetische registratie-biphase codering-slechts ongeveer de halve frequentieband benodigd. In tegenstelling tot een codering die bekend staat onder de naam Miller-codering verschaft quadphase codering een 790 23 41 r <- PHN 9386 10 signaal dat geen gelijkstroomcomponent bevat. Dit betekent dat herstel van de gelijkstroom in een quadphase ontvanger achterwege blijft. Verder vertoont een quadphase signaal een voldoend aantal nuldoorgangen (gemiddeld een per bit-5 interval) waardoor in een quadphase ontvanger op eenvoudige wijze de klokfrequentie geregenereerd kan worden. Een voordeel dat de quadphase codering gemeen heeft met alle tweewaardige coderingen is dat bij toepassingen van deze codering op het gebied der magnetische registratie schrij-10 ven in magnetische verzadiging mogelijk is. Informatie welke in de magnetische drager is aangebracht wordt overschreven waardoor voorafgaand wissen overbodig is. Een verder voordeel is dat het vermogenspectrum van een quadphase gecodeerd signaal een nulpunt vertoont bij de bit-15 frequentie (ΐ/τ) waardoor de mogelijkheid geboden wordt om daar een pilootfrequentie te situeren. Het spectrum van een biphase gecodeerd signaal vertoont weliswaar ook een nulpunt, echter dit treedt, bij een gegeven bandbreedte, pas op bij een frequentie van twee maal de bitfrequentie 20 (2/T). In vele gevallen zal derhalve de afsnijfrequentie van het biphase systeem het gebruik van dit nulpunt in de weg staan.
Een uitvoeringsvorm van een klokregeneratie_in-richting voor toepassing in een quadphase ontvanger bij-25 voorbeeld een quadphase ontvanger overeenkomstig figuur 2 is getoond in figuur 3· In de klokregeneratie-inrichting wordt een frequentie welke gelijk is aan twee maal de bitfrequentie (2/T) uit het ontvangen signaal gewonnen. Immers een quadphase gecodeerd datasignaal bevat overgangen welke 30 met een tijdsinterval van T/2, 2 T/2, 3 t/2 of h T/2 op elkaar volgen. Door de frequentie 2/T hieruit te selecteren komt de periodetijd van deze frequentie overeen met het tijdsinterval tussen twee opeenvolgende aftastingen in de ontvanger (t/2). Aftastingen van een bepaalde soort bij-35 voorbeeld de p1-aftastingen komen slechts één keer per woord voor, derhalve met een vier keer zo lage frequentie. Deze frequentie is door deling uit de frequentie 2/T te bepalen. Dit wordt bewerkstelligd door het op de uitgangs- 790 23 4 1 τ τ ΡΗΝ 9386 ' Π klem 5 ontvangen quadphase signaal toe te voeren aan een limiter 19 waarop een differentiërend netwerk 20 en een register 21 is aangesloten. Het differentiërend netwerk 20 genereert een impuls bij elke signaalovergang. Deze impul-5 sen worden toegevoerd aan een tweefasige gelijkrichter 22 voor het aan een fase vergrendelde lus 23 toevoeren van een random impulstrein met een (gemiddelde) klokfrequentie van 2/Τ. De fase vergrendelde lus (PLL) bevat achtereenvolgens een fase detector 2b, een lus filter 25 en een 10 spanningsgestuurde oscillator 26. De uitgang van de span-ningsgestuurde oscillator 26 is verbonden met een stuur-ingang van de fase detector 2b. Door het lusfilter 25 wordt een spanning aan de spanningsgestuurde oscillator 26 ge— levert welke evenredig met het fase verschil tussen het 15 ingangssignaal van de fasedetector en het stuursignaal van de fasedetector waardoor de fasevergrendelde lus 23 op bekende wijze op de frequentie 2/T vergrendelt. Deze frequentie, de klokfrequentie, is aan een uitgang 27 van de PLL beschikbaar. Via een gate 28 wordt de klokfrequentie 2/T 20 toegevoerd aan een deler 29 met een deeltal b. Aan uitgangen van deler 29 zijn dan aftastsignalen ten behoeve van de schakelaar $, 11, 14 en 15 beschikbaar welke elk een -j frequentie van — bezitten (de halve bitfrequentie) en een fase van 0°, 90°j 180° en 2J0° bezitten. De deler 29 intro-25 duceert een faseonzekerheid waardoor afhankelijk van de fase waarin de deler start, de fase van de aftastsignalen 0°, 90°, 180° of 270° verschillen van de gewenste waarden. Bovendien is synchronisatie van de ontvanger bij de aanvang van de ontvangst niet bekend dan wel wordt de synchro-30 nisatie van de ontvanger in het ongerede gebracht door storingen in het ontvangen signaal. Om deze onzekerheden te elimineren is de kloksynchronisatie-inrichting voorzien van een woordsynchronisatie inrichting. Deze woordsynchro-nisatie inrichting bevat het register 21 en een vergelij-35 kingsinrichting 30. Op de aftasttijdstippen p1, p2, q1 en q2 wordt het door de limiter 19 begrensde signaal afgetast en de aftastwaarden Upl, Up2, Uq1 en Uq2, die dus de polariteit van het ontvangen quadphase gecodeerde signaal op 790 23 41 * *· PHN 9386 12 de tijdstippen p1, p2, q1 en q2 representeren, worden in het register 21 opgeslagen. Na het tijdstip q2 worden de aftastwaarden toegevoerd aan de vergelijkingsinrichting 30 waar de logische functie E =(Up1 ® Uq1).(Up2 ® Uq2) 5 wordt uitgevoerd (® komt overeen met modulo 2 optelling).
Er zijn vier mogelijkheden te onderscheiden: 1. E = 0. Modulo-2 optelling van een signaal-waarde met de gecorreleerde signaalwaarde in de hierboven aangegeven zin levert 0 op, indien de woordsynchronisatie 10 correct is.
2. E ss 0. Modulo-2 optelling van een signaalwaarde bij een andere signaalwaarde levert toevallig (afhankelijk van de gecodeerde informatie) E = O op terwijl de synchronisatie niet correct is. Indien het gecodeerde 15 quadphase signaal zou bestaan uit een voldoend lange reeks van dergelijke woorden dan is synchronisatie in het geheel niet te bereiken. Door bekende technieken (bijvoorbeeld scrambling) is zulks te verhinderen.
3. E = 1. Hoewel de woordsynchronisatie correct 20 is, is ten gevolge van een transmissiefout, een storing, enz. een polariteit van een signaalwaarde incorrect vastgesteld.
4. E = 1. Woordsynchronisatie incorrect.
Teneinde deze gevallen te kunnen onderscheiden 25 wordt de uitgang van de vergeli jkingsinrichting 30 aangesloten op een accumulator 31 welke deel uitmaakt van be-slissingsmiddelen 33· Door de accumulator 31 worden opeenvolgende waarden van E (E., E0 ...,E ) bij elkaar opge- n ά m 1 ^ m teld en deze waarde ΣΤ E. wordt toegevoerd aan een *drem- i= 1 1 30 pelinrichting 32 welke voorzien is van een instelbare drempel. Het drempelniveau van deze drempel wordt zodanig hoog gekozen dat bij correcte synchronisatie bij de dan heersende transmissiekwaliteit (ruis, overspraak) de drempelwaarde niet overschreden wordt. Vastgesteld is dat een 35 drempelniveau dat overeenkomt met 0,4 m in de praktijk goed voldoet. Overschrijdt het aan de drempelinrichting 32 aangeboden signaal de drempelwaarde dan wordt aan een stuuringang van de poort 28 een signaal toegevoerd waardoor 790 23 41
1 J
PHN 9386 13 het van de fase vergrendelde lus afkomstige signaal éénmalig over een halve periode (t/2) onderdrukt wordt en de fase van elk van de uitgangssignalen van deler 29 over 90° verschoven worden. Door het overschrijden van de drempel-5 waarde tevens een signaal gegenereerd waarmee accumulator 31 op 0 wordt teruggezet. Accumulator 31 is uitgevoerd als een modulo-m teller zodat deze na m opeenvolgende waarden van E teruggezet wordt. In het geval dat er een fasever-schuiving van 270° bestaat, tussen de fase van elk der 10 actuele aftastimpulsen geleverd door de deler 29 en de gewenste waarde is in het algemeen na drie reeksen woorden de actuele synchronisatie gelijk aan de gewenste. In de praktijk is gebleken dat m = 16 een gunstige waarde is.
Een voordeel van deze klokregeneratie-inrichting is dat op 15 betrouwbare wijze onderscheid gemaakt wordt tussen transmissiefouten ten gevolge van bijvoorbeeld ruis en tussen incorrecte synchronisatie. Een verder voordeel is dat door ruis of storing de statistische eigenschappen van het ontvangen quadphase gecodeerde signaal veranderen (foutkans 20 kleiner of groter) de klokregeneratie-inrichting door een overeenkomstig andere instelling van de drempelwaarde en de lengte van de reeks m op eenvoudige wijze wordt aangepast.
De aftastwaarden welke ten behoeve van de demodulatie van het quadphase gecodeerde signaal in de ont-25 vanger zijn opgewekt zijn op een andere wijze verkregen dan de aftastwaarden ten behoeve van de woordsynchronisatie.
Derhalve is het denkbaar dat alhoewel door de woordsynchro-nisatie-inrichting abusievelijk gebrek aan synchronisatie wordt geconstateerd het door de ontvanger demoduleerde 30 signaal correct is. Doordat dit slechts incidenteel optreedt wordt de woordsynchronisatieinrichting door de drempel-inrichting hiertegen beschermd.
Een tweede uitvoeringsvorm van een quadphase ontvanger is getoond in figuur 4. In het hierboven beschreven 35 eerste uitvoeringsvoorbeeld worden de aftastwaarden op de p1 en q1 respectievelijk p2 en q2 tijdstippen in eerste instantie parallel bewerkt en vervolgens in elkaar gevlochten tot één equidistant en sequentieel signaal. Bij het 79023 41 / c PHN 9386 14 eerste uitvoeringsvoorbeeld zou Van een ruimte-verdeelsysteem (Eng.: space-division) gesproken kunnen worden. Bij het tweede uitvoeringsvoorbeeld worden de af*tastwaarden in eerste instantie in serie bewerkt, dan van elkaar ge-5 scheiden en vervolgens in elkaar gevlochten tot één equidistant en sequentieel signaal. Bij het tweede uitvoeringsvoorbeeld zou van een tijd-verdeelsysteem (Eng.: time-division) gesproken kunnen worden.
Het quadphase gecodeerd signaal dat in de tweede 10 uitvoeringsvorm aangeboden wordt op de ingangsklem 5 wordt rechtstreeks en via een vertragingsinrichting 8 toegevoerd aan een verschilversterker 3^·· De vertragingstijd van de vertragingsinrichting 8 is gelijk aan één bitinterval (t). De vertragingsinrichting 8 kan uitgevoerd zijn als een ana-15 loog (bijvoorbeeld Charge Transfer Devices of Sample-and-Holds) of digitaal schuifregister of als een vertragings-lijn. Het verschilsignaal van het gecodeerde quadphase signaal en het over een bitinterval vertraagde quadphase signaal wordt toegevoerd aan een pool van een enkelpolige 20 wisselschakelaar 35· Een stuuringang van wisselschakelaar 35 is gekoppeld met de klokregeneratie-inrichting 13 zoals in figuur k door een stippellijn schematisch is weergegeven. De klokregeneratie-inrichting 13 is verbonden met de ingangsklem 5 voor het uit het ontvangen signaal herwinnen 25 van bit- en woordsynchrone kloksignalen. Aan de stuuringang van de wisselschakelaar 35 wordt op tijdstip q1 (volgens figuur 1) een aftastimpuls toegevoerd welke de schakelaar 35 gedurende een korte tijd (in ieder geval korter dan T/2) in de getekend eerste stand brengt waardoor het ver-30 schilsignaal aan de uitgang van de verschilversterker ten tijde q1 wordt toegevoerd aan de combineerinrichting 16. Evenzo wordt aan de stuuringang van de wisselschakelaar 35 op tijdstip q2 (figuur 1) voor korte tijd in de niet getekende tweede stand gebracht waardoor het verschilsignaal 35 ten tijde q2 via het vertragingslid 17 wordt toegevoerd aan de combineerinrichting 16. Aan de uitgangsklem 18 wordt op de reeds bij figuur 2 aangegeven wijze, op equidistante tijdstippen het ineengevlochten gedecodeerde, oorspronke- 790 23 4 1 » ï PHN 9386 15 lijke datasignaal aangeboden. De tweede uitvoeringsvorm verschilt ten opzichte van de eerste uitvoeringsvorm op enkele additionele punten. Een eerste verschil is dat de geheugeninrichting bij de tweede uitvoeringsvorm zeer een-5 voudig gerealiseerd kan worden bij een ontvanger voor bit-frequenties boven ca. 200 KHz: er kan met een enkel ver-tragingselement (spoel) volstaan worden. De ontvanger volgens de eerste uitvoeringsvorm is daarentegen meer geschikt voor lagere frequenties, maar kan tot enkele MHz.
10 worden gebruikt. Een verder verschil is dat in de tweede uitvoeringsvorm slechts één verschilversterker nodig is omdat de verschilversterker benut wordt voor het leveren van zowel een verschilsignaal ten tijde q1 als ten tijde q2.
10 Indien het op ingangsklem 5 aangeboden quadphase gecodeerde signaal in sterke mate gestoord is door bijvoorbeeld ruis dan wordt de detectie van het signaal overeenkomstig een gemodificeerde uitvoeringsvorm van figuur h verbeterd door het uitgangssignaal van de verschilverster-20 ker te integreren zoals is weergegeven in figuur 5* Enkele geïdealiseerde signaalvormen welke optreden in de gemodificeerde uitvoeringsvorm volgens figuur 5 zijn weergegeven in figuur 6. Het ingangssignaal (a, figuur 6) en het over een bitinterval vertraagde ingangssignaal (b, figuur 6) 25 worden toegevoerd aan de verschilversterker 3^-· Het uitgangssignaal van de verschilversterker jh (c, figuur 6·) wordt toegevoerd aan een integrator 36 welke aangesloten is op de klokgenerator 13· De integrator 36 wordt bij het begin van elk half bitinterval op nul gesteld en levert 30 derhalve een signaal weergegeven als d. Dit signaal wordt via een begrenzer 37 toegevoerd aan de pool van wissel-schakelaar 35· Het uitgangssignaal van begrenzer 37» signaal è wordt, op de bij figuur 2 beschreven wijze, in het oorspronkelijke, niet gecodeerde signaal (f, figuur 6) om-35 gezet.
Zoals reeds vermeld heeft de eerste uitvoeringsvorm van een kloksynchronisatie-inrichting het bezwaar dat in het ongunstigste geval pas na drie cycli de woord- 790 23 41 t *- PHN 9386 16 synchronisatie de correcte waarde bezit. Een kloksynchro-nisatie-inrichting welke aan dit bezwaar tegemoet komt is in figuur 7 weergegeven. Tevens is in figuur 7 de ontvanger overeenkomstig figuur 5 weergegeven, 5 De bitsynchronisatie-inrichting bevat achtereen volgens het differentiërend netwerk 20, de tweefasige ge-lijkrichter 22 de fase-vergrendelde lus 23 en een deler kk. De bitsynchronisatie-inrichting werkt op de wijze zoals beschreven bij figuur 3· De woordsynchronisatie-inrichting 10 bevat een vergelijkingsinrichting 30 waarvan een uitgang is aangesloten op de beslissingsmiddelen 33. De vergelij-kingsinrichting 30 is aangesloten op de uitgang van.de integrator 36. Een voordeel hiervan is dat op die uitgang het geïntegreerde verschil van het datasignaal en het over 15 een bitinterval Τ' vertraagde datasignaal beschikbaar is zodat een geheugen ten behoeve van de woordsynchronisatie-inrichting overbodig is. (De functie van register 21 in figuur 3 wordt in de onderhavige, tweede uitvoeringsvorm vervuld door de vertragingsinrichting 8). De vergelijkings-20 inrichting 30 bevat een topwaarde detector 38 welke met een ingang is aangesloten op de uitgang van integrator 36. De topwaarde detector bepaalt op bekende wijze de momentane topwaarde van het ingangssignaal. De uitgang van topwaarde detector 38 is verbonden met de ingang van de venstercom-25 parator 39 (window-comparator). Een stuuringang van de venster-comparator 39 is verbonden met de uitgang van integrator 36. De venster-comparator bepaalt of het ingangssignaal zich binnen een van het stuursignaal afgeleide minimale en maximale waarde bevindt en levert indien zulks 30 niet het geval is een impuls van de uitgang. Een dergelijke venster-comparator is bekend uit: "Operational Amplifiers, Design and Application", door Tobey, Craeme en Huelsman uitgegeven door McGraw Hill, New York, in het bijzonder blz. 365. De uitgang van de venster-comparator 39 is ver-35 bonden met de ingang van de beslissingsmiddelen 33· De beslissingsmiddelen 33 bevatten een serie-schakeling van een eerste EN-poort 4o-1 en een eerste teller ko en een serie-schakeling van een tweede EN-poort 4l-1 en een tweede 790 23 41 f PHN 9386 17 teller 4l. Een eerste ingang van de beide EN-poorten ia aan-. gesloten op de ingang van de beslissingsmiddelen 33· Een tweede ingang van de eerste EN-poort 40-1 is verbonden met de deler 44 voor het op tijdstip q1 stellen van de tweede 5 ingang en een tweede ingang van de tweede EN-poort 41-1 is verbonden met de deler 44 voor het op tijdstip q2 stellen van de tweede ingang. Xndien op tijdstip q1 de eerste ingang van de eerste EN-poort 40-1 door een impuls afkomstig van de venster-comparator 39 eveneens wordt gesteld dan 10 wordt via de EN-poort de tellerstand van teller 40 één opgehoogd. Evenzo wordt indien op tijdstip q2 de eerste ingang van de tweede EN-poort 41-1 door een impuls wordt gesteld de tellerwaarde van de tweede teller 41 met één opgehoogd. Deze cyclus wordt in totaal n maal uitgevoerd 15 dat wil zeggen van een reeks van n achtereenvolgende data-woorden wordt op de tijdstippen q1 respectievelijk q2 bepaald hoeveel malen de venster-comparator heeft aangesproken. De volgende gevallen doen zich voor. Bij correcte synchronisatie heeft het uitgangssignaal van de integrator 20 36 (ü, figuur 6) op alle q1 en q2 tijdstippen een waarde ongelijk nul. De venster-comparator levert geen uitgangssignaal en derhalve worden de tellers niet opgehoogd en aan het einde van de reeks bevinden beide tellers zich nog in de O-stand. In de drie andere mogelijke gevallen name-25 lijk dat de actuele synchronisatie 1/4, 1/2 of 3/4 dibit verschoven is ten opzichte van de correcte synchronisatie zal tenminste één der tellers 4θ, 41 opgehoogd worden. Zo zal bij een 1/4 dibit verschoven woordsynchronisatie, dat wil zeggen ten tijde van q2 in het oorspronkelijke signaal 30 wordt het actuele signaal bemonsterd als ware het q1 (ld, figuur 6) dan zal op al deze tijdstippen een signaal ongelijk nul aan de uitgang van integrator 36 beschikbaar zijn.
Op de q2 tijdstippen zal echter in gemiddeld de helft van de gevallen een signaal met een waarde nul worden bemon-35 sterd. Dit houdt in dat de teller 4o bij het einde van de reeks van n bemonsteringen de waarde nul heeft en teller 41 een waarde ongelijk nul. Bij een verschuiving van 3/4 dibit (of -I/4 dibit) treedt het complementaire geval op: 790 23 41 r i PHN 9386 18 teller 41 heeft aan het einde van de reeks een waarde nul en teller 40 heeft een waarde ongelijk nul. Bij een verschuiving van l/2 dibit worden beide tellers 40 en 41 in vergelijkbare mate opgehoogd.
5 De eerste en tweede uitvoeringsvorm verschillen nog op het volgende punt. Bij de eerste uitvoeringsvorm wordt na het constateren van gebrek aan synchronisatie een periode van het uitgangssignaal van de spanningsgestuurde oscillator 26 onderdrukt ( door middel van gate 28) hetgeen 10 inhoudt dat in de ontvanger een bitinformatie wordt prijsgegeven ('overgeslagen'). In het ongunstigste geval kunnen er op deze wijze 3 bits verloren gaan. Bij de tweede uitvoeringsvorm geschiedt de correctie in een keer en in voorwaartse of terugwaartse richting, waardoor gemiddeld 15 geen bits zullen worden prijsgegeven of toegevoegd.
Tengevolge van transmissiefouten, ruis enz. zullen ook bij correcte synchronisatie de teller 40 en 41 in het algemeen bij het einde van de reeks van n woorden een eind-afstand ongelijk nul bezitten.
20 Op overeenkomstige wijze als bij de uitvoerings vorm volgens figuur 3 bièdt de uitvoeringsvorm volgens figuur 7 het voordeel dat de eindwaarde van de tellers welke als "nul” wordt beschouwd zodanig hoog gekozen kan worden dat deze niet overschreden wordt bij de heersende 25 transmissiekwaliteit. Daartoe zijn uitgangen van de tellers 4ö en 41 verbonden met een van de beslissingsmiddelen deel uit makende decodeerinrichting 42. Decodeerdinrichting 42 kiest de tellereindstanden uit en codeert deze als T1T2 = 00, 01, 10 of 11 waarbij "O'* een waarde beneden 30 een drempelwaarde en "1" een waarde boven de drempelwaarde representeert. Een correctiesignaal corresponderend met één van de vier mogelijke combinaties van tellereindstanden wordt toegevoerd aan de stuuringang 43 van de deler 44. De deler 44 wordt hierdoor in de correctie phase gezet.
35 Bij toepassing van een quadphase ontvanger voor het ontvangen van datablokken treedt een speciaal probleem op. De informatie van het datablok is van dusdanige aard dat geen verlies van informatie getolereerd kan worden 790 23 41 Τ Ϋ ΡΗΜΤ 9386 19 ten gevolge van incorrecte synchronisatie. Om dat te voorkomen worden de datablokken voorafgegeven door een synchronisatie—signaal, Het synchronisatie-signaal is aan de ontvanger bekend waardoor op eenvoudige wijze vastgesteld 5 kan worden of de woordsynchronisatie van de ontvanger correct is.
Xn figuur 8 is een uitvoeringsvorm van een klok-synchronisatie-inrichting 13 weergegeven welke bij uitstek geschikt is voor dat doel.
10 Op de ingangsklem 5 van de ontvanger is een bitsynchronisatie-inrichting aangesloten welke achtereenvolgens het differentiërend netwerk 20, de tweefasige gelijkrichter 22, de fasevergrendelde lus 23 en de deler 44 bevat. De bitsynchronisatie-inrichting werkt op de wijze 15 zoals beschreven bij figuur 4. Bij de eerste en tweede uitvoeringsvorm van de klokregeneratie-inrichting is een vergelijkingsinrichting (30) opgenomen ten einde de aftast-waarden met elkaar te vergelijken. Bij de onderhavige derde uitvoeringsvorm wordt de ontvanger als zodanig benut. De 20 beslissingsmiddelen worden hierbij aangesloten op de uit-gangsklem 18 van de quadphase ontvanger. De beslissingsmiddelen 33 bevatten een register 45* waarvan een ingang is aangesloten op de ingang van de beslissingsmiddelen 33·
Het register bevat 2n (n = 3, 4, 5 ···) elementen onder 25 andere 45-1 tot en met 45-6. Tussen de elementen 45-2 en 45-3 en tussen 45-4 en 45-5 kunnen nog een willekeurig, even, aantal elementen zijn aangebracht. Het register 45 is geschikt voor het opslaan van n woorden van het syn-chronisatie-signaal. De elementen corresponderend met ten-30 minste drie woorden zijn voorzien van een uitgang, (in figuur 8 de elementen 45-1 tot en met 45-6). De uitgangen van de elementen waarin het eerste symbool van een synchronisatie woord is opgeslagen (45-1, 45-3» 45-5) zijn verbonden met een eerste meerderheidskeuze-inrichting 46 en de 35 uitgangen van de elementen waarin het tweede symbool van een synchronisatiewoord is opgeslagen (45-2, 45-4, 45-6) zijn verbonden met een tweede meerderheidskeuze-inrichting .47* Nadat het register 45 is gevuld met het door de ont- 790 23 41 a i PHN 9386 20 vanger gedecodeerde synchronisatie-signaal bepalen de meer-derheidskeuze-inrichtingen 46 respectievelijk 4-7 welk symbool in de elementen 45-1» 45-3» 45-5 respectievelijk 45-2, 45-4, 45-6 in meerderheid is opgeslagen. Het symbool 5 dat in meerderheid voorkomt wordt door de meerderheids-keuze-inrichting toegevoerd aan de decodeerinrichting 48 welk een daarmede corresponderend correctiesignaal toevoert aan de stuurinrichting 43 van de deler 44. Hiermee wordt bereikt dat aan het einde van het synchronisatie-signaal 10 de correcte woordsynchronisatie staat ingesteld dan wel wordt ingesteld.
Overigens is het niet noodzakelijk om onder alle omstandigheden meerderheidskeuze-inrichtingen te gebruiken. Xndien het aan de ontvanger aangeboden quadphase 15 gecodeerde signaal van een dusdanige hoge kwaliteit is (weinig ruis en dergelijke) dat transmissie dan wel ont-vangerfouten praktisch uitgesloten zijn dan kan het aan de uitgang 18 van de ontvanger beschikbare gedetecteerde signaal rechtstreeks aan de decodeerinrichting 48 toegevoerd 20 worden.
In figuur 9a is een vierde uitvoeringsvorm van een kloksynchronisatie-inrichting weergegeven. Het quad*-phase gecodeerde datasignaal dat op ingangsklem 5 wordt aangeboden wordt rechtstreeks en via een vertragingsinrich-25 ting 49 toegevoerd aan ingangen van een verschilversterker 50. De vertragingstijd van de vertragingsinrichting 49 is gelijk aan één bitinterval (t). Het uitgangssignaal van de verschilversterker 50 wordt, toegevoerd aan de dubbel-fasige gelijkrichter 51· De kloksynchronisatie-inrichting 30 berust op het volgende inzicht. Indien het tweewaardige quadphase gecodeerde signaal wordt gerepresenteerd als een signaal niet een positieve waarde (stel de waarde 1) en een signaal met een negatieve waarde (stel de waarde -1) dan heeft het uitgangssignaal van verschilversterker 50 een 35 waarde +2 bij de aftasttijdstippen welke bit- en woordsyn-chroon zijn en afhankelijk van de informatie een signaal-waarde +2,0 of -2 op de andere aftasttijdstippen. Na 790 2 3 41

Claims (6)

1. Werkwijze voor het demoduleren van een quadphase gecodeerd datasignaal, welke datasignaal datawoorden bevat, bestaande uit eerste, tweede, derde en vierde even 30 lange, opeenvolgende halve bitintervallen met het kenmerk, dat een eerste verschilwaarde wordt bepaald uit een bit-en woordsynchrone vergelijking van een aftastwaarde in het derde halve bitinterval met een aftastwaarde in het eerste halve bitinterval, dat een tweede verschilwaarde wordt 35 bepaald uit de bit- en woordsynchrone vergelijking van een aftastwaarde in het vierde halve bitinterval met een aftastwaarde in het tweede halve bitinterval en dat de genoemde eerste en de genoemde, over een half bitinterval 790 2 3 41 PHN 9386 22 vertraagde, tweede verschilwaarde met elkaar gecombineerd opeenvolgende bitwaarden van een gedemoduleerd datawoord zijn.
2. Ontvanger voor het uitvoeren van de werkwijze 5 overeenkomstig conclusie 1, met het kenmerk, dat de ontvanger een vertragingsinrichting en een verschilorgaan bevat en dat een ingang van de vertragingsinrichting en een eerste ingang van het verschilorgaan zijn verbonden met een ingangsklem van de ontvanger en een uitgang van de 10 vertragingsinrichting is verbonden met een tweede ingang van het verschilorgaan voor het bepalen van een verschil-signaal van het datasignaal en het over een bitinterval door de vertragingsinrichting vertraagde datasignaal en dat de ontvanger verder een woord- en bitsynchrone 15 klokregeneratie-inrichting en een van stuuringangen voorziene bemonsteringsinrichting bevat, welke bemonsterings-inrichting is aangesloten op het verschilorgaan en welke klokregeneratie-inrichting is gekoppeld met de ingangsklem en de stuuringangen van de bemonsteringsinrichting voor 20 het bemonsteren van het verschilsignaal in het derde en het vierde halve bitinterval en dat de ontvanger middelen bevat welke aangesloten zijn op de bemonsteringsinrichting voor het ineenvlechten van het bemonsterde verschilsignaal tot een equidistant gedecodeerde datasignaal. 25
3· Ontvanger volgens conclusie 2 met het kenmerk, dat de vertragingsinrichting een eerste en een tweede elk van een stuurklem voorziene aftast-en-houd schakeling bevat en het verschilorgaan een eerste en een tweede ver-schilschakeling bevat en dat een eerste ingang van de 30 eerste verschilschakeling en een eerste ingang van de tweede verschilschakeling met de eerste ingang van het verschilorgaan zijn verbonden en dat de eerste en de tweede aftast-en-haud schakeling zijn verbonden met de ingang van de vertragingsinrichting en de uitgang van de eerste af-35 tast-en-houd schakeling met een tweede ingang van de eerste verschilschakeling is verbonden welke ingang de tweede ingang van het verschilorgaan vormt en dat de uitgang van de tweede aftast-en-houd schakeling met een tweede ingang 790 23 41 't \ PHN 9386 23 van de tweede verschilschakeling is verbonden en dat de stuurklem van de eerste en de tweede aftast-en-houd schakeling· is verbonden met de klokregeneratie-inrichting voor het aftasten van het quadphase gecodeerde datasignaal in 5 het eerste respectievelijk het tweede halve bitinterval.
4. Ontvanger volgens conclusie 2 met het kenmerk, dat de vertragingsinrichting een vertragingselement bevat en het verschilorgaan een verschilversterker bevat en dat een ingang van het vertragingselement de ingang van de 10 vertragingsinrichting vormt en een uitgang van het vertragingselement de uitgang van de vertragingsinrichting vormt en dat een niet-inverterende ingang van de verschil-versterker de eerste ingang van het verschilorgaan vormt en een inverterende ingang van de verschilversterker de 15 tweede ingang van het verschilorgaan vormt.
5. Ontvanger volgens één der conclusies 2 tot en met 4 met het kenmerk, dat een eerste uitgang van de bemon-steringsinrichting is aangesloten op een vertragingslid met een vertragingstijd van een half bitinterval en dat 20 een tweede uitgang van de bemonsteringsinrichting is aangesloten op een eerste ingang van een combineerinrichting en dat de tweede ingang van de combineerinrichting is aangesloten op een uitgang van het vertragingslid voor het ineenvlechten van het bemonsterde verschilsignaal tot een 25 equidistant gedecodeerd datasignaal.
6. Ontvanger volgens conclusie 3 met het kenmerk, dat de aftast-en-houd schakeling een enkelpolige schakelaar en een condensator bevat en dat de schakelaar is aangesloten tussen de ingang van de vertragingsinrichting 30 en de stuurklem en dat de condensator is aangesloten tussen de stuurklem en aarde. 790 2 3 Λ1 35
NL7902341A 1979-03-26 1979-03-26 Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze. NL7902341A (nl)

Priority Applications (15)

Application Number Priority Date Filing Date Title
NL7902341A NL7902341A (nl) 1979-03-26 1979-03-26 Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze.
US06/053,577 US4292593A (en) 1979-03-26 1979-06-29 Method of demodulating a quadphase coded data signal and receiver for carrying out the method
ZA00800884A ZA80884B (en) 1979-03-26 1980-02-15 Method of demodulating a quadphase coded data signal and receiver for carrying out the method
CA000347980A CA1137571A (en) 1979-03-26 1980-03-19 Method of demodulating a quadphase coded data signal and receiver for carrying out the method
DK124180A DK124180A (da) 1979-03-26 1980-03-21 Fremgangsaade og modtager til demodulering af kvadrufasekodede datasignaler
AU56722/80A AU5672280A (en) 1979-03-26 1980-03-21 Demodulating a quadphase coded data signal and receiver
IT20847/80A IT1131034B (it) 1979-03-26 1980-03-21 Demodulazione di segnali rappresentativi di dati,a codificazione quadrifase
SE8002225A SE8002225L (sv) 1979-03-26 1980-03-24 Metod och anordning for demodulering av en fyrfaskodad datasignal
BE0/199923A BE882401A (fr) 1979-03-26 1980-03-24 Procede pour demoduler un signal de donnees code quadriphase et recepteur pour l'execution du procede
ES489852A ES8103897A1 (es) 1979-03-26 1980-03-24 Un metodo para desmodular una senal de datos de dos niveles codificada en cuatro fases,y receptor correspondiente
NO800839A NO800839L (no) 1979-03-26 1980-03-24 Fremgangsmaate til og mottaker for demodulering av et tonivaa-kvadruppelfasekodet datasignal
FR8006514A FR2452829B1 (fr) 1979-03-26 1980-03-24 Procede pour demoduler un signal de donnees code quadriphase et recepteur pour la realisation du procede
DE3011439A DE3011439C2 (de) 1979-03-26 1980-03-25 Anordnung zur Decodierung eines vierphasenkodierten Datensignals
GB8010027A GB2047051B (en) 1979-03-26 1980-03-25 Method of and a receiver for demodulating a quad-phase coded data signal
JP3765780A JPS55132160A (en) 1979-03-26 1980-03-26 Method and device for demodulating quad phase coded data signal

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL7902341 1979-03-26
NL7902341A NL7902341A (nl) 1979-03-26 1979-03-26 Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze.

Publications (1)

Publication Number Publication Date
NL7902341A true NL7902341A (nl) 1980-09-30

Family

ID=19832864

Family Applications (1)

Application Number Title Priority Date Filing Date
NL7902341A NL7902341A (nl) 1979-03-26 1979-03-26 Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze.

Country Status (15)

Country Link
US (1) US4292593A (nl)
JP (1) JPS55132160A (nl)
AU (1) AU5672280A (nl)
BE (1) BE882401A (nl)
CA (1) CA1137571A (nl)
DE (1) DE3011439C2 (nl)
DK (1) DK124180A (nl)
ES (1) ES8103897A1 (nl)
FR (1) FR2452829B1 (nl)
GB (1) GB2047051B (nl)
IT (1) IT1131034B (nl)
NL (1) NL7902341A (nl)
NO (1) NO800839L (nl)
SE (1) SE8002225L (nl)
ZA (1) ZA80884B (nl)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL8006165A (nl) * 1980-11-12 1982-06-01 Philips Nv Systeem voor het overdragen van digitale informatie, codeerinrichting voor toepassing in dat systeem, decodeerinrichting voor toepassing in dat systeem en registratiedrager voor toepassing in dat systeem.
US4370748A (en) * 1981-01-05 1983-01-25 Motorola, Inc. Apparatus and method for detecting the presence of a pulsed radio frequency signal
FR2526616A1 (fr) * 1982-02-11 1983-11-10 Cit Alcatel Procede de transmission synchrone de donnees et dispositifs pour sa mise en oeuvre
US4484143A (en) * 1982-05-17 1984-11-20 Rockwell International Corporation CCD Demodulator circuit
FR2536610A1 (fr) * 1982-11-23 1984-05-25 Cit Alcatel Equipement de transmission synchrone de donnees
US4573166A (en) * 1983-06-24 1986-02-25 Wolfdata, Inc. Digital modem with plural microprocessors
GB2171277B (en) * 1985-02-06 1988-11-02 Plessey Co Plc Decoding method and apparatus for biphase coded signals
DE4301341C1 (de) * 1993-01-20 1993-10-21 Honeywell Elac Nautik Gmbh Verfahren und Schaltungsanordnung zum Bestimmen des zeitlichen Anfangs eines Impulssignals
JP4647583B2 (ja) * 2006-12-13 2011-03-09 株式会社イシダ パルス再生装置及び通信システム
EP2053815A1 (en) 2006-10-18 2009-04-29 Ishida Co., Ltd. Encoding device, pulse generation device, and communication system
JP4540652B2 (ja) * 2006-10-18 2010-09-08 株式会社イシダ 符号化装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7004875A (nl) * 1970-04-04 1971-10-06
JPS50157047A (nl) * 1974-06-08 1975-12-18
JPS535513A (en) * 1976-07-05 1978-01-19 Kokusai Denshin Denwa Co Ltd Encoding system

Also Published As

Publication number Publication date
ZA80884B (en) 1981-09-30
ES489852A0 (es) 1981-03-16
NO800839L (no) 1980-09-29
DE3011439C2 (de) 1985-11-21
GB2047051B (en) 1983-06-15
US4292593A (en) 1981-09-29
BE882401A (fr) 1980-09-24
IT1131034B (it) 1986-06-18
ES8103897A1 (es) 1981-03-16
SE8002225L (sv) 1980-09-27
GB2047051A (en) 1980-11-19
IT8020847A0 (it) 1980-03-21
JPS55132160A (en) 1980-10-14
CA1137571A (en) 1982-12-14
FR2452829B1 (fr) 1988-08-12
FR2452829A1 (fr) 1980-10-24
DE3011439A1 (de) 1980-10-09
AU5672280A (en) 1980-10-02
JPS6324340B2 (nl) 1988-05-20
DK124180A (da) 1980-09-27

Similar Documents

Publication Publication Date Title
KR101021390B1 (ko) 에이에스케이 복조 장치 및 그것을 이용한 무선 장치
NL7902340A (nl) Werkwijze voor het synchroniseren van de quadphase- ontvanger en kloksynchronisatie-inrichting voor het uitvoeren van de werkwijze.
US5216554A (en) Digital phase error estimator
NL8203141A (nl) Stelsel voor het automatisch volgen van drempels.
NL7902341A (nl) Werkwijze voor het demoduleren van de quadphase geco- deerd datasignaal en ontvanger voor het uitvoeren van de werkwijze.
NL8000883A (nl) Coherente ontvanger voor hoekgemoduleerde data signalen.
US3440548A (en) Timing recovery circuit using time derivative of data signals
USRE31311E (en) DC Free encoding for data transmission system
US5570396A (en) Transmission system comprising receiver with improved timing means
US4330862A (en) Signal characteristic state detector using interval-count processing method
US4709378A (en) Arrangement for generating a clock signal
US4656647A (en) Pulsed bi-phase digital modulator system
NL8104441A (nl) Een ontvanger voor ffsk gemoduleerde datasignalen.
US4503546A (en) Pulse signal transmission system
US3931472A (en) Asynchronous quadriphase communications system and method
US4759040A (en) Digital synchronizing circuit
US4584693A (en) QPSK system with one cycle per Baud period
US5999577A (en) Clock reproducing circuit for packet FSK signal receiver
US4599735A (en) Timing recovery circuit for synchronous data transmission using combination of L Bi phase and modified biphase codes
US4352194A (en) System and method for frequency discrimination
US8073082B2 (en) Mirror sub-carrier demodulation circuit, receiving device with the same, and mirror sub-carrier demodulating method
US4868853A (en) Demodulation circuit for digital modulated signal
NL9100065A (nl) Werkwijze en inrichting voor het opwekken van een kloksignaal uit een biphase gemoduleerd digitaal signaal.
JPH02153629A (ja) バイポーラパターン中心推定器
SU1138954A1 (ru) Устройство дл приема сигналов относительной фазовой телеграфии

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BC A request for examination has been filed
BV The patent application has lapsed