MX349291B - Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y manipulacion por desplazamiento de fase en cuadratura, y metodo para entrelazar bits que utiliza el mismo. - Google Patents

Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y manipulacion por desplazamiento de fase en cuadratura, y metodo para entrelazar bits que utiliza el mismo.

Info

Publication number
MX349291B
MX349291B MX2015006531A MX2015006531A MX349291B MX 349291 B MX349291 B MX 349291B MX 2015006531 A MX2015006531 A MX 2015006531A MX 2015006531 A MX2015006531 A MX 2015006531A MX 349291 B MX349291 B MX 349291B
Authority
MX
Mexico
Prior art keywords
bit
codeword
phase shift
length
parity check
Prior art date
Application number
MX2015006531A
Other languages
English (en)
Other versions
MX2015006531A (es
Inventor
Sung-Ik Park
Heung-Mook Kim
Sun-Hyoung Kwon
Nam-Ho Hur
Jae-Young Lee
Bo-Mi Lim
Original Assignee
Electronics & Telecommunications Res Inst
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Electronics & Telecommunications Res Inst filed Critical Electronics & Telecommunications Res Inst
Publication of MX2015006531A publication Critical patent/MX2015006531A/es
Publication of MX349291B publication Critical patent/MX349291B/es

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2792Interleaver wherein interleaving is performed jointly with another technique such as puncturing, multiplexing or routing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1105Decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/03Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words
    • H03M13/05Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits
    • H03M13/11Error detection or forward error correction by redundancy in data representation, i.e. code words containing more digits than the source words using block codes, i.e. a predetermined number of check bits joined to a predetermined number of information bits using multiple parity bits
    • H03M13/1102Codes on graphs and decoding on graphs, e.g. low-density parity check [LDPC] codes
    • H03M13/1148Structural properties of the code parity-check or generator matrix
    • H03M13/116Quasi-cyclic LDPC [QC-LDPC] codes, i.e. the parity-check matrix being composed of permutation or circulant sub-matrices
    • H03M13/1165QC-LDPC codes as defined for the digital video broadcasting [DVB] specifications, e.g. DVB-Satellite [DVB-S2]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2703Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques the interleaver involving at least two directions
    • H03M13/271Row-column interleaver with permutations, e.g. block interleaving with inter-row, inter-column, intra-row or intra-column permutations
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/65Purpose and implementation aspects
    • H03M13/6522Intended application, e.g. transmission or communication standard
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

En la presente descripción se describe un entrelazador de bits, un dispositivo de modulación codificada de bits entrelazados (BICM) y un método de entrelazado de bits; el entrelazador de bits incluye una primera memoria, un procesador y una segunda memoria; la primera memoria almacena una palabra código de revisión de paridad de baja densidad (LDPC) que tiene una longitud de 16200 y un índice de código de 3/15; el procesador genera una palabra código entrelazada al entrelazar la palabra código de LDPC con un criterio de grupo de bits; el tamaño del grupo de bits corresponde a un factor paralelo de la palabra código de LDPC; la segunda memoria proporciona la palabra código entrelazada a un modulador para modulación de manipulación por desplazamiento de fase en cuadratura (QPSK).
MX2015006531A 2014-05-22 2015-05-22 Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y manipulacion por desplazamiento de fase en cuadratura, y metodo para entrelazar bits que utiliza el mismo. MX349291B (es)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR20140061875 2014-05-22
KR1020150009138A KR102260772B1 (ko) 2014-05-22 2015-01-20 길이가 16200이며, 부호율이 3/15인 ldpc 부호어 및 qpsk를 위한 비트 인터리버 및 이를 이용한 비트 인터리빙 방법

Publications (2)

Publication Number Publication Date
MX2015006531A MX2015006531A (es) 2015-11-23
MX349291B true MX349291B (es) 2017-07-20

Family

ID=54883386

Family Applications (1)

Application Number Title Priority Date Filing Date
MX2015006531A MX349291B (es) 2014-05-22 2015-05-22 Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y manipulacion por desplazamiento de fase en cuadratura, y metodo para entrelazar bits que utiliza el mismo.

Country Status (2)

Country Link
KR (2) KR102260772B1 (es)
MX (1) MX349291B (es)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5601182B2 (ja) 2010-12-07 2014-10-08 ソニー株式会社 データ処理装置、及びデータ処理方法
JP5630282B2 (ja) 2011-01-19 2014-11-26 ソニー株式会社 データ処理装置、及び、データ処理方法

Also Published As

Publication number Publication date
KR20220062251A (ko) 2022-05-16
KR20150135051A (ko) 2015-12-02
MX2015006531A (es) 2015-11-23
KR102260772B1 (ko) 2021-06-18
KR102538292B1 (ko) 2023-06-01

Similar Documents

Publication Publication Date Title
MX2019005428A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 4/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2020003772A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 64800 y un indice de codigo de 5/15 y mapeo de 64 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2020003791A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 10/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2020003792A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 4/15 y mapeo de 16 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2016010776A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2019008372A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2019011780A (es) Aparato de transmision y metodo de modulacion del mismo.
MX2019014466A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2019014724A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2019014454A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2019014457A (es) Aparato de transmision y metodo de intercalacion del mismo.
MX2018014370A (es) Modulador y método de modulación que usa constelación de señal de dieciséis símbolos no uniforme para palabra código de verificación de paridad de baja densidad que tiene tasa de código 4/15.
MX2019004157A (es) Modulador y metodo de modulacion que usa constelacion de se?al de dieciseis simbolos no uniforme para palabra codigo de verificacion de paridad de baja densidad que tiene tasa de codigo 2/15.
MX364871B (es) Entrelazador de bits para palabra código de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 4/15 y mapeo de 256 símbolos, y método para entrelazar bits que utiliza el mismo.
WO2012118327A3 (en) Method and apparatus for transmitting and receiving in a communication/broadcasting system
MX2015006530A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y mapeo de 64 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2015006531A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 3/15 y manipulacion por desplazamiento de fase en cuadratura, y metodo para entrelazar bits que utiliza el mismo.
MX345597B (es) Entrelazador de bits para palabra código de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código 7/15 y manipulación por desplazamiento de fase en cuadratura, y método para entrelazar bits que utiliza el mismo.
MX345595B (es) Entrelazador de bits para palabra código de revisión de paridad de baja densidad que tiene una longitud de 64800 y un índice de código de 5/15 y mapeo de 64 símbolos, y método para entrelazar bits que utiliza el mismo.
MX2015006529A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 4/15 y mapeo de 16 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX2015006532A (es) Entrelazador de bits para palabra codigo de revision de paridad de baja densidad que tiene una longitud de 16200 y un indice de codigo de 10/15 y mapeo de 256 simbolos, y metodo para entrelazar bits que utiliza el mismo.
MX361060B (es) Modulador y método de modulación que usa constelación de señal de dieciséis símbolos no uniforme para palabra código de verificación de paridad de baja densidad que tiene tasa de código 4/15.
IN2014MU01601A (es)
MX2015001936A (es) Modulador y metodo de modulacion que usa constelacion de señal de dieciseis simbolos no uniforme para palabra codigo de verificacion de paridad de baja densidad que tiene tasa de codigo 7/15.
MX364121B (es) Modulador y método de modulación que usa constelación de señal de dieciséis símbolos no uniforme para palabra código de verificación de paridad de baja densidad que tiene tasa de código 2/15.

Legal Events

Date Code Title Description
FG Grant or registration