KR960036536A - Arbitrarily variable digital nonlinear gain regulator for video signals - Google Patents

Arbitrarily variable digital nonlinear gain regulator for video signals Download PDF

Info

Publication number
KR960036536A
KR960036536A KR1019950004978A KR19950004978A KR960036536A KR 960036536 A KR960036536 A KR 960036536A KR 1019950004978 A KR1019950004978 A KR 1019950004978A KR 19950004978 A KR19950004978 A KR 19950004978A KR 960036536 A KR960036536 A KR 960036536A
Authority
KR
South Korea
Prior art keywords
signal
nonlinear gain
output
digital nonlinear
data storage
Prior art date
Application number
KR1019950004978A
Other languages
Korean (ko)
Other versions
KR0139984B1 (en
Inventor
이제석
이철호
장지훈
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950004978A priority Critical patent/KR0139984B1/en
Publication of KR960036536A publication Critical patent/KR960036536A/en
Application granted granted Critical
Publication of KR0139984B1 publication Critical patent/KR0139984B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/202Gamma control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Studio Circuits (AREA)

Abstract

이 발명은 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기에 관한 것으로 각 구간에 대한 특성 곡선의 함수값을 저장하고 있다가 입력되는 신호에 해당하는 함수값을 출력하는 데이타 저장수단과, 입력되는 신호의 최상위비트로부터 첫번째 1의 자리수를 검사하여 상기 데이타 저장수단에서 구간의 시작점과 끝점에 대한 함수값을 선택하는 신호화 시프터의 횟수를 선택하는 신호를 발생하고, 입력신호에서 해당 비트를 0으로 만드는 신호를 발생하는 신호 발생수단과, 상기 데이타 저장수단으로부터 출력되는 2개의 값의 차분과 해당 비트를 0으로 한 수를 곱하여 출력하는 연산수단과, 상기 연산수단으로부터 출력되는 값을 상기 신호 발생수단으로부터 출력되는 신호에 따라 제산을 하는 제산수단과, 상기 제산수단으로부터 출력되는 신호와 상기 데이타 저장수단으로부터 출력되는 신호를 더하여 최종적인 부분 선형 근사함수의 결과를 출력하는 신호완성수단으로 이루어져 있으며, 2의 지수승을 갖는 구간으로 이루어진 부분 선형 근사법을 이용하여 영상신호의 이득을 조절함으로써 특성 곡선의 가변이 자유로운 비선형 이득 조절기를 구성하여 보정 곡선의 변형이 자유로운 감마 보정기와 다이나믹 레인지가 줄어들지 않는 오토 니이와 페이드 인, 페이드 아웃의 효과를 하나의 장치로서 처리하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기에 관한 것이다.The present invention relates to a digital nonlinear gain adjuster for an arbitrarily variable image data storing means for storing a function value of a characteristic curve for each section and outputting a function value corresponding to an input signal, and A signal that selects the number of signal shifters that selects a function value for a start point and an end point of a section from the most significant bit by checking the first digit of the first bit, and makes the corresponding bit zero in the input signal. A signal generating means for generating a signal, an arithmetic means for multiplying a difference of two values outputted from said data storing means, and a number corresponding to 0, and a value outputted from said calculating means, outputting from said signal generating means; Division means for dividing according to the signal to be made, and the signal output from the division means And a signal completion means for outputting the result of the final partial linear approximation function by adding the signal outputted from the data storage means, and adjusting the gain of the video signal by using the partial linear approximation method having an exponential power of 2. By configuring a nonlinear gain adjuster with a variable characteristic curve, the gamma corrector with a freely transformable correction curve and auto-niy, fade in and fade out effects that do not reduce dynamic range can be processed as one device. A digital nonlinear gain regulator.

Description

임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기Arbitrarily variable digital nonlinear gain regulator for video signals

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 영상 처리 시스템에 있어서, 화상 표시 장치의 특성을 보정하기 위한 감마 보정을 설명하기 위한 그래프, 제2도는 테이블 록업 방식에 의한 감마 보정 처리와 감마 보정 곡선의 변형을 설명하기 위한 그래프, 제3도는 오토 니이를 설명하기 위한 그래프.1 is a graph for explaining gamma correction for correcting characteristics of an image display device in an image processing system, and FIG. 2 is a graph for explaining gamma correction processing and a deformation of a gamma correction curve by a table lock-up method. 3 is a graph for explaining Otoni.

Claims (6)

부분 선형 근사 함수를 이용하여 이득을 자유롭게 변형시켜 임의의 비선형 특성 곡석능 얻음으로써 영상신호와 감마 보정, 오토 니이, 페이드 인, 페이드 아웃을 하나의 장치로 구현할 수 있는 입의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.Partial linear approximation function to freely transform gain to obtain arbitrary nonlinear characteristic curvature, enabling video signal and gamma correction, auto knee, fade in and fade out in one device Nonlinear Gain Regulator. 제1항에 있어서, 상기 부분 선형 근사 함수는 그 구간의 크기를 2의 지수승으로 설정하는 것을 특징으로 하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.The digital nonlinear gain adjuster of claim 1, wherein the partial linear approximation function sets the size of the interval to an exponential power of 2. 제2항에 있어서, 상기 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기는, 각 구간에 대한 특성 곡선의 함수값을 저장하고 있다가 입력되는 신호에 해당하는 함수값을 출력하는 데이타 저장수단(10)과; 입력되는 신호의 최상위비트로부터 첫번째 1의 자리수를 검사하여 상기 데이타 저장수단에서 구간의 시작점과 끝점에 대한 함수값을 선택하는 신호와 시프터의 횟수를 선택하는 신호를 발생하고, 입력 신호에서 해당 비트를 0으로 만드는 신호를 발생하는 신호 발생수단(20)과; 상기 데이타 저장수단(10)으로부터 출력되는 2개의 값의 차분과 해당 비트를 0을로 한 수를 곱하여 출력하는 연산수단(30)과; 상기 연산수단(30)으로부터 출력되는 값을 상기 신호 발생수단(20)으로부터 출력되는 신호에 따라 제산을 하는 제산수단(40)과; 상기 제산수단(40)으로부터 출력되는 신호와 상기 데이타 저장수단 (10)으로 부터 출력되는 신호를 더하여 최종적인 부분 선형 근사 함수의 결과를 출력하는 신호완성수단(50)으로 이루어져 있는 것을 특징으로 하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.The digital nonlinear gain adjuster for an image variable, which can be arbitrarily variable, stores data of a characteristic curve of each section and outputs a function value corresponding to an input signal. and; The first 1 digit is checked from the most significant bit of the input signal to generate a signal for selecting a function value for the start point and the end point of the section and a signal for selecting the number of shifters in the data storage means. Signal generating means (20) for generating a signal of zero; Arithmetic means (30) for multiplying the difference between the two values output from the data storage means (10) and the corresponding bit by a number equal to zero; Division means (40) for dividing the value output from the calculation means (30) according to the signal output from the signal generation means (20); And a signal completion means (50) for outputting the result of the final partial linear approximation function by adding the signal output from the division means (40) and the signal output from the data storage means (10). Digital nonlinear gain regulator for variable video signals. 제3항에 있어서, 상기 연산수단(30)은 상기 데이타 저장수단(10)으로부터 출력되는 하위 구간값이 음의 단자로 연결되고 상위 구간값이 양의 단자로 연결되어 있는 제1감산수단(31)과; 입력 신호와 상기 신호 발생수단(20)의 제1출력단자가 입력으로 연결되어 있는 제2감산수단(32)과; 상기 제1감산수단(31)의 출력단자와 상기 제2감산수단(32)의 출력단자가 입력단자로 연결되어 있고 출력단자가 제산수단 (40)으로 연결되어 있는 승산수단(33)으로 이루어져 있는 것을 특징으로 하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.The first subtraction means (31) according to claim 3, wherein the calculation means (30) has a lower interval value output from the data storage means (10) connected to a negative terminal and an upper interval value connected to a positive terminal. )and; Second subtracting means (32) having an input signal and a first output terminal of the signal generating means (20) connected as an input; The output terminal of the first subtracting means 31 and the output terminal of the second subtracting means 32 are connected to the input terminal, and the output terminal comprises a multiplication means 33 connected to the dividing means 40. Digital nonlinear gain regulator for video signal which can be arbitrarily variable. 제4항에 있어서, 상기 제2감산수단(32)은 논리곱수단으로 이루어져 있는 것을 특징으로 하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.5. The digital nonlinear gain adjuster for video signal according to claim 4, wherein the second subtracting means (32) consists of logical multiplication means. 제3항에 있어서, 상기 제산수단(40)은 시프터로 이루어져 있는 것을 특징으로 하는 임의 가변이 가능한 영상신호용 디지탈 비선형 이득조절기.4. The digital nonlinear gain regulator of claim 3, wherein the division means (40) comprises a shifter. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950004978A 1995-03-10 1995-03-10 Digital nonlinear gain controller for a video signal KR0139984B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950004978A KR0139984B1 (en) 1995-03-10 1995-03-10 Digital nonlinear gain controller for a video signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950004978A KR0139984B1 (en) 1995-03-10 1995-03-10 Digital nonlinear gain controller for a video signal

Publications (2)

Publication Number Publication Date
KR960036536A true KR960036536A (en) 1996-10-28
KR0139984B1 KR0139984B1 (en) 1998-06-15

Family

ID=19409580

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950004978A KR0139984B1 (en) 1995-03-10 1995-03-10 Digital nonlinear gain controller for a video signal

Country Status (1)

Country Link
KR (1) KR0139984B1 (en)

Also Published As

Publication number Publication date
KR0139984B1 (en) 1998-06-15

Similar Documents

Publication Publication Date Title
US3963905A (en) Periodic sequence generators using ordinary arithmetic
US4668989A (en) Fading circuit for video signals
US4568978A (en) Method of a circuit arrangement for producing a gamma corrected video signal
KR880012084A (en) Aperture Correction Circuit
US5459683A (en) Apparatus for calculating the square root of the sum of two squares
GB2149538A (en) Digital multiplier
KR960036536A (en) Arbitrarily variable digital nonlinear gain regulator for video signals
US4210933A (en) Process and apparatus for digitally clamping pulse code modulated video signals
KR930007261A (en) Gradation Correction Circuit
US5801974A (en) Calculation method and circuit for obtaining a logarithmic approximation value
US4365308A (en) Method for the time correction of a digital switching signal
US3914591A (en) Analog electronic multiplier
SU594599A1 (en) Tv aperture corrector
KR0149323B1 (en) Audio volume adjusting device using digital system
US5305246A (en) Device and method for evaluating inverse trigonometric functions
EP1098507A2 (en) Image processing apparatus
JP2003224740A (en) Nonlinear signal processing apparatus and image signal processing apparatus
JP2586032B2 (en) Address calculation device
US6675186B1 (en) Decibel adjustment device with shift amount control circuit
Klein et al. Instantaneously companding digital signal processors
JPH074658Y2 (en) Logarithmic conversion circuit
GB2123242A (en) Modifying television signals
JP2960594B2 (en) Digital signal processor
JPH01251472A (en) Digital peak noise reduction circuit
GB1437429A (en) Generation of hadamard transforms of electrical signals

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100216

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee