Claims (11)
입력되는 전압신호를 이용하여 회로가 동작하기에 안정적인 전압을 공급하는 전원공급수단(100)과; 입력되는 제어신호에 따라, 주기적으로 변화하며 입력되는 전압신호의 출력값을 조정하는 출력조정수단(200)과; 상기 출력조정수단(200)으로부터 출력되는 신호를 일정한 크기로 궤환하여 미리 설정되어 있는 기준신호와 비교함으로써 그에 따른 신호를 출력하는 신호궤환수단(300)과; 입력되는 전압신호와 상기 신호궤환수단(300)으로부터 출력되는 신호를 이용하여 제1비교신호를 출력하는 제1비교신호를 출력하는 제1비교신호 생성수단(400)과; 상기 출력조정수한(200)으로부터 입력되는 신호를 일정한 크기의 신호를 전환하여 제2비교신호를 출력하는 제2비교신호 생성수단(500)과; 상기 제1비교신호 생성수단(400)와 제2비교신호 생성수단(500)으로부터 입력되는 신호를 이용하여 기준신호와 비교하고 논리연산하여 상기 출력조정수단(200)으로 해당하는 제어신호를 출력하는 제어수단(600)으로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.Power supply means for supplying a stable voltage for the circuit to operate using the input voltage signal; Output adjusting means (200) for periodically adjusting the output value of the input voltage signal in accordance with the input control signal; A signal feedback means (300) for returning a signal output from the output adjustment means (200) to a predetermined magnitude and comparing the signal with a preset reference signal to output a corresponding signal; First comparison signal generating means (400) for outputting a first comparison signal for outputting a first comparison signal by using an input voltage signal and a signal output from the signal feedback means (300); Second comparison signal generating means (500) for outputting a second comparison signal by switching a signal having a predetermined magnitude from the signal input from the output adjustment time limit (200); Comparing with a reference signal using a signal input from the first comparison signal generating means 400 and the second comparison signal generating means 500 and performing a logical operation to output a control signal to the output adjusting means 200 Continuous current control type power factor correction circuit, characterized in that consisting of a control means (600).
제1항에 있어서, 상기 전원공급수단(100)은, 입력되는 전압신호가 일측단자로 연결되어 있는 저항(R1)과, 상기 저항(R1)의 타측단자 입력단자로 연결되어 있는 다이오드(D1)와; 상기 다이오드(D1)의 출력단자가 일츨단자로 연결되어 있고 타측단자가 접지되어 있는 커패시터(C1)와; 상기 다이오드(D1)의 출력단자가 출력단자로 연결되어 있고 입력단자가 접지되어 있는 제너다이오드(Z1)와; 상기 다이오드(D1)의 출력단자가 일츨단자로 연결되어 있고 타측단자가 접지되어 있는 저전압 차단장치(UVLO)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The diode D1 of claim 1, wherein the power supply unit 100 is connected to a resistor R1 having an input voltage signal connected to one terminal thereof and to an input terminal of the other terminal of the resistor R1. Wow; A capacitor C1 having the output terminal of the diode D1 connected to one terminal and the other terminal being grounded; A zener diode (Z1) having an output terminal of the diode (D1) connected to an output terminal and an input terminal of which is grounded; And a low voltage circuit breaker (UVLO) in which the output terminal of the diode D1 is connected to one terminal and the other terminal is grounded.
제1항에 있어서, 상기 출력조정수단(200)은, 입력되는 전압신호가 일출단자에 연결되어 있는 코일(L2)과, 상기 코일(L2)의 타측단자가 입력단자로 연결되어 있는 다이오드(D21)와; 상기 다이오드(D2)의 출력단자가 일츨단자에 연결되고 타측단자가 접지되어 있는 커피시터(C2)와; 상기 코일(L2)의 타측단자가 소스로 연결되어 있는 제어 스위치(Q2)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The diode D21 of claim 1, wherein the output adjusting means 200 includes a coil L2 having an input voltage signal connected to a sunrise terminal, and a second terminal of the coil L2 connected to an input terminal. )Wow; A coffee sheet C2 having an output terminal of the diode D2 connected to the one terminal and the other terminal being grounded; Continuous current control type power factor correction circuit, characterized in that the other terminal of the coil (L2) consists of a control switch (Q2) connected as a source.
제1항에 있어서, 상기 신호궤환수단(300)은, 상기 출력조정수단(200)의 다이오드(D2)의 출력단자가 일측단자로 연결되어 있는 제1저항(R31)과; 상기 제1저항(R31)의 타측단자로 일측단자로 연결되고 타측단자가 접지되어 있는 제2저항(R32)과; 상기 제1저항(R31)의 타측단자가 반전 입력단자로 연결되고 비교기준신호(Vref)가 비반전 입력단자로 연결되어 있는 연산증폭기(OP3)와; 상기 제1저항(R31)의 타측단자가 일측단자에 연결되고 타측단자가 상기 연산증폭기(OP3)의 출력단자에 연결되어 있는 커패시터(C3)와; 상기 커패시터(C3)의 타측단자가 제1입력단자로 연결되고 상기 비교기준신호(Vref)가 제2입력단자로 반전되어 입력되는 가산기(AD3)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The method of claim 1, wherein the signal feedback means 300 comprises: a first resistor (R31) having an output terminal of the diode (D2) of the output adjustment means 200 is connected to one side terminal; A second resistor R32 connected to the other terminal of one side of the first resistor R31 and having the other terminal grounded; An operational amplifier OP3 having the other terminal of the first resistor R31 connected to an inverting input terminal and the comparison reference signal Vref connected to a non-inverting input terminal; A capacitor C3 having the other terminal of the first resistor R31 connected to one terminal and the other terminal of the first resistor R31 connected to an output terminal of the operational amplifier OP3; A continuous current control type power factor correction circuit, characterized in that the other terminal of the capacitor C3 is connected to the first input terminal and the comparison reference signal Vref is inverted to the second input terminal. .
제1항에 있어서, 상기 제1비교신호 생성수단(400)은, 입력되는 전압신호가 일측단자로 연결되어 있는 제1저항(R4)과; 상기 제1저항(R41)의 타측단자가 제1입력단자로 연결되고 타측단자가 접지되어 있는 제2저항(R42)과; 상기 제1저항(R41)의 타측단자가 제1입력단자로 연결되고 상기 신호궤환수단(300)의 가산기(AD3)의 출력 단자가 제2입력단자로 연결되어 있는 승산기(MX4)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The method of claim 1, wherein the first comparison signal generating means (400) comprises: a first resistor (R4) having an input voltage signal connected to one terminal; A second resistor R42 having the other terminal of the first resistor R41 connected to the first input terminal and the other terminal being grounded; The other terminal of the first resistor R41 is connected to the first input terminal and the output terminal of the adder AD3 of the signal feedback means 300 is composed of a multiplier MX4 connected to the second input terminal. Continuous current control type power factor correction circuit.
제1항에 있어서, 상기 제2비교신호 생성수단(500)은, 상기 출력조정수단(200)의 제어 스위치(Q2)의 드레인이 일측단자에 연결되고 타측단자가 접지되어 있는 제1저항(R510)과; 상기 제어 스위치(Q2)의 드레인이 일측단자에 연결되어 있는 제2저항(R520)과; 상기 제2저항(R520)의 타측단자가 일측단자에 연결되고 타측단자가 접지되어 있는 커패시터(C5)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The first resistor R510 of claim 1, wherein the second comparison signal generating unit 500 includes a drain of the control switch Q2 of the output adjusting unit 200 connected to one terminal and the other terminal grounded. )and; A second resistor R520 having a drain of the control switch Q2 connected to one terminal thereof; And a capacitor (C5) having the other terminal of the second resistor (R520) connected to one terminal and the other terminal being grounded.
제1항에 있어서, 상기 제어수단(600)의 구성은, 상기 제1비교신호 생성수단(200)와 제2비교신호 생성수단(40)으로부터 입력되는 신호를 기준신호와 비교하여 출력하는 신호비교수단(601)과; 상기 신호비교수단(610)으로부터 출력되는 신호를 논리연산하여 해당하는 제어신호를 출력하는 논리연산수단(650)으로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.According to claim 1, wherein the control means 600 is configured to compare the signal input from the first comparison signal generating means 200 and the second comparison signal generating means 40 with a reference signal and outputs a signal comparison Means (601); And a logic operation means (650) for outputting a control signal by performing a logic operation on the signal output from the signal comparison means (610).
제7항에 있어서, 상기 신호비교수단(610)은, 상기 제1비교신호 생성수단(400)의 승산기(MX4)의 출력단자가 일측단자에 연결되어 있는 제1저항(R61)과; 상기 제1저항(R61)의 타측단자가 일측단자에 연결되고 타측단자가 접지되어 있는 제2저항(R62)과; 상기 제1저항(R61)의 일측단자가 비반번 입력단자에 연결되고 상기 제2비교신호 생선수단(500)의 제2저항(R520)의 타측단자가 반전 입력단자로 연결되어 있는 제1연산증폭기(OP61)와; 상기 제2저항(R62)의 일측단자가 비반전 입력단자에 연결되고 상기 제2비교신호 생성수단(500)의 제2저항(R520)의 타측단자가 반전 입력단자로 연력되어 있는 제2연산증폭기(OP62)와; 상기 제2연산증폭기(OP62)의 출력단자가 입력단자로 연결되어 있는 제1인버터(INV61)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The method of claim 7, wherein the signal comparing means 610 comprises: a first resistor R61 having an output terminal of a multiplier MX4 of the first comparison signal generating means 400 connected to one terminal; A second resistor (R62) in which the other terminal of the first resistor (R61) is connected to one terminal and the other terminal is grounded; A first operational amplifier in which one terminal of the first resistor R61 is connected to the non-inverting input terminal and the other terminal of the second resistor R520 of the second comparison signal fish means 500 is connected to an inverting input terminal. (OP61); A second operational amplifier in which one terminal of the second resistor R62 is connected to a non-inverting input terminal, and the other terminal of the second resistor R520 of the second comparison signal generating unit 500 is connected as an inverting input terminal. (OP62); And a first inverter (INV61) having an output terminal of the second operational amplifier (OP62) connected to an input terminal.
제7항에 있어서, 상기 논리연산수단(650)은, 상기 신호비교수단(610)의 제1연산증폭기(OP61)의 출력단자가 셋입력단자(S)로 연ruf되고 상기 제1인버터(INV61)의 출력단자가 리셋 입력단자(R)로 연결되어 있는 알에서 래치회로(RSL)와; 상기 알에서 래치회로(RSL)의 반전 출력단자가 입력단자로 연결되고 출력단자가 상기 출력조정수단(200)의 제어 스위치(Q2)의 게이트로 연결되어 있는 제2인버터(INV65)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.The method of claim 7, wherein the logic operation means 650, the output terminal of the first operation amplifier (OP61) of the signal comparing means 610 is connected to the set input terminal (S) and the first inverter (INV61) A latch circuit RSL at an egg whose output terminal is connected to a reset input terminal R; In the egg, the inverting output terminal of the latch circuit RSL is connected to an input terminal, and the output terminal comprises a second inverter INV65 connected to the gate of the control switch Q2 of the output adjusting means 200. Continuous current control power factor correction circuit.
제1항에 있어서, 상기 역률 보정회로에 주기적인 전압이 전파정류된 전압신호를 공급하기 위하여, 상기 입력단자에 결합된 신호정류수단(700)을 더 구비하는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.2. The continuous current control power factor correction according to claim 1, further comprising a signal rectifying means (700) coupled to the input terminal for supplying a voltage signal whose periodic voltage is full-wave rectified to the power factor correction circuit. Circuit.
제10항에 있어서, 상기 신호정류수단(700)은, 교류전원(Vin)의 일측단자가 출력단자로 연결되어 있고 입력단자가 접지되어 있는 제1다이오드(D71)와; 상기 교류전원(Vin)의 일측단자가 입력단자로 연결되어 있는 제2다이오드(D72)와, 상기 교류전원(Vin)의 타측단자가 입력단자로 연결되어 있고 상기 제2다이오드(D72)의 출력단자가 출력단자로 연결되어 있는 제3다이오드(D73)와; 상기 교류전원(Vin)의 타측단자가 출력단자로 연결되어 있고 입력단자가 접지되어 있는 제4다이오드(D74)와; 상기 제2다이오드(D72)의 출력단자가 일측단자로 연결되어 있고 타측단자가 접지되어 있는 커패시터(C7)로 이루어져 있는 것을 특징으로 하는 연속 전류제어형 역률 보정회로.11. The apparatus of claim 10, wherein the signal rectifying means (700) comprises: a first diode (D71) in which one terminal of an AC power source (Vin) is connected to an output terminal and the input terminal is grounded; The second diode D72 having one side terminal of the AC power supply Vin connected to the input terminal, and the other side terminal of the AC power source Vin being connected to the input terminal, and the output terminal of the second diode D72 being connected to the input terminal. A third diode D73 connected to an output terminal; A fourth diode D74 in which the other terminal of the AC power source Vin is connected to the output terminal and the input terminal is grounded; Continuous current control type power factor correction circuit, characterized in that the output terminal of the second diode (D72) is connected to one terminal and the other terminal is made of a capacitor (C7) is grounded.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.