KR960012947B1 - N-way power isolation and matching unit - Google Patents

N-way power isolation and matching unit Download PDF

Info

Publication number
KR960012947B1
KR960012947B1 KR1019940003516A KR19940003516A KR960012947B1 KR 960012947 B1 KR960012947 B1 KR 960012947B1 KR 1019940003516 A KR1019940003516 A KR 1019940003516A KR 19940003516 A KR19940003516 A KR 19940003516A KR 960012947 B1 KR960012947 B1 KR 960012947B1
Authority
KR
South Korea
Prior art keywords
transmission line
connection point
synthesizer
power
divider
Prior art date
Application number
KR1019940003516A
Other languages
Korean (ko)
Other versions
KR950026130A (en
Inventor
엄순영
김정호
Original Assignee
재단법인 한국전자통신연구소
양승택
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인 한국전자통신연구소, 양승택 filed Critical 재단법인 한국전자통신연구소
Priority to KR1019940003516A priority Critical patent/KR960012947B1/en
Publication of KR950026130A publication Critical patent/KR950026130A/en
Application granted granted Critical
Publication of KR960012947B1 publication Critical patent/KR960012947B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/54Systems for transmission via power distribution lines
    • H04B3/56Circuits for coupling, blocking, or by-passing of signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B3/00Line transmission systems
    • H04B3/02Details
    • H04B3/46Monitoring; Testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

The device includes a N-way compound/distribution section, a internal resistor(Rx)(22) for combining and dividing ports, the first resistor(23) for forming input port of distributor(output port of compound device), a transmission line(TL)(21) for connecting the other port with compound/distribution transmission lines, the second resistance(24) for forming output port of distributor(input port of compound device) which is connected with common connecting point, two dummy transmission(DTL)(25), and a shorting means(31A,31B).

Description

그레이스풀 열화 성능을 향상시키기 위한 전력 합성기/분배기Power Synthesizer / Distributor to Improve Graceful Degradation Performance

제1도는 N개의 동일한 증폭기들의 전력을 합성하는 장치의 일반적인 구성도.1 is a general diagram of a device for synthesizing the power of N identical amplifiers.

제2도는 종래의 표준형 전력 합성기/분배기의 구성도.2 is a block diagram of a conventional standard power synthesizer / divider.

제3도 및 제4도는 본 발명에 따른 전력 합성기/분배기의 구성도.3 and 4 are schematic diagrams of a power synthesizer / divider according to the present invention.

제5도는 본 발명에 따른 전력 합성기/분배기의 장애발생 증폭기 수에 따른 삽입 손실 그래프도.5 is a graph illustrating insertion loss according to the number of faulty amplifiers of a power synthesizer / divider according to the present invention.

제6도는 본 발명에 따른 전력 합성기/분배기의 장애발생 증폭기 수에 따른 출력 전력 감쇄 그래프도.6 is a graph illustrating output power attenuation according to the number of faulty amplifiers of a power synthesizer / divider according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

21 : 전송선로(TL),22 : 내부저항(Rx),21: transmission line (TL), 22: internal resistance (Rx),

23, 24 : 분배기입출력 및 합성기 입출력 저항(Ro),23, 24: divider I / O and synthesizer I / O resistance (Ro),

25 : 더미 전송선로(DTL),Z01 : 전송선로의 특성 임피던스,25: dummy transmission line (DTL), Z01: characteristic impedance of the transmission line,

Z02, Z03 : 더미 선로들의 특성 임피던스,Z02, Z03: characteristic impedance of dummy lines,

θ : 전송선로의 전기적 길이,θ: electrical length of transmission line,

θ2, θ3 : 더미 전송선로의 전기적 길이θ2, θ3: Electrical length of dummy transmission line

본 발명은 위성통신 지구국 송신기 제작에 많이 응용되는 상호 변조 특성이 우수한 고상(solid-state) 초고주파 증폭기들의 출력 전력을 합성하기 위한 회로나 시스템에서 그레이스풀 열화(Graceful Degradation) 성능을 향상시키기 위한 N-웨이 전력 합성기/분배기에 관한 것이다.The present invention provides N- for improving the Graceful Degradation performance in a circuit or a system for synthesizing the output power of solid-state microwave amplifiers having excellent intermodulation characteristics, which are widely used in the fabrication of satellite communication earth station transmitters. A way power synthesizer / distributor.

일반적으로, 초고주파 대역에서 단일 증폭기로 얻을 수 없는 고출력 전력이 요구될 때 동일한 특성을 갖는 여러개의 단일 증폭기를 합성하는 기법에 의해 요구되는 전력을 얻을 수 있다. 그러나, 널리 알려진 구조의 전력 합성기를 이용하는 전력 합성 회로나 시스템에서 한개 또는 여러개의 증폭기가 장애(failure) 상태에 있게 된다면 급격한 출력 전력 감쇄를 초래하게 된다.In general, when high output power is required that cannot be obtained with a single amplifier in the ultra-high frequency band, power required by a technique of synthesizing several single amplifiers having the same characteristics can be obtained. However, in a power synthesizing circuit or system using a power synthesizer of well-known structure, if one or several amplifiers are in a fail state, a sudden output power attenuation will result.

즉, 종래에는 A.A.M. Saleh가 1980 IEEE Trans. Microwave Theory Tech., vol. MTT-28호에 그레이스풀 열화(Graceful Degradation) 성능을 향상시키는 방법을 제시한 바 있다. 그러나 상기 종래기술은 표준전력 합성기에 내부저항이 없는(resistor-free) 아주 단순한 구조로, 합성기의 각 단자(port)의 입력반사손실(input return loss)과 단자간의 분리도(isolation) 특성이 아주 좋지않아 전력 합성기 각 입력단에 아이솔레이터(isolator)를 삽입하지 않으면 증폭기의 출력전력을 감쇄시키는 로드-풀(Load-pull) 효과를 초래하게 된다.That is, conventionally, A.A.M. Saleh published the 1980 IEEE Trans. Microwave Theory Tech., Vol. MTT-28 has presented a way to improve the performance of Graceful Degradation. However, the conventional technology is a very simple structure having no internal resistance in the standard power synthesizer, and the input return loss and isolation property between the terminals of the synthesizer are very simple. Unfortunately, not inserting an isolator at each input of the power synthesizer results in a load-pull effect that attenuates the amplifier's output power.

따라서, 상기 종래기술의 문제점을 해결하기 위하여 안출된 본 발명은, 출력전력 감쇄를 줄일 수 있는 N-웨이(way) 하이브리드 전력 합성기/분배기를 제공하는데 그 목적이 있다.Accordingly, an object of the present invention is to provide an N-way hybrid power synthesizer / divider capable of reducing output power attenuation.

상기 목적을 달성하기 위한 본 발명은, N-웨이(way)의 합성분배 섹션을 구비하고, 각 합성분배 섹션은 단자 정합 및 분리를 위한 내부저항(Rx)과, 상기 내부저항(Rx)에 연결되며 분배기입력단(합성기출력단)을 형성하는 제1저항과, 상기 내부저항(Rx)과 상기 제1저항의 접속점에 일단이 연결되고 타단은 타 합성분배 전송선로들과 공통으로 연결된 전송선로(TL)를 구비하며, 상기 각 합선분배 섹션의 전송선로(TL)의 공통 접속점에 연결되어 분배출력단(합성입력단)을 형성하는 제2저항을 포함하는 N-웨이 전력 합성기/분배기에 있어서, 서로간에 직렬로 연결되어 상기 내부저항과 전송선로(TL) 간에 삽입되는 두개의 더미 전송선로(DTL)와, 장애가 발생된 합성/분배 섹션의 더미 전송선로(DTL)간의 직렬접속점(32) 및 더미 전송선로(DTL)와 전송선로(TL)의 접속점(33)에 연결되어 마이크로 웨이브적으로 단락시키는 단락수단을 더 포함하도록 한 것을 특징으로 한다.The present invention for achieving the above object is provided with a synthetic distribution section of the N-way (way), each synthetic distribution section is connected to the internal resistance (Rx) and the internal resistance (Rx) for terminal matching and separation And a first line forming a splitter input terminal (synthesizer output end), and one end connected to a connection point of the internal resistor Rx and the first resistor, and the other end of which is connected in common to other synthetic distribution transmission lines. And an N-way power synthesizer / divider comprising a second resistor connected to a common connection point of the transmission line TL of each short-circuit distribution section to form a distribution output stage (composite input stage). The serial connection point 32 and the dummy transmission line DTL between the two dummy transmission lines DTL connected to be inserted between the internal resistance and the transmission line TL, and the dummy transmission line DTL of the faulty synthesis / distribution section. ) And the connection point 33 of the transmission line TL The result is characterized in that a further include a short-circuit means for short circuit to microwave enemy.

이하, 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명한다.Hereinafter, with reference to the accompanying drawings will be described an embodiment of the present invention;

제1도는 N개의 동일한 증폭기들의 전력을 합성하는 장치의 일반적인 구성도로서, 도면에서 '11'은 일반적인 N-웨이 전력 분배기를, '12'는 동일한 전기적 특성을 갖는 단일 증폭기들을, '13'은 일반적인 N-웨이 전력 합성기를 각각 나타낸다.1 is a general configuration diagram of a device for synthesizing the power of N identical amplifiers, in which '11' is a typical N-way power divider, '12' is a single amplifier having the same electrical characteristics, and '13' Each shows a typical N-way power synthesizer.

도면에서와 같이 제한된 단일 증폭기(12)의 출력 전력보다 더 큰 출력이 요구될 때 일반적으로 도면과 같이 N개의 동일한 증폭기(12)들의 출력을 합성하게 된다.As shown in the drawing, when an output larger than the limited output power of a single amplifier 12 is required, the output of N identical amplifiers 12 is generally synthesized as shown in the drawing.

제2도는 종래의 표준형 전력 합성기/분배기(제1도의 11, 13)의 구성도로서, 도면에서 '21'은 전기적 길이(electrical length : θ1)가 중심 주파수의 파장에 1/4이며, 특성 임피이던스(Z01)가·Ro 인 전송 선로(Transmission Line : TL)를, '22'는 단자간 정합 및 분리(port matching isolation)를 위한 내부저항(Rx)을, '23'과 '24'는 전력 합성기로 사용될 때는 각 단일 증폭기들과 합성기의 출력 임피던스를 나타내는 저항(Ro)을 나타내며, 전력 분배기로 사용될 때는 분배기와 각 단일 증폭기들의 입력 임피던스를 나타낸다.2 is a block diagram of a conventional standard power synthesizer / divider (11, 13 in FIG. 1), where '21' indicates that the electrical length (θ1) is 1/4 of the wavelength of the center frequency and has a characteristic impedance. (Z01) Transmission line (TL) with Ro, '22' for internal resistance (Rx) for port matching isolation between terminals, and '23' and '24' for power synthesizer It represents a resistor (Ro) that represents the output impedance of single amplifiers and synthesizers, and when used as a power divider, represents the input impedance of the divider and each single amplifier.

이러한 표준형 구조에서는 내부저항(Rx)(22)은 저항(Ro)(23, 24)가 동일한 값을 가지며, 저장(Ro)(23, 24)은 일반적으로 50ohm이다.In this standard structure, the internal resistances (Rx) 22 have the same values of the resistances Ro (23, 24), and the storage (Ro) (23, 24) is generally 50 ohms.

이러한 표준형 구조를 갖는 전력 합성기/분배기는 모든 증폭기들이 정상적으로 동작한다면 단일 증폭기들이 출력할 수 있는 전력의 N배에 해당하는 값을 얻을 수 있다. 그러나, 동일한 N개의 증폭기 중에 M개가 장애(failure) 상태에 있게 된다면 출력단의 출력 전력은 모든 증폭기들이 정상적으로 동작할 때의 최대 출력보다 20log(1-M/N)배 만큼 급격하게 감소하게 된다. 이것은 실제로 정상적으로 동작하는 증폭기들(N-M개)이 출력하는 전력의 합인 10log(1-M/N)에 비해 1/2로 더 작음을 알 수 있는데 이러한 현상은 장애 상태에 있는 증폭기들이 발생함으로써 출력단에서의 임피이던스 부정합(impedance mimatching)이 발생하기 때문이다.A power synthesizer / divider with this standard structure can get N times the power that a single amplifier can output if all amplifiers are operating normally. However, if M of the same N amplifiers is in a failing state, the output power of the output stage is drastically reduced by 20log (1-M / N) times the maximum output when all the amplifiers operate normally. This is actually half the value of 10 log (1-M / N), which is the sum of the power outputs of the NMs in normal operation. This is caused by the occurrence of amplifiers in the fault state. This is because impedance impedance mismatch occurs.

제3도는 본 발명에 따른 N-웨이 전력 합성기/분배기의 구성도로서, 도면에서와 같은 본 발명에 따른 전력 합성기/분배기는 N개의 모든 증폭기들이 정상적으로 동작할 때는 기존의 전력 합성기와 동일한 출력 전력을 내며, M개의 장애 상태에 있는 증폭기들이 발생하더라도 정상적으로 동작하는 증폭기들(N-M개)이 출력하는 전력의 합에 근접하는 전력을 얻도록 구성하였다.3 is a block diagram of an N-way power synthesizer / divider according to the present invention. The power synthesizer / divider according to the present invention, as shown in the drawing, outputs the same output power as the conventional power synthesizer when all N amplifiers operate normally. Even if the amplifiers in M fault conditions occur, the amplifiers (NM) operating normally obtain power close to the sum of the output powers.

즉, 본 발명의 구성은, 전기적 길이(electrical length : θ2, θ3)가 중심 주파수의 파장에 1/4로 서로 같으며, 특성 임피이던스(Z02, Z03)가 서로 다른 두개의 더미 전송선로(dummy transmission line ; DTL)(25)를 기존에 널리 이용되고 있는 표준 전력 합성기/분배기(제2도)의 각 합성/분배 섹션(이하, 간단히 섹션(section)이라 함)의 내부저항(Rx)(22)과 전송선로(TL)(21) 사이에 삽입하였다.That is, in the configuration of the present invention, two dummy transmission lines in which electrical lengths θ2 and θ3 are equal to each other at a wavelength of the center frequency are 1/4, and characteristic impedances Z02 and Z03 are different from each other. internal resistance (Rx) 22 of each synthesis / distribution section (hereinafter simply referred to as section) of the standard power synthesizer / distributor (FIG. 2) And between the transmission line (TL) 21.

상세한 이론적 해석 결과 제3도에 명시된 주요 회로 매개 변수들인 Z01, Z02, Z03, Rx, Ro는 중심 주파수에서 완전한 단자 정합(perfect port match)과 완전한 단자 분리도(perfect port isolation)를 갖는다는 조건하에 다음과 같은 상호 종속적인 관계를 갖는다.Detailed theoretical analysis shows that the main circuit parameters Z01, Z02, Z03, Rx, Ro specified in FIG. 3 have a perfect port match and perfect port isolation at the center frequency. It has the following interdependent relationship:

그러므로, 위 4개의 매개 변수들은 컴퓨터 시뮬레이션을 통해 약 50%의 주파수 대역에 걸쳐 Z02=45 ohm, Z03=28.5 ohm, Rx=20 ohm, Ro=50 ohm으로 최적화(optimization) 된다.Therefore, the above four parameters are optimized by computer simulation to Z02 = 45 ohm, Z03 = 28.5 ohm, Rx = 20 ohm and Ro = 50 ohm over about 50% frequency band.

그레이스풀 열화 성능을 향상시키기 위해서는 제4도와 같이 외부적으로 ON/OFF할 수 있는 두개의 외부 단락 디바이스(shorting device)(31A, 31B)를 본 발명에 따른 전력 합성기/분배기의 각 섹션에 있는 더미 전송선로와 더미 전송선로의 접속점(32), 그리고 더미 전송선로(DTL)와 기존의 전송선로(TL)의 접속점(33)에 각각 접속시켜 그 섹션에 접속되는 증폭기에 장애가 발생할 경우 각 접속점을 전기적으로 단락시켜 장애가 발생한 섹션을 회로적으로 분리되도록 구성하였다.In order to improve graceful degradation performance, two external shorting devices 31A and 31B, which can be turned on and off externally as shown in Fig. 4, are placed in each section of the power synthesizer / divider according to the present invention. Each connection point is connected to the connection point 32 of the transmission line and the dummy transmission line, and to the connection point 33 of the dummy transmission line DTL and the existing transmission line TL. The faulted section is circuit-separated.

여기서, 참고로 '그레이스풀 열화(Graceful Degradation)'란 단일 증폭기로 구성된 회로의 경우 그 증폭기가 장애 상태에 있으며 출력 전력은 0으로 없게 되는 반면에, N개의 동일한 증폭기들로 구성된 회로에서 M개가 장애상태에 있을 경우에는 출력 전력이 없는 것이 아니라 최대 출력보다 어느 정도 감소되어 출력에 나타난다는 의미에서 사용된 용어이다.Here, for reference, 'Graceful Degradation' means that in a circuit composed of a single amplifier, the amplifier is in a fault state and the output power is not zero, whereas in a circuit composed of N identical amplifiers, there are M faults. The term is used in the sense that there is no output power when it is in the state, but it is reduced to some extent than the maximum output.

모든 동일 증폭기들이 정상적으로 동작하면 각 섹션에 있는 두개의 단락 디바이스들(31A, 31B)은 작동하지 않으며(S/W OFF로 표시), 만약에 제4도에서 보듯이 P번째 증폭기에 장애가 발생한 상태라면 P번째 섹션에 부착된 두개의 외부 단락 디바이스(31A, 31B)가 작동하여(S/W ON으로 표시), 그 장애발생한 섹션(failed section)을 합성기/분배기로부터 분리하여 결국에는 그레이스풀 열화 성능의 향상을 가져 온다.If all of the same amplifiers are operating normally, the two shorting devices 31A and 31B in each section will not work (marked as S / W OFF), and if the P-th amplifier has failed as shown in FIG. Two external short-circuit devices 31A and 31B attached to the Pth section are activated (indicated by S / W ON), separating the failed section from the synthesizer / distributor and eventually resulting in graceful degradation performance. Brings improvement.

즉, 장애가 발생한 섹션(failed section)에 부착된 두개의 단락 디바이스(31A, 31B)가 작동하여 더미 전송선로와 더미 전송선로의 접속점(32), 그리고 더미 전송선로(DTL)(25)와 기존의 전송선로(TL)(21)의 접속점(33)은 전기적으로 단락(short)이 되므로 마이크로 웨이브(M/W) 이론에서 전송 선로의 전기적 길이가 중심 주파수의 파장에 1/4 간격으로 서로 단락회로 또는 개방(open)회로가 되는 성질이 있으므로 내부저항(Rx)(22)과 더미 전송선로(25)의 접속점(34)과 기존 전송선로(TL)(21)의 출력단과의 접속점(35)은 개방된다. 이것은 기존의 전송선로(TL)(21)와 더미 전송선로(DTL)(25)의 전기적 길이가 중심 주파수의 파장에 1/4이기 때문이다.That is, the two short circuit devices 31A and 31B attached to the failed section operate to connect the dummy transmission line, the connection point 32 of the dummy transmission line, the dummy transmission line (DTL) 25 and the existing one. Since the connection point 33 of the transmission line (TL) 21 is electrically shorted, in the microwave (M / W) theory, the electrical lengths of the transmission lines are short-circuited to each other at quarter intervals from the wavelength of the center frequency. Alternatively, since there is a property of being an open circuit, the connection point 35 between the internal resistance (Rx) 22 and the connection point 34 of the dummy transmission line 25 and the output end of the existing transmission line (TL) 21 is Open. This is because the electrical lengths of the existing transmission line (TL) 21 and the dummy transmission line (DTL) 25 are 1/4 of the wavelength of the center frequency.

즉, 만약에 제4도의 단락 디바이스(31A, 31B)가 접속점 '32'와 접속점 '33'에 연결되며 접속점 '32'와 접속점 '33'은 단락회로가 된다. 이러한 경우에 접속점 '32'와 접속점 '33'에 연결된 더미 전송선로와 접속점 '32'와 접속점 '34'에 연결된 더미 전송선로는 전기적 길이가 중심 주파수의 파장에 1/4이기 때문에 접속점 '34'와 접속점 '35'는 개방회로가 되기 때문에 전체 전력 합성기 구조에서 그 섹션은 마치 없는 것처럼 여겨진다.That is, if the short circuit device 31A, 31B of FIG. 4 is connected to the connection point 32 and the connection point 33, and the connection point 32 and the connection point 33 become a short circuit. In this case, the dummy transmission line connected to the connection point '32' and the connection point '33' and the dummy transmission line connected to the connection point '32' and the connection point '34' are connected to the connection point '34' because the electrical length is 1/4 of the wavelength of the center frequency. And the junction '35' is an open circuit, so that section of the overall power synthesizer structure is considered to be absent.

상기 접속점 '34'와 '35'가 개방되면 장애가 발생한 섹션은 합성기/분해기로부터 완전히 분리되므로 출력단 임피이던스 정합에 의해 그레이스풀 열화 성능을 향상시키게 된다.When the connection points '34' and '35' are opened, the failing section is completely separated from the synthesizer / decomposer, thereby improving graceful degradation performance by matching output impedance.

즉, 본 발명에 따른 전력 합성/분배기가 전력 합성 회로나 시스템에 사용되고, 또 동일한 N개의 증폭기중에 M개가 정상 동작하지 않는 상태에 있을때, 두개의 외부 단락 디바이스들이 각 전송선로(transmission line)와 내부저항(internal resistor)을 합성기/분배기로부터 제거시킴으로써 상대적으로 정상 동작하는 각 섹션들의 삽입 손실은 제5도에 도시한 삽입손실 그래프도(도면에서 A는 본 발명에 따른 동작 그래프, B는 기존의 표준 전력 합성기/분배기의 동작 그래프를 나타낸다.)에 도시한 바와 같이 줄어들게 되므로, 제6도에 도시한 출력전력의 감쇄 그래프도(도면에서 A'는 본 발명의 동작 그래프, B'는 기존의 표준 전력 합성기/분배기 동작 그래프)에 도시한 바와 같이 출력 전력의 그레이스풀 열화 성능이 향상된다.That is, when the power synthesizing / distributing apparatus according to the present invention is used in a power synthesizing circuit or system, and when M of the same N amplifiers are not normally operated, two external short circuit devices are connected to each of the transmission line and the internal. The insertion loss of each section that operates relatively normally by removing the internal resistor from the synthesizer / distributor is shown in Fig. 5 in the insertion loss graph (A is the operation graph according to the present invention, B is the existing standard). As shown in Fig. 6, the attenuation graph of the output power shown in Fig. 6 (A 'is the operation graph of the present invention, and B' is the existing standard power). As shown in the synthesizer / divider operation graph), the graceful degradation performance of the output power is improved.

실례로, 총 증폭기의 1/5(M/N=0.2)이 정상 동작하지 않을 때 제안된 합성기의 그레이스풀 열화로부터 향상된 출력 전력량은 제6도에 도시한 바와 같이 기존의 표준 합성기 보다 상대적으로 약 1dB가 더 높으며, 총 증폭기의 1/2(M/N=0.5)이 정상 동작하지 않을때는 약 2.5dB가 더 높다. 그리고, N이 크고 M/N비가 거의 1에 가까울 때 제안된 합성기를 이용하여 최대 약 6dB의 출력 성능 향상을 얻을 수 있다.For example, when one-fifth of the total amplifier (M / N = 0.2) does not operate normally, the improved output power from the graceful degradation of the proposed synthesizer is relatively weaker than the conventional standard synthesizer as shown in FIG. 1dB is higher, about 2.5dB higher when half of the total amplifier (M / N = 0.5) is not operating normally. In addition, when N is large and the M / N ratio is close to 1, the output performance improvement of up to about 6dB can be obtained using the proposed synthesizer.

따라서 상기와 같이 구성되어 동작하는 본 발명에 따른 전력 합성기/분배기는, 그레이스풀 열화되지 않도록 출력 전력이 검출되고 감시되는 전력 합성 회로나 시스템에 사용될 때 커다란 성능향상을 가져오는 효과를 가진다.Therefore, the power synthesizer / divider according to the present invention configured and operated as described above has the effect of bringing a significant performance improvement when used in a power synthesis circuit or system in which output power is detected and monitored so as not to cause graceful degradation.

Claims (2)

N-웨이(way)의 합성분배 섹션을 구비하고, 각 합성분배 섹션은 단자 정합 및 분리를 위한 내부저항(Rx)(22)과, 상기 내부저항(Rx)(22)에 연결되며 분배기 입력단(합성기 출력단)을 형성하는 제1저항(23)과, 상기 내부저항(Rx)(22)과 상기 제1저항(23)의 접속점에 일단이 연결되고 타단은 타 합성분배 전송선로들과 공통으로 연결된 전송선로(TL)(21)를 구비하며, 상기 각 합선분배 섹션의 전송선로(TL)(21)의 공통 접속점에 연결되어 분배기 출력단(합성기 입력단)을 형성하는 제2저항(24)을 포함하는 N-웨이 전력 합성기/분배기에 있어서, 서로간에 직렬로 연결되어 상기 내부저항(22)과 전송선로(TL)(21) 간에 삽입되는 두개의 더미 전송선로(DTL)(25)와, 장애가 발생된 합성/분배 섹션의 더미 전송선로(DTL)(25)간의 직렬 접속점(32) 및 더미 전송선로(DTL)와 전송선로(TL)의 접속점(33)에 연결되어 마이크로 웨이브적으로 단락시키는 단락수단(31A, 31B)을 더 포함하도록 한 것을 특징으로 하는 그레이스풀 열화(Graceful Degradation) 성능을 향상시키기 위한 전력 합성기/분배기.A synthetic distribution section of N-way, each synthetic distribution section is connected to the internal resistance (Rx) 22 and the internal resistance (Rx) 22 for terminal matching and separation, and divider input terminal ( One end is connected to a connection point of the first resistor 23 and the internal resistance (Rx) 22 and the first resistor 23, and the other end is commonly connected to other synthesis distribution transmission lines. And a second resistor (24) having a transmission line (TL) 21 and connected to a common connection point of the transmission line (TL) 21 of each short-circuit distribution section to form a distributor output terminal (synthesizer input terminal). In the N-way power synthesizer / divider, two dummy transmission lines (DTLs) 25 connected in series with each other and inserted between the internal resistance 22 and the transmission lines (TL) 21 and a failure are generated. Serial connection point 32 between the dummy transmission line (DTL) 25 of the synthesis / distribution section and connection point 33 of the dummy transmission line (DTL) and the transmission line (TL). And a short circuit means (31A, 31B) connected to the circuit board to short-circuit microwaves. 2. A power synthesizer / divider for improving the performance of Graceful Degradation. 제1항에 있어서, 상기 두개의 더미 전송선로(DTL)(25)는, 전기적 길이(electrical length : θ2, θ3)가 중심 주파수의 파장에 1/4인 것을 특징으로 하는 그레이스풀 열화(Graceful Degradation) 성능을 향상시키기 위한 전력 합성기/분배기.2. The graceful degradation of claim 1, wherein the two dummy transmission lines (DTL) 25 have an electrical length of θ2 and θ3 of 1/4 at a wavelength of a center frequency. ) Power synthesizer / divider to improve performance.
KR1019940003516A 1994-02-25 1994-02-25 N-way power isolation and matching unit KR960012947B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940003516A KR960012947B1 (en) 1994-02-25 1994-02-25 N-way power isolation and matching unit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940003516A KR960012947B1 (en) 1994-02-25 1994-02-25 N-way power isolation and matching unit

Publications (2)

Publication Number Publication Date
KR950026130A KR950026130A (en) 1995-09-18
KR960012947B1 true KR960012947B1 (en) 1996-09-25

Family

ID=19377833

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940003516A KR960012947B1 (en) 1994-02-25 1994-02-25 N-way power isolation and matching unit

Country Status (1)

Country Link
KR (1) KR960012947B1 (en)

Also Published As

Publication number Publication date
KR950026130A (en) 1995-09-18

Similar Documents

Publication Publication Date Title
RU2138888C1 (en) Radio frequency power adder
Schellenberg A 2-W W-band GaN traveling-wave amplifier with 25-GHz bandwidth
US6518856B1 (en) RF power divider/combiner circuit
US4254386A (en) Three-way, equal-phase combiner/divider network adapted for external isolation resistors
US6323742B1 (en) RF smart combiner/splitter
US4697160A (en) Hybrid power combiner and amplitude controller
US20090179711A1 (en) Matching circuit
US5111166A (en) N-way power combiner having N reject loads with a common heat sink
EP0508662B1 (en) N-way power combiner/divider
US20080136554A1 (en) System, microwave switch and method for hot standby of radio frequency power amplifier
KR101631690B1 (en) Power Divider/Combiner for high power having an improved isolation characteristic
US4463326A (en) Planar N-way combiner/divider for microwave circuits
KR100279490B1 (en) N-way power divider/combiner
EP0189597A1 (en) Monolithic series feedback low noise fet amplifiers
US4885557A (en) Broadband constant voltage multicoupler
US6320478B1 (en) Power divider for harmonically rich waveforms
US4785267A (en) Radio frequency combiner
EP3483981A1 (en) Programmable power combiner and splitter
US5455546A (en) High power radio frequency divider/combiner
KR960012947B1 (en) N-way power isolation and matching unit
Sanada et al. A waveguide type power divider/combiner of double-ladder multiple-port structure
US7061315B2 (en) Auxiliary amplifier network
CN209045733U (en) A kind of microstrip power divider
CN113872584A (en) Switch circuit, circuit board assembly and electronic equipment
KR20010071681A (en) Switchable Combiner/Splitter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070831

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee