KR960008071Y1 - Output circuit of analog synchronous signal - Google Patents

Output circuit of analog synchronous signal Download PDF

Info

Publication number
KR960008071Y1
KR960008071Y1 KR2019900014221U KR900014221U KR960008071Y1 KR 960008071 Y1 KR960008071 Y1 KR 960008071Y1 KR 2019900014221 U KR2019900014221 U KR 2019900014221U KR 900014221 U KR900014221 U KR 900014221U KR 960008071 Y1 KR960008071 Y1 KR 960008071Y1
Authority
KR
South Korea
Prior art keywords
signal
synchronous signal
terminal
analog
synchronizing signal
Prior art date
Application number
KR2019900014221U
Other languages
Korean (ko)
Other versions
KR920007301U (en
Inventor
노영수
Original Assignee
삼성전자 주식회사
김광호
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 김광호 filed Critical 삼성전자 주식회사
Priority to KR2019900014221U priority Critical patent/KR960008071Y1/en
Publication of KR920007301U publication Critical patent/KR920007301U/en
Application granted granted Critical
Publication of KR960008071Y1 publication Critical patent/KR960008071Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/44Colour synchronisation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Theoretical Computer Science (AREA)
  • Synchronizing For Television (AREA)

Abstract

요약없음No summary

Description

영상기기에서의 아날로그 동기신호 출력회로Analog sync signal output circuit in video equipment

제1도는 종래 기술에 따른 아날로그 동기신호 출력회로의 블럭도.1 is a block diagram of an analog synchronization signal output circuit according to the prior art.

제2도는 이 고안에 따른 영상기기에서의 아날로그 동기신호 출력회로의 일실시예를 나타내는 블럭도.2 is a block diagram showing an embodiment of an analog synchronization signal output circuit in a video device according to the present invention.

제3도는 제2도에 따른 동작설명을 위한 각 부의 파형도이다.3 is a waveform diagram of each part for explaining the operation according to FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 디지탈/아날로그 변환기2 : 트랜지스터-트랜지스터 논리회로부1 Digital / Analog Converter 2 Transistor-Transistor Logic Circuit

3 : 디서브 콘넥터J1 : 점퍼3: Sub connector J1: Jumper

이 고안은 영상기기에서의 아날로그 동기신호 출력회로에 관한 것으로서, 더욱 상세하게는 녹색 동기신호(Sync On Green), 복합 또는 분리동기신호 출력방식을 동시에 행할수 있도록 한 영상기기에서의 아날로그 동기신호 출력회로에 관한 것이다.The present invention relates to an analog synchronizing signal output circuit in an image apparatus, and more particularly, an analog synchronizing signal output in an imaging apparatus capable of simultaneously performing a sync on green, composite or separate synchronizing signal output method. It is about a circuit.

종래의 영상기기에서의 아날로그 동기신호 출력방식으로는 소프트웨어적인 처리방식과 제1도에 도시된 바와 같이 점퍼(J1)를 사용한 하드웨어적인 처리방식을 열거할 수가 있다.The analog synchronization signal output method in a conventional video device may include a software processing method and a hardware processing method using a jumper J1 as shown in FIG.

그러나, 소프트웨어적인 처리방식은 전용 프로그램을 이용하여 3가지 동기신호를 선택하여 출력하는 것으로, 이는 고가의 전용 프로그램을 사용해야만 하기 때문에 제품의 비용이 높은 문제점이 있고, 하드웨어적인 처리방식은 점퍼를 이용하여 사용자가 필요로하는 동기신호를 선택 설정하는 것으로 제1도를 참조하여 설명하면 다음과 같다.However, the software processing method selects and outputs three synchronization signals by using a dedicated program, which has a problem in that the cost of the product is high because the expensive dedicated program must be used, and the hardware processing method uses a jumper. By selecting and setting the synchronization signal required by the user with reference to FIG. 1 as follows.

점퍼(J1)는 5개의 스위치(SW1~SW5)로 구성되어 있다. 스위치(SW1)의 일측단자는 접지되어 있고, 타측단자에는 디지탈/아날로그 변환기(1)의 동기신호 단자(sync)가 연결되어 있다. 스위치(SW2)의 일측단자에는 복합동기신호 단자(H+V)가 연결되어 있고, 타측단자는 디지탈/아날로그 변환기(1)의 동기신호 단자(sync)에 연결되어 있다.The jumper J1 consists of five switches SW1 to SW5. One terminal of the switch SW1 is grounded, and a synchronization signal terminal sync of the digital / analog converter 1 is connected to the other terminal. One terminal of the switch SW2 is connected to the composite synchronization signal terminal H + V, and the other terminal is connected to the synchronization signal terminal sync of the digital / analog converter 1.

스위치(SW3)의 일측단자에는 수평동기신호 단자(H)가 연결되어 있고, 타측단자에는 디서브(D-SUB) 콘넥터(3)의 수평동기신호 단자가 연결되어 있다. 스위치(SW4)의 일측단자에는 복합동기신호 단자(H+V)가 연결되어 있고, 타측단자에는 스위치(SW3)의 타측단자와 같이 디서브 콘넥터(3)의 수평동기신호 단자가 연결되어 있다.One terminal of the switch SW3 is connected to the horizontal synchronous signal terminal H, and the other terminal of the switch SW3 is connected to the horizontal synchronous signal terminal of the D-sub connector 3. One terminal of the switch SW4 is connected to the composite synchronous signal terminal H + V, and the other terminal of the switch SW4 is connected to the horizontal synchronous signal terminal of the sub-connector 3 like the other terminal of the switch SW3.

그리고, 스위치(SW5)의 일측단자에는 수직동기신호 단자(V)가 연결되어 있고, 타측단자에는 디서브 콘넥터(3)의 수직동기신호 단자가 연결되어 있다.The vertical synchronous signal terminal V is connected to one terminal of the switch SW5, and the vertical synchronous signal terminal of the desub connector 3 is connected to the other terminal.

이와 같이 구성된 종래회로는 모니터의 동기방식에 따라 녹색동기신호, 복합 및 분리동기신호를 선택하여 출력한다. 녹색동기신호 출력일 경우, 점퍼(J1)의 스위치(SW2)를 온시켜 복합동기신호를 디지탈/아날로그 변환기(1)의 동기신호단자에 인가함으로써 녹색신호에 동기신호를 추가할수 있다.The conventional circuit configured as described above selects and outputs a green synchronous signal, a composite synchronous signal, and a separate synchronous signal according to the monitor synchronization method. In the case of the green synchronous signal output, the synchronous signal can be added to the green signal by turning on the switch SW2 of the jumper J1 and applying the composite synchronous signal to the synchronous signal terminal of the digital / analog converter 1.

다음, 복합동기신호 출력일 경우, 점퍼(J1)의 스위치(SW1)를 오프하거나 또는 스위치(SW2)를 온시키는 동시에 스위치(SW4)를 온시킨다.Next, in the case of the composite synchronous signal output, the switch SW1 of the jumper J1 is turned off or the switch SW2 is turned on and the switch SW4 is turned on.

분리동기신호 출력일 경우, 점퍼(J1)의 스위치(SW1)를 오프하거나 또는 스위치(SW2)를 온시키는 동시에 스위치(SW3)를 온시키거나 또는 스위치(SW4)를 온시키며, 스위치(SW5)를 온한다.In case of the separate synchronous signal output, the switch SW1 of the jumper J1 is turned off or the switch SW2 is turned on and the switch SW3 is turned on or the switch SW4 is turned on, and the switch SW5 is turned on. Come on.

그러나, 종래의 점퍼방식은 사용자가 동기방식에 따라서 점퍼(J1)를 선택절환해야만 하므로 사용상 매우 번거롭고, 모니터가 3가지 동기방식을 모두다 채용하지 않음으로 인한 비데오 보드를 선택적으로 이용해야 하는 문제점이 있었다.However, the conventional jumper method is very cumbersome in use because the user has to switch the jumper J1 according to the synchronization method, and there is a problem of selectively using the video board because the monitor does not employ all three synchronization methods. there was.

이 고안은 상기와 같은 문제점을 해결하기 위한 것으로서, 이 고안의 목적은 디지탈/아날로그 변환기와 트랜지스터-트랜지스터 논리회로를 사용한 간단한 회로구성에 의하여 3가지 동기신호를 동시에 출력할수 있도록 하고, 모니터 방식에 따라 케이블만 간단히 연결해 주면 되도록 하여 사용상 번거로움을 해소할 수 있도록 하는 영상기기에서의 아날로그 동기신호 출력회로를 제공함에 있다.The object of the present invention is to solve the above problems, and the object of the present invention is to output three synchronization signals simultaneously by a simple circuit configuration using a digital / analog converter and a transistor-transistor logic circuit. It is to provide analog sync signal output circuit in video equipment that can eliminate the inconvenience in use by simply connecting the cable.

상기와 같은 목적을 달성하기 위한 이 고안에 따른 영상기기에서의 아날로그 동기신호 출력회로의 특징은, 입력되는 색신호를 아날로그 신호로 변환하는 디지탈/아날로그 변환기와, 상기 디지탈/아날로그 변환기의 출력신호인 색신호를 입력받고 수직동기신호와 수평동기신호 및 복합동기신호를 선택적으로 입력받는 디-서브 콘넥터로 구성된 영상기기에서의 아날로그 동기신호 출력회로에 있어서, 수평동기신호와 수직동기신호를 입력으로 받아 이를 논리합하여 복합동기신호로서 상기 디지탈/아날로그 변화기의 동기신호단자와 디서브 콘넥터의 수평동기신호단자로 출력하는 트랜지스터-트랜지스터 논리회로로 구성된 점에 있다.The feature of the analog synchronization signal output circuit in a video device according to the present invention for achieving the above object is a digital / analog converter for converting an input color signal into an analog signal, and a color signal that is an output signal of the digital / analog converter. The analog synchronizing signal output circuit in a video device composed of a de-sub connector that receives a digital synchronizing signal, a vertical synchronizing signal, a horizontal synchronizing signal, and a composite synchronizing signal selectively. Therefore, it is composed of a transistor-transistor logic circuit which outputs a synchronizing signal terminal of the digital / analog converter and a horizontal synchronizing signal terminal of the sub connector as a complex synchronizing signal.

이하, 이 고안에 따른 영상기기에서의 아날로그의 동기신호 출력회로의 바람직한 하나의 실시예에 대하여 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, a preferred embodiment of an analog synchronization signal output circuit in a video device according to the present invention will be described in detail with reference to the accompanying drawings.

제2도는 이 고안에 따른 영상기기에서의 아날로그 동기신호 출력회로의 블럭도이다.2 is a block diagram of an analog synchronization signal output circuit in a video device according to the present invention.

여기에서, 수평동기신호와 수직동기신호가 트랜지스터-트랜지스터 논리회로부(2)에 입력되고, 상기 트랜지스터-트랜지스터 논리회로부(2)는 입력된 수평동기신호와 수직동기신호를 배타적 논리합으로 조합하여 복합동기신호를 출력한다.Here, the horizontal synchronizing signal and the vertical synchronizing signal are input to the transistor-transistor logic circuit section 2, and the transistor-transistor logic circuit section 2 combines the input horizontal synchronizing signal and the vertical synchronizing signal by an exclusive logical sum to perform a complex synchronizing. Output the signal.

상기 트랜지스터-트랜지스터 논리회로부(2)의 출력신호인 복합동기신호는 디지탈/아날로그 변환기(1)의 동기신호단자(sync)에 입력되고, 동시에 디서브 콘넥터(3)의 수평동기신호단자에 입력된다. 상기 디지탈/아날로그 변환기(1)의 칼라신호(R, G, B)는 각각 디서브 콘넥터(3)의 칼라신호 입력단자(R, G, B)로 입력된다.The composite synchronous signal, which is an output signal of the transistor-transistor logic circuit 2, is input to the synchronous signal terminal sync of the digital / analog converter 1 and simultaneously to the horizontal synchronous signal terminal of the sub-connector 3. . The color signals R, G and B of the digital-to-analog converter 1 are input to the color signal input terminals R, G and B of the digital connector 3, respectively.

수직동기신호는 디서브 콘넥터(3)의 수직동기신호단자에 바로 입력된다.The vertical synchronous signal is input directly to the vertical synchronous signal terminal of the desub connector 3.

제3도는 이 고안에 따른 동작설명을 위한 파형도이다.3 is a waveform diagram for explaining the operation according to the present invention.

이와 같이 구성된 이 고안의 작용을 제2도 및 제3도를 참조하여 설명한다.The operation of this invention configured as described above will be described with reference to FIGS. 2 and 3.

녹색동기신호 출력일 경우, 디지탈/아날로그 변환기(1)의 동기신호단자에 트랜지스터-트랜지스터 논리회로부(2)의 출력신호인 복합동기신호가 입력되어 녹색신호에 더해져 제3도 (가)와 같은 녹색동기신호의 파형이 디서브 콘넥터(3)의 녹색신호단자에 인가된다. 따라서, 모니터는 녹색동기신호 출력상태로 동작된다.In the case of the green synchronous signal output, the composite synchronous signal, which is the output signal of the transistor-transistor logic circuit section 2, is input to the synchronous signal terminal of the digital-to-analog converter 1 and added to the green signal to add green color as shown in FIG. The waveform of the synchronization signal is applied to the green signal terminal of the desub connector 3. Therefore, the monitor is operated in the green synchronous signal output state.

디서브 콘넥터(3)의 수평동기신호단자에 트랜지스터-트랜지스터 논리회로부(2)의 출력신호인 복합동기신호(제3도(라))가 입력되면 복합동기방식의 모니터가 동작된다. 이때, 모니터는 녹색동기신호는 무시되고, 복합동기신호를 이용 자체적으로 수평동기신호와 수직동기신호를 분리하여 사용 동작한다.When the composite synchronous signal (Fig. 3 (d)), which is an output signal of the transistor-transistor logic circuit 2, is input to the horizontal synchronous signal terminal of the de-sub connector 3, the composite synchronous monitor is operated. In this case, the monitor ignores the green sync signal and operates by separating the horizontal sync signal and the vertical sync signal by using the complex sync signal.

분리동기방식의 모니터를 동작시키기 위해 수직동기신호를 디서브 콘넥터(3)의 수직동기신호단자에 입력시킨다. 이때, 모니터는 디서브 콘넥터(3)의 녹색신호단자의 동기신호와 수평동기신호단자의 복합동기신호중 수직동기신호는 무시되므로 분리동기신호 출력상태로 동작한다(제3도 (나), (다)).The vertical synchronous signal is input to the vertical synchronous signal terminal of the desub connector 3 in order to operate the separate synchronous monitor. At this time, the monitor operates in a separate synchronous signal output state because the vertical synchronous signal of the synchronous signal of the green signal terminal of the desub connector 3 and the composite synchronous signal of the horizontal synchronous signal terminal are ignored. )).

상기 트랜지스터-트랜지스터 논리회로부(2)에서 수평동기신호와 수직동기신호를 복합동기신호로 합성하는 방법은 논리합 또는 배타적 논리합등으로 이루어진다. 이 고안에서는 논리합으로 복합동기신호를 만든다.The method of synthesizing the horizontal synchronizing signal and the vertical synchronizing signal into the composite synchronizing signal by the transistor-transistor logic circuit section 2 includes a logical sum or an exclusive logical sum. In this design, the complex synchronous signal is created by the OR.

따라서, 하드웨어적으로 구성하면 사용자의 선택에 관계없이 사용하고자 하는 방식대로 케이블만 연결해주면 된다.Therefore, if you configure in hardware, you only need to connect the cable in the way you want to use, regardless of the user's choice.

이상에서와 같이 이 고안에 따른 영상기기에서의 아날로그 동기신호 출력회로에 의하면, 트랜지스터-트랜지스터 논리회로부를 이용하여 복합동기신호를 만들어 디지탈/아날로그 변환기의 동기신호단에 출력하여 녹색신호에 동기신호를 더해주고, 동시에 복합동기신호를 디서브 콘넥터의 수평동기신호단자에 제공해주며, 수직동기신호를 디서브 콘넥터의 수직동기신호단자에 제공하여 분리된 동기신호를 제공함으로써, 사용자가 별도의 선택없이 사용하고자 하는 동기방식에 따라서 케이블만 간단히 연결할 수 있으므로 사용상에 번거로움을 없애고, 복합동기신호의 조합은 트랜지스터-트랜지스터 논리회로부에서 처리되므로 제품의 비용을 절감시킬 수 있는 효과가 있다.As described above, according to the analog synchronizing signal output circuit in a video device according to the present invention, a complex synchronizing signal is produced by using a transistor-transistor logic circuit part and output to the synchronizing signal terminal of the digital / analog converter to output the synchronizing signal to the green signal. In addition, at the same time, the composite synchronous signal is provided to the horizontal synchronous signal terminal of the desub connector, and the vertical synchronous signal is provided to the vertical synchronous signal terminal of the desub connector to provide a separate synchronous signal, so that the user can use it without any choice. According to the synchronous method to be connected, only the cable can be easily connected, eliminating the inconvenience in use, and the combination of the composite synchronous signals is processed in the transistor-transistor logic circuit part, thereby reducing the cost of the product.

Claims (1)

입력되는 색신호를 아날로그신호를 변환하는 디지탈/아날로그 변환기와, 상기 디지탈/아날로그 변환기의 출력신호인 색신호를 입력받고 수직동기신호와 수평동기신호 및 복합동기신호를 선택적으로 입력받는 디-서브 콘넥터로 구성된 영상기기에서의 아날로그 동기 신호 출력회로에 있어서, 수평동기신호와 수직동기신호를 입력으로 받아 이를 논리합하여 복합동기신호로서 상기 디지탈/아날로그 변환기의 동기신호단자와 디서브 콘넥터의 수평동기신호단자로 출력하는 트랜지스터-트랜지스터 논리회로를 포함하는 것을 특징으로 하는 영상기기에서의 아날로그 동기신호 출력회로.Digital / Analog converter for converting input color signal to analog signal, and De-sub connector for receiving color signal which is output signal of digital / analog converter and selectively receiving vertical synchronous signal, horizontal synchronous signal and composite synchronous signal An analog synchronizing signal output circuit in a video device, which receives a horizontal synchronizing signal and a vertical synchronizing signal as an input and logically combines them, and outputs them as a compound synchronizing signal to the synchronizing signal terminal of the digital / analog converter and the horizontal synchronizing signal terminal of the sub connector. And a transistor-transistor logic circuit.
KR2019900014221U 1990-09-15 1990-09-15 Output circuit of analog synchronous signal KR960008071Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900014221U KR960008071Y1 (en) 1990-09-15 1990-09-15 Output circuit of analog synchronous signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900014221U KR960008071Y1 (en) 1990-09-15 1990-09-15 Output circuit of analog synchronous signal

Publications (2)

Publication Number Publication Date
KR920007301U KR920007301U (en) 1992-04-22
KR960008071Y1 true KR960008071Y1 (en) 1996-09-23

Family

ID=19303409

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900014221U KR960008071Y1 (en) 1990-09-15 1990-09-15 Output circuit of analog synchronous signal

Country Status (1)

Country Link
KR (1) KR960008071Y1 (en)

Also Published As

Publication number Publication date
KR920007301U (en) 1992-04-22

Similar Documents

Publication Publication Date Title
JPH07236151A (en) Digital video switcher
GB2212362A (en) Video switching apparatus having interference prevention feature
KR960008071Y1 (en) Output circuit of analog synchronous signal
US4746982A (en) Equipment for through-connecting color television signals
US7274405B2 (en) Cable extension unit
JP2679050B2 (en) Video signal processing device
JP2003029732A (en) Image overlaying device and image overlaying method
JPH09238277A (en) Camera controller
KR950006236Y1 (en) Tv monitor and personal computer interface appartus
JPH06295339A (en) Video processor and computer system
JPS62180682A (en) Switching circuit
JP2605006B2 (en) Color control device
KR20090085177A (en) Display apparatus comprising scart terminal for both analog rgb and yuv format video signal
JPH04348676A (en) Synchronizing method for video device
KR100415009B1 (en) Image switching apparatus
JPH0518515B2 (en)
KR930011443B1 (en) Pen plotter
JPH0518516B2 (en)
JPH0132445Y2 (en)
KR100221222B1 (en) Graphic decoder and ntsc incoder of a subscriber indoor apparatus
JPH01311682A (en) Image display stabilizing circuit
JPH02113691A (en) Simple signal generating circuit
JPH07334134A (en) Screen switching circuit
JPH06133233A (en) S video image output circuit
JPS62102689A (en) Video interface device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20040830

Year of fee payment: 9

EXPY Expiration of term