KR960006106Y1 - On screen display stability circuit - Google Patents

On screen display stability circuit Download PDF

Info

Publication number
KR960006106Y1
KR960006106Y1 KR2019910023307U KR910023307U KR960006106Y1 KR 960006106 Y1 KR960006106 Y1 KR 960006106Y1 KR 2019910023307 U KR2019910023307 U KR 2019910023307U KR 910023307 U KR910023307 U KR 910023307U KR 960006106 Y1 KR960006106 Y1 KR 960006106Y1
Authority
KR
South Korea
Prior art keywords
microcomputer
voltage
transistor
input terminal
osd
Prior art date
Application number
KR2019910023307U
Other languages
Korean (ko)
Other versions
KR930017010U (en
Inventor
차윤식
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR2019910023307U priority Critical patent/KR960006106Y1/en
Publication of KR930017010U publication Critical patent/KR930017010U/en
Application granted granted Critical
Publication of KR960006106Y1 publication Critical patent/KR960006106Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/44504Circuit details of the additional information generator, e.g. details of the character or graphics signal generator, overlay mixing circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F38/00Adaptations of transformers or inductances for specific applications or functions
    • H01F38/42Flyback transformers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Computer Graphics (AREA)
  • Details Of Television Scanning (AREA)

Abstract

내용없음No content

Description

온-스크린 디스플레이(OSD) 안정화 회로On-Screen Display (OSD) Stabilization Circuit

제1도는 본 고안에 따른 OSD 안정화 회로에 대한 상세 회로도1 is a detailed circuit diagram of the OSD stabilization circuit according to the present invention

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 마이콤 2 : 편향 IC1: micom 2: deflection IC

3 : 플라이백 트랜스포머(FBT) 4 : 변압기3: flyback transformer (FBT) 4: transformer

5 : 미분회로5: differential circuit

본 고안은, 일반적으로, 텔레비젼에 있어서의 온-스크린 디스플레이(OSD : on-screen display)안정화 회로에 관한 것으로서, 특히 무신호 시에 OSD가 수직방향으로 불안정하게 되는 것을 방지하기 위한 OSD안정화 회로에 관한 것이다.The present invention generally relates to an on-screen display (OSD) stabilization circuit in televisions, and in particular to an OSD stabilization circuit for preventing the OSD from becoming unstable in the vertical direction in the absence of a signal. It is about.

전형적으로, 텔레비젼에 있어서는, TV 모드 또는 비디오 모드로의 전환이나 채널 전환시, 화면 상에 예로서, VIDEO CH9와 같은 영상자막을 디스플레이시킴으로써, 사용자가 그 같은 전환 상태를 시각적으로 쉽게 인지할 수 있도록 하고 있는데, 이를 가리켜 온-스크린 디스플레이(OSD)라 칭하고 있다.Typically, in television, when switching to TV mode or video mode or channel switching, a video subtitle such as VIDEO CH9 is displayed on the screen, so that the user can visually easily recognize such switching state. This is called on-screen display (OSD).

한편, 이러한 OSD를 행함에 있어서는, 텔레비젼의 각종 기능을 제어하는 마이콤으로 부터의 OSD 출력을 편향 IC로 부터 나오는 수직 동기신호와 플라이백 트랜스포머(FBT)의 자동주파수 제어(AFC)단자로 나오는 수평동기 신호에 동기시켜 수평/수직 위치를 정하고 있다.On the other hand, in performing such an OSD, the OSD output from the microcomputer that controls various functions of the television outputs the vertical synchronization signal from the deflection IC and the horizontal synchronization from the automatic frequency control (AFC) terminal of the flyback transformer (FBT). The horizontal and vertical positions are set in synchronization with the signal.

그런데, 영상신호가 없는 무신호 시에는, AFC단자로 부터 수평동기 신호가 마이콤에 공급되나 편향 IC로부터는 수직동기 신호가 마이콤에 공급되지 않게 되므로, 마이콤으로 부터의 OSD출력은 수직 동기가 불안정하게 된다.However, when there is no video signal, the horizontal synchronization signal is supplied to the microcomputer from the AFC terminal, but the vertical synchronization signal is not supplied to the microcomputer from the deflection IC, so the vertical output of the OSD from the microcomputer becomes unstable. do.

그 결과, 화면상의 OSD자막은 수평방향으로는 안정되나 수직방향으로는 떨리게 된다. 따라서, 이같이 수직방향으로 떨리는 OSD자막은 시청자에게 불쾌감을 초래하게 된다.As a result, the on-screen OSD subtitles are stable in the horizontal direction but shaken in the vertical direction. Accordingly, the OSD subtitles shaking in the vertical direction cause discomfort to the viewer.

따라서, 본 고안은, 무신호시, 전원으로 부터 도출한 50Hz 또는 60Hz의 펄스를 도출하여 이를 OSD의 수직 동기신호로 사용함으로써, 전술한 바와같은 바람직하지 못한 수직 떨림 현상을 해소시키고자 함을 그 목적으로 한다.Therefore, the present invention is intended to solve the undesirable vertical shaking phenomenon as described above by extracting a pulse of 50 Hz or 60 Hz derived from the power source and using it as a vertical synchronization signal of the OSD when no signal is used. The purpose.

본 고안에 따르면, 수직동기 신호를 출력하는 편향 IC(2)와 수평동기 신호를 출력하는 플라이백 트랜스포머(FBT)(3)의 자동주파수 제어(AFC)단자에 제각기 결합된 수직동기 신호 입력 단자(INv)와 수평 동기 신호 입력 단자(INH)를 가지며, 상기 입력단자들(INv 및 INH)에 수신되는 신호들에 동기된 온-스크린 디스플레이(OSD) 출력을 생성하는 마이콤(1)을 구비한 텔레비젼에 있어서,According to the present invention, a vertical synchronous signal input terminal coupled to an automatic frequency control (AFC) terminal of a deflection IC (2) for outputting a vertical synchronous signal and a flyback transformer (FBT) (3) for outputting a horizontal synchronous signal ( A microcomputer 1 having an INv and a horizontal synchronizing signal input terminal IN H and generating an on-screen display (OSD) output synchronized with the signals received at the input terminals INv and IN H. In one TV,

AC전원으로 부터의 전압을 기설정된 크기의 전압으로 변환하는 변압기(4)와 :A transformer (4) for converting a voltage from an AC power source into a voltage of a preset magnitude:

상기 변압기(4)로 부터의 전압을 반파정류하는 다이오드(D1)와 : 상기 다이오드(D1)로 부터의 반파정류된 전압을 주기적인 일펄스 형태의 전압으로 변환하는 미분회로(5)와 : 자신의 베이스에 인가되는 상기 미분회로(5)로 부터의 상기 주기적인 일펄스 형태의 전압에 응답하여, 도통 및 비도통 상태를 반복함으로써, 자신의 에미터에 주기적인 펄스를 발생하는 NPN형 트랜지스터(Q1)와 :A diode D 1 for half-wave rectifying the voltage from the transformer 4 and a differential circuit 5 for converting the half-wave rectified voltage from the diode D 1 into a periodic one-pulse voltage; : NPN type generating periodic pulses on its emitter by repeating the conduction and non-conduction states in response to the periodic one-pulse type voltage from the differential circuit 5 applied to its base With transistor Q 1 :

상기 편향 lC(2)의 출력에 결합된 베이스, 접지된 에미터 및 상기 트랜지스터(Q1)의 에미터와 상기 마이콤(1)의 수직동기 신호 입력단자(INv)에 결합된 콜렉터를 갖고서, 상기 편향 IC(2)로 부터 상기 수직동기 신호가 수신되지 않을 시에 도통상태로 부터 비도통상태로 전환되어 상기 트랜지스터(Q1)의 에미터로 부터의 상기 주기적인 펄스가 상기 마이콤(1)의 수직 동기신호 입력단자(INv)에 공급될 수 있게 하는 NPN형 트랜지스터(Q2)를 구비하는 온-스크린 디스플레이(OSD) 안정화 회로가 제공된다.Having a base coupled to the output of the deflection LC (2), a grounded emitter and a collector coupled to the emitter of the transistor Q 1 and the vertical synchronous signal input terminal INv of the micom 1, When the vertical synchronizing signal is not received from the deflection IC 2, the state is switched from the conduction state to the non-conduction state so that the periodic pulse from the emitter of the transistor Q 1 is applied to the microcomputer 1 of the microcomputer 1. An on-screen display (OSD) stabilization circuit is provided having an NPN type transistor Q 2 that can be supplied to the vertical synchronization signal input terminal INv.

이하, 도면을 참조하여 본 고안을 더욱 상세히 설명하고자 한다.Hereinafter, the present invention will be described in more detail with reference to the drawings.

도면에 있어서, (1)은 텔레비젼의 각종 기능을 제어하는 마이콤으로서, 이 마이콤(1)은 편향 IC(2)로 부터 그의 수직동기 펄스 입력단자(INv)에 인가되는 수직동기 신호와 플라이백 트랜스포머(FBT)(3)의 자동주파수제어(AFC)단자로 부터 그의 수평동기 펄스 입력단자(INH)에 인가되는 수평동기 신호에 동기된 온-스크린 디스플레이(OSD) 출력을 발생한다.In the figure, reference numeral 1 denotes a microcomputer for controlling various functions of a television, and the microcomputer 1 is a vertical synchronization signal and a flyback transformer applied from the deflection IC 2 to its vertical synchronization pulse input terminal INv. An on-screen display (OSD) output is generated synchronized with the horizontal synchronous signal applied to its horizontal synchronous pulse input terminal IN H from the automatic frequency control (AFC) terminal of (FBT) 3.

한편, 도시한 바와같이, 편향 IC와 마이콤(1)의 수직동기 신호 입력단자(INv)간의 수직동기 신호 입력 라인(Lv)과 상용 AC 전원 간에는 본 고안에 따른 OSD 안정하 회로(일정 쇄선안쪽 부분)가 접속되는데, 이 OSD 안정화 회로는, 무신호시, 즉 편향 IC(2)로 부터 마이콤(1)의 수직동기 신호 입력단자(INv)에 수직동기신호가 공급되지 않을 시에 상용 AC 전원으로 부터 50Hz 또는 60Hz의 펄스를 도출하여 이를 OSD 수직동기 신호로서 마이콤(1)의 수직동기 신호 입력단자(INv)에 공급한다.On the other hand, as shown in the figure, between the vertical synchronization signal input line Lv between the deflection IC and the vertical synchronization signal input terminal INv of the microcomputer 1 and the commercial AC power supply, the OSD stabilizer circuit according to the present invention (inside the constant chain line) The OSD stabilization circuit is connected to a commercial AC power supply when no signal is supplied, i.e., when no vertical synchronization signal is supplied from the deflection IC 2 to the vertical synchronization signal input terminal INv of the microcomputer 1. A pulse of 50Hz or 60Hz is derived from the signal and supplied to the vertical synchronization signal input terminal INv of the microcomputer 1 as an OSD vertical synchronization signal.

상기한 OSD 안정화 회로의 구성 및 동작은 다음과 같다.The configuration and operation of the OSD stabilization circuit is as follows.

구성에 있어서, 변압기(4)는 양측 단자가 두 AC 전원라인에 제각기 접속된 1차 권선과 이 1차권선의 권선수와 적당한 전압강하 관계로 설정된 권선수를 가진 2차 권선을 갖는다. 2차 권선의 일측 단자는 접지되며, 2차 권선의 타측단자에는 2차측에 유기된 전압을 반파 정류하는 다이오드(D1)가 순방향 접속된다.In the configuration, the transformer 4 has a primary winding having both terminals respectively connected to two AC power lines, and a secondary winding having a winding number set in an appropriate voltage drop relationship with the winding number of the primary winding. One terminal of the secondary winding is grounded, and a diode D 1 for half-wave rectifying the voltage induced on the secondary side is forwardly connected to the other terminal of the secondary winding.

다이오드(D1)의 출력측(캐소드)에는 도시된 바와 같이 캐패시터(C)와 저항(R)으로 구성된 RC 미분회로(5)가 접속된다.An RC differential circuit 5 composed of a capacitor C and a resistor R is connected to the output side (cathode) of the diode D 1 as shown.

RC 미분회로(5)를 구성하는 캐패시터(C)와 저항(R)간의 공통 접속점은 NPN형 트랜지스터(Q1)의 베이스에 접속된다. 한편, 트랜지스터(Q1)의 콜렉터는 5V전원에 접속되며, 트랜지스터(Q1)의 에미터는 NPN형 트랜지스터(Q2)의 콜렉터에 연결된다. 트랜지스터(Q2)의 콜렉터는 순방향 접속의 다이오드(D2)를 통해 마이콤(1)의 수직동기 신호 입력단자(INv)에 접속된다.The common connection point between the capacitor C and the resistor R constituting the RC differential circuit 5 is connected to the base of the NPN transistor Q 1 . On the other hand, the collector of transistor Q 1 is connected to a 5V power supply, and the emitter of transistor Q 1 is connected to the collector of NPN type transistor Q 2 . The collector of the transistor Q 2 is connected to the vertical synchronous signal input terminal INv of the microcomputer 1 via the diode D 2 of the forward connection.

한편, 트랜지스터(Q2)의 베이스는 편향 IC(2)의 출력에 결합된다. 또한 트랜지스터(Q2)의 에미터는 접지에 연결한다. 한편 트랜지스터(Q2)의 베이스와 콜렉터가 연결되는 수직 동기 신호 입력 라인(Lv)간에는 콜렉터로 부터의 신호가 베이스로 공급되지 못하도록 다이오드(D3)를 접속한다.On the other hand, the base of transistor Q 2 is coupled to the output of deflection IC 2. The emitter of transistor Q 2 is also connected to ground. On the other hand, the diode D 3 is connected between the base of the transistor Q 2 and the vertical synchronization signal input line Lv to which the collector is connected so that a signal from the collector is not supplied to the base.

동작에 있어서, 편향 IC(2)로 부터 수직동기 신호가 마이콤(1)의 수직동기 신호 입력단자(INv)에 공급되는 중에는, 편향 IC(2)로 부터의 수직 동기 신호가 트랜지스터(Q2)의 베이스에도 인가되어 트랜지스터(Q2)를 도통상태로 유지하므로, 트랜지스터(Q2)의 콜렉터로 유입되는 모든 신호는 트랜지스터(Q2)의 콜렉터-에미터 전로를 통해 접지로 흘러 나가게 되고 마이콤(1)의 수직 동기 신호 입력단자(INv)로 흘러 들어가지 못하게 된다.In operation, while the vertical synchronization signal from the deflection IC 2 is supplied to the vertical synchronization signal input terminal INv of the microcomputer 1, the vertical synchronization signal from the deflection IC 2 is the transistor Q 2 . it is also the base is transistor maintains a (Q 2) in a conductive state, all of the signals flowing in the collector of the transistor (Q 2) is the collector of the transistor (Q 2) - out flow into the ground through the emitter converter and the microcomputer ( It does not flow into the vertical sync signal input terminal INv of 1).

따라서, 마이콤(1)은 편향 IC(2)로 부터의 수직동기 펄스에 동기된 OSD 출력을 발생할 수 있게 된다.Thus, the microcomputer 1 can generate the OSD output synchronized with the vertical synchronizing pulse from the deflection IC 2.

한편, 편향 IC(2)로 부터 수직동기 신호가 공급되지 않는 무신호 시에는 우선, 트랜지스터(Q2)의 베이스에 유입되는 신호가 없으므로, 트랜지스터(Q2)는 도통 상태로 부터 비도통 상태로 전환되어 트랜지스터(Q2)의 콜렉터-에미터 전로가 차단된다.On the other hand, since there is no signal flowing into the base of the deflection IC (2), first the no-signal and the vertical synchronizing signal is not supplied from the transistors (Q 2), the transistor in a non-conductive state from a (Q 2) is rendered conductive The switch is interrupted to interrupt the collector-emitter converter of transistor Q 2 .

이같이, 트랜지스터(Q2)가 비도통상태로 전환된 상태에서, 50Hz 또는 60Hz의 상용 AC 전원으로 부터 변압기(4)의 1차 권선의 양단간에 공급되는 전압은 변압기(4)의 기설정된 1차 권선대 2차 권선비에 따라 적당한 전압으로 강하되어 변압기(4)의 2차 권선에 유기된다. 그 다음, 유기된 전압은 다이오드(D1)에 의해 반파정류된 후, 캐패시터(C)와 저항(R)으로 구성된 RC미분회로(Q1)의 베이스에 인가된다.In this way, in the state where the transistor Q 2 is switched to the non-conducting state, the voltage supplied between the both ends of the primary winding of the transformer 4 from a commercial AC power source of 50 Hz or 60 Hz is the predetermined primary of the transformer 4. The voltage is dropped to an appropriate voltage according to the winding-to-secondary winding ratio and is induced in the secondary winding of the transformer 4. The induced voltage is then half-wave rectified by the diode D 1 and then applied to the base of the RC differential circuit Q 1 consisting of the capacitor C and the resistor R.

따라서, 트랜지스터(Q1)는 그의 베이스에 인가되는 주기적인 임펄스 형태의 신호에 따라 주기적으로 도통 상태 및 비도통 상태를 반복하므로, 그의 에미터에는 베이스에 인가되는 주기적인 임펄스 형태의 신호에 대응하는 주기적인 펄스가 발생된다.Therefore, since the transistor Q 1 repeats the conduction state and the non-conduction state periodically according to the periodic impulse type signal applied to its base, the emitter corresponds to the periodic impulse type signal applied to the base. Periodic pulses are generated.

이렇게 트랜지스터(Q1)의 에미터에 발생된 주기적인 펄스는 트랜지스터(Q2)의 콜렉터 쪽으로 향하게 되는데, 이때 트랜지스터(Q2)는 전술한 바와같이 비도통 상태에 있으므로 트랜지스터(Q2)의 콜렉터-에미터 전로를 통하지 않고, 모두 다이오드(D2)를 통해 마이콤(1)의 수직동기신호 입력단자(INv)에 공급되어 OSD출력의 수직동기화에 사용된다.The periodic pulse generated at the emitter of transistor Q 1 is directed toward the collector of transistor Q 2 , where transistor Q 2 is in a non-conducting state as described above, and thus the collector of transistor Q 2 . Instead of going through the emitter path, they are all supplied to the vertical synchronization signal input terminal INv of the microcomputer 1 through the diode D 2 and used for vertical synchronization of the OSD output.

따라서, 마이콤(1)은 수직동기가 안정된 OSD출력을 발생할 수 있게 된다.Thus, the microcomputer 1 can generate a stable OSD output vertical synchronization.

이상의 설명으로 부터 알 수 있듯이, 본 고안에 의하면, 편향 IC(2)로 부터 수직동기신호가 공급되지 않는 상황에서도 상술한 본 고안에 따른 OSD 안정화 회로를 사용하여 AC전원으로 부터 도출한 인위적인 수직동기신호로 OSD출력을 동기시키기 때문에, 무신호시에도 화면상의 OSD자막이 수직방향으로 떨리는 등의 바람직하지 못한 현상이 제거될 수 있다.As can be seen from the above description, according to the present invention, even in the situation where the vertical synchronization signal is not supplied from the deflection IC 2, artificial vertical synchronization derived from the AC power source using the OSD stabilization circuit according to the present invention described above. Since the OSD output is synchronized with the signal, an undesirable phenomenon such as shaking the OSD subtitle on the screen in the vertical direction even in the absence of a signal can be eliminated.

Claims (1)

수직동기 신호를 출력하는 편향 IC(2)와 수평동기 신호를 출력하는 플라이백 트랜스포머(FBT)(3)의 자동주파수 제어(AFC) 단자에 제각기 결합된 수직동기신호 입력단자(INv)와 수평 동기 신호 입력 단자(INH)를 가지며, 상기 입력단자들(INv 및 INH)에 수신되는 신호들에 동기된 온-스크린 디스플레이(OSD) 출력을 생성하는 마이콤(1)을 구비한 텔레비젼에 있어서,Horizontal synchronization with vertical synchronization signal input terminal INv respectively coupled to an automatic frequency control (AFC) terminal of a deflection IC (2) outputting a vertical synchronization signal and a flyback transformer (FBT) (3) outputting a horizontal synchronization signal. A television having a signal input terminal (INH) and having a microcomputer (1) for generating an on-screen display (OSD) output synchronized with signals received at the input terminals (INv and IN H ), AC전원으로 부터의 전압을 기설정된 크기의 전압으로 변환하는 변압기(4)와 :A transformer (4) for converting a voltage from an AC power source into a voltage of a preset magnitude: 상기 변압기(4)로 부터의 전압을 반파정류하는 다이오드(D1)와 :Diode D 1 for half-wave rectifying the voltage from the transformer 4 and: 상기 다이오드(D1)로 부터의 반파정류된 전압을 주기적인 임펄스 형태의 전압으로 변환하는 미분회로(5)와 :A differential circuit 5 for converting the half-wave rectified voltage from the diode D 1 into a periodic impulse type voltage: 자신의 베이스에 인가되는 상기 미분회로(5)로 부터의 상기 주기적인 임펄스 형태의 전압에 응답하여, 도통 및 비도통상태를 반복함으로써, 자신의 에미터에 주기적인 펄스를 발생하는 NPN형 트랜지스터(Q1)와 :NPN transistors that generate periodic pulses to their emitters by repeating the conduction and non-conduction states in response to the periodic impulse type voltage from the differential circuit 5 applied to its base ( Q 1 ) and: 상기 편향 IC(2)의 출력에 결합된 베이스, 접지된 에미터 및 상기 트랜지스터(Q1)의 에미터와 상기 마이콤(1)의 수직동기신호 입력단자(INv)에 결합된 콜렉터를 갖고서, 상기 편향 IC(2)로 부터 상기 수직동기 신호가 수신되지 않을 시에 도통상태로 부터 비도통상태로 전환되어 상기 트랜지스터(Q1)의 에미터로 부터의 상기 주기적인 펄스가 상기 마이콤(1)의 수직동기신호입력단자(INv)에 공급될 수 있게 하는 NPN형 트랜지스터(Q2)를 구비하는 온-스크린 디스플레이(OSD) 안정화 회로.Having a base coupled to the output of the deflection IC 2, a grounded emitter and a collector coupled to the emitter of the transistor Q 1 and the vertical synchronous signal input terminal INv of the microcomputer 1, When the vertical synchronizing signal is not received from the deflection IC 2, the state is switched from the conduction state to the non-conduction state so that the periodic pulse from the emitter of the transistor Q 1 is applied to the microcomputer 1 of the microcomputer 1. An on-screen display (OSD) stabilization circuit having an NPN type transistor (Q 2 ) which can be supplied to the vertical synchronous signal input terminal (INv).
KR2019910023307U 1991-12-21 1991-12-21 On screen display stability circuit KR960006106Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910023307U KR960006106Y1 (en) 1991-12-21 1991-12-21 On screen display stability circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910023307U KR960006106Y1 (en) 1991-12-21 1991-12-21 On screen display stability circuit

Publications (2)

Publication Number Publication Date
KR930017010U KR930017010U (en) 1993-07-29
KR960006106Y1 true KR960006106Y1 (en) 1996-07-20

Family

ID=19325079

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910023307U KR960006106Y1 (en) 1991-12-21 1991-12-21 On screen display stability circuit

Country Status (1)

Country Link
KR (1) KR960006106Y1 (en)

Also Published As

Publication number Publication date
KR930017010U (en) 1993-07-29

Similar Documents

Publication Publication Date Title
KR860003722A (en) Multi-Scan TV Receiver
US4588929A (en) Power supply and deflection circuit providing multiple scan rates
US4660084A (en) Television receiver with selectable video input signals
JPH0234034B2 (en)
KR960006106Y1 (en) On screen display stability circuit
KR0137274B1 (en) Vertical deflection circuit with service mode operation
US4645989A (en) Frequency switching circuit for multiple scan rate video display apparatus
KR920007153B1 (en) Oscillator-freguency control interface circuit
KR0140989B1 (en) Power supply protection circuit
KR960008390B1 (en) Synchronizing pulse separator for video displaying apparatus
US4831311A (en) High voltage stabilizing circuit for prevention of overheating
US5796217A (en) Picture display apparatus with a soft-start device
KR0156852B1 (en) Screen conversion apparatus for wide screen tv
KR960008067Y1 (en) Aspect ration adjustment circuit for wide tv
KR100548749B1 (en) Charge controlled raster correction circuit
KR910003670Y1 (en) Vertical size compensating circuit
KR920000104Y1 (en) Vertical center moving compensating circuit
KR900000566Y1 (en) Dc regenerating circuits of television
KR960004979Y1 (en) High voltage stabilization circuit of crt
KR100752992B1 (en) Video display deflection apparatus
KR890005832Y1 (en) On screen stable circuit
KR0118645Y1 (en) Video character mixer circuit
KR940003974B1 (en) Tv deflection conrol circuit for multi-watching tv
KR950004462Y1 (en) V-sync apparatus of ttx setup tv
KR970005650Y1 (en) Screen stabilizing circuit to control grid voltage

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990629

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee