KR960004406Y1 - Satellite receiver - Google Patents

Satellite receiver Download PDF

Info

Publication number
KR960004406Y1
KR960004406Y1 KR2019910011735U KR910011735U KR960004406Y1 KR 960004406 Y1 KR960004406 Y1 KR 960004406Y1 KR 2019910011735 U KR2019910011735 U KR 2019910011735U KR 910011735 U KR910011735 U KR 910011735U KR 960004406 Y1 KR960004406 Y1 KR 960004406Y1
Authority
KR
South Korea
Prior art keywords
transistor
base
collector
resistor
emitter
Prior art date
Application number
KR2019910011735U
Other languages
Korean (ko)
Other versions
KR930003806U (en
Inventor
김재홍
Original Assignee
대우전자 주식회사
배순훈
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 배순훈 filed Critical 대우전자 주식회사
Priority to KR2019910011735U priority Critical patent/KR960004406Y1/en
Publication of KR930003806U publication Critical patent/KR930003806U/en
Application granted granted Critical
Publication of KR960004406Y1 publication Critical patent/KR960004406Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/20Adaptations for transmission via a GHz frequency band, e.g. via satellite

Landscapes

  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.No content.

Description

위성 수신기용 저주파 제거회로Low Frequency Rejection Circuit for Satellite Receiver

제1도는 위성방송 송신에 사용되는 저주파 신호의 파형도.1 is a waveform diagram of a low frequency signal used for satellite broadcast transmission.

제2도는 저주파 신호에 실려 입력되는 영상신호의 파형도.2 is a waveform diagram of an image signal carried in a low frequency signal.

제3도는 본 고안의 위성방송 수신기용 저주파 제거 회로도.3 is a low frequency cancellation circuit diagram for a satellite broadcasting receiver of the present invention.

제4도는 본 고안에 따른 영상 신호의 출력 파형도.4 is an output waveform diagram of an image signal according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

A1: 제1영상신호 증폭기 C1: 제1콘덴서A 1 : first video signal amplifier C 1 : first capacitor

A2: 제2영상신호 증폭기 C2: 제2콘덴서A 2 : second video signal amplifier C 2 : second capacitor

R1: 제1저항 R2: 제2저항R 1 : first resistor R 2 : second resistor

R3: 제3저항 R4: 제4저항R 3 : third resistor R 4 : fourth resistor

R5: 제5저항 Q1: 제1NPN 트랜지스터R 5 : fifth resistor Q 1 : first NPN transistor

Q2: 제2NPN 트랜지스터 Q3: 제3NPN 트랜지스터Q 2 : Second NPN transistor Q 3 : Third NPN transistor

Q4: PNP 트랜지스터Q 4 : PNP transistor

본 고안은 위성신호 송신시에 송신효율을 높이되 에너지를 확실하게 평균치 전압이 저하되도록 하고, 일반 통신대역과 간섭이 최소화될 수 있도록 하기 위하여 사용되는 15Hz, 30Hz등의 저주파를 제거하기 위한 위성방송 수신기용 저주파 제거회로에 관한 것이다.The present invention improves the transmission efficiency at the time of satellite signal transmission but ensures that the average voltage of energy is lowered, and satellite broadcasting to remove low frequency such as 15Hz, 30Hz used to minimize the interference with general communication band. A low frequency cancellation circuit for a receiver.

주지하는 바와 같이, 위성신호 수신대역의 전파는 일반 통신대역과 상호 간섭하는 경향이 있으므로, 위성방송 송신의 송신효율을 높이면서도 평균치 전압이 낮은 수준이 되게 하고, 상호 간섭을 줄일 수 있도록 하기 위하여 저주파인 톱니파에 영상신호를 실어 송출하는 방법이 보편적으로 활용되고 있다.As is well known, the radio wave of the satellite signal reception band tends to interfere with the general communication band, so that the average voltage is lowered while the transmission efficiency of the satellite broadcast transmission is increased, and the low frequency frequency can be reduced. A method of loading an image signal on a sawtooth wave and transmitting it is widely used.

이러한 상태로 송출된 신호는 위성수신기에 의하여 수신되어 그대로 재생처리 됨으로써 영상신호에 포함된 톱니파 성분의 영향으로 인하여 화면이 흔들리게 되는 잡음이 발생되며, 이로 인하여 양호한 화면을 얻지 못하게 된다.Since the signal transmitted in this state is received by the satellite receiver and reproduced as it is, noise is generated that causes the screen to shake due to the influence of the sawtooth component included in the image signal, thereby preventing a good screen from being obtained.

본 고안은 이러한 톱니파로 인한 화면의 불안정의 문제점을 해결하기 위하여 입출력 버퍼 및 궤환회로를 사용함으로서 위성수신기에 입력되는 영상신호중 저주파인 톱니파를 제거한 순수한 영상신호를 얻을 수 있도록 하여 화면이 안정된 양호한 영상을 재생할 수 있도록 하기 위한 위성수신기용 저주파 제거회로를 제공함에 그 목적이 있다.The present invention uses an input / output buffer and a feedback circuit to solve the problem of screen instability caused by sawtooth waves, so that a pure image signal obtained by removing the low frequency sawtooth wave from the image signals input to the satellite receiver can be obtained. It is an object of the present invention to provide a low frequency elimination circuit for a satellite receiver to enable reproduction.

이하, 본 고안을 첨부된 도면들을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제3도에 도시된 바대로, 본 고안은 제1, 제2영상신호증폭기(A1)(A2)사이에 제1, 제2저항(R1)(R2)이 에미터에 접속되어 있으며, 버퍼로서 기능하는 제1, 제2NPN 트랜지스터(Q1)(Q2)의 에미터 및 베이스를 상호 연결하며, 상기 제1, 제2NPN 트랜지스터(Q1)(Q2) 사이에는 제1콘덴서(C1)가 연결되고, 상기 제2NPN 트랜지스터(Q2)의 베이스에는 제3NPN 트랜지스터(Q3)의 에미터와 PNP 트랜지스터(Q4)의 콜렉터가 연결되며, 상기 제3NPN 트랜지스터(Q3)의 베이스에는 독립된 바이어스 전압을 공급하기 위한 제3, 제4저항(R3)(R4)과 제2콘덴서(C2)가 연결되고, 상기 제3NPN 트랜지스터(Q3)의 콜렉터에는 제5저항(R5)이 연결되며, 상기 PNP 트랜지스터(Q4)의 베이스는 상기 제3NPN 트랜지스터(Q3)의 콜렉터와 연결되어 구성된다.As shown in FIG. 3, the present invention provides the first and second resistors R 1 and R 2 connected to the emitter between the first and second video signal amplifiers A 1 and A 2 . between, and interconnects the emitter and the base of the first and 2NPN transistor (Q 1) (Q 2) which functions as a buffer, the first and 2NPN transistor (Q 1) (Q 2) a first capacitor (C 1) is plugged in, and the collector of the emitter and the PNP transistor (Q 4) of the 3NPN transistor (Q 3) connected to the base is of the first 2NPN transistor (Q 2), wherein the 3NPN transistor (Q 3) The third and fourth resistors R 3 and R 4 and the second capacitor C 2 for supplying independent bias voltages are connected to the base of the third resistor, and the fifth resistor is connected to the collector of the third NPN transistor Q 3 . R 5 is connected, and the base of the PNP transistor Q 4 is connected to the collector of the third NPN transistor Q 3 .

이와 같이 구성된 본 고안은 위성에서 송출된 전파가 위성방송 수신기에서 수신되어 내부의 제1영상신호 증폭기(A1)에서 증폭된 후 제1NPN 트랜지스터(Q1)의 베이스에 인가된다.According to the present invention, the radio wave transmitted from the satellite is received by the satellite broadcasting receiver, amplified by the internal first image signal amplifier A 1 , and then applied to the base of the first NPN transistor Q 1 .

이러한 영상신호는 제2도에 도시된 바와 같이, 저주파인 톱니파가 영상신호에 혼합된 형태인 것이며, 위의 제1NPN 트랜지스터(Q1)에 의하여 버퍼링된 후 제1저항(R1)에 입력된다.As shown in FIG. 2, the low-frequency sawtooth wave is mixed with the video signal, and is buffered by the first NPN transistor Q 1 and then input to the first resistor R 1 . .

그 다음, 위의 영상신호는 제1콘덴서(C1)를 거쳐서 제2NPN 트랜지스터(Q2)의 베이스에 인가되어 버퍼링된 후, 제2저항(R2) 및 제2영상신호 증폭기(A2)에 인가된다.Next, the image signal is applied to the base of the second NPN transistor Q 2 via the first capacitor C 1 and buffered, and then the second resistor R 2 and the second image signal amplifier A 2 are applied . Is applied to.

이러한 순간, 만일 입력중인 영상신호가 제2도에 도시된 영상신호의 파형중 A구간에 있다고 가정하면, 제2NPN 트랜지스터(Q2)의 베이스의 전위가 상승하여 제3, 제4저항(R3)(R4)의 일정한 바이어스에 의하여 활성영역(Active Region)에 있는 제3NPN 트랜지스터(Q3)의 콜렉터의 전위가 상승되는 것이므로 이에 접속된 PNP 트랜지스터(Q4)의 베이스의 전위는 상승되고, 그 결과 PNP 트랜지스터(Q4)의 에미터와 콜렉터간의 임피던스가 증대하여 제2NPN 트랜지스터(Q2)의 베이스 전압을 강하시키는 결과가 된다. 그러므로, 제2NPN 트랜지스터(Q2)의 베이스 전압은 저주파 신호의 증가분만큼 PNP 트랜지스터(Q4)에서 감소되어 항상 일정하게 되는 것이므로, 그 출력파형은 제4도의 A'구간과 같이 되는 것이다.These moments, assuming that the A segment of the waveform of a video signal showing a video signal being If the input to the second degree, the potential at the base of the 2NPN transistor (Q 2) to increase the third and fourth resistors (R 3 Since the potential of the collector of the third NPN transistor Q 3 in the active region is increased by a constant bias of R 4 , the potential of the base of the PNP transistor Q 4 connected thereto is raised. As a result, the impedance between the emitter and the collector of the PNP transistor Q 4 increases, resulting in a drop in the base voltage of the second NPN transistor Q 2 . Therefore, since the base voltage of the second NPN transistor Q 2 is decreased in the PNP transistor Q 4 by the increase of the low frequency signal and is always constant, the output waveform becomes as in the A 'section of FIG.

아울러, 입력중인 영상신호가 제2도에 도시된 영상신호 파형중 B구간에 있다고 가정하면, 제2NPN 트랜지스터(Q2)의 베이스의 전위가 강하됨으로서 제3NPN 트랜지스터(Q3)의 콜렉터의 전위는 강하되므로 PNP 트랜지스터(Q4)의 베이스의 전위 또한 강하된다.In addition, assuming that the input video signal is in section B of the video signal waveform shown in FIG. 2 , the potential of the base of the second NPN transistor Q 2 is dropped, so that the potential of the collector of the third NPN transistor Q 3 is decreased. Because of the drop, the potential of the base of the PNP transistor Q 4 also drops.

따라서, PNP 트랜지스터(Q4)의 콜렉터와 에미터간의 임피던스가 감소되므로 제2NPN 트랜지스터(Q2)의 베이스전압은 저주파 신호의 감소분만큼 PNP 트랜지스터(Q4)에서 증가되어 항상 일정하게 되는 것이며, 그 출력파형은 제4도의 B'구간과 같이 되는 것이다.Therefore, since the impedance between the collector and the emitter of the PNP transistor Q 4 is reduced, the base voltage of the second NPN transistor Q 2 is increased in the PNP transistor Q 4 by the decrease of the low frequency signal and is always constant. The output waveform is the same as the section B 'in FIG.

이와 같이 하여, 제2도에 도시된 상태의 영상신호의 파형은 본 고안에 의하여 제4도에 도시된 바와 같이 저주파인 톱니파가 완전제거된 상태로 되는 것이며, 이 영상신호는 공지의 제2영상신호 증폭기(A2)를 거쳐서 증폭된 후 처리되어 화면의 흔들림이 없는 양호한 화면을 얻을 수 있게 되는 것이다.In this manner, the waveform of the video signal in the state shown in FIG. 2 is a state in which the sawtooth wave, which is low frequency, is completely removed as shown in FIG. 4 by the present invention. After being amplified through the signal amplifier A 2 , it is processed to obtain a good picture without shaking the screen.

이와 같이 설계된 본 고안은 위성방송 수신기에 사용되어 위성방송 송신시에 송출되는 저주파인 톱니파를 완전 제거시킬 수 있으므로, 양호한 화면을 얻을 수 있을 뿐만 아니라, 그 구조가 매우 간결하여, 저가의 부품만으로 구성된 것이어서 추가 제작비용 부담이 경미하여 널리 보급될 수 있는 효과가 있다.The present invention, which is designed as described above, can completely eliminate the low-frequency sawtooth which is used in the satellite broadcasting receiver, so that not only a good screen can be obtained but also its structure is very simple and consists of only low-cost parts. It is an effect that can be widely spread due to the slight burden of additional manufacturing costs.

Claims (1)

제1, 제2영상신호증폭기(A1)(A2)사이에 제1, 제2저항(R1)(R2)이 에미터에 접속되어 있으며, 버퍼로서 기능하는 제1, 제2NPN 트랜지스터(Q1)(Q2)의 에미터 및 베이스를 상호 연결하며, 상기 제1, 제2NPN 트랜지스터(Q1)(Q2) 사이에는 제1콘덴서(C1)가 연결되고, 상기 제2NPN 트랜지스터(Q2)의 베이스에는 제3NPN 트랜지스터(Q3)의 에미터와 PNP 트랜지스터(Q4)의 콜렉터가 연결되며, 상기 제3NPN 트랜지스터(Q3)의 베이스에는 독립된 바이어스 전압을 공급하기 위한 제3, 제4저항(R3)(R4)과 제2콘덴서(C2)가 연결되고, 상기 제3NPN 트랜지스터(Q3)의 콜렉터에는 제5저항(R5)이 연결되며, 상기 PNP 트랜지스터(Q4)의 베이스는 상기 제3NPN 트랜지스터(Q3)의 콜렉터와 연결되어 구성된 위성 수신기용 저주파 제거회로.First and second video signal amplifier (A 1) (A 2) to which the first and second resistors (R 1) (R 2) is connected to the emitter, between the first and 2NPN transistor which functions as a buffer and interconnecting the emitter and the base of the (Q 1) (Q 2), the first and 2NPN transistor (Q 1) (Q 2) between is provided with a first capacitor (C 1) connected to said first 2NPN transistor base of the (Q 2), the first for supplying a separate bias voltage to the base is of the 3NPN transistor (Q 3) emitter and the PNP transistor (Q 4) of, and the collector is connected, wherein the 3NPN transistor (Q 3) of the 3 And a fourth resistor (R 3 ) (R 4 ) and a second capacitor (C 2 ) are connected, a fifth resistor (R 5 ) is connected to the collector of the third NPN transistor (Q 3 ), and the PNP transistor ( Q 4 ) is a base of the low frequency rejection circuit for a satellite receiver connected to the collector of the third NPN transistor (Q 3 ).
KR2019910011735U 1991-07-25 1991-07-25 Satellite receiver KR960004406Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910011735U KR960004406Y1 (en) 1991-07-25 1991-07-25 Satellite receiver

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910011735U KR960004406Y1 (en) 1991-07-25 1991-07-25 Satellite receiver

Publications (2)

Publication Number Publication Date
KR930003806U KR930003806U (en) 1993-02-26
KR960004406Y1 true KR960004406Y1 (en) 1996-05-29

Family

ID=19317069

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910011735U KR960004406Y1 (en) 1991-07-25 1991-07-25 Satellite receiver

Country Status (1)

Country Link
KR (1) KR960004406Y1 (en)

Also Published As

Publication number Publication date
KR930003806U (en) 1993-02-26

Similar Documents

Publication Publication Date Title
KR900000567Y1 (en) Rf modulator
JPH0728180B2 (en) amplifier
US4587561A (en) Noise reduction circuit arrangement of solid-state video camera
US4032973A (en) Positive feedback high gain agc amplifier
KR100211412B1 (en) Interrupting the video if signal path during fm radio mode in a television receiver
KR100211620B1 (en) First if filter with fixed second half-if trap for use in an radio in a television
KR960004406Y1 (en) Satellite receiver
US4106054A (en) Automatic chroma level system
CA1298400C (en) Video display driver coupling circuit
CA1124851A (en) Intercarrier sound system
JPH1022754A (en) Agc circuit
JPH08289171A (en) Catv converter
US5523801A (en) Upper and lower adjacent picture signal traps
JPS6115632B2 (en)
JPS597810Y2 (en) television receiver
KR940006172B1 (en) Image signal inter-frequency processing system
KR880000812Y1 (en) Image compensating circuit of a television sets
JPS5830787B2 (en) signal processing circuit
KR910005011Y1 (en) Noise removing circuit
KR200217783Y1 (en) IF amplifier for TV
JP3360364B2 (en) Intermediate frequency processing circuit of balanced output type tuner device
KR930007374B1 (en) Apparatus and method for controlling detection process of image signal demodulator
JPH03806B2 (en)
KR0116640Y1 (en) Picture noise reduction circuit in time receiving low electric
KR940005341Y1 (en) Output amplifying circuit for detecting image mid-frequency in visual device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990430

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee