KR950028519A - Interference Signal Cancellation Circuit of High Definition Transceiver System - Google Patents

Interference Signal Cancellation Circuit of High Definition Transceiver System Download PDF

Info

Publication number
KR950028519A
KR950028519A KR1019940005971A KR19940005971A KR950028519A KR 950028519 A KR950028519 A KR 950028519A KR 1019940005971 A KR1019940005971 A KR 1019940005971A KR 19940005971 A KR19940005971 A KR 19940005971A KR 950028519 A KR950028519 A KR 950028519A
Authority
KR
South Korea
Prior art keywords
output
adder
signal
transform
inverse transform
Prior art date
Application number
KR1019940005971A
Other languages
Korean (ko)
Other versions
KR100284424B1 (en
Inventor
이광렬
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940005971A priority Critical patent/KR100284424B1/en
Publication of KR950028519A publication Critical patent/KR950028519A/en
Application granted granted Critical
Publication of KR100284424B1 publication Critical patent/KR100284424B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/80Camera processing pipelines; Components thereof
    • H04N23/81Camera processing pipelines; Components thereof for suppressing or minimising disturbance in the image signal generation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N11/00Colour television systems
    • H04N11/06Transmission systems characterised by the manner in which the individual colour picture signal components are combined
    • H04N11/12Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only
    • H04N11/14Transmission systems characterised by the manner in which the individual colour picture signal components are combined using simultaneous signals only in which one signal, modulated in phase and amplitude, conveys colour information and a second signal conveys brightness information, e.g. NTSC-system
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/148Video amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/015High-definition television systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Noise Elimination (AREA)
  • Television Systems (AREA)
  • Color Television Systems (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)

Abstract

본 발명은 송수신 시스템의 간섭 신호 제거 회로에 관한 것으로, 종래에는 NTSC 동일 채널의 간섭 신호를 제거하기 위하여 콤필터를 사용함으로써 부호간 간섭 때문에 시스템에 성능 열화가 발생하는 문제점이 있었다. 또한, 종래에는 동일 채널 간섭 신호의 유무에 따라 두 개의 신호 경로를 통해 각각 처리하고 별도의 스위칭 알고리즘에 의해서 두 경로 중 하나를 선택함으로써 소자가 증가하여 제조 단가가 상승하는 문제점이 있었다. 이러한 점을 감안하여 본 발명은 스펙트럼 형태와 제어된 부호간 간섭 신호를 이용하는 2쌍의 필터를 사용함으로써 성능의 열화없이 동일 채널의 간섭 신호를 제거하도록 구성한 것으로, 본 발명은 스펙트럼 형태의 특성과 제어된 부호간 간섭 신호를 이용하는 필터를 사용함으로써 시스템 성능의 열화없이 동일 채널 간섭 신호를 효과적으로 제거할 수 있으며, 또한 간섭 신호 제거를 위한 별도의 스위칭 알고리즘이 필요치 않음으로 하드웨어 구성 소자가 감소하여 단가를 절약할 수 있다.The present invention relates to an interference signal cancellation circuit of a transmission / reception system. In the related art, a comb filter is used to remove an interference signal of an NTSC co-channel. In addition, conventionally, there is a problem in that the manufacturing cost increases because the device increases by processing through two signal paths according to the presence of the same channel interference signal and selecting one of the two paths by a separate switching algorithm. In view of this, the present invention is configured to remove interference signals of the same channel without deterioration of performance by using two pairs of filters using spectral shape and controlled inter-signal interference signal. By using a filter that uses the inter-symbol interference signal, the co-channel interference signal can be effectively eliminated without degrading the system performance. Also, a separate switching algorithm for eliminating the interference signal is not required, which reduces the cost of hardware components. can do.

Description

고화질 송수신 시스템의 간섭 신호 제거 회로Interference Signal Cancellation Circuit of High Definition Transceiver System

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도 및 제2도는 일반적인 고화질 티브이의 블럭도,1 and 2 are block diagrams of a typical high definition TV,

제3도는 본 발명의 송수신 시스템의 블럭도,3 is a block diagram of a transmission and reception system of the present invention;

제4도는 제3도에 있어서, 실시예의 상세 블럭도.4 is a detailed block diagram of an embodiment in FIG.

Claims (8)

비디오 소스인 37MHz의 광대역 신호를 색 공간 변환 및 소스 코팅을 수행하여 부호화된 L-레벨의 디지탈 데이타를 출력하는 비디오 프로세서와, 이 비디오 프로세서의 출력을 필터링함에 의해 에러의 전송을 방지하는 프로코더(precoder)와, 이 프리코더의 출력을 변조하여 전송 채널에 출력하는 변조 수단으로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거회로.A video processor for performing color space conversion and source coating on a 37 MHz wideband signal as a video source to output encoded L-level digital data, and a decoder for preventing transmission of errors by filtering the output of the video processor. and modulation means for modulating the output of the precoder and outputting the precoder to a transmission channel. 제1항에 있어서, 프리코더(precoder)는 비디오 프로세서의 출력을 소정 지연에 의하여 이전의 L-레벨 부호화 신호와 합산하는 가산기(51)와, 이 가산기(51)의 출력을 소정 시간 지연시켜 상기 가산기(51)에 궤환시키는 지연기(52)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.2. The precoder according to claim 1, wherein the precoder adds the output of the video processor to the previous L-level coded signal by a predetermined delay and delays the output of the adder 51 by a predetermined time. The interference signal cancellation circuit of the high-definition transmission / reception system characterized by including the delayer 52 which feeds back to the adder 51. 제1항에 있어서, 프리코더는 비디오 프로세서(41)의 출력과 소정 시간 지연된 이전의 L-레벨 신호와의 차를 산출하는 가산기(71)와, 이 가산기(71)의 출력을 지연시켜 상기 가산기(71)에 궤환시키는 지연기(72)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.2. The precoder according to claim 1, further comprising: an adder (71) for calculating a difference between the output of the video processor (41) and a previous L-level signal delayed by a predetermined time, and the adder (71) delaying the output of the adder (71). An interference signal cancellation circuit of a high-definition transmission / reception system characterized by comprising a delay unit (72) fed back to (71). 전송 채널에서 수신한 방송 신호를 선국하여 중간주파 증폭하고 이 증폭된 신호를 검파하는 튜너, 중간주파수 및 검파수단과, 이튜너, 중간주파 및 검파 수단의 출력을 필터링하여 동일 채널 간섭 신호를 제거하는 변환 및 역변환 필터와, 이 변환 및 역변환 필터의 출력을 연산 처리하여 원래의 프리코딩된 데이타와 동일한 신호를 출력하는 포스트코더(postcoder)와, 이 포스트코더의 출력을 소스 디코딩 및 색공간 역변환을 수행하여 복호하 하는 비디오 프로세서와, 이 비디오 프로세서의 출력을 화면에 표시하는 표시수단으로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.It tunes the broadcasting signal received from the transmission channel to amplify the intermediate frequency, and filters the output of the tuner, the intermediate frequency and the detection means for detecting the amplified signal, and the output of the tuner, the intermediate frequency and the detection means to remove the co-channel interference signal. Performs a transform and inverse transform filter, a postcoder that outputs the same signal as the original precoded data by arithmetic processing the output of the transform and inverse transform filter, and source decodes and inversely transforms the color space of the postcoder output. And a video processor for decoding the video signal and display means for displaying the output of the video processor on a screen. 제4항에 있어서, 변환 및 역변환 필터는 튜너, 중간주파 및 검파 수단의 출력을 지연시키는 지연기(53)와, 이 지연기(53)의 출력과 상기 튜너, 중간주파 및 검파수단의 출력과의 차를 산출하는 가산기(54)와, 이 가산기(54)의 출력과 이전의 역변환 신호를 가산하는 가산기(55)와, 이 가산기(55)의 출력을 분할하여 잡음대 신호비의 손실이 없는 L-레벨의 신호를 출력하는 슬라이서(56)와, 이 슬라이서(56)의 출력을 지연시켜 상기 가산기(55)에 궤환시키는 지연기(57)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.5. The transform and inverse transform filter of claim 4 further comprises: a delay 53 for delaying the output of the tuner, the intermediate frequency and the detection means, an output of the delay 53 and an output of the tuner, the intermediate frequency and the detection means; An adder 54 that calculates a difference between the adder 54, an adder 55 that adds the output of the adder 54, and a previous inverse transform signal, and an output of the adder 55, so that the noise-to-signal ratio is not lost. A slicer 56 for outputting an L-level signal, and a delayer 57 for delaying the output of the slicer 56 and feeding it back to the adder 55. Circuit. 제4항에 있어서, 변환 및 역변환 필터는 튜너, 중간주파 및 검파수단의 출력을 지연시키는 지연기(73)와, 이 지연기(73)의 출력과 상기 튜너, 중간주파 및 검파단(44)의 출력을 합산하는 가산기(74)와, 이 가산기(74)의 출력과 이전의 역변환 신호의 차를 산출하는 가산기(75)와, 이 가산기(75)의 출력으르 분할하여 잡음대 신호비의 손실이 없는 신호를 출력하는 슬라이서(76)와, 이 슬라이서(76)의 출력을 지연시켜 상기 가산기(75)에 궤환시키는 지연기(77)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.5. The transform and inverse transform filter according to claim 4, wherein the transform and inverse transform filter includes a delay 73 for delaying the output of the tuner, the intermediate frequency and the detection means, and an output of the delay 73 and the tuner, the intermediate frequency and the detector 44. An adder 74 for summing the outputs of the adder, an adder 75 for calculating the difference between the output of the adder 74 and the previous inverse transform signal, and an output of the adder 75 to reduce the noise to signal ratio. And a delayer (77) for delaying the output of the slicer (76) and feeding it back to the adder (75). 제4항에 있어서, 포스트 코더는 변환 및 역변환 필터의 출력을 소정 시간 지연시키는 지연기(58)와, 이 지연기(58)의 출력과 상기 변환 및 역변환 필터(45)의 출력과의 차를 산출하여 잡음대 신호비의 손실이 없이 입력 신호와 동일한 신호를 출력하는 가산기(59)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.5. The post coder according to claim 4, wherein the post coder measures a difference between the delay unit 58 for delaying the output of the transform and inverse transform filters by a predetermined time, and the output of the delay unit 58 and the output of the transform and inverse transform filters 45. And an adder (59) for calculating and outputting the same signal as that of the input signal without loss of the noise-to-signal ratio. 제4항에 있어서, 포스트 코더는 변환 및 역변환 필터의 출력을 소정 시간 지연시키는 지연기(78)와, 이 지연기(78)의 출력과 상기 변환 및 역변환 필터(45)의 출력을 합산하여 잡음대 신호비의 손실이 없이 입력 신호와 동일한 신호를 출력하는 가산기(79)로 구성한 것을 특징으로 하는 고화질 송수신 시스템의 간섭 신호 제거 회로.5. The post coder according to claim 4, wherein the post coder sums up the delay unit 78 for delaying the output of the transform and inverse transform filters by a predetermined time, and the output of the delay unit 78 and the output of the transform and inverse transform filters 45. And an adder (79) for outputting the same signal as the input signal without loss of signal to signal ratio. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940005971A 1994-03-24 1994-03-24 Interference Signal Cancellation Circuit of High Definition Transceiver System KR100284424B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940005971A KR100284424B1 (en) 1994-03-24 1994-03-24 Interference Signal Cancellation Circuit of High Definition Transceiver System

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940005971A KR100284424B1 (en) 1994-03-24 1994-03-24 Interference Signal Cancellation Circuit of High Definition Transceiver System

Publications (2)

Publication Number Publication Date
KR950028519A true KR950028519A (en) 1995-10-18
KR100284424B1 KR100284424B1 (en) 2001-03-02

Family

ID=66690076

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940005971A KR100284424B1 (en) 1994-03-24 1994-03-24 Interference Signal Cancellation Circuit of High Definition Transceiver System

Country Status (1)

Country Link
KR (1) KR100284424B1 (en)

Also Published As

Publication number Publication date
KR100284424B1 (en) 2001-03-02

Similar Documents

Publication Publication Date Title
WO1996021304A2 (en) Combating signal interference in digital transmission
KR920015847A (en) Dual Band Scan Television System with Reduced Noise
KR100225828B1 (en) Video signal encoded with additional detail information
KR930701890A (en) System for echo cancellation with ghost cancellation reference signal
US4638351A (en) Adaptive filter for use in color video signal processing
KR950003035B1 (en) Apparatus and method for emphasizing image transition portion
US7031535B2 (en) Image processing apparatus capable of interpolating error data
US4935812A (en) Method for broadcasting high definition television programs using temporal attenuation
JPH0666903B2 (en) Digital video signal processor
KR950028519A (en) Interference Signal Cancellation Circuit of High Definition Transceiver System
KR890011446A (en) Adaptive Y / C Separation Circuit Using Horizontal and Vertical Correlation in Television Receivers
US4979023A (en) Adaptive comb filter for artifact-free decoding
KR950030649A (en) HTV (NTTV) and NTSC (NTSC) signal co-receiving device
US4760449A (en) Video signal processing apparatus
US6341181B1 (en) Mid-spatial frequency digital boost filter
KR100234238B1 (en) Digital noise reduction device
US5432557A (en) Extended television signal receiver
JPH03284067A (en) Noise reduction circuit
GB1490595A (en) Recording apparatus coding circuit for an image signal and corresponding decoding circuit
KR930011842B1 (en) Low band filter circuit of muse system
JPS60254986A (en) Decoder of color television signal
KR950004652Y1 (en) Luma/chroma separation apparatus
US5515049A (en) Noise-reducing circuit
JPH0514477B2 (en)
JPH0434624Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100929

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee