KR950023097A - Processor Control Method in Electronic Switching System - Google Patents

Processor Control Method in Electronic Switching System Download PDF

Info

Publication number
KR950023097A
KR950023097A KR1019930028296A KR930028296A KR950023097A KR 950023097 A KR950023097 A KR 950023097A KR 1019930028296 A KR1019930028296 A KR 1019930028296A KR 930028296 A KR930028296 A KR 930028296A KR 950023097 A KR950023097 A KR 950023097A
Authority
KR
South Korea
Prior art keywords
message
processor
error
omp
result
Prior art date
Application number
KR1019930028296A
Other languages
Korean (ko)
Other versions
KR970000070B1 (en
Inventor
송재홍
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR1019930028296A priority Critical patent/KR970000070B1/en
Publication of KR950023097A publication Critical patent/KR950023097A/en
Application granted granted Critical
Publication of KR970000070B1 publication Critical patent/KR970000070B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/30Signalling arrangements; Manipulation of signalling currents

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Computer And Data Communications (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

본 발명은, 전전자 교환기 시스템의 장애 발생기 장애의 확산을 방지하고 장애의 원인을 파악하여 정상적인 서비스를 가능하게 하는 전전자 교환기의 프로세서 제어 방법을 제공하는 데 그 목적이 있으며, 시스템 운영중 장애가 발생하여 운용자가 터미널을 이용하여 인간 기계 통신(이하, MMC라 칭한다)명령어를 입력하면 MMP(1)는 입력 명령을 받아 OMP(2)로 메세지를 전송하는 제1단계(21)와, OMP(2)가 장애발생 프로세서에 대한 제어요구 메세지를 수신하면, 제어요구 메세지의 타당성을 검사하여 요구한 데이타가 타당하지 않은 경우 터미널을 통해 에러 메세지를 출력하고, 결과가 타당하다면 메세지를 만들어 목적 프로세서로 송신하는 제2단계(22내지 25)와, 목적 프로세서가 OMP(2)로 부터 메세지를 수신하면 수신한 데이타의 타당성을 검사하여, 에러이면 에러 메세지를 OMP(2)로 전송하고 종료하며(33), 에러가 아니면 수신한 데이타의 제어 종류를 체크하여 각각의 제어 종류에 따라 프로세스 수행중지, 수행, 메모리 삭제, 재초기화의 제어를 수행하는 제3단계(30내지 46), 및 실행한 결과를 OMP(2)로 전송하면, OMP(2)에서 결과 메세지를 수신하여 목적프로세서로 부터 받은 결과 메세지가 에러인가를 판별한 후 에러가 아니면 결과 메세지를 터미널로 출력하고 종료하며, 결과 메세지가 에러인 경우에는 에러 이유 메세지를 출력하고 종료하는 제4단계(47,26 내지 29)를 구비하여 수행한다.An object of the present invention is to provide a method for controlling a processor of an electronic switchboard which prevents the spread of the failure of the fault generator of the electronic switchgear system and determines the cause of the failure, thereby enabling normal service. When the operator inputs a human machine communication (hereinafter referred to as MMC) command using a terminal, the MMP 1 receives an input command and transmits a message to the OMP 2; ) Receives the control request message for the failing processor, checks the validity of the control request message, outputs an error message through the terminal if the requested data is not valid, and sends a message to the target processor if the result is valid. Second step (22 to 25), and when the target processor receives the message from the OMP (2), it checks the validity of the received data. Send a message to the OMP (2) and terminate (33). If it is not an error, it checks the control type of the received data and performs control of process stop, execution, memory deletion and re-initialization according to each control type. When the third step (30 to 46) and the execution result are transmitted to the OMP (2), the OMP (2) receives the result message, determines whether the result message received from the target processor is an error, and if not the error A fourth step (47, 26 to 29) is performed to output and terminate the message to the terminal and to output an error reason message if the result message is an error.

Description

분산제어방식인 전전자 교환기에서의 프로세서 제어방법Processor Control Method in Electronic Switching System

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명이 적용된 분산제어방식 전전자 교환기의 프로세서 구조도.1 is a schematic diagram of a processor structure of a distributed control electronic switch according to the present invention.

제3도는 본 발명에 따른 분산제어방식 전전자 교환기의 프로세서 제어 흐름도.3 is a flowchart illustrating a processor control of a distributed electronic switch system according to the present invention.

Claims (3)

가입자 교환 서브시스팀(100; ASS)에는 호 흐름을 제어하고 스브시스팀내의 유지보수기능 및 기타 서비스 기능을 수행하는 다수의 접속 교환 프로세서(5 내지 n)를 설치하고, 상기 가입자 교환 서브시스팀(100)에 연결된 연결망 서브시스팀(200; INS)에는 스위치를 사용하는 통화로 검색 및 관리를 수행하는 내부 연결망 프로세서(3; INP)와 번호번역과 루트제어 기증을 수행하는 번호 번역 프로세서(4; NTP)를 설치하고, 상기 연결망 서브시스팀(200)에 연결된 중앙제어 서브시스팀(300; CSS)에는 퍼스널 컴퓨터, 모니터(CRT), 프린터 등을 사용하여 운용자와의 통신을 가능하게 하는 인간/기계 통신 프로세서(1; MMP)와 시스템내의 일련의 운용과 유지보수 관련 기능을 총괄하는 시스템 운용 유지보수 프로세서(2; OMP)를 설치한 분산제어방식 전전자 교환시스팀에 적용되어 프로세서를 제어하는 방법에 있어서, 시스템 운영중 장애가 발생하여 운용자가 터미널을 이용하여 인간 기계 통신 명령어를 입력하면 MMP(1)는 입력 명령을 받아 OMP(2)로 메시지를 전송하는 제1단계(21)와, 상기 제1단계(21) 수행후, OMP(2)가 장애 발생 프로세서에 대한 제어요구 메시지를 수신하면, 제어요구 메시지의 타당성을 검사하여 요구한 데이터가 타당하지 않은 경우 터미널을 통해 에러 메시지를 출력하고, 결과가 타당하다면 메시지를 만들어 목적 프로세서로 송신하는 제2단계(22 내지 25)와, 상기 제2단계(22 내지 25) 수행후, 목적 프로세서가 OMP(2)로부터 메시지를 수신하면 수신한 데이터의 타당성을 검사하여, 에러이면 에러메세지를 OMP(2)로 전송하고 종료하며(33), 에러가 아니면 수신한 데이타의 제어 종류를 체크하여 각각의 제어 종류에 따라 프로세스수행중지, 수행, 메모리 삭제, 재초기화의 제어를 수행하는 제3단계(30 내지 46), 및 상기 제3단계(30 내지 46) 수행 후, 실행한 결과를 OMP(2)로 전송하면, OMP(2)에서 결과 메시지를 수신하여 목적프로세서로 부터 받은 결과 메시지가 에러인가를 판별한 후 에러가 아니면 결과 메시지를 터미널로 출력하고 종료하며, 결과 메시지가 에러인 경우에는 에러 이유 메시지를 출력하고 종료하는 제4단계(47,26 내지 29)를 구비하여 수행하는 것을 특징으로 하는 프로세서 제어방법.The subscriber exchange subsystem (ASS) 100 is provided with a plurality of access exchange processors (5 to n) for controlling the call flow and performing maintenance and other service functions in the sub-system, and the subscriber exchange subsystem (100) The network subsystem 200 (INS) connected to the internal network processor (3; INP) for searching and managing by using a switch and a number translation processor (4; NTP) for performing number translation and route control donation. A human / machine communication processor (1) installed in the central control subsystem (CSS) 300 connected to the network subsystem 200 to enable communication with an operator using a personal computer, a monitor (CRT), a printer, or the like. ; MMP) and the system operation maintenance processor (2; OMP) that manages a series of operation and maintenance related functions in the system. In a method of controlling a processor, when a failure occurs during system operation and an operator inputs a human machine communication command using a terminal, the MMP 1 receives an input command and transmits a message to the OMP 2 (step 21). And, after performing the first step 21, if the OMP (2) receives a control request message for the failure processor, the validity of the control request message is checked and an error through the terminal if the requested data is invalid Outputting a message, and if the result is valid, a second step (22 to 25) of creating a message and sending it to the destination processor; and after performing the second step (22 to 25), the destination processor receives the message from the OMP (2). If it is an error, it checks the validity of the received data. If it is an error, it transmits an error message to OMP (2) and terminates (33). If it is not an error, it checks the control type of the received data. After performing the third step (30 to 46) and the third step (30 to 46) to control the execution stop, execution, memory deletion, re-initialization, and transmits the execution result to the OMP (2), After receiving the result message from OMP (2), it is determined whether the result message received from the target processor is an error. If it is not an error, the result message is output to the terminal and terminated. If the result message is an error, an error reason message is output. And a fourth step (47, 26 to 29) of terminating. 제1항에 있어서, 상기 제2단계(22 내지 25)에서 목적 프로세서로 전송하는 메시지는, 요구한 블록정보와 제어형태를 가지고 만들어지는 것을 특징으로 하는 프로세서 제어방법.The processor control method according to claim 1, wherein the message transmitted to the target processor in the second step (22 to 25) is made with the requested block information and the control form. 제1항에 있어서, 제3단계(30 내지 46)에서의 제어종류에 따른 제어는, 제어종류 체크결과 '수행중지'이면, 서비스 중단을 최소화하면서 장애확산 방지를 위한 프로세서 수행을 중지시키는 단계와, 제어종류 체크결과 '수행'이면, 수행중지한 프로세서의 장애를 조치하여 다시 수행시킴으로 정상적인 서비스를 수행하도록 하는 단계와, 제어종류 체크결과 '삭제'이면, 짧은 시간내에 조치가 불가능할 경우 더 이상의 장애확산을 방지하기 위하여 프로세서 메모리에서 해당블럭을 삭제하는 단계, 및 간단한 응급조치로 정상적인 서비스를 할 수 있도록 블록을 재초기화시키는 단계를 구비하여 수행하는 것을 특징으로 하는 프로세서 제어방법.The method according to claim 1, wherein the control according to the control type in the third step (30 to 46) comprises stopping the execution of the processor for preventing the failure from spreading while minimizing service interruption if the control type check result is 'stopped'. If the result of the control type check is 'Perform', the step of performing normal service by correcting the failure of the stopped processor and performing it again. And deleting the corresponding block from the processor memory to prevent spreading, and reinitializing the block to allow normal service by simple first aid. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930028296A 1993-12-17 1993-12-17 Processor control method for switching system KR970000070B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930028296A KR970000070B1 (en) 1993-12-17 1993-12-17 Processor control method for switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930028296A KR970000070B1 (en) 1993-12-17 1993-12-17 Processor control method for switching system

Publications (2)

Publication Number Publication Date
KR950023097A true KR950023097A (en) 1995-07-28
KR970000070B1 KR970000070B1 (en) 1997-01-04

Family

ID=19371489

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930028296A KR970000070B1 (en) 1993-12-17 1993-12-17 Processor control method for switching system

Country Status (1)

Country Link
KR (1) KR970000070B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328668B1 (en) * 1997-12-31 2002-07-12 서평원 System and method for managing busy call in public switch
KR100482230B1 (en) * 1998-04-28 2005-06-08 유티스타콤코리아 유한회사 Control Method of Single Communication Media between OID and MS of Mobile Communication Switch

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100328668B1 (en) * 1997-12-31 2002-07-12 서평원 System and method for managing busy call in public switch
KR100482230B1 (en) * 1998-04-28 2005-06-08 유티스타콤코리아 유한회사 Control Method of Single Communication Media between OID and MS of Mobile Communication Switch

Also Published As

Publication number Publication date
KR970000070B1 (en) 1997-01-04

Similar Documents

Publication Publication Date Title
KR100575497B1 (en) Fault tolerant computer system
US20030149970A1 (en) Portable software for rolling upgrades
KR950023097A (en) Processor Control Method in Electronic Switching System
US5455940A (en) Method for abnormal restart of a multiprocessor computer of a telecommunication switching system
KR100215571B1 (en) Data backup method of an exchange
KR20070080626A (en) Duplicated system and operating method thereof
KR0146558B1 (en) A double-interface in hlr for high speed communication
KR100419014B1 (en) Method for supporting one link startup at V5.2 Protocol interface between LE and AN
KR100260087B1 (en) Method for loading program in full electronic exchange system
KR100256564B1 (en) Method for initial-treatment between omi and agent
KR100208267B1 (en) Method for outputing status of ipc node in the switching system
KR100204566B1 (en) D-channel data processing system
KR930010949B1 (en) Cutting-in method during a call
KR940007843B1 (en) Schema managing method on dbms
KR100390214B1 (en) Method of Managing Emergency State in Time Division Switching System
KR0121970B1 (en) Common-bus managing method in an exchanger
KR20000028319A (en) Method for simulating connection management in network management system
KR20000044388A (en) Method for switching v5.2 protection protocol
KR19990031949A (en) Master / slave control method of number 7 network management block
KR100299057B1 (en) Method for ontrol data processing in switching system
KR950016088A (en) Interconnecting device between each communication network between processors and its operation method
KR0123249B1 (en) Method of controlling traffic in the full-electronic switching system
KR970055737A (en) Interconnection network management device of mobile communication system
KR19990042271A (en) How to handle link control protocol in V5.2 interface
KR19980047753A (en) How to collect and manage faults

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000311

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee