KR950007114B1 - 컴퓨터의 전원 제어 방법 - Google Patents

컴퓨터의 전원 제어 방법 Download PDF

Info

Publication number
KR950007114B1
KR950007114B1 KR1019930012005A KR930012005A KR950007114B1 KR 950007114 B1 KR950007114 B1 KR 950007114B1 KR 1019930012005 A KR1019930012005 A KR 1019930012005A KR 930012005 A KR930012005 A KR 930012005A KR 950007114 B1 KR950007114 B1 KR 950007114B1
Authority
KR
South Korea
Prior art keywords
timer chip
time value
input
monitor
keyboard
Prior art date
Application number
KR1019930012005A
Other languages
English (en)
Other versions
KR950001456A (ko
Inventor
고창중
손석철
Original Assignee
현대전자산업주식회사
김주용
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대전자산업주식회사, 김주용 filed Critical 현대전자산업주식회사
Priority to KR1019930012005A priority Critical patent/KR950007114B1/ko
Publication of KR950001456A publication Critical patent/KR950001456A/ko
Application granted granted Critical
Publication of KR950007114B1 publication Critical patent/KR950007114B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/325Power saving in peripheral device
    • G06F1/3265Power saving in display device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • G06F1/3231Monitoring the presence, absence or movement of users

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)

Abstract

내용 없음.

Description

컴퓨터의 전원 제어 방법
제1도는 본 발명을 위한 컴퓨터의 전원 제어 장치 구성도.
제2도는 본 발명 컴퓨터의 전원 제어 방법 동작 순서도.
제3도는 제2도에 대한 타이머 칩의 초기화 알고리즘 동작 순서도이다.
* 도면의 주요부분에 대한 부호의 설명
1 : 타이머 칩 2 : 클럭발생부
3 : 노아게이트 4 : 어드레스 디코더
5 : 플립플롭
본 발명은 퍼스널컴퓨터의 전원 제어에 관한 것으로, 특히 퍼스널컴퓨터의 동작중에 사용자가 잠시 자리를 비우거나 다른 작업을 하는 경우 모니터에 인가되는 전원을 자동으로 차단시킴으로써, 전력소모를 감소시킬 수 있는 컴퓨터의 전원 제어 방법에 관한 것이다.
일반적으로 퍼스널컴퓨터의 사용자는 컴퓨터의 전원을 한번 턴-온 시키면, 컴퓨터를 사용하다가 컴퓨터를 끄지 않은채 잠시 자리를 비우거나 다른 작업을 하는 경우가 많다.
따라서, 종래에는 이러한 경우 컴퓨터에 항상 전원이 공급됨으로써, 불필요하게 컴퓨터가 많은 전력을 소모하게 되는 문제점이 있었다.
본 발명은 이와 같은 종래의 문제점을 감안하여, 퍼스널컴퓨터의 전원이 턴-온 되어 있는 상태에서 일정시간 컴퓨터를 사용하지 않을 경우, 모니터에 인가되는 전원을 자동으로 차단시켜줌을 특징으로 한다.
즉, 타이머 칩을 사용하여 입력 장치인 키보드와 마우스가 일정시간 사용되지 않았을 때에는 타이머 칩으로부터 제어 신호가 발생하도록 하여 모니터에 인가되는 전원을 차단시킴으로써 전력소모를 감소시키고, 또 모니터에 인가된 전원이 차단되었을 경우 키보드나 마우스 입력이 들어오면 다시 모니터에 인가된 전원을 연결함으로써, 자동으로 컴퓨터의 전원을 제어토록 한 것이다.
이하 도면을 참조하여 상세히 설명하면 다음과 같다.
본 발명을 위한 컴퓨터의 전원 제어 장치는 제1도에 도시한 바와 같이, 일정 시간의 경과를 알려주는 타이머 칩(1)과 ; 이 타이머 칩(1)에 클럭 주파수를 발생시켜 제공하는 클럭발생부(2)와 ; 키보드나 마우스 인터럽트의 발생 여부를 알려주는 노아게이트(3)와 ; 중앙 처리 장치에서 전송되는 어드레스를 상기 타이머 칩(1)에 지정하도록 하는 어드레스 디코더(4)와 ; 상기 타이머 칩(1)에서 발생되는 제어 신호를 래치시켜 주는 플립플롭(5)으로 구성한다.
이와 같이 구성한 컴퓨터의 전원 제어 장치의 작용 및 효과를 제2도 및 제3도를 참조하여 상세히 설명하면 다음과 같다.
본 발명 컴퓨터의 전원 제어 방법은, 타이머 칩(1)에 임의의 시간값(예를들어 5분)을 입력하면, 상기 타이머 칩(1)의 시간값은 계속 감소하게 된다.
따라서 5분 후에는 상기 타이머 칩(1)의 시간값은 “0”
의 값을 갖게 되어 타이머 칩(1)에서 제어 신호를 플립플롭(5)으로 전달함으로써, 모니터 전원을 차단한다.
이와 같은 상태에서, 키보드나 마우스를 사용하여 인터럽트 신호를 상기 플립플롭(5)으로 전달하면, 모니터 전원은 다시 연결하게 된다.
또한, 상기 타이머 칩(1)에 임의의 시간값(예를들어 5분)을 입력한 후 5분이 경과하기 전에 키보드나 마우스를 동작시키면, 타이머 칩(1)의 시간값은 다시 자동적으로 5분으로 세팅된 후, 5분 이내에 키보드나 마우스 입력이 들어오지 않으면 모니터는 5분 후에 전원을 차단하게 된다.
상기 동작을 순서도로 나타내면 제2도에 도시한 바와 같이, 타이머 칩(1)을 초기화한 후, 임의의 시간값(예를들어 5분)을 입력하여 초기 시간값을 설정하는 제1단계(A1)와 ; 초기 시간값 설정 후, 키보드 또는 마우스의 입력이 있는가를 판별하는 제2단계(A2)와 ; 키보드 또는 마우스의 입력이 있는 경우 타이머 칩(1)의 시간값은 자동적으로 재설정되어 모니터는 전원인가 상태로 되고, 입력이 없는 경우 상기 타이머 칩(1)의 시간값은 계속 감소하여 기설정된 시간값인 5분이 되었는가를 판별하는 제3단계(A3)와 ; 타이머 칩(1)의 기설정 값인 5분 경과 후, 타이머 칩(1)에서 플립플롭(5)으로 제어 신호를 출력하여 모니터의 전원을 차단시키는 제4단계(A4)와 ; 모니터 전원이 차단된 상태에서 키보드 또는 마우스의 입력이 있는가를 판별하여 입력이 있는 경우 타이머 칩(1)의 시간값은 다시 자동적으로 재설정되어 모니터는 전원 인가 상태가 되는 제5단계(A5)를 순차적으로 수행하여 동작한다.
상기 제1단계(A1)에서 타이머 칩(1)을 초기화시키는 방법은 제3도에 도시한 바와 같이, 클럭발생부(2)에서 발생된 주파수를 1[Hz]의 주파수로 바꾸어 타이머 칩(1)의 클럭입력단자(CLK1)에 인가되도록 타이머 칩(1)을 초기화시키는 단계(B1)와 ; 키보드 또는 마우스를 사용하여 그 인터럽트 신호가 타이머 칩(1)의 게이트 입력 단자(Gate1)에 가해질때, 타이머 칩(1)의 시간값이 초기 지정된 값으로 변환되도록 타이머 칩(1)을 초기화시키는 단계(B2)와 ; 타이머 칩(1)에 기설정된 일정 시간이 지나면, 타이머 칩(1)에서 발생된 제어 신호를 플립플롭(5)에 전달한 후, 타이머 칩(1)의 시간값을 다시 자동적으로 원래 초기 지정된 시간값으로 변환되도록 타이머 칩(1)을 초기화시키는 단계(B3)와 ; 키보드를 통해 임의의 시간값을 입력받아 타이머 칩(1)에 프로그램 해주는 단계(B4)를 순차적으로 수행하여 동작한다.
이상에서 상세히 설명한 바와 같이 본 발명은, 타이머 칩에 대한 시간 제어를 통해 사용자가 일정 시간동안 퍼스널컴퓨터를 사용하고 있지 않을 때에는 모니터 전원을 차단시킴으로써, 불필요한 전력 소모를 줄일 수 있는 효과가 있다.

Claims (2)

  1. 타이머 칩(1)을 초기화한 후, 임의의 시간값(예를들어 5분)을 입력하여 초기 시간값을 설정하는 제1단계(A1)와 ; 초기 시간값 설정 후, 키보드 또는 마우스의 입력이 있는가를 판별하는 제2단계(A2)와 ; 키보드 또는 마우스의 입력이 있는 경우 타이머 칩(1)의 시간값은 자동적으로 재설정되어 모니터는 전원인가 상태로 되고, 입력이 없는 경우 상기 타이머 칩(1)의 시간값은 계속 감소하여 기설정된 시간값인 5분이 되었는가를 판별하는 제3단계(A3)와 ; 타이머 칩(1)의 기설정 값인 5분 경과 후, 타이머 칩(1)에서 플립플롭(5)으로 제어 신호를 출력하여 모니터의 전원을 차단시키는 제4단계(A4)와 ; 모니터 전원이 차단된 상태에서 키보드 또는 마우스의 입력이 있는가를 판별하여 입력이 있는 경우 타이머 칩(1)의 시간값은 다시 자동적으로 재설정되어 모니터는 전원 인가 상태가 되는 제5단계(A5)를 순차적으로 수행하여 동작함을 특징으로 하는 컴퓨터의 전원 제어 방법.
  2. 제1항에 있어서, 상기 제1단계(A1)에서 타이머 칩(1)을 초기화시키는 방법은, 클럭발생부(2)에서 발생된 주파수를 1[Hz]의 주파수로 바꾸어 타이머 칩(1)의 클럭입력단자(CLK1)에 인가되도록 타이머 칩(1)을 초기화시키는 단계(B1)와 ; 키보드 또는 마우스를 사용하여 그 인터럽트 신호가 타이머 칩(1)의 게이트 입력 단자(Gate1)에 가해질때, 타이머 칩(1)의 시간값이 초기 지정된 값으로 변환되도록 타이머 칩(1)을 초기화시키는 단계(B2)와 ; 타이머 칩(1)에 기설정된 일정 시간이 지나면, 타이머 칩(1)에서 발생된 제어 신호를 플립플롭(5)에 전달한 후, 타이머 칩(1)의 시간값을 다시 자동적으로 원래 초기 지정된 시간값으로 변환되도록 타이머 칩(1)을 초기화시키는 단계(B3)와 ; 키보드를 통해 임의의 시간값을 입력받아 타이머 칩(1)에 프로그램 해주는 단계(B4)를 순차적으로 수행하여 동작함을 특징으로 하는 컴퓨터의 전원 제어 방법.
KR1019930012005A 1993-06-30 1993-06-30 컴퓨터의 전원 제어 방법 KR950007114B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930012005A KR950007114B1 (ko) 1993-06-30 1993-06-30 컴퓨터의 전원 제어 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930012005A KR950007114B1 (ko) 1993-06-30 1993-06-30 컴퓨터의 전원 제어 방법

Publications (2)

Publication Number Publication Date
KR950001456A KR950001456A (ko) 1995-01-03
KR950007114B1 true KR950007114B1 (ko) 1995-06-30

Family

ID=19358255

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930012005A KR950007114B1 (ko) 1993-06-30 1993-06-30 컴퓨터의 전원 제어 방법

Country Status (1)

Country Link
KR (1) KR950007114B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040024131A (ko) * 2002-09-13 2004-03-20 삼성전자주식회사 디스플레이 기기의 전원 절약 장치 및 방법

Also Published As

Publication number Publication date
KR950001456A (ko) 1995-01-03

Similar Documents

Publication Publication Date Title
US6121962A (en) Computer system and method for controlling screen display of a monitor in a power management mode
US5410713A (en) Power-management system for a computer
KR100316647B1 (ko) 웨이크 온 랜신호를 이용한 컴퓨터 시스템에서의 파워 제어방법및 그 장치
KR100247275B1 (ko) 절전형 스크린 세이버 기능을 갖는 컴퓨터 시스템 및 그 제어방법
JPH05507370A (ja) コンピュータ電力管理システム
JP5269290B2 (ja) パワーダウンモードでレギュレータによる電力消耗を防止する電子装置及び電力消耗防止方法
KR900006842A (ko) 컴퓨터 시스템의 전력소모 감소장치
JP3805913B2 (ja) コンピュータシステムを待機モードからウェークアップさせる方法およびウェークアップ制御回路
KR950007114B1 (ko) 컴퓨터의 전원 제어 방법
KR0155558B1 (ko) 휴대용 데이타 터미널의 절전 방법 및 그 장치
JP3523289B2 (ja) 電子機器及び電子機器の省電力方法
KR102129563B1 (ko) 시스템 자원의 최적화를 통한 컴퓨터 에너지 절감 장치 및 방법
KR970066802A (ko) 퍼스널컴퓨터의 전력제어방법 및 그 장치
JP2003271269A (ja) 電子機器、電子機器の省電力化方法
JPH08320745A (ja) 情報処理装置のスリープ方法
KR100195204B1 (ko) 전력 소모를 줄이기 위한 타임 기능 수행 장치 및 그 방법
KR0155212B1 (ko) 컴퓨터의 전원오프장치
KR950002694B1 (ko) 컴퓨터용 모니터의 전원 제어장치 및 그 제어방법
KR0173408B1 (ko) 통신단말장치의 모래시계기능 구현방법
KR100444799B1 (ko) 전원양호신호구동장치및그방법
KR980003966A (ko) 모니터 일체형 컴퓨터의 절전형 회로장치 및 방법
KR940007808B1 (ko) 비데오 텍스 단말기의 전원 자동 차단회로
JPH0561575A (ja) ラツプトツプ型コンピユータ
JPH04153718A (ja) 制御装置
KR20040005272A (ko) 컴퓨터시스템

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020517

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee