KR950005040B1 - Descrabling system of vcr - Google Patents

Descrabling system of vcr Download PDF

Info

Publication number
KR950005040B1
KR950005040B1 KR1019920026288A KR920026288A KR950005040B1 KR 950005040 B1 KR950005040 B1 KR 950005040B1 KR 1019920026288 A KR1019920026288 A KR 1019920026288A KR 920026288 A KR920026288 A KR 920026288A KR 950005040 B1 KR950005040 B1 KR 950005040B1
Authority
KR
South Korea
Prior art keywords
output
signal
switch
unit
switching
Prior art date
Application number
KR1019920026288A
Other languages
Korean (ko)
Other versions
KR940016150A (en
Inventor
정한식
Original Assignee
주식회사금성사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 이헌조 filed Critical 주식회사금성사
Priority to KR1019920026288A priority Critical patent/KR950005040B1/en
Publication of KR940016150A publication Critical patent/KR940016150A/en
Application granted granted Critical
Publication of KR950005040B1 publication Critical patent/KR950005040B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

a first tuner for selectively tuning a random broadcasting signal among; a second tuner for selectively tuning another random broadcasting signal; a first switch for selectively switching the outputs of the first and second tuner a descrambler; a second switch for selectively switching the outputs of the first tuner and descrambler; a first signal processor for outputting the sound and video signal by receiving the output of the second switch; a third switch for selectively switching the outputs of the first signal processor and the descrambler; a fourth switch for selectively switching the outputs of the third switch and second tuner; a second signal processor for processing the sound and video signal; a first scramble detector for detecting if there is a scramble by the output of the first tuner; a second scramble detector for detecting if there is the scramble by the output of the second tuner.

Description

브이씨알의 디스크램블링 시스템VRT's descrambling system

제1도는 본 발명 브이씨알의 디스크램블링 블록도.Figure 1 is a descrambling block diagram of the VR of the present invention.

제2도는 본 발명에 의한 스위칭 동작의 일실시예시표.2 is an embodiment of a switching operation according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 안테나 2 : 고주파 분배기1: antenna 2: high frequency divider

3,21 : 튜너 4 : 영상 및 음성중간주파 처리부3,21 tuner 4: Image and audio intermediate frequency processing unit

5,7,12,23 : 스위치 8 : 디스크램블부5, 7, 12, 23: switch 8: descramble

6 : 오디오 및 비디오신호 녹화/재생처리부6: Audio and video signal recording / playback processing unit

9,10 : 스크램블 검출기 11 : 마이크로 프로세서9,10: scramble detector 11: microprocessor

22 : 중간주파 처리부 24 : 영상 및 음성처리부22: intermediate frequency processing unit 24: video and audio processing unit

25 : 편향부 26 : 씨알티 및 스피커25: deflection 26: cialty and speaker

27,28 : 버퍼 29 : 오아게이트27,28: Buffer 29: Oagate

30 : 리모콘 100 : 브이씨알회로30: remote control 100: VRC circuit

200 : 티브이회로200: TV circuit

본 발명은 브이씨알의 디스크램블링(Descrambling) 기술에 관한 것으로, 특히 브이씨알 사용시 기록하고자 하는 신호에 대한 스크램블링이 우선적으로 해제되어 기록되게 함으로써 브이씨알을 매뉴얼로 별도조작할 필요없게 한 브이씨알의 디스크램블링 시스템에 관한 것이다.The present invention relates to a descrambling technique of V-Cal. In particular, when using V-Cal, the de-scrambling of the signal to be recorded is preferentially released so that the V-C-D can be operated without manual operation. It relates to a scrambling system.

종래의 시스템에 있어서는 브이씨알, 티브이신호의 디스크램블링 우선권이 지정되어 있지 않아 사용할때마다 사용자가 그 목적에 맞게 티브이나 브이씨알을 조작해야하는 번거로움이 따르고, 또한 텔레비젼 수상기와 브이씨알을 연결시키기 위한 콘넥터도 2개를 필요로 하여 그에 따른 비용 상승을 감수해야 되는 문제점이 있었다.In the conventional system, the descrambling priority of the VRC and the TV signal is not specified, and the user has to deal with the TV or the TV for each purpose every time the user uses it. The connector also needs two, so there was a problem of having to pay the cost.

본 발명은 이와 같은 종래의 결합을 해결하기 위하여 브이씨알 사용시 기록하고자 하는 신호의 스크램블링이 우선적으로 해제되게 창안한 것으로, 이를 첨부한 도면에 의해 상세히 설명한다.The present invention has been devised so that the scrambling of the signal to be recorded when the V-CAL is used in order to solve such a conventional combination is first released, which will be described in detail with reference to the accompanying drawings.

제1도는 본 발명 브이씨알의 디스크램블링 시스템에 대한 블록도로서 이에 도시한 바와 같이, 안테나(1)를 통해 브이씨알 회로(100)에 수신되는 티브이 고주파신호(RF)를 분배해주는 고주파 분배기(2)와, 상기 고주파 분배기(2)로부터 고주파신호(RF)를 공급받아 중간주파수(IF)를 생성하는 튜너(3)와, 상기 튜너(3)로부터 중간주파수를 공급받아 원래의 영상신호 및 음성신호를 복원해내는 영상 및 음성중간주파 처리부(4)와, 상기 영상 및 음성중간주파 처리부(4), 티브이회로(200)의 중간주파처리부(22)로부터 스위치(7)의 고정단자(b2),(C2)에 각기 입력되는 신호가 스크램블링되어 있는지를 검출하는 스크램블 검출기(9),(10)와, 상기 스위치(7)에서 출력되는 신호가 스크램블링된 경우, 그 스크램블링을 해제시켜주는 디스크램블부(8)와, 상기 영상 및 음성중간주파부(4)에서 출력되는 신호나 디스크램블부(8)에서 출력되는 신호중에서 하나의 신호를 선택하는 스위치(5)와, 상기 스크램블 검출기(9),(10)의 출력신호를 공급받아 스위치(5),(7),(12)의 스위칭 제어신호를 출력함과 아울러, 그밖의 시스템 각부를 총괄제어하는 마이크로 프로세서(11)와, 브이씨알의 영상신호와 음성신호를 녹화 및 재생시키는 오디오 및 비디오신호 녹화/재생처리부(6)와, 상기 디스크램블부(8)의 출력신호나 오디오 및 비디오신호 녹화/재생처리부(6)의 출력신호중에서 하나의 신호를 선택 출력하는 스위치(12)로 브이씨알회로(100)를 구성하고, 상기 고주파 분배기(2)로부터 고주파신호(RF)를 공급받아 중간주파수를 생성하는 튜너(21)와, 상기 튜너(21)로부터 중간주파수(IF)를 공급받아 원래의 비디오신호 및 오디오신호를 복원해내는 중간주파 처리부(22)와, 상기 중간주파 처리부(22)의 출력신호나 버퍼(28)를 통해 공급되는 상기 스위치(12)의 출력신호중에서 하나의 신호를 선택하는 스위치(23)와, 상기 스위치(23)의 출력신호를 공급받아 티브이의 음성신호와 영상신호를 출력시키기 위한 영상 및 음성 처리부(24)와, 상기 영상 및 음성 처리부(24)의 출력신호에 따라 편향을 제어하는 편향회로(25)와, 상기 영상 및 음성 처리부(24)의 출력신호 및 편향회로(25)의 출력신호에 따라 해당 화면 및 음성을 재현하는 씨알티 및 스피커(26)와, 상기 마이크로 프로세서(11)의 출력신호와 리모콘(30)의 출력신호를 오아링연산하여 상기 스위치(23)의 스위칭 동작을 제어하는 오아게이트(29)로 티브이 회로(200)를 구성한 것으로, 이와 같이 구성한 본 발명의 작용 및 효과를 첨부한 제2도를 참조하여 상세히 설명하면 다음과 같다.FIG. 1 is a block diagram of a VSD descrambling system according to the present invention. As shown therein, a high frequency divider (2) for distributing a TV high frequency signal (RF) received through the antenna 1 to the VRC circuit 100 is shown. ), A tuner (3) receiving the high frequency signal (RF) from the high frequency divider (2) to generate an intermediate frequency (IF), and an original video signal and an audio signal receiving the intermediate frequency from the tuner (3). The fixed terminal b2 of the switch 7 from the video and audio intermediate frequency processing section 4, the video and audio intermediate frequency processing section 4, and the intermediate frequency processing section 22 of the TV circuit 200, The scramble detectors 9 and 10 for detecting whether the signals input to the C2 are respectively scrambled, and the descrambling unit for releasing the scrambling when the signals output from the switch 7 are scrambled ( 8) and the video and audio intermediate frequency A switch 5 for selecting one signal from the signal output from the signal 4 or the signal output from the descrambler 8, and the output signal of the scramble detectors 9 and 10 being received. ), (7), (12) outputs the switching control signal, and the microprocessor (11) for overall control of the other parts of the system, and audio and video for recording and playing the video signal and audio signal of V-Cal. A signal recording / playback processing section 6 and a switch 12 for selecting and outputting one signal from an output signal of the descrambler 8 or an output signal of the audio and video signal recording / playback processing section 6 A tuner 21 configured to generate a circuit 100 and receive a high frequency signal RF from the high frequency divider 2 to generate an intermediate frequency, and receive an intermediate frequency IF from the tuner 21 to produce an original frequency. Intermediate frequency processing to restore video and audio signals A switch 23 for selecting one signal from the output signal of the intermediate frequency processor 22 and the output signal of the switch 12 supplied through the buffer 28; and the switch 23 And a deflection circuit 25 for controlling deflection according to the output signal of the video and audio processing unit 24 for outputting the audio signal and the video signal of the TV. The CALTI and speaker 26 reproduce the screen and sound according to the output signal of the video and audio processing unit 24 and the output signal of the deflection circuit 25, the output signal of the microprocessor 11 and the remote controller. The TV circuit 200 is constituted by an oar gate 29 that controls the switching operation of the switch 23 by Oaring the output signal of the 30 signal and attaches the operation and effect of the present invention. Referring to Figure 2 in detail, same.

안테나(1)를 통해 입력되는 티브이 방송신호는 브이씨알 회로(100)의 고주파 분배기(2)에서 분배되어 그 브이씨알 회로(100)의 튜너(3) 및 티브이 회로(200)의 튜너(21)에 각기 공급된다.The TV broadcast signal input through the antenna 1 is distributed in the high frequency divider 2 of the VRC circuit 100 so that the tuner 3 of the VRC circuit 100 and the tuner 21 of the TV circuit 200 are provided. Supplied to each.

상기 브이씨알 회로(100)의 튜너(3)는 상기 고주파 분배기(2)로부터 입력되는 티브이 고주파신호(RF)를 중간주파수로 변환하여 이를 영상 및 음성중간주파 처리부(4)에 공급하여 그 영상 및 음성중간주파 처리부(4)에서 원래의 영상 및 음성신호가 복조되고, 이렇게 복조된 영상 및 음성신호가 스위치(5)의 고정단자(b1), 스위치(7)의 고정단자(b2)의 스크램블 검출기(9)에 각기 공급된다.The tuner 3 of the VRC circuit 100 converts a TV high frequency signal RF input from the high frequency divider 2 into an intermediate frequency and supplies the same to an image and audio intermediate frequency processor 4 to supply the image and audio. The original video and audio signals are demodulated by the audio intermediate frequency processor 4, and the demodulated video and audio signals are scrambled detectors of the fixed terminal b1 of the switch 5 and the fixed terminal b2 of the switch 7. Each is supplied to (9).

한편, 사용자에 의하여 선국된 티브이 고주파신호가 티브이 회로(200)에 공급되어서는 튜너(21)에 의하여 중간주파수로 변환된 다음, 다시 중간주파 처리부(22)에 공급되어 여기에서 원래의 영상 및 음성신호로 복조되며, 이 복조된 영상 및 음성신호가 스위치(23)의 고정단자(b4)에 공급됨과 아울러, 버퍼(27)에서 완충증폭된 후, 외부 케이블을 통해 상기 브이씨알 회로(100)의 스크램블 검출기(10) 및 스위치(7)의 고정단자(c2)에 공급된다.On the other hand, the TV high-frequency signal tuned by the user is supplied to the TV circuit 200 is converted into an intermediate frequency by the tuner 21, and then supplied to the intermediate frequency processor 22 again to the original video and audio The demodulated video and audio signals are supplied to the fixed terminal b4 of the switch 23, buffered and amplified in the buffer 27, and then connected to the VRC circuit 100 through an external cable. The fixed terminal c2 of the scramble detector 10 and the switch 7 is supplied.

상기 스크램블 검출기(9),(10)의 출력신호(B),(A)를 비롯하여 사용자가 외부 키이를 통하여 입력시키는 브이씨알 하이 신호(I), 재생 하이신호(D), 기록 하이신호(C)가 마이크로 프로세서(11)에 각기 입력되고, 그 마이크로 프로세서(11)는 그 입력신호에 따라 스위칭 제어신호 (E),(F),(G),(H)를 스위치(5),(7),(12),(23)에 각각 출력하여 그들의 스위칭 동작을 제어하게 되며, 이때, 그 스위치(7)의 출력신호가 디스크램블부(8)에 의하여 스크램블이 해제되어 보고 들을 수 있는 영상 및 음성신호로 복원된다.In addition to the output signals (B) and (A) of the scramble detectors (9) and (10), the VR high signal (I), the reproduction high signal (D), and the recording high signal (C) input by the user through an external key. ) Are input to the microprocessor 11, and the microprocessor 11 switches the switching control signals E, F, G, and H according to the input signal. ), (12) and (23), respectively, to control their switching operations. At this time, the output signal of the switch (7) is descrambled by the descrambler (8) to view and hear images and The audio signal is restored.

마이크로 프로세서(11)는 상기 각부로부터 입력되는 신호(I),(A),(B),(C),(D)에 따라 스위칭 제어신호(E),(F),(G),(H)를 출력하게 되는데, 이 마이크로 프로세서(11)의 로직구성예를 보인 제2도를 참조하여 브이씨알의 모드별로 설명하면 다음과 같다.The microprocessor 11 switches the switching control signals E, F, G, and H according to the signals I, A, B, C, and D input from the respective parts. ), Which will be described according to the mode of VCC with reference to FIG. 2 showing an example of the logic configuration of the microprocessor 11 as follows.

먼저, 브이씨알이 "브이씨알 모드"일 때, 영상 및 음성중가주파 처리부(4)에서 출력되는 신호가 스크램블된 신호이면, 마이크로프로세서(11)는 이때, 스크램블검출기(9)에서 출력되는 "하이"로 출력되는 신호(B)를 근거로 현재 튜너(3)를 통해 입력되는 영상신호가 스크램블처리된 신호임을 인지한 후 스위치(5),(7)에 제어신호(E),(F)를 각기 "로우","하이"로 각기 출력하여 그 스위치(5),(7)가 고정단자(c1),(b2)에 단락되고, 이에 따라 그 스크램블된 신호가 상기 스위치(7)를 통해 디스크램블부(8)에 공급되어 스크램블이 해제된 후 다시 스위치(5)를 통해 오디오 및 비디오신호 녹화/재생처리부(6)에 입력된다.First, when the VR is in the "BC mode", if the signal output from the video and audio middle frequency processing section 4 is a scrambled signal, the microprocessor 11 at this time, the "high" output from the scramble detector 9 On the basis of the signal (B) outputted as "", the image signal input through the tuner (3) is recognized as a scrambled signal, and then the control signals (E) and (F) are applied to the switches (5) and (7). The switches "5" and "7" are short-circuited to the fixed terminals c1 and b2, respectively, by outputting the signals "low" and "high" so that the scrambled signals are decoded through the switch 7. The scrambler 8 is supplied to the audio and video signal recording / reproducing processor 6 through the switch 5 after the scramble is released.

그러나, 상기 영상 및 음성중간주파 처리부(4)에서 출력되는 신호가 디스크램블된 신호이면, 이때, 마이크로프로세서(11)는 상기 스크램블검출기(9)에서 "로우"로 출력되는 신호(B)를 근거로 현재 튜너(3)로 입력되는 영상신호가 스크램블이 해재된 즉, 디스크램블된 신호임을 인지하여 스위치(5)의 스위칭 제어신호(E)를 "하이"로 출력하고, 스위치(12)의 스위칭 제어신호(G)를 "로우"로 출력하게 된다. 이에 따라 상기 스위치(5)가 고정단자(b1)에 단락되어 상기 영상 및 음성중간주파부(4)에서 출력되는 신호가 그대로 그 스위치(5)를 통해 오디오 및 비디오신호 녹화/재생처리부(6)에 입력되어 녹화/재생처리된 다음, 스위치(12)의 접점(a3,c3) 및 외부 케이블을 통해 티브이 회로(200)의 버퍼(28)에 입력되어 완충증폭되고, 그 완충증폭된 신호가 스위치(23)의 고정단자(c4)에 공급되는데, 이 신호는 오아게이트(29)의 출력신호의 제어를 받아 영상 및 음성 처리부(24)측으로 공급된다.However, if the signal output from the video and audio intermediate frequency processor 4 is a descrambled signal, then the microprocessor 11 based on the signal B output as "low" from the scramble detector 9. Recognizing that the video signal input to the current tuner 3 is scrambled, that is, descrambled signal, and outputs the switching control signal E of the switch 5 as "high", and switching of the switch 12. The control signal G is outputted "low". Accordingly, the switch 5 is short-circuited to the fixed terminal b1 so that the signal output from the video and audio intermediate frequency section 4 is output as it is through the switch 5. After input to the recording / playback process, and then through the contacts (a3, c3) of the switch 12 and the external cable to the buffer 28 of the TV circuit 200, the buffer amplified, the buffered signal is switched It is supplied to the fixed terminal c4 of (23), which is supplied to the video and audio processing section 24 under the control of the output signal of the oragate 29.

브이씨알이 재생상태이면 상기 마이크로프로세서(11)로부터 오아게이트(29)의 일측입력단자에 공급되는 스위칭 제어신호(H)가 하이(논리치 "1")로 공급되고, 타측입력단자에는 사용자가 외부장치(예:리모콘)을 통해 출력하는 튜너/라인신호가 공급된다. 이에 따라 브이씨알이 재생중이거나 라인모드가 선택되면, 상기 스위치(23)의 가동단자(a4)가 고정단자(b4)에 단락되므로 브이씨알회로(100)의 오디오 및 비디오신호 녹화/재생처리부(6)에서 출력되는 신호가 그 스위치(23)를 통해 영상 및 음성처리부(24)에 입력되고, 편향회로(25)에서 동기가 맞추어져 씨알티 및 스피커(26)에서 음성 및 영상으로 나타나게 된다.When the V-CAL is in the regenerating state, the switching control signal H supplied from the microprocessor 11 to the one input terminal of the oragate 29 is supplied at a high (logical value “1”), and the user is supplied to the other input terminal. A tuner / line signal is output from an external device (eg remote control). Accordingly, when the V-CAL is playing or the line mode is selected, the audio terminal and the video signal recording / reproducing processor of the V-CAL circuit 100 are short-circuited because the movable terminal a4 of the switch 23 is short-circuited to the fixed terminal b4. The signal output from 6) is input to the video and audio processing unit 24 through the switch 23, and is synchronized with the deflection circuit 25 so as to appear as audio and video in the CALTI and speaker 26.

브이씨알이 "티브이모드"일 때, 상기 스크램블 검출기(9),(10)의 출력(B),(A)가 모두 "하이"로 출력되면, 브이씨알이 레코드모드일 때는 상기 마이크로프로세서(11)에서 출력되는 스위칭 제어신호(F)가 "하이"로 출력되어 스위치(7)가 고정단자(b2)에 단락되므로 상기 영상 및 중간주파 처리부(4)의 출력신호가 그 스위치(7)를 통해 디스크램블부(8)에 공급되고, 이때, 상기 마이크로프로세서(11)에서 출력되는 스위칭 제어신호(E)가 "로우"로 출력되어 스위치(5)가 고정단자(c1)에 단락되므로 그 디스크램블부(8)에서 스크램블링이 해제 처리된 신호가 그 스위치(5)를 통해 상기 오디오 및 비디오신호 녹화/재생처리부(6)에 공급된다.When the V-CAL is in the "TI mode", when the outputs B and A of the scramble detectors 9 and 10 are all output as "HI", when the V-CAL is in the record mode, the microprocessor 11 ), The switching control signal F outputted from the " high " is outputted as " high " so that the switch 7 is short-circuited to the fixed terminal b2, so that the output signal of the image and intermediate frequency processing section 4 Supplied to the descrambler 8, and at this time, the switching control signal E outputted from the microprocessor 11 is outputted as "low" so that the switch 5 is short-circuited to the fixed terminal c1. The signal whose scrambling has been canceled in the section 8 is supplied to the audio and video signal recording / reproducing processing section 6 via its switch 5.

브이씨알이 "정지모드" 또는 "재생모드"에서는 상기 스위칭 제어신호(F)가 "로우"로 출력되므로 버퍼(27)를 통한 중간주파 처리부(22)의 출력신호가 스위치(7)에서 선택되고, 이 신호가 디스크램블부(8)를 통해 스크램블이 해제되고, 상기 마이크로프로세서(11)에서 스위칭 제어신호(G),(H)가 모두 "하이"로 출력되어 그 스위치(12),(23)가 고정단자(b3),(b4)에 각기 단락되므로 상기 스크램블이 해제된 영상신호가 그 스위치(12),(23)를 통한 후 영상 및 음성 처리부(24)를 통해 화면으로 나타난다.Since the switching control signal F is output as "low" in the V-SCA "stop mode" or "regeneration mode", the output signal of the intermediate frequency processor 22 through the buffer 27 is selected by the switch 7. This signal is descrambled through the descrambler 8, and the switching control signals G and H are all output as “high” from the microprocessor 11, so that the switches 12 and 23 ) Is short-circuited to the fixed terminals b3 and b4, so that the scrambled video signal is displayed on the screen through the video and audio processing unit 24 through the switches 12 and 23.

브이씨알이 "티브이모드"일 때, 스크램블 검출기(9)의 출력(B)은 "하이"이고, 스크램블 검출기(10)의 출력(A)은 "로우"라면, 즉, 브이씨알회로(100)의 튜너(3)측에서 출력되는 영상신호는 스크램블되어 있고, 티브이회로(200)의 튜너(21)측에서 출력되는 영상신호는 스크램블이 해제된 경우, 상기 스위칭 제어신호(E),(F)가 "로우","하이"로 각기 출력되어 그 스위치(5),(7)가 고정단자(c1),(b2)에 각기 단락되므로 상기 영상 및 음성중간주파 처리부(4)의 출력신호가 상기 스위치(7) 및 디스크램블부(8)를 통해 스크램블이 해제된후, 브이씨알회로(100)의 오디오 및 비디오신호 녹화/재생처리부(6)에 공급되고, 티브이회로(200)측으로는 스위치(12)의 절환상태에 따라 오디오 및 비디오신호 녹화/재생처리부(6)의 출력신호나 디스크램블부(8)의 출력신호가 공급된다.When the V-CAL is in the "TI mode ", the output B of the scramble detector 9 is " high " and the output A of the scramble detector 10 is " low " When the video signal output from the tuner 3 side of the scrambler is scrambled and the video signal output from the tuner 21 side of the TV circuit 200 is scrambled, the switching control signals E and F Are output as "low" and "high", and the switches 5 and 7 are short-circuited to the fixed terminals c1 and b2, respectively, so that the output signal of the video and audio intermediate frequency processor 4 is After the scramble is released through the switch 7 and the descrambling unit 8, the scramble is released to the audio and video signal recording / reproducing processing unit 6 of the VRC circuit 100. According to the switching state of 12), an output signal of the audio and video signal recording / reproducing processing section 6 or an output signal of the descrambler section 8 is supplied.

브이씨알이 "티브이모드"일 때, 상기 스크램블 검출기(10)의 출력(A)은 "하이"이고, 스크램블 검출기(9)의 출력(B)은 "로우"가 출력될때, 상기 스위칭 제어신호(E)가 "하이"로 출력되어 그 스위치(5)가 고정단자(b1)에 단락되므로 영상 및 음성중간주파처리부(4)에서 출력되는 영상신호가 그 스위치(5)를 통해 오디오 및 비디오신호 녹화/재생처리부(6)에 공급된다.When the V-CAL is in the " active mode ", the output A of the scramble detector 10 is " high " and the output B of the scramble detector 9 is " low " E) is output as "high" and the switch 5 is short-circuited to the fixed terminal b1, so that the video signal output from the video and audio intermediate frequency processing section 4 is recorded through the switch 5 for audio and video signals. It is supplied to the regeneration processing unit 6.

이때, 스위칭제어신호(F),(G),(H)가 각각 "로우","하이","하이"로 공급되므로 스위치(7),(12),(23)가 고정단자(c2),(b3),(b4)에 각기 단락되고, 이로 인하여 티브이 회로(200)의 중간주파 처리부(22)에서 출력되는 영상신호가 버퍼(27) 및 스위치(7)를 통해 디스크램블부(8)에 공급되어 여기서 오디오 및 비디오신호의 스크램블이 해제되며, 이렇게 스크램블이 해제된 영상신호가 상기 스위치(12) 및 버퍼(28), 스위치(23)를 통해 영상 및 음성처리부(24)에 공급된다.At this time, since the switching control signals F, G, and H are supplied as "low", "high", and "high", the switches 7, 12, and 23 are fixed terminals c2. , (b3) and (b4) are short-circuited, respectively, so that the image signal output from the intermediate frequency processing unit 22 of the TV circuit 200 is descrambled through the buffer 27 and the switch 7. The scramble of the audio and video signals is released, and the scrambled video signal is supplied to the video and audio processing unit 24 through the switch 12, the buffer 28, and the switch 23.

브이씨알이 "티브이모드"일 때, 상기 스크램블 검출기(9),(10)의 출력이 모두 "로우"로 출력될 때, 상기 스위칭 제어신호(E),(G)가 "하이","로우"로 출력되므로 스위치(5),(12)가 고정단자(b1),(c3)에 각기 단락된다. 이에 따라 상기 영상 및 음성중단주파 처리부(4)의 출력신호가 스위치(5)를 통해 오디오 및 비디오신호 녹화/재생처리부(6)에 공급되고, 이의 출력신호가 스위치(12)를 통해 티브이회로(200)측으로 전달되는데, 이때는 두 신호가 모두 스크램블이 걸려있지 않은 상태이므로 스위치(7)의 가동단자(a2)는 고정단자(b2),(c2)중 어느쪽에 단락되어 있어도 무방하다.When the V-CAL is in the "active mode", when the outputs of the scramble detectors 9 and 10 are all output as "low", the switching control signals E and G are "high" and "low". ", So that the switches 5 and 12 are short-circuited to the fixed terminals b1 and c3, respectively. Accordingly, the output signal of the video and audio interruption frequency processing section 4 is supplied to the audio and video signal recording / reproducing processing section 6 through the switch 5, and the output signal thereof is transmitted through the switch 12. In this case, since both signals are not scrambled, the movable terminal a2 of the switch 7 may be short-circuited to either of the fixed terminals b2 and c2.

이상에서 상세히 설명한 바와 같이, 본 발명은 브이씨알 사용시 기록하고자 하는 신호의 스크램블링이 우선적으로 해제되어 기록되게 함으로써 사용자가 일일이 조작해야하는 불편함이 없앨 수 있는 효과가 있고, 브이씨알과 티브이 수상기간의 콘넥터를 하나로 줄일 수 있어 그에 따른 경비를 절감할 수 있는 효과가 있다.As described in detail above, the present invention has the effect that the scrambling of the signal to be recorded when using the VR to be preferentially released so that there is no effect that the user has to operate one by one, the connector of the TV and TV award period Since it can be reduced to one, the cost can be reduced accordingly.

Claims (1)

안테나를 통해 수신된 복수의 방송신호 중 임의의 방송신호를 선택하여 튜닝하는 제1튜닝부와, 상기 복수의 방송신호 중 또 다른 임의의 방송신호를 선택하여 튜닝하는 제2튜닝부와, 상기 제1,2튜닝부의 출력을 입력으로 하여 선택적으로 절환하는 제1절환부와, 상기 제1절환부의 출력신호의 스크램블을 해제하는 디스크램블부와, 상기 제1튜닝부의 출력과 상기 디스크램블부의 출력을 입력으로 하여 선택적으로 절환출력하는 제2절환부와, 상기 제2절환부의 출력을 입력으로 하여 음성 및 영상신호를 출력하는 제1신호처리부와, 상기 제1신호처리부의 출력과 상기 디스크램블부의 출력을 입력으로하여 선택적으로 절환출력하는 제3절환부와, 상기 제3절환부의 출력과 상기 제2튜닝부의 출력을 입력으로 하여 선택적으로 절환출력하는 제4절환부와, 상기 제4절환부의 출력을 입력으로 하여 음성 및 영상신호를 처리하는 제2신호처리부와, 상기 제1튜닝부의 출력을 입력으로 하여 스크램블의 유무를 검출하는 제1스크램블 검출부와, 상기 제2튜닝부의 출력을 입력으로 하여 스크램블의 유무를 검출하는 제2스크램블 검출부와, 상기 제1,2스크램블 검출부의 출력에 따라 상기 제1,제2,제3,제4절환부를 제어하는 제어부로 구성한 것을 특징으로 하는 브이씨알의 디스크램블링 시스템.A first tuning unit for selecting and tuning any broadcast signal among a plurality of broadcast signals received through an antenna, a second tuning unit for selecting and tuning another random broadcast signal among the plurality of broadcast signals, and the first tuning unit. A first switching section for selectively switching the output of the first and second tuning sections, an descrambler for releasing the scramble of the output signal of the first switching section, an output of the first tuning section and an output of the descrambler section A second switching unit for selectively switching output as an input, a first signal processing unit for outputting audio and video signals with the output of the second switching unit as an input, an output of the first signal processing unit, and an output of the descrambler unit A third switching unit for selectively switching output by inputting a second input, a fourth switching unit for selectively switching output by inputting an output of the third switching unit and an output of the second tuning unit, and A second signal processing unit for processing audio and video signals using the output of the fourth switching unit as an input; And a second scramble detection unit for detecting the presence or absence of scramble and a control unit for controlling the first, second, third and fourth switching units according to the output of the first and second scramble detection units. VRC's descrambling system.
KR1019920026288A 1992-12-29 1992-12-29 Descrabling system of vcr KR950005040B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920026288A KR950005040B1 (en) 1992-12-29 1992-12-29 Descrabling system of vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920026288A KR950005040B1 (en) 1992-12-29 1992-12-29 Descrabling system of vcr

Publications (2)

Publication Number Publication Date
KR940016150A KR940016150A (en) 1994-07-22
KR950005040B1 true KR950005040B1 (en) 1995-05-17

Family

ID=19347433

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920026288A KR950005040B1 (en) 1992-12-29 1992-12-29 Descrabling system of vcr

Country Status (1)

Country Link
KR (1) KR950005040B1 (en)

Also Published As

Publication number Publication date
KR940016150A (en) 1994-07-22

Similar Documents

Publication Publication Date Title
KR100789548B1 (en) Synchronization apparatus and method for audio output of the TV
KR950005040B1 (en) Descrabling system of vcr
KR19980044359A (en) Tuner changer for systems with multiple tuners
JP3074788B2 (en) Automatic video signal switching circuit
KR940006302Y1 (en) Vcr switching circuit
US5887109A (en) Recording apparatus capable of selecting a CATV broadcast without operating a CATV decorder and method therefor
JP3152412B2 (en) Magnetic recording / reproducing device and magnetic reproducing device
KR930009189B1 (en) Automatic selecting method of scrambling signal
KR200194826Y1 (en) Apparatus for automatically switching the operation mode in a video cassette recorder
KR940000941B1 (en) Scrambling signal switching circuit of charged broadcasting systems
KR0170654B1 (en) A vtcr capable of input/output selection
JP2594816Y2 (en) Satellite receiver
KR960007680B1 (en) Screen control system of portable tv
JP2669960B2 (en) Satellite broadcast reception signal switching device
KR200146249Y1 (en) Signal switching circuit of television with satellite broadcasting receiver
JPH0380689A (en) Vtr incorporating satellite broadcast reception tuner
KR20010065860A (en) Apparatus and method for controlling power switching in power save mode
JP3378800B2 (en) Satellite broadcast receiver
JP2835229B2 (en) Video / audio independent switching circuit
JP2794984B2 (en) Tuning device
KR20000046174A (en) Voice processing system having 2 tuners
JPH05316459A (en) Magnetic recording and reproducing device
JPH0487491A (en) Charged broadcast receiver
KR950009592A (en) VCR's descramble switch
JPH04207276A (en) Television receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020430

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee