KR950004056Y1 - Picture antiblanking circuit of nonisignal - Google Patents

Picture antiblanking circuit of nonisignal Download PDF

Info

Publication number
KR950004056Y1
KR950004056Y1 KR92016483U KR920016483U KR950004056Y1 KR 950004056 Y1 KR950004056 Y1 KR 950004056Y1 KR 92016483 U KR92016483 U KR 92016483U KR 920016483 U KR920016483 U KR 920016483U KR 950004056 Y1 KR950004056 Y1 KR 950004056Y1
Authority
KR
South Korea
Prior art keywords
signal
screen
resistor
circuit
transistor
Prior art date
Application number
KR92016483U
Other languages
Korean (ko)
Other versions
KR940006703U (en
Inventor
이동수
Original Assignee
이헌조
주식회사 금성사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 주식회사 금성사 filed Critical 이헌조
Priority to KR92016483U priority Critical patent/KR950004056Y1/en
Publication of KR940006703U publication Critical patent/KR940006703U/en
Application granted granted Critical
Publication of KR950004056Y1 publication Critical patent/KR950004056Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.No content.

Description

무신호시 화면 블랭킹 방지회로Screen blanking prevention circuit at no signal

제1도는 본 고안 무신호시 화면 블랭킹 방지회로도.1 is a screen blanking prevention circuit diagram of the present invention no signal.

제2도는 티브이/비데오 모드에 따른 제1도에서의 각부 신호 관계도.2 is a diagram illustrating signal relationships between parts in FIG. 1 according to a TV / video mode.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 마이콤 R1~R5 : 저항1: Micom R1 ~ R5: Resistance

A/V OUT : A/V 출력신호 V1 : 브라이트 제어신호A / V OUT: A / V Output Signal V1: Bright Control Signal

본 고안은 비데오 상태에서의 화면 표시회로에 관한 것으로, 특히 무신호시 화면이 블랭킹되는 것을 방지하도록 한 무신호시 화면 블랭킹 방지회로에 관한 것이다.The present invention relates to a screen display circuit in the video state, and more particularly to a non-signal screen blanking prevention circuit to prevent the screen from blanking when no signal.

일반적으로 사용되고 있는 온스크린 디스플래이 기능을 갖춘 티브이는 티브이 모드에서 비데오 모드로 절환할 때에 화면에 "VIDEO" 또는 "A/V"라는 온스크린을 내고 수 초후에 사라지다. 이때 만일 비데오 입력이 없으면 비데오 프로세서의 R. G. B 출력이 흑레벨에 위치하게 되어 화면이 블랭킹 상태로 됨에 따라 화면이 어둡게 된다.A TV with on-screen display, which is commonly used, disappears after a few seconds with an on-screen display of "VIDEO" or "A / V" when switching from TV mode to video mode. At this time, if there is no video input, the R. G. B output of the video processor is located at the black level, and the screen becomes dark as the screen becomes blanked.

그러므로, 티브이가 온되었는지 오프되었는지를 알 수 없는 불편함이 있으며 영국 규격(BSI)에도 위배가 되는 문제점을 가지고 있다.Therefore, it is inconvenient to know whether the TV is on or off, and there is a problem that violates the British Standard (BSI).

이에 따라 본 고안의 목적은 상기와 같은 기존의 온스크린 티브이에 따르는 결함을 해결하고자, 비데오 상태에서 무신호시 화면이 블랭킹될 때 화면을 밝게 표시하여 티브이가 온상태에 있다는 것을 표시할 수 있는 회로를 제공하는데 있으며 이를 상세히 설명하면 다음과 같다.Accordingly, an object of the present invention is to solve the defects caused by the existing on-screen TV as described above, a circuit that can display that the TV is on by displaying the screen bright when the screen is blanked when no signal in the video state It is provided to and described in detail as follows.

제1도는 본 고안에 따른 회로도로서 이에 도시한 바와 같이, 비데오 신호의 입력상태에 따른 제어신호(IDENT)가 저항(R3)을 통해 트랜지스터 (Q1)의 베이스에 인가되고 상기 트랜지스터(Q1)의 베이스에는 저항(R1, R2)에 의해 분압된 직류전압이 인가되며 상기 트랜지스터(Q1)의 에미터는 마이콤(1)의 A/V 출력단자(A/V OUT)에 접속됨과 아울러 저항(R5)을 통해 전원(Vcc)에 접속되며 그 콜렉터는 저항(R4)을 통해 상기 마이콤(1)의 브라이트 제어단자(V1)에 접속되어 외부의 브라이트 제어회로(도면 미표시)에 브라이트 제어신호(Vout)를 출력하도록 구성되어 있다.FIG. 1 is a circuit diagram according to the present invention, and as shown therein, a control signal IDENT according to an input state of a video signal is applied to the base of the transistor Q1 through the resistor R3 and the base of the transistor Q1. DC voltage divided by the resistors R1 and R2 is applied to the emitter, and the emitter of the transistor Q1 is connected to the A / V output terminal A / V OUT of the microcomputer 1 and through the resistor R5. Connected to a power supply Vcc and connected to a bright control terminal V1 of the microcomputer 1 through a resistor R4 to output a bright control signal Vout to an external bright control circuit (not shown). Consists of.

상기와 같이 구성되는 본 고안의 회로에 대하여 그 작용과 효과를 제2도의 티브이 또는 비데오 모드에 따른 각 제어신호와 브라이트 신호와의 관계도에 의거하여 설명하면 다음과 같다.The operation and effects of the circuit of the present invention constructed as described above will be described based on the relationship between the control signal and the bright signal according to the TV or video mode of FIG. 2 as follows.

먼저, 티브이 모드시 마이콤(1)의 A/V 출력단자(A/V OUT)가 로우가 되어 트랜지스터(Q1)는 오프됨으로 마이콤(1)의 브라에트 제어신호(V1)가 그대로 브라이트 제어 회로(도면 미표시)로 출력되어 원하는 밝기의 화면을 얻을 수 있다.First, in the TV mode, the A / V output terminal (A / V OUT) of the microcomputer 1 goes low and the transistor Q1 is turned off, so that the braet control signal V1 of the microcomputer 1 remains the bright control circuit ( The screen with the desired brightness can be obtained.

그러나, 만일 A/V 모드에서 비데오 입력이 없을 때에는 비데오 입력에 다른 제어신호(IDENT)신호가 로우가 되고 마이콤(1)의 A/V 출력단자(A/V OUT)의 전압이 하이가 됨으로써 트랜지스터(Q1)가 도통되고 저항(R4)을 통해 브라이트 제어회로로 하이의 제어전압(Vout)을 출력함으로써 화면의 브라이트가 최대가 되어 현재 A/V 모드가 설정되었음을 나타내게 된다.However, if there is no video input in the A / V mode, the other control signal (IDENT) signal goes low and the voltage of the A / V output terminal (A / V OUT) of the microcomputer 1 becomes high. Q1 is turned on and outputs a high control voltage Vout through the resistor R4 to the bright control circuit, whereby the bright of the screen is maximized, indicating that the current A / V mode is set.

한편, A/V 모드에서 비데오 입력이 있을 때에는 비데오 신호의 입력에 따른 제어신호(IDENT)가 하이가되고 이 전압은 저항(R3)을 통해 트랜지스터(Q1)의 베이스에 에미터 전압보다 큰 전압을 인가함에 따라 상기 트랜지스터 (Q1)가 오프되며 상기 마이콤(1)으로부터 출력되는 브라이트 제어신호(V1)에 의해 화면의 밝기가 제어된다.On the other hand, when there is a video input in the A / V mode, the control signal IDENT according to the input of the video signal becomes high, and this voltage is applied to the base of the transistor Q1 through the resistor R3. As applied, the transistor Q1 is turned off and the brightness of the screen is controlled by the bright control signal V1 output from the microcomputer 1.

따라서 비데오 모드에서 비데오 신호의 입력이 없을 때에 화면의 브라이트를 최대로 함으로써 화면의 상태로부터 시청자는 현재의 모드와 신호의 상태를 알수 있고 영국규격(BSI)에도 만족되는 티브이를 제공할 수 있게 된다.Therefore, by maximizing the brightness of the screen when there is no video signal input in the video mode, the viewer can know the current mode and the signal state from the state of the screen and can provide a TV that satisfies the British Standard (BSI).

이상에서와 같이 본 고안은 비데오 상태에서 무신호시 화면이 블랭킹 되는 것을 막고 화면이 온상태에 있다는 것을 알 수 있게 하는 효과가 있다.As described above, the present invention has an effect of preventing the screen from blanking in the video state and notifying that the screen is in the on state.

Claims (1)

비데오 신호의 입력상태에 따른 제어신호(IDENT)가 저항(R3)의 일측단자에 접속되고 상기 저항(R3)의 타측단자는 전원전압(Vcc)을 분압하여 트랜지스터(Q1)의 베이스에 입력되는 저항(R1, R2)의 공통 접속점에 연결되며 상기 트랜지스터(Q1)의 에미터는 저항(R5)에 의해 전원(Vcc)에 접속됨과 아울러 마이콤(1)의 A/V 출력단자(A/V OUT)에 공통 접속되고 상기 트랜지스터(Q1)의 콜렉터는 저항(R4)을 통해 상기 마이콤(1)의 브라이트 제어단자(V1)와 함께 공통접속되어 외부의 브라이트 제어회로에 제어신호(Vout)를 출력하도록 구성한 것을 특징으로 하는 무신호시 화면 블랭킹 방지회로.The control signal IDENT according to the input state of the video signal is connected to one terminal of the resistor R3, and the other terminal of the resistor R3 divides the power supply voltage Vcc and is input to the base of the transistor Q1. It is connected to the common connection point of (R1, R2) and the emitter of the transistor (Q1) is connected to the power supply (Vcc) by the resistor (R5) and to the A / V output terminal (A / V OUT) of the microcomputer (1) Is connected in common and the collector of the transistor Q1 is connected in common with the bright control terminal V1 of the microcomputer 1 through a resistor R4 to output a control signal Vout to an external bright control circuit. Screen blanking prevention circuit when no signal.
KR92016483U 1992-08-31 1992-08-31 Picture antiblanking circuit of nonisignal KR950004056Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92016483U KR950004056Y1 (en) 1992-08-31 1992-08-31 Picture antiblanking circuit of nonisignal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92016483U KR950004056Y1 (en) 1992-08-31 1992-08-31 Picture antiblanking circuit of nonisignal

Publications (2)

Publication Number Publication Date
KR940006703U KR940006703U (en) 1994-03-25
KR950004056Y1 true KR950004056Y1 (en) 1995-05-19

Family

ID=19339337

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92016483U KR950004056Y1 (en) 1992-08-31 1992-08-31 Picture antiblanking circuit of nonisignal

Country Status (1)

Country Link
KR (1) KR950004056Y1 (en)

Also Published As

Publication number Publication date
KR940006703U (en) 1994-03-25

Similar Documents

Publication Publication Date Title
CA2217094A1 (en) Image display control device for restricting display of video data viewed on a television in accordance with a restrict level of the video data
EP0449106B1 (en) Television receiver with additional display of characters
KR950004056Y1 (en) Picture antiblanking circuit of nonisignal
KR970007479B1 (en) Compensation circuit of background display using signal of on screen-display
KR200147455Y1 (en) Circuit for protecting latent image of crt in projection television
KR900005317Y1 (en) Video muting circuit for television having password function
KR0134616Y1 (en) Crt spot killer circuit
KR970006132Y1 (en) On screen display apparatus
KR940002240B1 (en) Black and white video signal circuit
KR900005126Y1 (en) Abnormal displaying screen protecting circuit of monitor
KR940003249Y1 (en) Front switching circuit of tv and av
KR100210244B1 (en) Osd bright control circuit
KR960009708Y1 (en) Auto-switching circuit of tv/video mode
KR100302490B1 (en) Automatic Brightness Limiting Circuit of Monitor
KR930008026Y1 (en) Video signal processing circuit of on-screen display
KR0113054Y1 (en) Interference preventing circuit of tv osd signal and caption osd signal
KR890004972Y1 (en) Contrast control circuit
KR0174624B1 (en) CRT focus voltage stabilization circuit using high frequency components
KR970001583Y1 (en) Remote-control circuit for screen-adjusting service switch
JPH0435576A (en) Dc component transmission rate correcting circuit
KR200147280Y1 (en) Video pop-noise eliminator suitable for television with video tape play mechanism
KR970002993B1 (en) A circuit for preventing a transition phenomenon
KR930003445Y1 (en) Mode transfer operation stabilization circuit
KR890007090Y1 (en) Grightness change compensator
JPH0139019Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20050502

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee