KR950003101Y1 - Simplified circuits of plc - Google Patents

Simplified circuits of plc Download PDF

Info

Publication number
KR950003101Y1
KR950003101Y1 KR2019900012401U KR900012401U KR950003101Y1 KR 950003101 Y1 KR950003101 Y1 KR 950003101Y1 KR 2019900012401 U KR2019900012401 U KR 2019900012401U KR 900012401 U KR900012401 U KR 900012401U KR 950003101 Y1 KR950003101 Y1 KR 950003101Y1
Authority
KR
South Korea
Prior art keywords
input
signal
output
plc
interface
Prior art date
Application number
KR2019900012401U
Other languages
Korean (ko)
Other versions
KR920005023U (en
Inventor
양오
Original Assignee
금성기전 주식회사
김희수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성기전 주식회사, 김희수 filed Critical 금성기전 주식회사
Priority to KR2019900012401U priority Critical patent/KR950003101Y1/en
Publication of KR920005023U publication Critical patent/KR920005023U/en
Application granted granted Critical
Publication of KR950003101Y1 publication Critical patent/KR950003101Y1/en

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B19/00Programme-control systems
    • G05B19/02Programme-control systems electric
    • G05B19/04Programme control other than numerical control, i.e. in sequence controllers or logic controllers
    • G05B19/05Programmable logic controllers, e.g. simulating logic interconnections of signals according to ladder diagrams or function charts
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/11Plc I-O input output
    • G05B2219/1105I-O
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05BCONTROL OR REGULATING SYSTEMS IN GENERAL; FUNCTIONAL ELEMENTS OF SUCH SYSTEMS; MONITORING OR TESTING ARRANGEMENTS FOR SUCH SYSTEMS OR ELEMENTS
    • G05B2219/00Program-control systems
    • G05B2219/10Plc systems
    • G05B2219/15Plc structure of the system
    • G05B2219/15036Control words for interface itself and for connected I-O

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Automation & Control Theory (AREA)
  • Programmable Controllers (AREA)

Abstract

내용 없음.No content.

Description

피엘씨의 소형화회로PLC's miniaturization circuit

제1도는 종래 피엘씨의 회로도.1 is a circuit diagram of a conventional PL.

제2도는 본 고안 피엘씨의 소형화 회로도.2 is a miniaturized circuit diagram of the present invention PL.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

11 : 입력신호인터페이스 12 : 입력신호콘넥터11: input signal interface 12: input signal connector

13 : 입력제어부 14 : 중앙처리장치13 input controller 14 central processing unit

15 : 출력제어부 16 : 출력신호콘넥터15: output controller 16: output signal connector

17 : 출력신호인터페이스 PC11-PC13 : 포토카플러17: Output signal interface PC11-PC13: Photo coupler

RY2 : 릴레이 D11 : 다이오드RY2: Relay D11: Diode

C11, C12 : 콘덴서 R11-R17 : 저항C11, C12: capacitor R11-R17: resistor

본 고안은 피엘씨(Programmable Logic Controller PLC)의 입출력회로 최소화에 관한 것으로, 특히 입, 출력부에 내장된 인터페이스를 별도로 구성시켜 PLC와 접속되는 입, 출력기기에 용이하게 취부할 수 있도록 한 피엘씨의 소헝화 시스템에 관한 것이다.The present invention relates to minimizing the input / output circuit of a programmable logic controller (PLC). In particular, the P / C can be easily mounted on an input / output device connected to a PLC by separately configuring an interface built in the input / output unit. Relates to the sawing system.

제1도는 종래 PLC의 회로도로서 이의 동작과정을 살펴보면 다음과 같다.1 is a circuit diagram of a conventional PLC and looks at its operation as follows.

외부기기에서 제공된 신호는 입력단자대부(1)를 통해 PLC로 입력되고, 이는 다시 외부신호입력부(2)의 포토카플러(PC1)를 통해 입력제어부(3)에 인가되므로 그 입력단자대부(1)와 입력제어부(3)는 회로적으로 서로 절연된 상태가 되어 PLC의 오동작을 방지하는 제어신호를 생성할 수 있게 된다.The signal provided from the external device is input to the PLC through the input terminal unit 1, which is again applied to the input control unit 3 through the photocoupler PC1 of the external signal input unit 2, so that the input terminal unit 1 And the input control unit 3 are insulated from each other in a circuit to generate a control signal to prevent a malfunction of the PLC.

한편, 중앙처리장치(4)는 상기 입력제어부(3)로부터 입력된 신호를 연산하게 되고. 이 결과 데이타는 출력제어부(5)를 통해 외부신호출력부(6)의 포토카플러(PC2) 및 릴레이(RY1)를 구동시킴에 따라 발생되는 신호에 의해 출력단자대부(7)를 통해 그 출력단자대부(7)에 접속된 출력기기의 구동이 제어되었다.On the other hand, the central processing unit 4 is to calculate the signal input from the input control unit (3). The result data is output through the output terminal unit 7 by the signal generated by driving the photocoupler PC2 and the relay RY1 of the external signal output unit 6 through the output control unit 5. The drive of the output device connected to the large portion 7 was controlled.

그러나 이와 같은 PLC에 있어서는 입, 출력유니트의 전체 크기를 좌우하는 입, 출력단자대부 및 외부신호입, 출력부가 같이 내장되어 있어 입, 출력점수가 많아질수록 필연적으로 설치면적이 커지게 되는 문제점이 있었다.However, in such a PLC, the input, output terminal unit, external signal input, and output unit are built together to control the overall size of the input and output units. Therefore, as the number of input and output points increases, the installation area inevitably increases. there was.

본 고안은 이와 같은 문제점을 해결하기 위하여 외복신호를 인터페이스하고 PLC전체크기에 많은 영향을 주는 입, 출력전자터미널을 회로적으로 분리시킬 수 있는 회로를 안출한 것으로 이를 첨부한 도면에 의하여 상세히 설명한다.In order to solve the above problems, the present invention devises a circuit which can separate the input and output electronic terminals that interface the external signal and affect the overall size of PLC. .

제2도는 본 고안 피엘씨의 소형화회로도로서 이에 도시한 바와같이, 포토카플러(PC11) 및 저항(R11-R13)으로 구성되어 외부입력기기로 부터 입력되는 신호를 인터페이스하여 PLC의 메인회로측에 제공하고, 그 메인회로측과 입력기기를 회로적으로 절연시키는 입력신호인터페이스(11)와, 포토카플러(PC12), 콘덴서(C11) 및 저항(R14)으로 구성되어 상기 입력 신호인터페이스(11)로 부터 제공되는 신호의 레벨을 낮춰 출력하는 입력신호콘넥터(12)와, 입력제어부(13)를 통해 상기 입력신호콘넥터(12)의 출력신호를 제공받아 이를 연산한 후 그 결과치를 출력제어부(15)에 출력하는 중앙처리장치(14)와, 포토카플러(PC13) 및 저항(R15)으로 구성되어 상기 출력제어부(15)로부터 인가되는 낮은 레벨의 신호에 대웅하여 스위칭 동작하는 출력신호콘넥터(16)와, 릴레이(RY2), 다이오드(D11), 콘덴서(C12) 및 저항(R16-R17)으로 구성되어 상기 출력신호콘넥터(16)의 스위칭 동작에 대응하여 높은 레벨의 신호를 외부출력기기에 전달하는 출력신호인터페이스(17)로 구성한 것으로 이와같이 구성된 본 고안의 작용 및 효과를 상세히 설명하면 다음과 같다.2 is a miniaturized circuit diagram of the present invention PLC, which is composed of a photo coupler (PC11) and resistors (R11-R13) to interface signals input from an external input device and provide them to the main circuit side of the PLC. And an input signal interface 11 for insulating the main circuit side and the input device in a circuit, a photo coupler PC12, a capacitor C11, and a resistor R14, from the input signal interface 11; The output signal of the input signal connector 12 is received through the input signal connector 12 and the input control unit 13 for lowering and outputting the level of the provided signal, and the calculated values are output to the output control unit 15. An output signal connector 16 composed of a central processing unit 14 for outputting, a photocoupler PC13 and a resistor R15, and switching in response to a low level signal applied from the output control unit 15; Relay (RY2), Dio (D11), condenser (C12) and resistor (R16-R17) composed of an output signal interface (17) for transmitting a high level signal to an external output device in response to the switching operation of the output signal connector (16). Referring to the operation and effects of the present invention configured as described above in detail as follows.

외부기기로부터 입력되는 비교적 높은 전압의 입력신호(IS)에 따라 포토카플러(PC11)가 온, 오프되고. 이로 인해 낮은 전원단자전압(24V)레벨의 입력신호가 PLC의 메인회로측에 제공되는데, 이렇게 동작되는 입력신호 인터페이스(11)는 입력 기기에 취부할 수 있으며, 그 입력신호인터페이스(11)에서 변환된 신호는 낮은 전압의 신호이므로 가느다란 전선을 통해 입력신호콘넥터(CON1, CON2)에 연결할 수 있게된다.The photocoupler PC11 is turned on or off in accordance with a relatively high voltage input signal IS input from an external device. As a result, an input signal of a low power terminal voltage (24V) level is provided to the main circuit side of the PLC. The input signal interface 11 which is operated in this way can be mounted on the input device, and the input signal interface 11 converts the input signal. Since the signal is a low voltage signal, it can be connected to the input signal connectors (CON1, CON2) through a thin wire.

이와같이 전달된 입력신호에 따라 다시 포토카플러(PC12)가 온, 오프되고, 이에 따라 전원단자전압(5V)의 낮은 전압레벨신호가 입력제어부(13)에 제공되므로 그 입력제어부(13)는 상기 입력신호콘넥터(12)에서 입력된 신호에 상응된 신호를 중앙처리장치(14)에 출력하게 된다.In this way, the photocoupler PC12 is turned on and off again according to the transmitted input signal, and thus the low voltage level signal of the power supply terminal voltage 5V is provided to the input controller 13 so that the input controller 13 inputs the input. The signal corresponding to the signal input from the signal connector 12 is output to the central processing unit 14.

이에따라 상기 중앙처리장치(14)는 입력된 신호를 연산 처리하여 그 결과를 출력제어부(15)에 출력하게 되고 그 출력제어부(15)에서 출력되는 낮은 레벨의 신호에 따라 포토카플러(PC13)가 온, 오프된다.Accordingly, the central processing unit 14 processes the input signal and outputs the result to the output control unit 15. The photocoupler PC13 is turned on according to the low level signal output from the output control unit 15. Is off.

이로인하여 릴레이(RY2)가 제어되므로 상기 출력제어부(15)에서 발생된 신호에 상응되는 신호가 전원단자 전압(24V)의 레벨로 출력기기에 인가되어 그가 제어되며, 이렇게 동작되는 출력신호인터페이스(17)도 상기한 입력신호인터페이스(11)와 같이 출력신호콘넥터(16)의 접속단자(CON3, CON4)에서 전선으로 인출할 수 있으므로 출력기기에 취부할 수 있게 된다.As a result, since the relay RY2 is controlled, a signal corresponding to the signal generated by the output control unit 15 is applied to the output device at the level of the power supply terminal voltage 24V, whereby the output signal interface 17 is operated. ) Can be drawn out from the connection terminals CON3 and CON4 of the output signal connector 16 like the above-described input signal interface 11 so that it can be attached to the output device.

결국, 종래에 입, 출력제어부(3, 4)에서 입, 출력신호전압의 레벨을 변환하는 기능을 입, 출력인터패이스(11, 17)로 해결함으로써 그 입, 출력제어부(3, 4)의 크기를 소형화하여 결과적으로 PLC전체크기를 줄일 수 있는 것이다.As a result, the input and output interface 11 and 17 solve the function of converting the level of the input and output signal voltages in the input and output control units 3 and 4 in the related art. As a result, the overall PLC size can be reduced.

이상에서 상세히 설명한 바와같이 본 고안은 PLC의 입, 출력점수에 따라 전체 크기에 상당한 영향을 주는 입, 출력신호의 인터페이스를 별도로 구성하여 입, 출력기기에 취부할 수 있게 함으로써 PLC를 소형화할 수 있는 이점이 있다.As described in detail above, the present invention can reduce the size of the PLC by separately configuring the interface of the input and output signals having a significant influence on the overall size according to the input and output scores of the PLC. There is an advantage.

Claims (2)

외부입력기기로부터 인가되는 높은 레벨의 신호를 낮은 레벨로 변환하는 입력신호인터페이스(11)와, 상기 입력신호인터페이스(11)로부터 입력되는 신호를 다시 중앙처리장치(14)에서 필요로 하는 레벨로 변환시키는 동시에 PLC와 입력기기를 절연시키는 입력신호콘넥터(12)와, 상기 중앙처리장치(14)에서 연산된 결과 신호를 높은 레벨로 변환하는 동시에 PLC와 출력기기를 절연시키는 출력신호콘넥터(16)와, 상기 출력신호콘넥터(16)로부터 입력된 신호를 출력기기에서 필요로 하는 레벨의 신호로 변환시키는 출력신호인터페이스(17)로 구성된 것을 특징으로 하는 피엘씨의 소형화회로.An input signal interface 11 for converting a high level signal applied from an external input device to a low level and a signal input from the input signal interface 11 are converted back to a level required by the central processing unit 14. An input signal connector 12 which insulates the PLC and the input device at the same time, and an output signal connector 16 which insulates the PLC and the output device while converting the resultant signal calculated by the CPU 14 to a high level. And an output signal interface (17) for converting a signal input from the output signal connector (16) into a signal of a level required by an output device. 제1항에 있어서, 상기 입, 출력인터페이스(11, 17)를 다단으로 접속하여 구성된 것을 특징으로 하는 피엘씨의 소형화회로.2. The miniaturization circuit of claim 1, wherein the input and output interfaces (11, 17) are connected in multiple stages.
KR2019900012401U 1990-08-17 1990-08-17 Simplified circuits of plc KR950003101Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019900012401U KR950003101Y1 (en) 1990-08-17 1990-08-17 Simplified circuits of plc

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019900012401U KR950003101Y1 (en) 1990-08-17 1990-08-17 Simplified circuits of plc

Publications (2)

Publication Number Publication Date
KR920005023U KR920005023U (en) 1992-03-26
KR950003101Y1 true KR950003101Y1 (en) 1995-04-21

Family

ID=19302276

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019900012401U KR950003101Y1 (en) 1990-08-17 1990-08-17 Simplified circuits of plc

Country Status (1)

Country Link
KR (1) KR950003101Y1 (en)

Also Published As

Publication number Publication date
KR920005023U (en) 1992-03-26

Similar Documents

Publication Publication Date Title
KR880003473A (en) Electromechanical Actuators and Systems
ES8701629A1 (en) Vehicle arrangement.
US20100125344A1 (en) Central subassembly for a flexible expandable automation device
CA2249765A1 (en) Switch integrated controller for energizing an external electrical device
JPS57153306A (en) Sequence controller
US20230011313A1 (en) Long-distance speed control system for brushless dc motor of fan
KR950003101Y1 (en) Simplified circuits of plc
EP0779640A3 (en) Amplifier module with bus interface, for control arrangement of switching devices
JP3480704B2 (en) Remote power control circuit
KR19980021672U (en) consent
KR960010824B1 (en) Connecting device
JP2677252B2 (en) camera
CN112367074B (en) Single-set-interface multifunctional isolation signal processing circuit
KR860003421Y1 (en) Power circuit
EP0390588A3 (en) Input/output switching circuit
SU1524170A1 (en) Optronic switch
JP2828323B2 (en) Signal transmission system
KR950003902Y1 (en) Port interface circuit using in two or more ways
JPS6476251A (en) Data bus terminal equipment
JPS6318397B2 (en)
JPH0687593B2 (en) Interface device for remote control
JPS5652992A (en) Operation switch unit of multiplex transmission remote control system
JPH0616301B2 (en) Integrated circuit device
JPH0570939B2 (en)
JP2778768B2 (en) Washing machine control device

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19971227

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee