KR940025214A - 최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법 - Google Patents

최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법 Download PDF

Info

Publication number
KR940025214A
KR940025214A KR1019940009674A KR19940009674A KR940025214A KR 940025214 A KR940025214 A KR 940025214A KR 1019940009674 A KR1019940009674 A KR 1019940009674A KR 19940009674 A KR19940009674 A KR 19940009674A KR 940025214 A KR940025214 A KR 940025214A
Authority
KR
South Korea
Prior art keywords
digital
filter
digital signal
signal
impulse response
Prior art date
Application number
KR1019940009674A
Other languages
English (en)
Inventor
로버트 노스워씨 스티븐
굳윈 샤우 데이비드
Original Assignee
데이비드 엘. 스미스
아메리칸 텔리폰 앤드 텔레그라프 캄파니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 데이비드 엘. 스미스, 아메리칸 텔리폰 앤드 텔레그라프 캄파니 filed Critical 데이비드 엘. 스미스
Publication of KR940025214A publication Critical patent/KR940025214A/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/14Relay systems
    • H04B7/15Active relay systems
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • H03H17/06Non-recursive filters

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Filters That Use Time-Delay Elements (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명의 실시예에 있어서, 데이타 변환기는 적어도 하나의 최소 위상 FIR필터(132,160,230,240또는 252)를 작동시키는 것으로 설명되어 있다. 데이타 변환기는 들어오는 아날로그 신호를 다수의 디지탈 신호샘플로 변환하는 아날로그/디지탈 아날로그 변환기(220 또는 220′)를 포함하며 그 다음에 디지탈 신호 샘플을 여과하는 최소 위상 FIR필터를 포함한다. 대안적으로 데이타 변환기는 디지탈/아날로그 변환기에 의해 아날로그 신호로 변환되는 다수의 디지탈 신호 샘플을 여과하기 위하여 최소 위상 FIR필터를 가진 디지탈/아날로그(170 또는 170′)를 포함한다. 데이타 변환기는 아날로그/디지탈 변환기(220 또는 220′)및 디지탈/아날로그 변환기(170 또는 170′)를 모두 포함할 수 있다. 양호한 실시예에 있어서, 최소 위상 FIR필터(132,160,230,240 또는 252)는 최적 최소 위상 FIR필터이다. 최적 최소 위상 FIR필터의 필터계수를 정확하게 계산하는 방법도 또한 설명되어 있다.

Description

최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예가 사용될 수 있는 환경을 도시한 블럭 다이아그램, 제2도는 본 발명의 다른 실시예가 사용될 수 있는 환경을 도시한 블럭 다이아그램.

Claims (28)

  1. 신호를 하나의 형태에서 다른 형태로 변환하는 데이타 변환기에 있어서, 제1형태의 신호로부터 제2형태의 신호로 수신되는 바에 따라 들어오는 신호를 변환하는 변환기(110,300,302,100′,300′,302′)와, 상기 제1형태 및 제2형태중 한 형태의 신호를 여과하는 적어도 하나의 최소 위상 유한 임펄스 응답 필터(132,160,230,240 또는 252)를 포함하는 것을 특징으로 하는 데이타 변환기.
  2. 제1항에 있어서, 다수의 디지탈 신호 샘플로 아날로그 신호를 변환하는 데이타 변환기이며, 상기 데이타 변환기는 들어오는 아날로그 신호를 다수의 디지탈 신호 샘플로 변환하는 아날로그/디지탈 변환기(110,302)이며 상기 적어도 하나의 최소 위상 유한 임펄스 응답 필터(230,240 또는 250)는 아날로그/디지탈 변환기에 의해 생성되는 다수의 디지탈 신호 샘플을 수신하여 여과하는 것을 특징으로 하는 데이타 변환기.
  3. 제2항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 디지탈 신호 샘플의 샘플링 비율을 낮게 하는 디지탈 저역 필터(230)인 것을 특징으로 하는 데이타 변환기.
  4. 제2항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 디지탈 신호 샘플로부터 DC 및 전력 공급 노이즈를 여과하는 고역 필터(240)인 것을 특징으로 하는 데이타 변환기.
  5. 제2항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 디지탈 신호 샘플로부터 에너지를 대역 밖으로 여과하는 수신기 필터(250)인 것을 특징으로 하는 데이타 변환기.
  6. 제2항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 데이타 변환기.
  7. 제2항에 있어서, 오버샘플링 디지탈/아날로그 변환기는 노이즈 쉐이핑 코더이며, 이 노이즈 쉐이핑 코더는 또한 최소 위상 유한 임펄스 응답 필터인 노이즈 쉐이핑 필터(221 또는 171)를 포함하는 것을 특징으로 하는 데이타 변환기.
  8. 제7항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 데이타 변환기.
  9. 제1항에 있어서, 다수의 디지탈 신호 샘플을 아날로그 신호로 변환하는 데이타 변환기이며, 상기 데이타 변환기는 다수의 디지탈 신호 샘플을 아날로그 신호로 변환하는 디지탈/아날로그 변환기(170)이며 상기 적어도 하나의 최소 위상 유한 임펄스 응답 필터(132 또는 160)는 디지탈/아날로그 변환기에 제공되는 다수의 디지탈 신호 샘플을 여과하는 것을 특징으로 하는 데이타 변환기.
  10. 제9항에 있어서, 상기 적어도 하나의 최소 위상 유한 임펄스 응답 필터는 디지탈 신호 샘플의 샘플비율이 증가하는 디지탈 저역 필터(160)인 것을 특징으로 하는 데이타 변환기.
  11. 제9항에 있어서, 상기 적어도 하나의 최소 위상 유한 임펄스 응답 필터는 디지탈 신호 샘플로부터 에너지를 영역밖으로 여과하는 송신기 필터(132)인 것을 특징으로 하는 데이타 변환기.
  12. 제9항에 있어서, 상기 적어도 하나의 최소 위상 유한 임펄스 응답 필터(132 또는 160)는 최적 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 데이타 변환기.
  13. 제9항에 있어서, 상기 오버샘플링 디지칼/아날로그 변환기(170′)는 노이즈 쉐이핑 코더이며, 이 노이즈 쉐이핑 코더는 또한 최소 위상 유한 임펄스 응답 노이즈 쉐이핑 필터를 포함하는 것을 특징으로 하는 데이타 변환기.
  14. 제13항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터(171)는 최적 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 데이타 변환기.
  15. 신호를 보내고 수신하는 코더-디코더에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하는 아날로그/디지탈 변환기(220 또는 220′)와, 상기 다수의 신호 샘플을 수신하는 디지탈 안티얼라이어싱 필터와, 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 안티얼라이어싱 필터로부터 제공되는 상기 제1디지탈 신호 샘플의 수를 감소하는 데시메이터와, 다수의 제2디지탈 신호 샘플을 수신하며 이 제2디지탈 신호 샘플로부터 기저 대역(base band)의 영상을 여과하는 디지탈 저역 재구성 필터와, 상기 제2디지탈 신호 샘플의 비율보다 높은 미리 결정된 신호 샘플을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 저역 재구성 필터로부터 제공된 상기 제2디지탈 신호 샘플의 수를 증가시키는 보간기 및, 아날로그 신호로 보내지는 보간기로부터 수신되는 디지탈 출력 신호를 변환하는 오버샘플링 디지탈/아날로그 변환기(170′)를 포함하며, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 코더-디코더.
  16. 제15항에 있어서, 상기 코더-디코더는 모뎀(110′)의 프로트-종단 회로로 작동하는 것을 특징으로 하는 코더-디코더.
  17. 제15항에 있어서, 상기 오버샘플링 디지탈/아날로그 변환기(170′)는 노이즈 쉐이핑 코더이며, 이 노이즈 쉐이핑 코더는 또한 최소 위상 유한 임펄스 응답 노이즈 쉐이핑 필터를 포함하는 것을 특징으로 하는 코더-디코더.
  18. 신호를 보내고 수신하는 코더-디코더에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하는 오버샘플링 아날로그/디지탈 변환기(220′)와, 상기 다수의 제1디지탈 신호 샘플을 수신하는 디지탈 안티얼라이어싱 필터(361)와, 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위해 상기 디지탈 안티얼라이어싱 필터(361)로부터 제공되는 상기 제1디지탈 신호 샘플의 수를 감소하는 데시메이터(362 또는 364)와, 다수의 제2디지탈 신호 샘플을 수신하며 상기 제2디지탈 신호 샘플로부터 기저 대역의 영상을 여과하는 디지탈 저역 재구성 필터(341)와, 상기 제2디지탈 신호 샘플의 비율보다 높은 미리 결정된 신호 비율을 가지는 상기 디지탈 출력 신호를 제공하기 위해 상기 디지탈 저역 재구성 필터(341)로부터 제공되는 상기 제2디지탈 신호 샘플의 수를 증가시키는 보간기(342 또는 344)및, 아날로그 신호로 보내지는 보간기(342 또는 344)로부터 수신되는 디지탈 출력 신호를 변환하는 디지탈/아날로그 변환기(170′)를 포함하며, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 코더-디코더.
  19. 제18항에 있어서, 상기 코더-디코더는 모뎀(110,110′)의 프론트-종단회로로 작동하는 것을 특징으로 하는 코더-디코더.
  20. 신호를 보내고 수신하는 코더-디코더에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하며 상기 들어오는 신호의 기저 대역 밖으로 양자화 노이즈를 이동시키는 오버샘플링 아날로그/디지탈 변환기(220′)와, 다수의 제1디지탈 신호 샘플을 수신하며 상기 제1디지탈 신호 샘플로부터 상기 양자화 노이즈를 여과하는 디지탈 안티얼라이어싱 필터(361)와 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 안티얼라이어싱 필터(361)로부터 제공되는 제1디지탈 신호 샘플의 수를 감소시키는 데시메이터(362 또는 364)와, 다수의 제2디지탈 신호 샘플을 수신하며 상기 제2디지탈 신호 샘플로부터 기저 대역의 영상을 여과하는 디지탈 저역 재구성 필터(341)와, 상기 제2디지탈 신호 샘플의 비율보다 높은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 저역 재구성 필터(341)로부터 제공되는 상기 제2디지탈 신호 샘플의 수를 증가시키는 보간기(342 또는 344)로부터 수신되는 디지탈 출력신호를 변환하는 오버샘플링 디지탈/아날로그 변환기(170′)와, 상기 다수의 제1디지탈 신호 샘플을 디지탈 안티얼라이어싱 필터(361)로부터 수신하며 상기 제1디지탈 신호 샘플로부터 저주파수 노이즈를 여과하는 디지탈 고역 필터(240)를 포함하며, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 코더-디코더.
  21. 제20항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최상 위상 임펄스 응답 필터인 것을 특징으로 하는 코더-디코더.
  22. 신호를 보내고 수신하는 모뎀에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하며 상기 들어오는 신호의 기저 대역 밖으로 양자화 노이즈를 이동시키는 오버샘플링 아날로그/디지탈 변환기(220′)와, 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 안티얼라이어싱 필터(361)로부터 제공되는 상기 제1디지탈 신호 샘플의 수를 감소하는 데시메이터(362 또는 364)와, 다수의 제2디지탈 신호 샙플을 수신하여 이 제2디지탈 신호 샘플로부터 기저 대역의 영상을 여과하는 디지탈 저역 재구성 필터(341)와, 상기 제2디지탈 신호 샘플의 비율보다 높은 미리 결정된 신호 비율을 가지는 상기 샘플을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 저역 재구성 필터(341)로부터 제공되는 상기 제2디지탈 신호 샘플의 수를 증가시키는 보간기(342 또는 344)와, 아날로그 신호로 보내지는 보간기(342 또는 344)로부터 수신되는 디지탈 출력 신호를 변환하는 오버샘플링 디지탈/아날로그 변환기(170′)를 포함하며, 상기 다수의 제1디지탈 신호 샘플을 디지탈 안티얼라이어싱 필터(361)로부터 수신하며 상기 제1디지탈 신호 샘플로부터 저주파수 노이즈를 여과하는 디지탈 고역 필터(240) 및, 수신되는 데이타를 상기 복수의 제2디지탈 샘플로 변환하며, 상기 다수의 제2디지탈 신호 샘플을 여과하는 송신기 필터(132)를 가지는 송신기(130)를 포함하며, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 모뎀.
  23. 제22항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최소 위상 임펄스 응답 필터인 것을 특징으로 하는 모뎀.
  24. 신호를 보내고 수신하는 모뎀에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하며 상기 들어오는 신호의 기저 대역 밖으로 양자화 노이즈를 이동시키는 오버샘플링 아날로그/디지탈 변환기(220′)와, 상기 다수의 제1디지탈 신호 샘플을 수신하며 상기 제1디지탈 신호 샘플로부터 상기 양자화 노이즈를 여과하는 디지탈 안티얼라이어싱 필터(361)와, 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 안티얼라이어싱 필터(361)로부터 제공되는 제1디지탈 신호 샘플의 수를 감소시키는 데시메이터(362 또는 364)와, 다수의 제2디지탈 신호 샘플을 수신하며 상기 제2디지탈 신호 샘플로분터 기저 대역의 영상을 여과하는 디지탈 저역 재구성 필터(341)와, 상기 제2디자탈 신호 샘플의 비율보다 높은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 저역 재구성 필터(341)로부터 제공되는 제2디지탈 신호 샘플의 수를 증가시키는 보간기(342 또는 344)와, 아날로그 신호로 보내지는 보간기(342 또는 344)로부터 수신되는 디지탈 출력 신호를 변환하는 오버샘플링 디지탈/아날로그 변환기(170′)와, 상기 다수의 제1디지탈 신호 샘플을 디지탈 안티얼라이어싱 필터(361)로부터 수신하며 상기 제1디지탈 신호 샘플로부터 저주파수 노이즈를 여과하는 디지탈 고역 필터(240) 및, 디지탈 고역 필터에 의해 여과되는 제1디지탈 신호 샘플을 수신하며, 상기 수신된 제1디지탈 신호샘플을 여과하는 수신기 필터(252)를 가진 수신기(250)를 포함하며, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 모뎀.
  25. 제24항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최소 위상 임펄스 응답 필터인 것을 특징으로 하는 모뎀.
  26. 신호를 보내고 수신하는 모뎀에 있어서, 들어오는 아날로그 신호를 다수의 제1디지탈 신호 샘플로 변환하며 상기 들어오는 신호의 기저 대역 밖으로 양자화 노이즈를 이동시키는 오버샘플링 아날로그/디지탈 변환기(220′)와, 다수의 제1디지탈 신호 샘플을 수신하며 상기 제1디지탈 신호 샘플로부터 상기 양자화 노이즈를 여과하는 디지탈 안티얼라이어싱 필터(361)와, 상기 제1디지탈 신호 샘플의 비율보다 낮은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 안니얼라이어싱 필터(361)로부터 제공되는 상기 제1디지탈 신호 샘플의 수를 감소시키는 데시메이터(362 또는 364)와, 다수의 제2디지탈 신호 샘플을 수신하며 상기 제2디지탈 신호 샘플로부터 기저 대역의 영상을 여과하는 디지탈 저역 재구성 필터(341)와, 상기 제2디지탈 신호 샘플의 비율보다 높은 미리 결정된 신호 비율을 가지는 디지탈 출력 신호를 제공하기 위하여 상기 디지탈 저역 재구성 필터(341)로부터 제공되는 상기 제2디지탈 신호 샘플의 수를 증가시키는 보간기(342 또는 344)와, 아날로그 신호로 보내지는 보간기(342 또는 344)로부터 수신되는 디지탈 출력 신호를 변환하는 오버샘플링 디지탈/아날로그 변환기(170′)와, 상기 다수의 제1디지탈 신호 샘플을 디지탈 안티얼라이어싱 필터(361)로부터 수신하며 상기 제1디지탈 신호 샘플로부터 저주파수 노이즈를 여과하는 디지탈 고역 필터(240)와, 수신된 데이타를 상기 다수의 제2디지탈 샘플로 변환하며, 상기 다수의 제2디지탈 샘플을 여과하는 송신기 필터(132)를 가진 송신기(130)와, 디지탈 고역 필터에 의해 여과되는 제1디지탈 신호 샘플을 수신하며, 수신된 제1디지탈 신호 샘플을 여과하는 수신기 필터(252)를 가진 수신기(250)와, 상기 필터중 적어도 하나는 최소 위상 유한 임펄스 응답 필터이며, 또한 상기 송신기가 제공하는 여과된 다수의 제2디지탈 샘플을 수신하며 또한 수신기가 수신하는 제1디지탈 신호 샘플을 수신하며, 다수의 제1디지탈 신호 샘플로부터 에코가 소거되도록 송신기에 의해 보내지는 에너지 형태를 제1디지탈 신호 샘플로부터 소거하며 에코가 소거된 다수의 제1디지탈 신호 샘플을 서밍 정션에 입력하여 제공하는 에코 소거기로서, 상기 서밍 정션은 디지탈 고역 필터로부터 수신된 다수의 제1디지탈 신호 샘플에 상기 다수의 제1디지탈 신호 샘플을 가산하며 상기 합해진 다수의 제1디지탈 신호 샘플을 수신기에 제공하는 에코 소거기(140)를 포함하는 것을 특징으로 하는 모뎀.
  27. 제26항에 있어서, 상기 최소 위상 유한 임펄스 응답 필터는 최적 최소 위상 유한 임펄스 응답 필터인 것을 특징으로 하는 모뎀.
  28. 제26항에 있어서, 상기 에코 소거기는 적응 에코 소거기인 것을 특징으로 하는 모뎀.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940009674A 1993-04-30 1994-04-30 최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법 KR940025214A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US056,234 1993-04-30
US08/056,234 US5561424A (en) 1993-04-30 1993-04-30 Data converter with minimum phase fir filter and method for calculating filter coefficients

Publications (1)

Publication Number Publication Date
KR940025214A true KR940025214A (ko) 1994-11-19

Family

ID=22003070

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940009674A KR940025214A (ko) 1993-04-30 1994-04-30 최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법

Country Status (4)

Country Link
US (2) US5561424A (ko)
EP (1) EP0622899A1 (ko)
JP (1) JPH06350403A (ko)
KR (1) KR940025214A (ko)

Families Citing this family (44)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2293288B (en) * 1994-09-15 1998-09-23 Sony Uk Ltd Conversion between analogue and digital signals
US5631958A (en) * 1994-10-04 1997-05-20 Coherent Communications Systems Corp. Automatic echo cancellation for an integrated services digital network interface
SG34478A1 (en) * 1995-03-17 1996-12-06 Motorola Inc Microcontroller with a caller identification unit
US5764694A (en) * 1996-01-25 1998-06-09 Rockwell International Corporation Self-testing and evaluation system
US5748126A (en) * 1996-03-08 1998-05-05 S3 Incorporated Sigma-delta digital-to-analog conversion system and process through reconstruction and resampling
DE19612108A1 (de) * 1996-03-27 1997-10-02 Bosch Gmbh Robert Punkt-zu-Mehrpunkt Funkübertragungssystem
JP3327114B2 (ja) * 1996-04-24 2002-09-24 ソニー株式会社 信号処理装置、信号記録装置及び信号再生装置
US6028891A (en) * 1996-06-25 2000-02-22 Analog Devices, Inc. Asymmetric digital subscriber loop transceiver and method
US5930719A (en) * 1996-09-19 1999-07-27 Wireless Logic, Inc. Data and voice cordless telephone system
US5974139A (en) * 1997-03-07 1999-10-26 Bellsouth Corporation Line isolation device for asymmetrical digital subscriber line
US5835038A (en) * 1997-05-08 1998-11-10 Burr-Brown Corporation DC dither circuitry and method for delta-sigma modulator
US6084916A (en) * 1997-07-14 2000-07-04 Vlsi Technology, Inc. Receiver sample rate frequency adjustment for sample rate conversion between asynchronous digital systems
US6259680B1 (en) * 1997-10-01 2001-07-10 Adtran, Inc. Method and apparatus for echo cancellation
US6449362B1 (en) 1997-11-17 2002-09-10 Bellsouth Intellectual Property Corporation Apparatus, systems and methods for isolating ADSL signals from POTS signals
US6434167B1 (en) * 1998-01-20 2002-08-13 Texas Instruments Incorporated Communications device with extended filter and line monitoring function
US6289057B1 (en) * 1998-04-30 2001-09-11 Nortel Networks Limited Method and apparatus for energy detection in a modem
US6281829B1 (en) * 1998-08-28 2001-08-28 Globespan, Inc. Multi-mode analog front-end
DE19845123B4 (de) 1998-09-30 2006-04-13 Infineon Technologies Ag Vorrichtung zum galvanisch getrennten Verbinden einer Telefonleitung mit einer Signalverarbeitungseinrichtung am Teilnehmerende der Telefonleitung
US6249237B1 (en) * 1998-10-09 2001-06-19 Lsi Logic Corporation System and method for bandpass shaping in an oversampling converter
US6459684B1 (en) * 1998-10-14 2002-10-01 Lsi Logic Corporation Multiplexed codec for an ADSL system
US6337645B1 (en) * 1999-03-23 2002-01-08 Microsoft Corporation Filter for digital-to-analog converters
US6215431B1 (en) * 1999-06-01 2001-04-10 Lsi Logic Corporation Droop-free quasi-continuous reconstruction filter interface
US6480532B1 (en) * 1999-07-13 2002-11-12 Stmicroelectronics, Inc. Echo cancellation for an ADSL modem
US6307903B1 (en) * 1999-07-26 2001-10-23 Telecruz Technology, Inc. Low pass digital filter implemented in a modem of a television system
US6272192B1 (en) * 1999-09-20 2001-08-07 Motorola Inc. Method and apparatus for transmit timing adjustment in a host-processor-based modem
US7190715B1 (en) * 1999-12-23 2007-03-13 Intel Corporation Asymmetric digital subscriber loop modem
US6894989B1 (en) 2000-08-29 2005-05-17 Agere Systems Inc. Separation circuit for an echo canceling system and method of operating the same
US6876699B1 (en) * 2000-08-29 2005-04-05 Lucent Technologies Inc. Filter circuit for a bit pump and method of configuring the same
US6970511B1 (en) 2000-08-29 2005-11-29 Lucent Technologies Inc. Interpolator, a resampler employing the interpolator and method of interpolating a signal associated therewith
US6983047B1 (en) 2000-08-29 2006-01-03 Lucent Technologies Inc. Echo canceling system for a bit pump and method of operating the same
US6973146B1 (en) * 2000-08-29 2005-12-06 Lucent Technologies Inc. Resampler for a bit pump and method of resampling a signal associated therewith
US7068780B1 (en) * 2000-08-30 2006-06-27 Conexant, Inc. Hybrid echo canceller
US6977978B1 (en) * 2000-10-02 2005-12-20 Telefonaktiebolaget Lm Ericsson (Publ) Adaptive channel filtration for communications systems
US6826584B1 (en) * 2000-12-22 2004-11-30 Sony Corporation Refinement of interpolated signals
US6985550B2 (en) * 2001-04-30 2006-01-10 Agere Systems Inc. Jitter control processor and a transceiver employing the same
US7012556B2 (en) * 2001-10-08 2006-03-14 Qinetiq Limited Signal processing system and method
US7593851B2 (en) * 2003-03-21 2009-09-22 Intel Corporation Precision piecewise polynomial approximation for Ephraim-Malah filter
US6942272B2 (en) * 2003-08-29 2005-09-13 Thomas John Livingston Tailgate step
US20050163255A1 (en) * 2004-01-22 2005-07-28 Broadcom Corporation System and method for simplifying analog processing in a transmitter
JP4296518B2 (ja) * 2006-12-07 2009-07-15 ソニー株式会社 情報処理装置および情報処理方法
US8819095B2 (en) * 2007-08-28 2014-08-26 Qualcomm Incorporated Fast computation of products by dyadic fractions with sign-symmetric rounding errors
US7649485B1 (en) * 2008-05-28 2010-01-19 Hrl Laboratories, Llc Multi-rate analog to digital converter with proportional filter bank
DE102014201233B4 (de) * 2014-01-23 2023-12-14 Rohde & Schwarz GmbH & Co. Kommanditgesellschaft Entzerrungsfilter
JP2015220739A (ja) 2014-05-21 2015-12-07 富士通株式会社 歪補償装置及び歪補償方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA1068822A (en) * 1974-06-24 1979-12-25 Ching-Long Song Digital to analog converter for a communication system
US4691233A (en) * 1986-09-30 1987-09-01 Rca Corporation Rate buffer control of difference signal decimation and interpolation for adaptive differential pulse code modulator
NO881383L (no) * 1987-03-30 1988-10-03 Codex Corp Konverteringsapparat for sampelhastighet.
US4972436A (en) * 1988-10-14 1990-11-20 Hayes Microcomputer Products, Inc. High performance sigma delta based analog modem front end
US5212659A (en) * 1991-10-08 1993-05-18 Crystal Semiconductor Low precision finite impulse response filter for digital interpolation
US5357252A (en) * 1993-03-22 1994-10-18 Motorola, Inc. Sigma-delta modulator with improved tone rejection and method therefor

Also Published As

Publication number Publication date
US5561424A (en) 1996-10-01
US5512898A (en) 1996-04-30
EP0622899A1 (en) 1994-11-02
JPH06350403A (ja) 1994-12-22

Similar Documents

Publication Publication Date Title
KR940025214A (ko) 최소 위상 유한 임펄스 응답 필터를 가진 데이타 변환기와 필터 계수를 계산하는 방법
JP3158414B2 (ja) エコーキャンセラ
Vetterli Perfect transmultiplexers
KR100799406B1 (ko) 대역 내 신호의 감쇠를 보상하기 위한 디지털 샘플링레이트 변환기
US6856653B1 (en) Digital signal sub-band separating/combining apparatus achieving band-separation and band-combining filtering processing with reduced amount of group delay
Candy et al. A voiceband codec with digital filtering
EP0390531A3 (en) Sampling rate converter
US6275836B1 (en) Interpolation filter and method for switching between integer and fractional interpolation rates
US5606319A (en) Method and apparatus for interpolation and noise shaping in a signal converter
US5583887A (en) Transmission signal processing apparatus
US20050278044A1 (en) Method and system for codec with polyringer
US6870879B2 (en) Interpolation filter circuit
WO1981003724A1 (en) Interpolative encoder for subscriber line audio processing circuit apparatus
EP0054024B1 (en) Subscriber line audio processing circuit apparatus
JPS6238621A (ja) デイジタル平衡回路を有するpcm符号復号器
JPH01181362A (ja) スミアリングフィルタを具えるデータ伝送システム
EP0426294A3 (en) Decimation-interpolation circuits
JPH06502524A (ja) 加入者回線回路のエコー除去の方法および装置
SU1100741A1 (ru) Система передачи и приема сигналов с адаптивной дифференциальной импульсно-кодовой модул цией
Ikram et al. Design and implementation of IIR filters in STLC7545 analog front-end for voice communication
TW355889B (en) Circuit arrangement for line adaptation and echo suppression
AU540017B2 (en) Interpolative analog-to-digital converter for subscriber line audio processing circuit apparatus
Kim et al. An area-efficient sigma-delta DAC with a current-mode semi-digital IFIR reconstruction filter
WO2002093852A3 (de) Verfahren zur rekonstruktion von mit einer symbolrate getakteten daten aus einem analogen, verzerrten signal
Franca et al. Recent Developments and future trends of multirate Analog-Digital systems

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid