KR940012139A - 장거리 인터페이스 장치의 버스 중계회로 - Google Patents
장거리 인터페이스 장치의 버스 중계회로 Download PDFInfo
- Publication number
- KR940012139A KR940012139A KR1019920021545A KR920021545A KR940012139A KR 940012139 A KR940012139 A KR 940012139A KR 1019920021545 A KR1019920021545 A KR 1019920021545A KR 920021545 A KR920021545 A KR 920021545A KR 940012139 A KR940012139 A KR 940012139A
- Authority
- KR
- South Korea
- Prior art keywords
- interface device
- long distance
- bus
- distance interface
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Small-Scale Networks (AREA)
- Programmable Controllers (AREA)
Abstract
본 발명은 장거리에 있는 디지탈 시스템 혹은 PLC에서 서브랙을 병렬제어할 경우 중앙처리장치의 어드레스와 데이터를 같은 버스에 공유하여 전송시킬수 있게 한 장거리 인터페이스 장치의 버스 중계 회로에 관한것으로 PLC 의 랙간 병렬 전송에 있어서 장거리 전송시 어드레스의 데이터를 공유시키는 멀티플렉서와, 중앙처리장치로 부터 제어신호를 받아 상태 발생부에 들어가는 입력신호를 반드며, 입력 신호와 독립된 클락을 이용하여 상태 발생부의 출력신호를 만들고 이를 이용하여 버스 제어신호를 만드는 전송 시켄스를 가지는 버스 중계기를 포함하여 이루어진다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 전체 블럭도,
제3도는 본발명 버스 중계기의 블럭도,
제4도는 본발명에 따른 타이밍도.
Claims (1)
- 전원과 중앙처리장치 그리고 입출력부와 정거리 인터페이스 장치를 가진 주 제어기(4)와, 상기 주 제어기(4)에 연결되고 전원과 입출력부 그리고 장거리 인터페이스 장치를 가진 서브랙(5)을 구비하여 주 제어기(4)의 장거리 인터페이스 장치에 어드레스와 데이타를 공유하는 멀티 플렉서(6), 중앙 처리 장치로부터 제어신호와 서크랙에서 출력하는 로직부(7), 클락을 발생시키는 클락발생부(8), 로직신호와 클락신호 및 거리설정신호를 받아 상태 출력을 발생하는 상태 발생부(9), 상태발생부의 출력을 받아 멀티플렉서로 선택신호를 발생하고 서브랙(5)으로 제어신호를 발생하는 버스 제어 발생부(10)로 된 버스 중계기를 포함하여서 구성된 장거리 인터페이스 장치의 버스 중계회로.※참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920021545A KR950004509B1 (ko) | 1992-11-17 | 1992-11-17 | 장거리 인터페이스 장치의 버스 중계 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019920021545A KR950004509B1 (ko) | 1992-11-17 | 1992-11-17 | 장거리 인터페이스 장치의 버스 중계 회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940012139A true KR940012139A (ko) | 1994-06-22 |
KR950004509B1 KR950004509B1 (ko) | 1995-05-01 |
Family
ID=19343260
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920021545A KR950004509B1 (ko) | 1992-11-17 | 1992-11-17 | 장거리 인터페이스 장치의 버스 중계 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR950004509B1 (ko) |
-
1992
- 1992-11-17 KR KR1019920021545A patent/KR950004509B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR950004509B1 (ko) | 1995-05-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940012831A (ko) | 클럭 주파수를 제어하여 전자 회로의 전력 소모를 최소화시키는 방법 및 장치 | |
KR960025082A (ko) | 데이타 전송장치 | |
KR970068365A (ko) | 통신제어장치 및 그것을 사용한 통신시스템 | |
TW359823B (en) | Clocking scheme | |
KR940012139A (ko) | 장거리 인터페이스 장치의 버스 중계회로 | |
TW362173B (en) | Meta-hardened flip-flop | |
KR970028966A (ko) | 향상된 타이머 성능을 가진 집적 회로 입력/출력 프로세서 | |
KR960024803A (ko) | 동기식 기억 소자의 클럭신호 입력장치 | |
TW371344B (en) | Circuit for generating internal column address suitable for burst mode | |
KR940027383A (ko) | 버스 다중화 회로 | |
KR940012153A (ko) | 브이에이비(vab) 버스신호 제어장치 | |
KR970049315A (ko) | 브이엠이(vme)버스시스템으로 구축한 고속카운터보드 | |
KR920008607A (ko) | 시스템의 확장기능을 위한 선택보드의 인터페이스를 갖는 컴퓨터 시스템 | |
TW342501B (en) | Data input circuit including echo clock generator | |
KR890011160A (ko) | 무인중계 시스템의 전원 제어장치 | |
KR900005661B1 (ko) | 콘트롤러와 레이저 프린터간의 데이타신호 전송회로 및 방법 | |
KR950025541A (ko) | 브이엠이(vme)를 에스버스(sbus)로 데이타 전송을 위한 사이즈 정보 발생회로 | |
KR980007260A (ko) | 직렬버스를 통해 데이터를 송신하는 회로 | |
KR940027299A (ko) | 모듈러 클럭 신호 발생 회로 | |
KR970012569A (ko) | Vcr의 양방향 동시 시리얼 통신 장치 | |
KR960009398A (ko) | 동기식 클럭 발생회로 | |
KR960027475A (ko) | 동기 및 루프스위칭회로 | |
KR900002158A (ko) | 데이터 터미날장치의 송수신클럭 공급방식 | |
KR950013100A (ko) | 동기 데이타 링크제어/고레벨 데이타 링크 제어(sdlc/hdlc) 통신에서의 데이타 프레임 동기 비트 생성장치 | |
KR970007666A (ko) | 시스템 제어신호 전달회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120327 Year of fee payment: 18 |
|
EXPY | Expiration of term |