KR940003513Y1 - 모니터의 화이트 밸런스 보상회로 - Google Patents
모니터의 화이트 밸런스 보상회로 Download PDFInfo
- Publication number
- KR940003513Y1 KR940003513Y1 KR2019910019915U KR910019915U KR940003513Y1 KR 940003513 Y1 KR940003513 Y1 KR 940003513Y1 KR 2019910019915 U KR2019910019915 U KR 2019910019915U KR 910019915 U KR910019915 U KR 910019915U KR 940003513 Y1 KR940003513 Y1 KR 940003513Y1
- Authority
- KR
- South Korea
- Prior art keywords
- white balance
- contrast
- monitor
- signals
- comparator
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/64—Circuits for processing colour signals
- H04N9/73—Colour balance circuits, e.g. white balance circuits or colour temperature control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/57—Control of contrast or brightness
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 모니터 구동회로도.
제2도는 본고안에 따른 모니터의 화이트 밸런스 보상회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 비데오 전치 증폭기 2 : 씨알티
10 : 화이트 밸런스보상부 10-A : 비교기
본 고안은 모니터의 화이트 밸런스(White Balance)의 보상회로에 관한 것으로, 특히 칼라 모니터에서 각 전극간의 빛이 전도차에 의한 저휘도에서의 화이트 밸런스를 보상하는데 적당하도록 한것이다.
제1도는 종래의 구성으로서 이에 도시한 바와같이, R, G, B신호를 비데오 전치 증폭기(1)에 인가하고 증폭된 R신호로 씨알티 구동부(40)의 트랜지스터(Q1-Q3)를 구동하여 씨알티(2)의 R-K 전극의 전압을 제어하도록 되어있으며 이때 상기 비데오 전치 증폭기(1)의 G 및 B신호도 상기 씨알티 구동부(40)와 같은 구조의 씨알티 구동부(20)(30) 회로를 통해 씨알티(2)의 G-K, B-K를 제어하도록 되어있다.
상기와 같은 회로는 그 동작에 있어서, 비데오 입력신호를 비데오 전치 증폭기(1)에서 전단 증폭하고 버퍼 트랜지스터(Q1)를 통하여 트랜지스터(Q2-Q3)의 캐스코드 접속에 의해 증폭된 신호가 씨알티(2)의 캐소드에 가해지게 된다.
그리고 R, G, B 각각의 신호 합성에 의해 화이트 밸런스를 맞추게 되며 이때 상기 비데오 전치 증폭기(1)에서 비데오 신호의 이득을 제어할때에는 먼저 가변저항(VR1)을 조절하여 적당한 화면의 밝기로 화면을 볼수있게 된다.
그러나 상기와 같은 종래의 회로는 R, G, B를 합성하여 화이트 밸런스를 맞춘후 컬라를 재현하게 되는데 화이트 밸런스를 맞출때에 일정 휘도를 하이(High)에 맞추게 되어 있어서 휘도를 로우로 하였을때 각 전극 즉, R, G, B의 빛의 전도가 일정한 비율로 떨어지지 않으므로 화이트 밸런스(White Balance)가 틀어지는 현상이 생기게 된다.
즉, 로우에서는 화이트(White)가 약간 변하게 되므로 종래에는 로우에서 완전한 칼라를 재현할수 없게 된다.
이에 따라 본 고안은 상기와 같은 종래 회로의 결함을 감안하여 콘트라스트를 로우하였을대 G단과 B단의 이득을 크게하여 R이 가장 빛의 전도가 좋을 경우의 화이트 밸런스를 맞추도로 안출한 것으로 이를 상세히 설명하면 다음과 같다.
제2도는 본 고안에 따른 회로도로서 이에 도시한 바와같이 제1도의 종래 회로에 부가하여 콘트라스트 조절 가변저항(VR1)에 이해 조절되는 전압을 저항(R20)을 통해 비교기(10-A)의 반전단자(-)에 인가하고 상기 비교기(10-A)의 출력으로 트랜지스터(Q10, Q11)를 각기 구동하여 상기 트랜지스터(Q10, Q11)이 에미터를 통해 G-K, B-K 전압 제어 트랜지스터(Q5, Q9)의 에미터 저항값을 제어하도록 하여 화이트 밸런스 보상부(10)를 구성한다.
상기와 같이 구성되는 본고안의 회로에 대하여 그 동작 및 작용효과를 상세히 설명하면 다음과 같다.
먼저, 입력된 비데오신호를 비데오 전치 증폭기(1)에서 전단 증폭한후 트랜지스터(Q1, Q4, Q7)의 버퍼 및 캐스코드 증폭회로를 거쳐 R, G, B의 각 전극에 가해지는 R, G, B 각각의 조합에 의해 칼라를 재현하게 되며 콘트라스트 볼륨인 가변저항(VR1)에 의해 그 이득을 제어할 수 있다.
또한 콘트라스트 하이(High)에서 R, G, B 각각의 조합에 의해 화이트(White)를 맞춘 상태에서 콘트라스트를 로우로 하였을 때 화이트가 변하는 것을 막기 위한 작용을 하는 것이 화이트 밸런스 보상부(10)로서 콘트라스트를 로우로 하였을때 비교기(10-A)로 부터의 반전된 출력이 트랜지스터(Q10, Q11)에 가해져서 상기 트랜지스터(Q10, Q11)를 온시킴에 따라 저항(R12, R14)(R17, R18)에 병렬 합성에 의해 그 합성 저항값이 작아져서 G단과 B단의 이득을 크게하여 R이 가장 빛의 전도가 좋을경우의 화이트 밸런스를 맞추게 된다.
또한 비교기(10-A)를 통하여 기준정압(Vref)이하에서 콘트라스트를 조절하는 가변저항(VR1)의 가변에 의해 트랜지스터(Q10, Q11)의 전류를 제어하여 로우(LOW)에서 화이트 밸런스를 적절하게 맞출수 있게 된다.
이상에서와 같이 본고안은 콘트라스트를 로우로 하였을대 G단과 B단의 이득을 크게하여 R이 가장 빛의 전도가 좋을 경우의 화이트 밸런스를 맞추게 된다.
Claims (1)
- R, G, B신호 및 콘트라스트 제어신호를 비데오 전치 증폭기(1)에 인가하고 증폭된 R, G, B신호로 씨알티(2)의 R-K, G-K, B-K 전극의 전압을 제어하는 모니터 구동회로에 있어서, 상기 콘트라스트 제어신호를 비교기(10-A)에서 일정 기준전압(Vref)과 비교를 하여콘트라스트가 일정치 이하로 내려갈때 상기 씨알티(2)의 G-K 및 B-K 전압에 대한 이득을 높혀서 R의 빛의 전도가 최상에서 화이트 밸런스를 맞추게 하는 화이트 밸런스 보상부(10)를 구비하여 구성함을 특징으로 하는 모니터의 화이트 밸런스 보상회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910019915U KR940003513Y1 (ko) | 1991-11-20 | 1991-11-20 | 모니터의 화이트 밸런스 보상회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910019915U KR940003513Y1 (ko) | 1991-11-20 | 1991-11-20 | 모니터의 화이트 밸런스 보상회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930012569U KR930012569U (ko) | 1993-06-25 |
KR940003513Y1 true KR940003513Y1 (ko) | 1994-05-25 |
Family
ID=19322542
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910019915U KR940003513Y1 (ko) | 1991-11-20 | 1991-11-20 | 모니터의 화이트 밸런스 보상회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR940003513Y1 (ko) |
-
1991
- 1991-11-20 KR KR2019910019915U patent/KR940003513Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930012569U (ko) | 1993-06-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6778182B2 (en) | Display device | |
JP2971552B2 (ja) | ディスプレイ装置 | |
JP2929053B2 (ja) | ビデオ信号処理装置 | |
KR950006235B1 (ko) | 텔레비젼 수상기용 명도 제어회로 | |
KR940003513Y1 (ko) | 모니터의 화이트 밸런스 보상회로 | |
FI76465C (fi) | Signalbehandlingsanordning. | |
KR860002210A (ko) | 디지탈 비데오 신호 처리 및 디스플레이 시스템 | |
US4489344A (en) | Signal processing unit | |
JPS6222512B2 (ko) | ||
JPS60219871A (ja) | ビデオ信号処理装置 | |
JPH07105899B2 (ja) | デジタル・ビデオ信号処理装置 | |
US4979044A (en) | Automatic contrast circuit for instantaneous compensation | |
US4241362A (en) | Circuit for increasing a signal slope of a periodically occurring signal mainly near a reference level | |
JPH0553114B2 (ko) | ||
KR910004405Y1 (ko) | 휘도조절회로 | |
JPH06261228A (ja) | ガンマ補正回路 | |
KR900002303Y1 (ko) | 디스플레이 장치의 입력 레벨 조정회로 | |
KR900003545Y1 (ko) | 자동 휘도 제어회로 | |
KR870003024Y1 (ko) | 컬러모니터의 영상 증폭회로 | |
JPH02218207A (ja) | 利得制御回路 | |
KR910005231Y1 (ko) | Tv영상 신호의 입출력 레벨 등화 회로 | |
KR900003191Y1 (ko) | 칼라비데오 신호 조합회로 | |
KR870003025Y1 (ko) | 칼라영상 제어회로 | |
KR890004972Y1 (ko) | 콘트라스트 조절회로 | |
KR890007508Y1 (ko) | Crt의 rgb 바이어스 가변회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 20050502 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |