KR940002655Y1 - Fading signal control circuit for vcr - Google Patents

Fading signal control circuit for vcr Download PDF

Info

Publication number
KR940002655Y1
KR940002655Y1 KR2019910025379U KR910025379U KR940002655Y1 KR 940002655 Y1 KR940002655 Y1 KR 940002655Y1 KR 2019910025379 U KR2019910025379 U KR 2019910025379U KR 910025379 U KR910025379 U KR 910025379U KR 940002655 Y1 KR940002655 Y1 KR 940002655Y1
Authority
KR
South Korea
Prior art keywords
signal
output
analog
multiplier
digital
Prior art date
Application number
KR2019910025379U
Other languages
Korean (ko)
Other versions
KR930015891U (en
Inventor
이장원
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910025379U priority Critical patent/KR940002655Y1/en
Publication of KR930015891U publication Critical patent/KR930015891U/en
Application granted granted Critical
Publication of KR940002655Y1 publication Critical patent/KR940002655Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals
    • G11B27/038Cross-faders therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/02Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
    • G11B27/031Electronic editing of digitised analogue information signals, e.g. audio or video signals
    • G11B27/032Electronic editing of digitised analogue information signals, e.g. audio or video signals on tapes

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

비디오 카세트 레코더의 페이드 제어회로Fade control circuit of video cassette recorder

첨부된 도면은 본 고안에 따른 비디오카세트 레코더의 페이드 제어 회로도.The accompanying drawings are a fade control circuit diagram of a video cassette recorder according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 섹차신호 발생기 2 : A/D 변환기1: Sec difference signal generator 2: A / D converter

3 : 메모리 4, 7 : 승산기3: memory 4, 7: multiplier

5, 6 : 카운터 8 : 가산기5, 6: counter 8: adder

9 : D/A 변환기 10 : 엔코더9: D / A converter 10: Encoder

본 고안은 비디오 카세트 레코더의 채널이나 소오스의 절환시 과거의 비디오 화상과 현재의 비디오 화상을 겹치게 하되 과거와 비디오 화상은 점차로 사라지고(Fade Out), 현재의 절환되는 비디오 화상은 점차적으로 모니터에 나타나는 (Fade In) 페이드 제어회로에 관한 것이다.The present invention overlaps the past video image with the current video image when the channel or source of the video cassette recorder is switched, but the past and video images gradually fade out, and the currently switched video image gradually appears on the monitor ( Fade In) Fade control circuit.

종래의 비디오 카세트 레코더는 비디오 카세트 레코더의 재생시 또는 채널 변환시에 현재 표시되는 비디오 신호가 점차적으로 나타나게 하는 소위 페이드 기능을 구비하고 있는바, 이경우 페이드 되는 비디오 신호는 현재 나타나는 신호가 점차적으로 표시되는 것이므로 페이드 기능수행시 이전의 비디오 신호는 곧바로 차단되어 완벽한 페이드 기능을 수행할 수 없었다.Conventional video cassette recorders have a so-called fade function that causes the currently displayed video signal to appear gradually during playback of the video cassette recorder or channel conversion. In this case, the fading video signal is gradually displayed. When the fade function was performed, the previous video signal was cut off immediately so that it could not perform a full fade function.

따라서, 본 고안은 이러한 사정을 감안하여 비디오 테이프 레코더의 채널이나 모드 절환시 과거의 비디오 신호는 점차적으로 사라지게하고, 현재의 비디오 신호는 점차적으로 나타나도록 하여 완벽한 페이드 기능을 수행토록한 비디오 카세트 레코더의 페이드 제어 회로를 제공하는데 그 목적이 있다.Therefore, in view of this situation, the present invention gradually disappears the video signal of the video tape recorder when switching the channel or mode, and the current video signal gradually appears to perform a complete fade function. The purpose is to provide a fade control circuit.

이러한 목적을 달성하기 위한 본 고안은 비디오신호(R,G,B)를 입력받아 색차 신호를 발생하는 색차 신호 발생기와, 상기의 아날로그 색차신호를 디지틀 신호로 변환하는 아날로그/디지틀 변환기와, 디지틀 신호를 아날로그 신호로 변환하는 디지틀/아날로그 변환기 및, 상기의 아날로그 신호를 처리하여 비디오 출력신호를 발생하기 위한 엔코더를 구비한 비디오 카세트 레코더의 페이드 제어회로로서, 이는 상기의 아날로그/디지틀 변환된 데이터 신호를 일시적으로 저장하였다가 출력하기 위한 메모리와, 상기 색차 신호 발생기에서 출력되는 수직동기 신호를 계수하되 서로 다른 상태의 제 1 및 제 2 제어신호를 발생하는 업카운터 및 다운카운터와, 상기의 다른 카운터에서 출력되는 제 1 제어 신호와 상기 메모리의 출력을 승산하는 제 1 승산기와, 상기의 업카운터에서 출력되는 제 2 제어신호와 상기 아날로그/디지틀 변환기의 출력을 승산하는 제 2 승산기와 및 상기의 승산기의 출력을 가산하되, 채널 변환시에는 제 1 승산기의 출력이 서서히 감소하고, 제 2 승산기의 출력은 서서히 증가되도록 하여 페이드 기능을 수행하는 가산기로 구성시켜서 된 것이다.The present invention for achieving the above object is a color difference signal generator for receiving a video signal (R, G, B) to generate a color difference signal, an analog / digital converter for converting the analog color difference signal into a digital signal, and a digital signal A fade control circuit of a video cassette recorder having a digital / analog converter for converting the analog signal into an analog signal and an encoder for processing the analog signal to generate a video output signal, which converts the analog / digital converted data signal. A memory for temporarily storing and outputting the up-counter and down-counter for counting vertical synchronization signals output from the chrominance signal generator and generating first and second control signals in different states; A first multiplier for multiplying the output first control signal and the output of the memory; A second multiplier multiplying the second control signal output from the up counter of the output signal with the output of the analog-to-digital converter and the output of the multiplier, wherein the output of the first multiplier gradually decreases during channel conversion, and the second multiplier The output of the multiplier is configured to be an adder that performs a fade function by gradually increasing the output.

이하, 본 고안을 첨부된 도면에 의거하여 상세히 설명하면 다음과 같다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제 1 도는 본 고안에 따른 비디오 카세트 레코더의 페이드 제어회로도인바, 이에 도시한 바와같이 비디오카세트 레코더의 재생계(도시하지 않았음)에서 재생되는 비디오 입력신호 또는 튜너(도시하지 않았음)에서 선국된 텔레비젼 방송의 비디오 입력신호(Vin)는 색신호 발생기(1)에서 색차신호(R-Y),(B-Y)와 휘도신호(Y)로 분리된뒤 아날로그/디지틀 변환기(2)에 의해 디지틀 신호로 변환된다.1 is a fade control circuit diagram of a video cassette recorder according to the present invention, and as shown therein, a video input signal or a tuner (not shown) reproduced by a playback system (not shown) of a video cassette recorder is shown. The video input signal Vin of the television broadcast is separated into the color difference signal RY, BY and the luminance signal Y in the color signal generator 1 and then converted into a digital signal by the analog / digital converter 2.

이렇게 디지틀 신호로 변환된 신호는 메모리에 기록되었다가 출력되는 동시에 승산기(4)에 제공된다. 한편, 색차 신호 발생기(1)에서 출력된 수직동기신호(V-Sync)는 카운터(5)(6)에 제공되는데, 이 경우 업카운터(5)는 사용자에 의한 채널변환시 또는 비디오 모드 절환시에 마이컴(도시하지 않았음)에 의해 인에이블되어 카운팅 출력을 발생한다. 카운터(5)에서 출력되는 제어신호(B)는 승산기(4)에 인가되고, 다운카운터(6)에서 출력되는 제어신호(A)는 승산기(7)에 제공되는바, 제어신호(A)가 "1111"일 경우에는 메모리(3)에서 출력되는 신호가 승산기(7)를 통해 전량 출력되고, 제어신호(B)가 "1111"일 경우에는 현재 입력되는 신호가 승산기(4)를 통해 전량출력된다.The signal converted into the digital signal is recorded in the memory and output to the multiplier 4 at the same time. On the other hand, the vertical synchronization signal (V-Sync) output from the chrominance signal generator 1 is provided to the counter (5) (6), in which case the up counter (5) at the time of channel conversion by the user or when switching the video mode Enabled by a microcomputer (not shown) to generate a counting output. The control signal B output from the counter 5 is applied to the multiplier 4, and the control signal A output from the down counter 6 is provided to the multiplier 7. In the case of "1111", all the signals output from the memory 3 are output through the multiplier 7, and in the case of the control signal B "1111", the current input signals are all the output through the multiplier 4. do.

여기에서 제어신호(A)는 "1111"에서부터 "0"까지 변하게 되고, 제어신호(B)는 이와 반대로 "0"에서부터 "1111"까지 변하게 되는데, A가 1111 이면 B는 0000이 되어 메모리(3)에 일시적으로 저장되었던 디지틀 비디오 신호만이 가산기(8)에 제공되고, A가 1000 이면 B는 0111이 되어 메모리(3)의 출력과 아날로그/디지틀 변환기(2)의 출력이 1/2씩 가산기(8)에서 혼합되고, 디지틀/아날로그 변환기(9)에 제공되어 아날로그 신호로 변환된 뒤 엔코더(10)를 통해 비디오 신호(Vout)로서 출력될 수 있다.Here, the control signal A is changed from "1111" to "0", and the control signal B is changed from "0" to "1111" on the contrary. If A is 1111, B is 0000 and memory (3 Only the digital video signal, which was temporarily stored in the < RTI ID = 0.0 >), is supplied to the adder 8, < / RTI > if A is 1000, then B becomes 0111 so that the output of the memory 3 and the output of the analog / digital converter 2 are added by half. (8) may be mixed, provided to the digital / analog converter 9, converted into an analog signal, and then output as a video signal Vout through the encoder 10.

이와같이 구성된 본 고안의 동작을 보다 상세히 설명한다.The operation of the present invention configured as described above will be described in more detail.

우선, 현재 사용자가 모니터(도시하지 않았음)를 통해 채널 9의 방송프로그램을 시청하고 있다고 가정할 경우 그 채널 9의 방송 비디오 신호는 색차신호 발생기(1)와 아날로그/디지틀 변환기(2)를 경유하여 메모리(3)에 순차적으로 기록되는바, 여기에서 메모리(3)에 저장되는 비디오 신호의 데이터 신호는 현재의 비디오 신호로부터 약 1~2초 이전의 것이 된다.First, assuming that the user is currently watching a broadcast program of channel 9 through a monitor (not shown), the broadcast video signal of channel 9 passes through the color difference signal generator 1 and the analog / digital converter 2. The data signal of the video signal stored in the memory 3 is about 1 to 2 seconds before the current video signal.

그리고, 이와동시에 아날로그/디지틀 변환기(2)에서 출력되는 신호는 승산기(4)에 제공될 수가 있다.At the same time, the signal output from the analog-to-digital converter 2 can be provided to the multiplier 4.

그리고, 업카운터(5)는 현재 입력되는 수직동기신호(V-Sync)를 계속 카운트 하게 되는데, 현재 모니터에 나타나는 비디오 신호가 있을 경우에 업카운터(5)의 출력은 "1111"상태를 유지하고, 다운카운터(6)의 출력은 "0"을 유지하게 된다.The up counter 5 continues to count the V-Sync signal currently input. When there is a video signal present on the monitor, the output of the up counter 5 is maintained at " 1111 ". , The output of the down counter 6 remains " 0 ".

다시말하면, 제어신호(A)가 0000일 경우에 메모리(3)의 출력은 승산기(7)에 의해 곱해지기 때문에 승산기(7)의 출력은 없게 되고, 제어신호(B)가 1111이기 때문에 아날로그/디지틀 변환기(2)에서 출력된 신호는 전량 승산기(4)를 경유하여 가산기(8)에 제공됨으로써 모니터에는 현재의 비디오 신호가 출력될 수가 있다.In other words, when the control signal A is 0000, the output of the memory 3 is multiplied by the multiplier 7 so that there is no output of the multiplier 7, and the control signal B is 1111. The signal output from the digital converter 2 is provided to the adder 8 via the total multiplier 4 so that the current video signal can be output to the monitor.

한편 모드 절환이나 채널변환시의 동작을 설명한다. 전술한 바와같이 현재 시청하고 있는 텔레비젼 방송이 채널 9인 상태에서 사용자가 채널 11을 시청하고자 할 경우 사용자가 채널 11번을 누르면 채널이 절환되는 때에 수직동기 신호(V-sync)는 없어지게 되는바, 이 경우 업카운터(5)는 0000에서부터 1111로 순차적으로 업카운트 하게되고, 다운카운터(6)는 1111에서부터 0000로 점차적으로 다운 카운트 하게된다. 이 경우 메모리(3)에서 일시적으로 저장되었던 디지틀 신호는 승산기(7)에 제공되는데 이 경우 제어신호(A)가 1111에서 부터 0000으로 변하게 되므로 승산기(7)에서는 메모리(3)의 출력신호가 서서히 사라지게 되는 반면에, 제어신호(B)가 0000에서부터 1111로 서서히 증가하게 되므로 현재의 채널 11에 다른 비디오 신호가 가산기(8)에 가해지게 되는바, 가산기(8)의 출력은 채널 9의 비디오가 서서히 사라지는 대신에 채널 11의 비디오가 서서히 증가되는 식으로 혼합될 수가 있다.On the other hand, the operation at the time of mode switching or channel conversion will be described. As described above, if the user wants to watch channel 11 while the current television broadcast is channel 9, when the user presses channel 11, the vertical synchronization signal (V-sync) disappears when the channel is switched. In this case, the up counter 5 is sequentially counted up from 0000 to 1111, and the down counter 6 is gradually down counted from 1111 to 0000. In this case, the digital signal temporarily stored in the memory 3 is provided to the multiplier 7, in which case the control signal A is changed from 1111 to 0000, so in the multiplier 7, the output signal of the memory 3 gradually decreases. On the other hand, since the control signal B gradually increases from 0000 to 1111, another video signal is applied to the adder 8 to the current channel 11, so that the output of the adder 8 Instead of fading away, the video on channel 11 can be blended in such a way that it gradually increases.

따라서, 모니터에 표시되는 비디오 화상을 채널 변환시 채널 9는 서서히 사라지고 채널 11은 서서히 나타나게 된다.Therefore, channel 9 gradually disappears and channel 11 gradually appears when channel switching the video image displayed on the monitor.

이와같이 동작하는 본 고안은 채널 변환시 또는 모드 절환시에 과거에 보고 있는 비디오 신호를 메모리에 저장하였다가 현재 선택된 채널의 비디오 신호와 함께 혼합하게 되므로 자연스런 모드절환을 위한 페이드 기능을 성취할 수 있는 특징을 지닌 것이다.In this manner, the present invention operates in the memory of a channel switching or mode switching, so that the video signal in the past is stored in the memory and mixed with the video signal of the currently selected channel, so that the fade function for natural mode switching can be achieved. I have it.

Claims (1)

비디오 신호(R,G,B)를 입력받아 색차신호를 발생하는 색차신호 발생기(1)와, 상기의 아날로그 색차신호를 디지틀 신호로 변환하는 아날로그/디지틀 변환기와, 디지틀 신호를 아날로그 신호로 변환하는 디지틀/아날로그 변환기 및, 상기의 아날로그 신호를 처리하여 비디오 출력신호를 발생하기 위한 엔코더를 구비한 비디오 카세트 레코더의 페이드 제어회로에 있어서 : 상기의 아날로그/디지틀 변환된 데이터 신호를 일시적으로 저장하였다가 출력하기 위한 메모리(3)와, 상기의 색차신호 발생기(1)에서 출력되는 수직동기신호를 계속하되 서로 다른 상태의 제 1 및 제 2 제어신호(A,B)를 발생하는 업카운터(5) 및 다운카운터(6)와, 상기의 다른 카운터(6)에서 출력되는 제 1 제어신호(A)와 상기 메모리(3)의 출력을 승산하는 승산기(7)와, 상기의 업카운터(5)에서 출력되는 제 2 제어신호(B)와 아날로그/디지틀 변환기(2)의 출력을 승산하는 승산기(4)와 및 상기의 (7,4)의 출력을 가산하되, 채널변환시에는 승산기(7)의 출력이 서서히 감소하고, 승산기(4)의 출력은 서서히 증가되도록 하여 페이드 기능을 수행토록한 가산기(8)로 구성시켜서 된 비디오 카세트 레코더의 페이드 제어회로.A color difference signal generator 1 that receives video signals R, G, and B and generates a color difference signal, an analog / digital converter for converting the analog color difference signal into a digital signal, and a digital signal for converting the analog signal into an analog signal. A fade control circuit of a video cassette recorder having a digital / analog converter and an encoder for processing the analog signal and generating a video output signal, the fade control circuit comprising: temporarily storing and outputting the analog / digital converted data signal. An up counter 5 for continuing the vertical synchronization signal outputted from the color difference signal generator 1 and generating the first and second control signals A and B in different states; In the down counter 6, the multiplier 7 multiplying the output of the memory 3 with the first control signal A output from the other counter 6, and the up counter 5 above. A multiplier 4 multiplying the output second control signal B and the output of the analog / digital converter 2 and the outputs of the above-mentioned (7, 4), and the output of the multiplier 7 at the time of channel conversion. The fade control circuit of the video cassette recorder, which is composed of an adder (8) which gradually decreases and the output of the multiplier (4) is gradually increased to perform the fade function.
KR2019910025379U 1991-12-31 1991-12-31 Fading signal control circuit for vcr KR940002655Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910025379U KR940002655Y1 (en) 1991-12-31 1991-12-31 Fading signal control circuit for vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910025379U KR940002655Y1 (en) 1991-12-31 1991-12-31 Fading signal control circuit for vcr

Publications (2)

Publication Number Publication Date
KR930015891U KR930015891U (en) 1993-07-28
KR940002655Y1 true KR940002655Y1 (en) 1994-04-22

Family

ID=19326891

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910025379U KR940002655Y1 (en) 1991-12-31 1991-12-31 Fading signal control circuit for vcr

Country Status (1)

Country Link
KR (1) KR940002655Y1 (en)

Also Published As

Publication number Publication date
KR930015891U (en) 1993-07-28

Similar Documents

Publication Publication Date Title
US4725888A (en) Picture-in-picture television receiver
KR920005058B1 (en) Four-scene divided display device
JPS62157484A (en) Television receiver
EP0559478B1 (en) Video camera for 16:9 and 4:3 image aspect ratios
US5389974A (en) Automatic converting device of television broadcasting mode
KR950000828B1 (en) Multi-function tv
KR930002042Y1 (en) Camcoder
KR100447560B1 (en) Ntsc encoder having anti-copying signal generator
KR940002655Y1 (en) Fading signal control circuit for vcr
EP1316210B1 (en) Video apparatus using several video signal sources and process for controlling such a video apparatus
KR940015975A (en) Digital video tape recorder
KR100258103B1 (en) Video cassette recorder for monitoring
PL167131B1 (en) Tv receiver with a pip processor
JPH01318385A (en) Camera incorporated magnetic recording and reproducing device
US5689310A (en) Fader device
KR100295216B1 (en) Video camera device
KR950014574B1 (en) Picture apparatus of tv monitor in no broadcasting signal
KR950006447B1 (en) Osd screen recording control method of camcorder
EP0415707B1 (en) Circuit for producing a composite video signal
KR100188143B1 (en) System for recording/reproducing image signals
KR100414789B1 (en) Unity time lapse vcr having security a function
JPH0748835B2 (en) TV receiver
JP3549212B2 (en) Video camera
KR970009070B1 (en) Video cassette recorder with color killer function
KR100223007B1 (en) An apparatus for displaying special image in mute video

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee