KR930009362B1 - Video signal processor with bias error compensation - Google Patents

Video signal processor with bias error compensation Download PDF

Info

Publication number
KR930009362B1
KR930009362B1 KR1019850001327A KR850001327A KR930009362B1 KR 930009362 B1 KR930009362 B1 KR 930009362B1 KR 1019850001327 A KR1019850001327 A KR 1019850001327A KR 850001327 A KR850001327 A KR 850001327A KR 930009362 B1 KR930009362 B1 KR 930009362B1
Authority
KR
South Korea
Prior art keywords
signal
period
video
channel
control
Prior art date
Application number
KR1019850001327A
Other languages
Korean (ko)
Other versions
KR850006835A (en
Inventor
헨리 윌리스 도날드
Original Assignee
알 씨 에이 라이센싱 코포레이션
글렌 에이취. 브르스틀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 알 씨 에이 라이센싱 코포레이션, 글렌 에이취. 브르스틀 filed Critical 알 씨 에이 라이센싱 코포레이션
Publication of KR850006835A publication Critical patent/KR850006835A/en
Application granted granted Critical
Publication of KR930009362B1 publication Critical patent/KR930009362B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/43Conversion of monochrome picture signals to colour picture signals for colour picture display

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

바이어스 에러 보상을 갖는 비데오 신호 처리기Video signal processor with bias error compensation

제 1 도는 본 발명에 따른 장치와 함께 자동 화이트 평형 제어 시스템, 자동 키네스코프 빔 전류 제한기 시스템 및 자동 바이어스 제어 시스템을 포함하는 칼라텔레비젼 수상기에 대한 부분도.1 is a partial view of a color television receiver comprising an automatic white balance control system, an automatic kinescope beam current limiter system and an automatic bias control system in conjunction with an apparatus according to the present invention.

제 2 도 및 제 2a 도는 제 1 도의 회로 동작을 이해하는데 도움이 되는 타이밍 신호 파형도.2 and 2a are timing signal waveform diagrams that help to understand the circuit operation of FIG.

제 3 도는 제 1 도의 회로 배열의 부분 상세도.3 is a partial detail view of the circuit arrangement of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

14 : 휘도 처리기 16 : 색도 처리기14 luminance processor 16: chroma processor

35 : 칼라 키네스코프 50 : 빔제한기 제어 회로35: color kinescope 50: beam limiter control circuit

60 : 적색 구동 제어기 62 : 녹색 구동 제어기60: red drive controller 62: green drive controller

64 : 청색 구동 제어기 75 : 자동 바이어스 제어기64 blue drive controller 75 automatic bias controller

본 발명은 비데오 신호 처리 및 표시 시스템과 조합된 신호 처리 회로의 동작 특성을 자동적으로 제어하기 위한 장치를 포함하는, 텔레비젼 수상기나 비데오 모니터와 같은 비데오 신호 처리 및 표시 시스템에 관한 것이다. 특히, 본 발명은 자동 제어 장치의 동작과 관련하여 바이어스 에러를 감소시키기 위한 장치에 관한 것이다.The present invention relates to a video signal processing and display system, such as a television receiver or video monitor, comprising an apparatus for automatically controlling the operating characteristics of a signal processing circuit in combination with a video signal processing and display system. In particular, the present invention relates to an apparatus for reducing bias error in connection with the operation of an automatic control apparatus.

칼라텔레비젼 수상기는 때때로 여러가지 양상의 수상기 동작을 자동적으로 제어하기 위해 여러가지 제어 회로를 사용한다. 예를들어, 칼라텔레비젼 수상기는 수상기의 키네스코프에 의해 전도되는 과잉 빈 전류를 제한하기 위한 자동 빔 전류 제한기, 키네스코프로서 소망의 블랙 전류 전도 레벨을 유지하기 위한 자동 블랙 레벨 바이어스 제어회로와, 전자총의 신호 이득과 관련된 키네스코프 전자총 방출 특성의 변화를 보상하는 자동 화이트 평형 구동 제어 회로를 사용할 수도 있다.Color television receivers sometimes use various control circuits to automatically control various aspects of receiver operation. For example, a color television receiver is an automatic beam current limiter for limiting excess bin current conducted by the kinescope of the receiver, an automatic black level bias control circuit for maintaining the desired black current conduction level as a kinescope, An automatic white balance drive control circuit may be used to compensate for changes in kinescope electron gun emission characteristics related to the signal gain of the electron gun.

자동 화이트 평형 및 자동 빔 제한기 회로망을 포함하는 칼라텔레비젼 수상기 시스템은 1983년 5월 23일자 출원된 "자동 키네스코프 화이트 평형 및 빔 전류 제한기 제어 시스템을 갖춘 비데오 신호 처리기"이라는 명칭의 계류중인 미합중국 특허원 제 497,157 호에 설명되어 있다. 상기 시스템에서, 빔 제한기 제어 전압에 의해 화이트 평형 시스템의 동작이 역효과를 받지 않도록 화이트 평형 시스템에 동작하는 동안 빔 제한기 회로망에서 나오는 출력 제어 전압이 수상기의 휘도 및 색도 채널로부터 분리된다. 나중에 설명된 형태의 수상기는 소망의 키네스코프 블랙 전류 전도 레벨을 유지하기 위하여 자동 키네스코프 바이어스(AKB) 제어 회로망을 통합할 수도 있다.The color television receiver system, which includes an automatic white balance and automatic beam limiter network, is pending in the United States of America, entitled "Video Signal Processor with Automatic Kinescope White Balance and Beam Current Limiter Control System," filed May 23, 1983. It is described in patent application 497,157. In the system, the output control voltage from the beam restrictor network is separated from the luminance and chromaticity channels of the receiver during operation in the white balance system such that the operation of the white balance system is not adversely affected by the beam limiter control voltage. The receiver of the type described later may incorporate an automatic kinescope bias (AKB) control circuitry to maintain the desired kinescope black current conduction level.

상기 AKB 시스템은 키네스코프 노화 및 온도 효과의 같은 종래 인자에 응답하여서뿐만 아니라 자동 빔 전류 제한기의 작동에 의해 유발된 바이어스 오프 셋 에러를 포함하는 인자에 응답하여 소망의 키네스코프 블랙 전류 전도 레벨을 유지해야 한다. 특히, 색도 신호 처리 회로가 빔 전류 제한기에 의해 이득 제어될때 색도 채널 출력 바이어스 오프셋 에러가 생길 수 있다. 이러한 바이어스 오프셋은 재생된 영상에 두드러진 칼라 에러를 유발할 수 있으므로 제거되거나 보상되어야 한다.The AKB system provides the desired kinescope black current conduction level not only in response to conventional factors such as kinescope aging and temperature effects, but also in response to factors including bias offset error caused by the operation of the automatic beam current limiter. It must be maintained. In particular, chromatic channel output bias offset errors can occur when the chroma signal processing circuit is gain controlled by the beam current limiter. These bias offsets can cause noticeable color errors in the reproduced image and must be eliminated or compensated for.

나중에 설명된 형태의 수상기에서, 이러한 바이어스 오프셋 에서를 보상하기 위한 한가지 방법은 "비데오 신호 처리기에서의 에러 보상된 제어 시스템"이라는 명칭의 미합중국 특허원 제 585,388 호에 설명되어 있다. 여기서 설명된 바와 같이, 전자 스위치는 자동 바이어스 제어 기간동안 바이어스 제어 시스템에 의해 색도 출력 바이어스 에러가 감지되고 보상되도록 빔 제한기 제어 전압을 휘도 및 색도 채널에 결합시키고, 화이트 평형 제어 동작이 빔 제한기 제어 전압에 의해 왜곡되는 것을 방지하기 위해 화이트 평형 구동 제어 기간동안 제어 전압을 휘도 및 색도 채널로부터 분리시키기 위한 타이밍 신호에 응답한다.In a receiver of the type described later, one method for compensating for such a bias offset is described in US Pat. No. 585,388 entitled "Error compensated control system in a video signal processor." As described herein, the electronic switch couples the beam limiter control voltage to the luminance and chromatic channels so that the chromatic output bias error is detected and compensated for by the bias control system during the automatic bias control period, and the white balance control operation causes the beam limiter to Respond to a timing signal to separate the control voltage from the luminance and chroma channels during the white balance drive control period to prevent distortion by the control voltage.

몇몇 수상기에서, 스위치가 자동 키네스코프 바이어스 제어 기간동안 제어 전압을 색도 채널에 결합할 수 있도록 전자 스위치의 타이밍을 배열하는 것을 비실제적으로 바람직하지 못한 것으로 인식된다. 따라서, 본 발명의 원리에 따라 자동 화이트 평형 및 자동 키네스코프 바이어스 제어 장치와 자동 빔 전류 제한기를 모두 포함하는 상기 형태의 수상기에서 빔 제한기 출력 제어 전압이 스위치의 동작과 관계없이 색도 채널에 연속적으로 결합되어, 빔 제한기 제어 전압의 이득 제어 효과에 의해 유발된 색도 채널에서의 바이어스 오프셋이 AKB제어 시스템에 의해 감지되고 보상될 수 있게 된다.In some receivers, it is perceived as impractically undesirable to arrange the timing of the electronic switch such that the switch can couple the control voltage to the chroma channel during the automatic kinescope bias control period. Thus, according to the principles of the present invention, the beam limiter output control voltage is continuously applied to the chromaticity channel irrespective of the operation of the switch in a water receiver of this type comprising both an automatic white balance and an automatic kinescope bias control device and an automatic beam current limiter. In combination, the bias offset in the chromaticity channel caused by the gain control effect of the beam limiter control voltage can be sensed and compensated by the AKB control system.

제 1 도에서, 칼라텔레비젼 신호원(10)으로부터의 칼라텔레비젼 신호는 텔레비젼 신호의 분리된 휘도 성분을 수상기의 휘도 채널의 휘도 처리기(14)로 공급하고 분리된 색도 성분을 수상기의 색도 채널의 색도 처리기(16)로 공급하기 위해 주파수 선택기(12)(예를들면, 코움(comb)필터를 포함)에 공급된다. 색도 처리기(16)는 휘도 처리기(14)로부터의 출력 휘도 신호 Y와 매트릭스(18)에서 결합되는 출력 R-Y 및 B-Y 칼라 차 신호를 공급한다. 매트릭스(18)는 저 레벨 r', g' 및 b' 칼라 영상 표시 신호를 각각의 이득 제어 증폭기(20), (21), (22)에 공급하고, 각각의 이득 제어 증폭기는 증폭된 r, g 및 b신호를 차례로 비데오 출력 키네스코프 구동 증폭기(24), (25), (26)에 공급한다. 키네스코프 구동 증폭기는 칼라 키네스코프(35)의 강도 제어 캐소드 전극(36a), (36b), (36c)을 구동하기에 적합한 고레벨 R, G 및 B 칼라 신호를 발생한다. 키네스코프 구동 증폭기에서 나오는 각각의 출력 신호는 전류 감지기(30), (31), (32)를 통하여 키네스코프 캐소드(36a), (36b), (36c)에 결합된다.In FIG. 1, the color television signal from the color television signal source 10 supplies the separated luminance component of the television signal to the luminance processor 14 of the luminance channel of the receiver and the separated chroma component of the chroma channel of the receiver. A frequency selector 12 (including a comb filter, for example) is supplied for supply to the processor 16. Chromaticity processor 16 supplies the output luminance signal Y from luminance processor 14 and the output R-Y and B-Y color difference signals coupled in matrix 18. The matrix 18 supplies low level r ', g' and b 'color image display signals to the respective gain control amplifiers 20, 21 and 22, each gain control amplifier being amplified r, The g and b signals are sequentially supplied to the video output kinescope drive amplifiers 24, 25, and 26. The kinescope drive amplifier generates high level R, G, and B color signals suitable for driving the intensity control cathode electrodes 36a, 36b, 36c of the color kinescope 35. Each output signal from the kinescope drive amplifier is coupled to the kinescope cathodes 36a, 36b, 36c via current detectors 30, 31, 32.

칼라 키네스코프(36)는 분리된 적색, 녹색 및 청색 키네스코프 전자총을 포함하는 각각의 캐소드 전극(36a), (36b), (36c)에 대해 공통으로 바이어스된 단일 제어 그리드 전극(38)을 구비한 자기 접속 인라인(in-line)총유형이다. 수상기의 편향 회로로부터 유도된 수평 플라이백(flyback) 펄스에 응답하여 고전압원(40)으로부터 키네스코프(35)의 애노드 전극에 대하 고동작전압이 공급된다. 키네스코프 빔 재공급 전류는 DC동작 전원(B+)와 조합된 저항(42)을 경유하여 고전압원(40)에 공급된다.The color kinescope 36 has a single control grid electrode 38 commonly biased to each of the cathode electrodes 36a, 36b, 36c comprising separate red, green and blue kinescope electron guns. One magnetic connection in-line total type. A high operating voltage is supplied from the high voltage source 40 to the anode electrode of the kinescope 35 in response to a horizontal flyback pulse derived from the deflection circuit of the receiver. The kinescope beam resupply current is supplied to the high voltage source 40 via a resistor 42 combined with a DC operating power source B + .

수상기는 키네스코프(35)에 인가된 비데오 신호의 크기를 제한하기 위한 자동 키네스코프 빔 전류 제한기 제어 회로(50)를 포함함으로서, 키네스코프가 주어진 임계 레벨이상으로 과잉 빔 전류(캐소드 전류)를 전도하는 것으로 감지될 때 과잉의 키네스코프 빔 전류를 제한하게 된다. 비데오 신호의 영상 주사(추적) 기간동안 키네스코프 캐소드 전류를 나타내는 비데오 영상의 크기는 전류 감지기(30), (31), (32)에 의해 각각 감지되고, 감지된 전류는 전류 합산점(45)에서 결합되어 전체 키네스코프 캐소드 전류와 관련된 감지된 총전류를 발생시키게 된다. 이 전류의 크기는 빔 제한기 제어 회로(50)에 의해 감지되고, 빔 제한기 제어 회로(50)는 감지된 키네스코프가 주어진 임계 레벨을 초과하는 양과 관련된 출력 제어 신호를 발생하여 저장한다(예를들면, 커패시터에 의해) 정상 화상 기간동안 이 제어 신호는 전자 스위치 S1을 통하여 휘도 처리기(14)에, 도체(52)를 통해 색도 처리기(16)에 결합된다. 제어신호는 색도 및 휘도 신호의 크기를 제한하기 위한 극성을 구비하여, 키네스코프의 빔 전류를 상기의 안전 레벨로 제한하게 된다.The water receiver includes an automatic kinescope beam current limiter control circuit 50 for limiting the magnitude of the video signal applied to the kinescope 35, so that the kinescope delivers excess beam current (cathode current) above a given threshold level. When detected as conducting, it limits the excess kinescope beam current. The magnitude of the video image representing the kinescope cathode current during the video scanning (tracking) of the video signal is detected by the current detectors 30, 31, and 32, respectively, and the detected current is the current summation point 45. Combined to generate a sensed total current related to the overall kinescope cathode current. The magnitude of this current is sensed by the beam limiter control circuit 50, and the beam limiter control circuit 50 generates and stores an output control signal related to the amount by which the sensed kinescope exceeds a given threshold level (e.g., This control signal is coupled to the luminance processor 14 via the electronic switch S1 and to the chromaticity processor 16 via the conductor 52, for example, by a capacitor. The control signal has a polarity for limiting the magnitude of the chromaticity and luminance signals, thereby limiting the beam current of the kinescope to the above safety level.

빔 전류 제한은 휘도 색도 신호의 피크대 피크 진폭을 감소시킴으로써 주어진 과잉 빔 전류 범위에 걸쳐 이루어진다. 많은 칼라텔레비젼 수상기는 휘도 및 색도 신호의 진폭을 동시 제어하기 위하여 시청자에 의해 조절 가능한 전위차계를 구비한 회로를 포함한다. 빔 제한기 제어 신호는 휘도 및 색도 신호의 진폭을 동시 제어하기 위해 이와 같은 회로에 인가될 수 있다.Beam current limiting is achieved over a given excess beam current range by reducing the peak-to-peak amplitude of the luminance chromaticity signal. Many color television receivers include circuitry with potentiometers adjustable by the viewer to simultaneously control the amplitude of the luminance and chroma signals. Beam limiter control signals may be applied to such circuits to simultaneously control the amplitudes of the luminance and chroma signals.

작동 스위치 S1은 수상기의 자동 화이트 평형 제어 시스템의 작동과 관련된다. 스위치 S1은 제 2 도에 도시된 바와 같은 금지(inhibit) 타이밍 신호에 응답하여, 스위치 S1이 자동 화이트 평형 장치 제어 기간동안 개방, 비전도상태일때 빔 제한기 제어 전압이 휘도 처리기(14)의 제어 입력에서 분리된다. 스위치 S1으로 인하여 정상 화상(영상 주사)기간 동안 전도, 단락상태를 나타내면 이에의해 빔 제한기 제어 전압이 휘도 처리기(14)의 전류 전도를 제어함으로써 과다 빔 전류를 제한하도록 작동하게 된다.The actuation switch S1 relates to the operation of the automatic white balance control system of the receiver. The switch S1 is in response to an inhibit timing signal as shown in FIG. 2, so that the beam limiter control voltage is controlled by the luminance processor 14 when the switch S1 is open and nonconductive during the automatic white balancer control period. It is separated from the input. When the switch S1 indicates conduction and short circuit conditions during the normal image (image scanning) period, the beam limiter control voltage is thereby activated to limit the excessive beam current by controlling the current conduction of the luminance processor 14.

화이트 평형 시스템은 전자총에 대하여 적절한 구동비를 유지하기 위하여 전자총의 이득과 관련된 키네스코프 전자총 방사특성의 변화를 자동적으로보상한다. 전자총의 이득 특성은 예를들면 온도 및 노화로 인해 변화하기 쉽다. 따라서, 화이트 비데오 구동 신호에 응답하여 키네스코프가 백색을 발생시키는 능력은 화이트 평형 시스템을 이용해 비교되지 않으면 손상을 받는다.The white balance system automatically compensates for changes in the kinescope electron gun radiation characteristics associated with the gain of the gun in order to maintain an appropriate drive ratio for the gun. The gain characteristics of the electron gun are likely to change due to, for example, temperature and aging. Thus, the ability of the kinescope to generate white in response to a white video drive signal is compromised unless compared using a white balance system.

화이트 평형 시스템은 적색, 녹색 및 청색 키네스코프 캐소드 신호 결합선로와 각각 조합된 다수의 구동 제어기(60), (62), (64)와, 휘도 처리기(14)와 결합된 화이트 구동 기준 신호원(65)을 포함한다. 달리 표시된점만 제외하고 제어 구동기(60), (62), (64)의 기능 요소는 서로 유사하다. 따라서, 청색 키네스코프 전자총을 청색 구동 제어기(64)가 도시되고 논의될 것이다.The white balance system comprises a number of drive controllers 60, 62, 64, combined with red, green, and blue kinescope cathode signal coupling lines, respectively, and a white drive reference signal source coupled with the luminance processor 14. 65). Except where otherwise indicated, the functional elements of the control drivers 60, 62, 64 are similar to each other. Thus, blue drive controller 64 with a blue kinescope electron gun will be shown and discussed.

화이트 평형 시스템의 작동은 제 2 도 및 제 2a 도에 도시된 타이밍 신호를 참고로하여 설명된다. 이러한 타이밍 신호는 수상기의 편향 회로에서 유도된 수직(Ⅴ) 및 수평(H)영상 동기화 신호에 응답하고 논리 게이트와 같은 결합 논리 회로와 이진 카운터와 같은 순차 논리 회로를 포함하기도 하는 타이밍 신호 발생기(55)에 의해 제공된다.Operation of the white balance system is described with reference to the timing signals shown in FIGS. 2 and 2A. This timing signal is a timing signal generator 55 that responds to the vertical (V) and horizontal (H) image synchronization signals derived from the deflection circuit of the receiver and also includes a combined logic circuit such as a logic gate and a sequential logic circuit such as a binary counter. Is provided by

각각의 수직 필드 귀선 기간의 끝에서, 비데오 영상 정보가 결여된 각각의 수직 귀선소거 기간동안 중대한 화이트 구동 레벨 휘도 신호를 나타내는 기준 신호(예를들면, 직류 전압)은 기준 전원(65)에서 휘도 처리기(14)로 결합된다. 이러한 결합은 약간의 수평라인 기간을 둘러싸는 자동 화이트 구동 제어 기간동안 발생하는 화이트 타이밍 신호에 의해 가능해진다. 휘도 처리기(14)에 인가된 화이트 기준 신호의 크기는 몇몇 구동 시스템이 정상적으로 예상된 100%피크 화이트 휘도 신호의 크기에 가까운 더큰 화이트 기준 신호를 필요로 한다고 할지라도 전체 화이트 휘도 신호의 약 10%가 될수 있다.At the end of each vertical field retrace period, a reference signal (e.g., a DC voltage) representing a significant white drive level luminance signal during each vertical retrace period lacking video image information is applied to the luminance processor at reference power source 65. (14) combined. This combination is made possible by the white timing signal occurring during the automatic white drive control period surrounding some horizontal line periods. The magnitude of the white reference signal applied to the luminance processor 14 is approximately 10% of the total white luminance signal, although some drive systems require a larger white reference signal that is close to the expected 100% peak white luminance signal. Can be.

이때 블랭크 신호는 색도 처리기(16)에 인가되고, 화이트 기준 신호가 인가되는 회로를 앞서는 휘도 처리기(14)에서의 회로에 인가된다. 블랭크 신호는 휘도 처리기(14)에서의 처리기가 비전도상태로 되게하여, 의사 신호 및 비데오 신호 동기 성분이 화이트 평형 시스템의 작동을 방해하지 않게 된다. 또한, 이때

Figure kpo00001
Figure kpo00002
신호는 화이트 평형 시스템이 청색 키네스코프 전자총 신호 선로에 대해 작동할 때 청색 및 적색 신호 증폭기(20), (21)를 비전도상태로 만들기 위한 진폭 및 센스(sence)로 상기의 청색 및 적색 증폭기(20), (21)에 인가된다. 즉, 화이트 평형 시스템이 청색 신호 선로와 이 선로와 관련된 청색 키네스코프 전자총에 대해 작동할때 적색, 녹색 및 청색이득 제어 증폭기(20), (21), (22) 중 청색 증폭기(22)만이 전도상태로 남는다.The blank signal is then applied to the chroma processor 16 and to the circuit in the luminance processor 14 preceding the circuit to which the white reference signal is applied. The blank signal causes the processor in the luminance processor 14 to be in a non-conductive state so that the pseudo and video signal synchronization components do not interfere with the operation of the white balance system. Also, at this time
Figure kpo00001
And
Figure kpo00002
The signal is amplified and sensed to bring the blue and red signal amplifiers 20 and 21 into non-conductive state when the white balance system operates on a blue kinescope electron gun signal line. 20) and (21). That is, only the blue amplifier 22 of the red, green and blue gain control amplifiers 20, 21, and 22 conducts when the white balance system operates on the blue signal line and the blue kinescope electron gun associated with the line. Remain in state.

제 2a 도에서 알수 있는 것처럼, 제 1 수직 필드 귀선소거 기간동안 청색 전자총 화이트 전류가 감지될때 부방향 신호

Figure kpo00003
Figure kpo00004
는 신호
Figure kpo00005
의 전도 상태로 인해 청색증폭기(22)가 화이트 평형 구동제어 기간동안 전도 상태로 유지되도록 허용하는 동안 증폭기(20), (21)가 비전도상태로 되게 한다. 부방향 신호
Figure kpo00006
Figure kpo00007
는 AKB 바이어스 제어 기간도 포함하여, 앞으로 설명되는 바와 같이 AKB 시스템의 작동을 용이하게 만든다. 연속 제2 및 제 3 필스 귀선소거 기간동안 녹색 및 적색 전자총 전류가 각각 감지될때의
Figure kpo00008
,
Figure kpo00009
Figure kpo00010
신호의 상대적인 조건이 제 2a 도에 도시된다.As can be seen in Figure 2a, the negative signal when a blue electron gun white current is detected during the first vertical field blanking period.
Figure kpo00003
And
Figure kpo00004
Signal
Figure kpo00005
The conduction state of causes the amplifiers 20 and 21 to become non-conductive while allowing the blue amplifier 22 to remain in the conduction state during the white balance drive control period. Negative signal
Figure kpo00006
And
Figure kpo00007
The AKB bias control period also facilitates the operation of the AKB system as described later. When the green and red electron gun currents are sensed respectively during successive second and third field blanking
Figure kpo00008
,
Figure kpo00009
And
Figure kpo00010
The relative conditions of the signal are shown in Figure 2a.

화이트 기준 신호는 증폭기(22)와 관련 키네스코프 구동 증폭기(26)를 통하여 전도되어, 캐소드(36C)를 포함하는 청색 키네스코프 전자총으로 향하는 백색 기준 구동 신호를 발생시키게 된다. 청색 캐소드(36)에 의해 전도되는 대응하는 백색 기준 레벨 전류는 감지기(32)에 의해 감지되어, 전류 합산점(45)를 통하여 청색 구동 제어기(64)에 결합된다.The white reference signal is conducted through amplifier 22 and associated kinescope drive amplifier 26 to generate a white reference drive signal directed to the blue kinescope electron gun including cathode 36C. The corresponding white reference level current conducted by the blue cathode 36 is sensed by the detector 32 and coupled to the blue drive controller 64 through the current summation 45.

청색 구동 제어기(64)는 이 제어기의 입력에 있는 전자스위치 S2, 전류 비교기(67) 및 출력 저장기(68)를 포함한다. 입력 스위치 S2 및 전류 비교기(67)는 화이트 타이밍 신호에 포함되는 기간동안 발생하는 구동 감지 신호에 응답하여 제어된다. 기준 전원(66)으로부터 기준 전류의 크기는 전류 비교기(67)에 공급될 때 청색 캐소드 전류가 화이트 기준 신호에 응답하여 정확히 전도될때 청색 캐소드 전류의 크기와 동일하도록 미리 선택된다. 따라서, 화이트 구동 기준 신호원(65)으로부터의 화이트 기준 신호의 크기와 기준 전원(66)으로부터 기준 전류와 크기는 서로에 대해 하나와 관련되어 선택된다.The blue drive controller 64 includes an electronic switch S2, a current comparator 67 and an output reservoir 68 at the input of the controller. The input switch S2 and the current comparator 67 are controlled in response to the drive detection signal occurring during the period included in the white timing signal. The magnitude of the reference current from the reference power source 66 is preselected to be equal to the magnitude of the blue cathode current when the blue cathode current is correctly conducted in response to the white reference signal when supplied to the current comparator 67. Thus, the magnitude of the white reference signal from the white drive reference signal source 65 and the reference current and magnitude from the reference power supply 66 are selected in relation to one another.

청색 전자총에 대한 화이트 구동 전류 감지 기간동안 스위치 S2가 전도상태로 되고 전류 비교기(67)가 구동 감지 신호에 응답하여 동작한다. 전류 비교기는 청색 전자총이 너무 높거나 너무 낮을 경우 출력 에러 정정 신호를 발생한다. 정정 신호는 출력 저장기(68)에 의해 축적되고, 정확한 청색 총신호를 발생하기 위한 센스로 증폭기(22)의 이득을 변경시키기 위한 증폭기(22)의 이득 제어 입력에 인가된다. 저장기(68)는 후에 3개의 수직 필드를 발생시키는 다음 청색 총 전류 감지 기간까지 증폭기(22)의 이득 제어 입력에서의 에러 전도 신호를 유지한다. 전류 비교기(67)으로부터의 이득 정정 출력 신호는 전류 비교기(67)에 의해 감지되는 전류가 실제로 동일한 경우 즉, 청색 전자총의 전류 전도 레벨(이득이) 정확할 경우 불면상태로 유지된다.During the white drive current sensing period for the blue electron gun, the switch S2 becomes conductive and the current comparator 67 operates in response to the drive sensing signal. The current comparator generates an output error correction signal if the blue electron gun is too high or too low. The correction signal is accumulated by the output reservoir 68 and applied to the gain control input of the amplifier 22 to change the gain of the amplifier 22 with a sense to generate an accurate blue aggregate signal. The reservoir 68 maintains the error conducting signal at the gain control input of the amplifier 22 until the next blue total current sensing period that generates three vertical fields. The gain correction output signal from the current comparator 67 remains sleepless if the current sensed by the current comparator 67 is actually the same, i.e., the current conduction level (gain) of the blue electron gun is correct.

적색 및 녹색 구동 제어기(60), (62)는 적색 및 녹색 전자총 화이트 평형 측정치에 대해 후속 필드 귀선소거 기간동안 유사한 방식으로 작동한다. 적색 및 녹색 구동 제어기(60), (62)에서 기준 전류원에 의해 공급되는 기준 전류의 레벨은 적색 및 녹색 전자총의 정상적인 정확한 이득 관련 방사특성에 따라 선택된다. 또한, 적색 및 녹색 구동 제어회로(60), (62)와 관련된 입력 스위치 및 비교기는 청색 전자총에 대해 화이트 구동 측정기간 동안 비전도상태로 되게 한다. 이러한 목적으로 녹색 구동 제어기(60), (62)의 입력 스위치와 비교기에 인가되는 구동 감지 신호는 청색 전자총 화이트 구동 측정 기간동안 적색 및 녹색 구동 제어기(60), (62)의 입력 스위치 및 비교기를 비전도상태로 유지하기에 충분한 크기 및 극성을 나타낸다. 즉, 주어진 필드 기간동안 테스트하에서 전자총과 관련된 구동 제어 회로만이 작동하게 된다.The red and green drive controllers 60, 62 operate in a similar manner for the subsequent field blanking periods for the red and green electron gun white balance measurements. The level of the reference current supplied by the reference current source in the red and green drive controllers 60 and 62 is selected according to the normal accurate gain related radiation characteristics of the red and green electron guns. In addition, the input switches and comparators associated with the red and green drive control circuits 60 and 62 are brought into non-conductive state during the white drive measurement period for the blue electron gun. For this purpose, the drive detection signals applied to the input switches and comparators of the green drive controllers 60 and 62 are applied to the input switches and comparators of the red and green drive controllers 60 and 62 during the blue electron gun white drive measurement period. It exhibits sufficient magnitude and polarity to remain non-conductive. That is, only the drive control circuit associated with the electron gun will operate under test for a given field period.

각각의 전류 감지기(30) 내지 (32)는 캐소드 신호 결합 선로에 포함된 고전압 PNP 에미터 플로워 트랜지스터를 포함하는데, 이 트랜지스터의 베이스 입력 전극은 관련 키네스코프 구동 증폭기의 입력에 결합되고, 에미터 출력은 관련 키네스코프 캐소드에 결합되며, 콜렉터 전극은 전류 합산점(제 1 도의 회로(45)를 말함)에 결합된다. 빔 제한기 제어 회로(50)는 디. 에이취. 윌리스의 미합중국 특허원 제 4,165,025 호에 도시된 형태의 회로를 통합할 수 있다. 빔 제한기 제어 회로(50)로 이용하기 적합한 회로에 대한 상세한 설명뿐만 아니라 각각의 전류 감지기(30) 내지 (32)용으로 적합한 회로에 대한 상세한 설명은 상기의 미합중국 특허원 제 497,157 호에 개시된다.Each current detector 30 to 32 includes a high voltage PNP emitter follower transistor included in a cathode signal coupling line, the base input electrode of which is coupled to the input of the associated kinescope drive amplifier and outputs an emitter. Is coupled to the associated kinescope cathode and the collector electrode is coupled to the current summation point (refer to circuit 45 of FIG. 1). The beam limiter control circuit 50 has a d. H. A circuit of the type shown in Willis's U.S. Patent No. 4,165,025 may be incorporated. Details of circuits suitable for use with the respective current detectors 30 to 32 as well as details of circuits suitable for use as the beam limiter control circuit 50 are disclosed in US Pat. No. 497,157, supra. .

자동 키네스코프 바이어스(AKB)제어회로(75)는 캐소드(36a), (36b), (36c)를 각각 포함하는 적색(R), 녹색(G) 및 청색(B)키네스코프 전자총중 하나와 각각 조합된 다수의 제어 회로를 포함한다. 각각의 바이어스 제어 회로는 노드 A에서 전류 합산점(45)의 출력에 결합된 입력을 포함한다. 다수의 바이어스 제어 회로는 제 2 도에서 볼수 있는 것처럼 수직 귀선이 끝난 다음, 화이트 구동 제어 기간전의 바이어스 제어 기간동안 발생하는 바이어스 감지 타이밍 신호에 응답하여 작동한다. 바이어스 제어 회로는 각각 적색, 녹색, 청색 구동 제어기(60), (62), (64)의 방식과 유사한 방식으로, 다수의 캐소드 신호 선로의 블랙레벨 전류를 감지하기 위해 각각의 R, G, B 캐소드 신호 선로에 대해 작동한다. 자동 바이어스 제어 기간동안 블랭크 신호는 휘도 처리기(14) 및 색도 처리기(16)에 인가되고, 휘도 처리기(14)는 예를들면 입력 기준 신호에 응답하여 출력 블랙 기준 레벨을 발생시킨다.The automatic kinescope bias (AKB) control circuit 75 is configured with one of the red (R), green (G), and blue (B) kinescope electron guns, respectively, including cathodes 36a, 36b, and 36c, respectively. It includes a plurality of control circuits in combination. Each bias control circuit includes an input coupled to the output of current summation 45 at node A. Many bias control circuits operate in response to a bias sensing timing signal that occurs during the bias control period after the vertical retrace, as shown in FIG. 2, before the white drive control period. The bias control circuit is similar to that of the red, green, and blue drive controllers 60, 62, and 64, respectively, in order to detect the black level currents of the multiple cathode signal lines, respectively. It works on the cathode signal line. The blank signal is applied to the luminance processor 14 and the chromaticity processor 16 during the automatic bias control period, and the luminance processor 14 generates an output black reference level, for example in response to the input reference signal.

바이어스 제어회로는 기준 레벨에 대해 감지된 블랙전류의 크기를 각각 나타내는 출력 바이어스 제어 신호 CR, CG및 CB를 발생한다. 이러한 제어 신호는 각각의 캐소드 신호 선로에 대해 소망의 블랙 전류 레벨을 유지하기 위해 증폭기 (20), (21), (22)의 바이어스 제어 입력에 인가된다. R,G,B 자동 바이어스 제어기(75)는 키네스코프 전자총에 대해 적절한 바이어스를 유지하여, 키네스코프 노화, 온도 효과, 부정확한 키네스코프 바이어싱과 부정확한 영상 재생을 유도할 수도 있는 다른 요소들이 있을 때 칼라 영상의 재생을 충실히 유지한다.The bias control circuit generates output bias control signals C R , C G and C B that respectively represent the magnitude of the sensed black current relative to the reference level. This control signal is applied to the bias control inputs of amplifiers 20, 21 and 22 to maintain the desired black current level for each cathode signal line. The R, G, B automatic bias controller 75 maintains an appropriate bias for the kinescope electron gun, which may lead to kinescope aging, temperature effects, inaccurate kinescope biasing, and other factors that may cause inaccurate image reproduction. When faithfully maintain the playback of color images.

R,G,B 자동 바이어스 제어기(75)에서의 각각의 바이어스 제어 회로는 청색 구동 제어기(64)와 연결하여 설명된 형태의 회로 소자를 포함할 수 있다. 따라서 각각의 바이어스 제어기는 바이어스 감지 타이밍 신호에 응답하는 입력 스위치와, 기준 전류와 전류 합산점(45)의 출력에서 유도된 블랙 전류 사이의 차를 나타내는 출력 신호를 발생시키도록 바이어스 감지 신호에 의해 자동되게 만들어진 차동 비교기(differential compartator)와, 바이어스 제어 신호를 발생하기 위해 비교기 출력에 결합된 저장 회로를 포함할 수도 있다.Each bias control circuit in the R, G, B automatic bias controller 75 may include circuit elements of the type described in connection with the blue drive controller 64. Thus, each bias controller is automatically controlled by the bias sense signal to generate an input switch that responds to the bias sense timing signal and an output signal representing the difference between the reference current and the black current induced at the output of the current sum 45. It may also comprise a differential compartator, and a storage circuit coupled to the comparator output for generating a bias control signal.

자동 구동 제어 작동과 연결하여, 금지 타이밍 신호는 스위치 S1이 각각의 화이트 타이밍 신호의 지속 기간동안 비전도되게 되도록 한다. 스위치 S1이 비전도되면 빔 제한기 제어 회로(50)로부터의 빔 제한기 제어 전압이 화이트 구동 제어기간동안 휘도 처리기(14)의 특성에 영향을 미치는 것을 방지한다. 그렇지 않으면, 빔 제한기 제어 신호는 화이트 구동 제어 기간동안 휘동 신호 선로의 전도특성에 바람직하지 못하게 영향을 미쳐 키네스코프에 의해 전도되는 감지된 화이트 구동 전류의 심각한 왜곡을 초래할 수도 있다.In conjunction with the automatic drive control operation, the inhibit timing signal causes the switch S1 to be non-conductive for the duration of each white timing signal. The non-conductive switch S1 prevents the beam limiter control voltage from the beam limiter control circuit 50 from affecting the characteristics of the luminance processor 14 during the white drive control period. Otherwise, the beam limiter control signal may undesirably affect the conduction characteristics of the fluctuation signal line during the white drive control period, resulting in severe distortion of the sensed white drive current conducted by the kinescope.

스위치 S1은 이 스위치가 AKB 제어기간동안 비전도 상태로 유지되도록 작동하게 계시된다. 따라서, 빔 제한기 제어 전압은 AKB 제어 기간동안 휘도 처리(14)의 제어 입력에서 분리된다. 빔 제어기 제어 전압에 의해 색도 처리기(16)의 이득을 제어하면 색도 처리기(16)의 R-Y 및 B-Y 출력에서 관련 바이어스 오프 셋 에러를 유도할 수 있다. 이러한 바이어스 에러는 작다하더라도 전도되지 않는다면 저휘도 전류 감지시 특히 재생된 칼라 영상에 주목할만한 칼라 에어를 발생시킬 수 있으며, 단일 색 감지의 경우에 잘못된 칼라 색조를 초래할 수도 있다. 이러한 바람직하지 못한 효과는 도체(52)가 빔 제한기 제어 전압을 색도 처리기(16)에 연속적으로 결합하므로 방지된다. 빔 제한기에서 유도된 바이어스 에러는 직류 결합 키네스코프 캐소드 신호 결합 선로에서 AKB 시스템에 의해 감지되고 정정된다.Switch S1 is shown to operate such that the switch remains in a non-conductive state during the AKB control period. Thus, the beam limiter control voltage is separated at the control input of the luminance process 14 during the AKB control period. Controlling the gain of the color processor 16 by the beam controller control voltage may lead to associated bias offset errors in the R-Y and B-Y outputs of the color processor 16. This bias error, even if small, can cause notable conduction of color air, particularly in the reproduced color image, when low luminance current is detected, and may result in false color tones in the case of single color detection. This undesirable effect is avoided because the conductor 52 continuously couples the beam limiter control voltage to the color processor 16. The bias error induced in the beam limiter is detected and corrected by the AKB system on the DC coupled kinescope cathode signal coupling line.

휘도 처리기(14)의 출력에서의 바이어스 에러는 빔 제한기 제어 전압의 이득 제어 작용에 응답하여 발생 될 수 있다. 이러한 시스템에서 이러한 휘도 출력 바이어스 에러는 AKB 시스템에 의해 감지되고 보상되지 않는다, 즉, 스위치 S1은 금지 타이밍 신호에 응답하여 AKB 자동 바이어스 제어 기간동안 비전도 상태로 되어, 이에 의해 빔 제한기 제어 전압이 휘도 처리기(14)에서 분리된다. 그러나 이러한 휘도 출력 바이어스 에러는 결국 영상 명도에서 비교적 소량의 변화만을 나타내므로 재생된 화면에서 조금 느낄 수 있다. 또한 AKB 시스템에 의한 이러한 휘도 바이어스를 감지하고 정정하는 것은 제한된 크기의 AKB 시스템의 다이나믹 제어범위를 소비할 것이다. 따라서, 몇몇 시스템에서, 이러한 방식으로 쓸모있는 AKB 다이나믹 제어 범위를 소모하지 않는 것이 좋으며 특히, 이러한 휘도 바이어스 에러의 두드러진 영향을 방해받지 않을 때에는 더욱 소모하지 않는 것이 좋다.A bias error at the output of the luminance processor 14 may be generated in response to the gain control action of the beam limiter control voltage. In such a system this luminance output bias error is not detected and compensated for by the AKB system, i.e., the switch S1 goes into a non-conductive state during the AKB auto bias control period in response to the inhibit timing signal, whereby the beam limiter control voltage is reduced. It is separated in the luminance processor 14. However, this luminance output bias error can be felt a little on the reproduced screen because it shows only a relatively small change in image brightness. Also, detecting and correcting such luminance bias by the AKB system will consume the dynamic control range of the AKB system of limited size. Thus, in some systems it is better not to consume the useful AKB dynamic control range in this way, especially when not disturbed by the noticeable effects of this luminance bias error.

색도 바이어스 오프셋 에러는 빔 제한기 제어 신호가 이득 제어를 위해 인가되는 색도 처리기(16)에서의 회로와 관련된 작은 값의 의사 임피던스의 영향으로 생길 수 있다. 이러한 의사 임피던스는 분산 회로 설계와 집적 회로 설계에서 모두 피할수는 없으며 아날로그 및 디지탈 비데오 신호 처리 회로에서 회로 설계 및 구성의 함수로서 실재할 수 있다. 디지탈 텔레비젼 신호 처리 시스템의 일례는 "초고밀도 집적 회로 디지탈 텔레비젼 시스템(DIGIT 2000)"이라는 명칭으로 ITT 출판물에 설명된 바와 같이 인터내셔널 텔리폰 앤드 텔레그래프 코포레이션의 월드와이드 세미콘덕터 그룹(Worldwide Semiconductor Group)에 의해 최근 소개되었다. 이 시스템은 제 1 도에서 색도 처리기(16)에 의해 이용되는 형태의 색도 처리기를 통합하는 MMA 2100 비데오 코덱 집적 회로를 포함한다.Chromatic bias offset error can result from the effect of small values of pseudo impedance associated with circuitry in the color processor 16 to which the beam limiter control signal is applied for gain control. This pseudo impedance is inevitable in both distributed and integrated circuit designs, and can exist as a function of circuit design and configuration in analog and digital video signal processing circuits. An example of a digital television signal processing system is the International Semiconductor Group of International Telephony & Telegraph Corporation as described in the ITT publication under the name "Ultra High Density Integrated Circuit Digital Television System (DIGIT 2000)." Recently introduced. The system includes an MMA 2100 video codec integrated circuit incorporating a color processor of the type used by the color processor 16 in FIG.

이러한 디지탈 텔레비젼 신호 처리 시스템에서 디지탈(이진)형태로 복조된 칼라 차신호는 복조된 칼라 차 신호가 제 1 도의 매트릭스 (18)와 같은 매트릭스 회로망에 인가되기 전에 색도 처리기의 출력과 조합된 디지탈-아날로그(D/A)변환기를 이용하여 아날로그 형태로 변환된다. D/A 변환기는 제 3 도에 도시된 형태로 구성될 수 있고, 여기서 R-Y 및 B-Y 디지탈 입력 신호는 R-Y 및 B-Y 아날로그 출력 신호가 각각 제공되는 유사한 D/A 변환기 (80), (82)에 인가된다. D/A 변환기는 영이 아닌 양의 기준 전압원 VREF에 각각 결합되고 또한 접지 전위점에 결합된다.In such a digital television signal processing system, the color difference signal demodulated in digital (binary) form is combined with the output of the color processor before the demodulated color difference signal is applied to a matrix network such as matrix 18 of FIG. Converted to analog form using (D / A) converter. The D / A converter can be configured in the form shown in FIG. 3, where the RY and BY digital input signals are applied to similar D / A converters 80, 82 provided with RY and BY analog output signals, respectively. do. The D / A converters are respectively coupled to a nonzero positive reference voltage source V REF and also to ground potential.

D/A 변환기 (80)에 나타나 있는 바와 같이, 각각의 D/A 변환기는 디지탈 입력 신호 성분이 인가되고 대응하는 아날로그 출력 신호를 공급하는 저항성 가산기를 포함한다. 이 실시예에서, 색도 채널의 신호 이득은(감소하는)양의 기준 전압 VREF의 크기를 제어함으로써 빔 전류 제한 목적으로 제어된다. 각각의 기준 전압의 크기가 감소됨에 따라 아날로그 출력 차신호의 진폭도 따라서 감소된다. D/A 변환기에 대한 접지 연결과 같은, D/A 변환기를 포함하는 회로의 구성 및 설계와 관련되 예견할 수 없고 일반적으로 회피할 수 없는 소량의 의사 임피던스가 있으면 D/A 변환기에 대해 덜 효과적으로(즉, 덜 안정하게) 접지전위 연결을 하게 된다. 이 조건은 기준 전압의 레벨이 빔 제한기 제어 전압으로 인해 변화도록 될때 예견할 수 없는 출력 바이어스 오프셋 에러를 유도할 수 있다.As shown in D / A converter 80, each D / A converter includes a resistive adder to which a digital input signal component is applied and supplies a corresponding analog output signal. In this embodiment, the signal gain of the chroma channel is controlled for beam current limiting purposes by controlling the magnitude of the (reducing) positive reference voltage V REF . As the magnitude of each reference voltage decreases, the amplitude of the analog output difference signal decreases accordingly. Less effective for D / A converters if there is a small amount of pseudo-impedance that is unpredictable and generally unavoidable in relation to the construction and design of the circuit that includes the D / A converter, such as the ground connection to the D / A converter. (Ie less stable) ground potential connection. This condition can lead to unpredictable output bias offset errors when the level of the reference voltage is caused to change due to the beam limiter control voltage.

본 발명에 따른 장치는 인터내셔넬 텔리폰 앤드 텔레그라프 코포레이션의 월드와이드 반도체 그룹(독일연방, 프레이브로그)에 의해 최근 소개된 디지탈 텔레비젼 신호 처리 시스템에 포함된 회로와 같은 디지탈 신호 처리 시스템뿐만 아니라 아날로그 처리 시스템을 포함하는 비데오 신호 처리 시스템과도 이용될 수 있다. 디지탈 텔레비젼 신호 처리 시스템은 "초고밀도 디지탈 텔레베젼 시스템-DIGIT 2000"이라는 명칭의 ITT 출판물에 공개된 바와 같이, 합성 칼라 텔레비젼 신호, 휘도 색도 주파수 선택, 여러 휘도와 색도의 처리 및 제어기능에 대한 디지탈 버젼을 제공하기 위해 MAA 200중앙 처리 장치, MAA 2100 비데오 코덱유니트 및 MAA 2200 비데오 처리기 유니트를 포함하는 집적 회로이다.The device according to the invention is not only an analog processing system but also a digital signal processing system such as a circuit included in a digital television signal processing system recently introduced by the Worldwide Semiconductor Group (Federated States of Germany) of International Telephony & Telegraph Corporation. It can also be used with a video signal processing system comprising a. Digital television signal processing systems, as disclosed in the ITT publication entitled "Ultra High Density Digital Television System-DIGIT 2000," are digital for composite color television signals, luminance chromaticity frequency selection, and processing and control of multiple luminance and chromaticities. An integrated circuit comprising a MAA 200 central processing unit, a MAA 2100 video codec unit and a MAA 2200 video processor unit to provide a version.

이 디지탈 텔레비젼 신호 처리 시스템은 자동 빔 전류 제한기, 자동 화이트 평형 제어 회로, 그리고 제 1 도와 관련하여 설명되고 도시되는 R,G,B자동 바이어스 제어기(75)를 참고로하여 설명되는 형태의 자동 바이어스 제어 회로를 포함한다. 이와 같은 집적 회로 시스템에서, 자동 바이어스 제어 작동 기간동안 색도 채널에 공급된 빔 제한기 제어 전압이 원하는 결과를 나타내도록 상호 작용하는 집적 회로 소자와 관련된 타이밍을 변화시키는 것은 어렵고 또한 원하지 않는 것일 수 있다. 그러나 본 출원에서 설명된 바와 같이 제 1 도의 S1과 같은 스위치와 관련된 접속부를 변화시키는 것은 비교적 쉽다고 생각된다. 그러므로, 본 발명에 의해서, 스위치 타이밍을 변화시키지 않고 스위치 접속부, 예컨대 제 1 도의 도체(52)를 배설함으로써 원하는 결과를 얻을 수 있는 잇점이 있다.This digital television signal processing system is an automatic bias of the type described with reference to an automatic beam current limiter, an automatic white balance control circuit, and an R, G, B automatic bias controller 75 described and shown in connection with the first diagram. It includes a control circuit. In such integrated circuit systems, it may be difficult and undesirable to vary the timing associated with the interacting integrated circuit elements such that the beam limiter control voltage supplied to the chromaticity channel during the automatic bias control operation yields the desired results. However, it is considered relatively easy to change the connection associated with the switch, such as S1 in FIG. 1, as described in the present application. Therefore, the present invention has the advantage that a desired result can be obtained by arranging the switch connection portion, for example, the conductor 52 of FIG. 1, without changing the switch timing.

Claims (7)

영상기간 및 영상 귀선소거 기간을 포함하는 비데오 신호를 처리하기 위한 휘도 및 색도 채널을 포함하는 비데오 채널과, 상기 비데오 채널을 경유하여 결합되는 비데오 신호에 응답하는 영상 표시 장치를 구비한 시스템에 있어서, 상기 비데오 채널에 대한 구동 특성을 유지하기 위하여 규정된 구동 제어 기간동안 영상 귀선 소거 기간내에서 상기 영상 표시 장치(35)의 전류 전도를 모니터하기 위하여 상기 비데오 채널에 결합된 자동 구동 제어 수단(64)과, 상기 비데오 채널에 대한 바이어스 특성을 유지하기 위하여 규정된 바이어스 제어 기간동안 영상 귀선소가 기간내에서 상기 영상 표시 장치의 전류 전도를 모니터하기 위해 상기 비데오 채널에 결합된 자동 바이어스 제어 수단(75)과, 비데오 신호 영상 정보에 응답하여 상기 영상 표시 장치에 의해 전도되는 과다한 빔 전류를 자동 제어하고 출력 빔 전류 제한 제어 신호를 제공하는 전류 제한 수단(50)과, 상기 영상 기간을 포함하는 기간동안 상기 제어신호를 상기 휘도 채널(14)에 선택적으로 결합하기 위한 수단(S1)과, 상기 영상 기간동안과 상기 스위칭 수단의 작동과 무관한 상기 바이어스 제어 기간동안 상기 제어 신호를 상기 색도 채널(16)에 결합하기 위한 수단(S2)을 구비하는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.A system having a video channel including a luminance and chromaticity channel for processing a video signal including an image period and an image blanking period, and a video display device responsive to a video signal coupled via the video channel. Automatic drive control means 64 coupled to the video channel to monitor current conduction of the video display device 35 during the image blanking period for a defined drive control period to maintain drive characteristics for the video channel; Automatic bias control means (75) coupled to said video channel to monitor current conduction of said video display device within said period of time during said defined bias control period to maintain bias characteristics for said video channel; By the image display device in response to a video signal image information Current limiting means 50 for automatically controlling excess beam current and providing an output beam current limiting control signal, and for selectively coupling said control signal to said luminance channel 14 for a period including said video period. Means (S1) and means (S2) for coupling said control signal to said chromaticity channel (16) during said imaging period and during said bias control period independent of the operation of said switching means. Video signal processor with error compensation. 제 1 항에 있어서, 상기 제어 신호는 상기 색도 채널에 연속적으로 결합되는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.The video signal processor of claim 1, wherein the control signal is coupled to the chroma channel continuously. 제 1 항에 있어서, 상기 스위칭 수단(S1)은 상기 구동 제어 기간동안과 상기 바이어스 제어 기간동안 상기 제어 신호를 상기 휘도채널에서 분리시키는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.The video signal processor of claim 1, wherein the switching means (S1) separates the control signal from the luminance channel during the driving control period and during the bias control period. 제 3 항에 있어서, 상기 스위칭 수단(S1)은 상기 제어 신호를 수신하기 위한 입력과 상기 휘도 채널(14)에 결합된 출력을 구비한 전자 스위치를 포함하고, 상기 전자 스위치는 상기 바이어스 제어 기간과 상기 구동 제어 기간동안 비전도상태로 되는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.4. The switch according to claim 3, wherein said switching means (S1) comprises an electronic switch having an input for receiving said control signal and an output coupled to said luminance channel (14), said electronic switch having a bias control period and And a non-conductive state during the drive control period. 제 3 항에 있어서, 기준 신호(화이트)는 상기 구동 제어 기간 동안 상기 휘도 채널(14)에 인가되고, 상기 기준 신호는 상기 구동 제어 기간동안 상기 영상 표시 장치의 전류 전도를 증가시키기 위해 큰 화이트 방향 영상 센스로 구성되며, 상기 자동 구동 제어 수단(64)는 상기 기준 신호에 응답하여 상기 표시 장치에 의해 전도되는 전류의 크기를 감지하는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.4. The reference signal (white) of claim 3, wherein a reference signal (white) is applied to the luminance channel (14) during the drive control period, and the reference signal is subjected to a large white direction to increase current conduction of the image display device during the drive control period. And an image sense, wherein the automatic driving control means (64) senses the magnitude of the current conducted by the display device in response to the reference signal. 제 5 항에 있어서, 상기 영사 표시 장치는 캐소드 강도 제어 전극(36C)을 포함하는 전자총을 구비한 키네스코프(35)를 포함하고, 상기 기준 신호(화이트)는 상기 휘도 채널(14)을 경유하여 상기 캐소드 전극에 인가되며, 상기 자동 구동제어 수단(64)은 상기 구동 제어 기간동안 캐소드 전류의 크기를 감지하며, 상기 자동 바이어스 제어 수단(75)은 상기 바이어스 제어 기간동안 캐소드 전류의 크기를 감지하는 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호 처리기.6. The projection display device according to claim 5, wherein the projection display device includes a kinescope (35) having an electron gun including a cathode intensity control electrode (36C), wherein the reference signal (white) is via the luminance channel (14). Applied to the cathode, the automatic drive control means 64 detects the magnitude of the cathode current during the drive control period, and the automatic bias control means 75 detects the magnitude of the cathode current during the bias control period. And a video signal processor having bias error compensation. 제 1 항에 있어서, 상기 색도 채널(16)은 기준 전압원(VREF)을 포함하고, 상기 색도 채널에 의해 처리되는 색도 신호의 크기는 상기 기준 전압의 크기의 함수이며, 상기 제어 신호는 빔 전류 제한에 영향을 미치도록 상기 기준 전압의 크기를 변화시키기 위하여 상기 기준 전압원에 결합된 것을 특징으로 하는 바이어스 에러 보상을 갖는 비데오 신호처리기.2. The chromaticity channel (16) according to claim 1, wherein the chromaticity channel (16) comprises a reference voltage source (V REF ), wherein the magnitude of the chromaticity signal processed by the chromaticity channel is a function of the magnitude of the reference voltage and the control signal is a beam current. And a bias error compensation coupled to the reference voltage source to change the magnitude of the reference voltage to effect a limit.
KR1019850001327A 1984-03-02 1985-03-02 Video signal processor with bias error compensation KR930009362B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US58539084A 1984-03-02 1984-03-02
US585,390 1984-03-02
US585390 1984-03-02

Publications (2)

Publication Number Publication Date
KR850006835A KR850006835A (en) 1985-10-16
KR930009362B1 true KR930009362B1 (en) 1993-09-28

Family

ID=24341234

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019850001327A KR930009362B1 (en) 1984-03-02 1985-03-02 Video signal processor with bias error compensation

Country Status (4)

Country Link
KR (1) KR930009362B1 (en)
CA (1) CA1219353A (en)
DE (1) DE3584458D1 (en)
SG (1) SG137694G (en)

Also Published As

Publication number Publication date
SG137694G (en) 1995-01-13
CA1219353A (en) 1987-03-17
DE3584458D1 (en) 1991-11-28
KR850006835A (en) 1985-10-16

Similar Documents

Publication Publication Date Title
US4263622A (en) Automatic kinescope biasing system
EP0154527B1 (en) Video signal processor with bias error compensation
US4516152A (en) Video signal processor with automatic kinescope white balance and beam current limiter control systems
CA1061890A (en) Circuit for maintaining operating point stability of an amplifier
GB1586092A (en) Brightness control apparatus
KR930004803B1 (en) Video signal processor with automatic kinescope beam current limtter
CA1225147A (en) Automatic kinescope bias control system with modified initial operation
KR930009361B1 (en) Error compensated control system in a video signal processor
GB2133245A (en) Automatic display bias control system
EP0041554A4 (en) Automatic peak beam current leveler system.
FI76231C (en) A video signal processing device
US4435729A (en) Television receiver with selectively disabled on-screen character display system
FI73559C (en) Interrupt compensated automatic beam current limiter for an image tube.
GB1598591A (en) Brightness control circuit with predictable brightness control range
KR920003724B1 (en) Automatic kinescope bias control system
US4584596A (en) Television receiver alignment system
KR930009362B1 (en) Video signal processor with bias error compensation
US4523233A (en) Automatic bias control system with compensated sense point
CA1065471A (en) Automatic beam current limiter
EP0174738B1 (en) Display device bias sensing circuit
KR810001367B1 (en) Automatic beam current limiter
JP2982161B2 (en) Color video monitor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010814

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee