KR930008489Y1 - Counter auto-reset & memory control circuit - Google Patents

Counter auto-reset & memory control circuit Download PDF

Info

Publication number
KR930008489Y1
KR930008489Y1 KR2019910013211U KR910013211U KR930008489Y1 KR 930008489 Y1 KR930008489 Y1 KR 930008489Y1 KR 2019910013211 U KR2019910013211 U KR 2019910013211U KR 910013211 U KR910013211 U KR 910013211U KR 930008489 Y1 KR930008489 Y1 KR 930008489Y1
Authority
KR
South Korea
Prior art keywords
counter
sensing means
reset
recording
control circuit
Prior art date
Application number
KR2019910013211U
Other languages
Korean (ko)
Other versions
KR930005546U (en
Inventor
홍권표
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910013211U priority Critical patent/KR930008489Y1/en
Publication of KR930005546U publication Critical patent/KR930005546U/en
Application granted granted Critical
Publication of KR930008489Y1 publication Critical patent/KR930008489Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/03Control of operating function, e.g. switching from recording to reproducing by using counters
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

카운터 자동리세트 및 메모리제어회로Counter automatic reset and memory control circuit

제 1 도는 본 발명에 따른 회로오도이다.1 is a circuit diagram according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 키스캔부 20 : 시스템제어부10: kiss scan unit 20: system control unit

본 고안은 기록재생장치에 있어서 카운터제어회로에 관한 것으로, 특히 카운터의 리세트모드와 메모리모드의 작동을 제어하기 위한 카운터 자동리세트 및 메모리제어회로에 관한 것이다.The present invention relates to a counter control circuit in a recording / playback apparatus, and more particularly to a counter automatic reset and a memory control circuit for controlling the operation of a counter reset mode and a memory mode.

일반적인 기록재생장치의 종류는 비디오카세트레코더(Video Cassette Recorder; 이하 VCR이라 함)와 오디오(Audio), 콤팩트디스크플레이어(Compact Disk Player; 이하 CDP라 함)등을 들 수 있다. 이러한 기록재생장치에서 상술한 카운터의 리세트기능은 기록매체상에 녹화 초기부분이나 다시 한번 더 보고 싶은 부분의 최초지점(또는 개소)을 마킹하기 위한 것이고, 카운터 메모리기능은 카운터가 리세트된(예를들어 카운터값이 "000"이 된)지점을 기억하였다가 녹화 완료나 재생완료후 또는 기타 작동제어에 의하여 작동이 중지되고, 리와인드모드를 수행했을때, 상기 개소지점을 검출하기 위한 것이다. 이때 개소가 검출되면 기록재생장치는 리와인드모드에서 STOP모드로 자동전환된다. 이와 같은 작동제어로 녹화시작점 또는 재차재생을 원하는 지점을 쉽게 검출하여 재생할 수 있게 된다.Typical recording and playback apparatuses include a video cassette recorder (hereinafter referred to as a VCR), audio, and a compact disk player (hereinafter referred to as a CDP). In such a recording / reproducing apparatus, the above-described counter resetting function is for marking the initial point (or location) of the initial recording portion or the portion to be viewed again on the recording medium, and the counter memory function is used to reset the counter ( For example, it is for detecting the point when the point where the counter value becomes "000" is stored and the operation is stopped after the completion of recording, the completion of playback, or by other operation control, and the rewind mode is executed. At this time, if a location is detected, the recording / playback apparatus automatically switches from the rewind mode to the STOP mode. This operation control makes it possible to easily detect and start the recording start point or the point where playback is desired again.

그러나 종래에는 이러한 기능을 제어하기 위해서는 시스템외부에 장착된 카운터 리세트단자와 카운터 메모리스위치단자를 직접 눌러주어야 하는 번거로움이 있었다.However, in the related art, in order to control such a function, it is cumbersome to directly press the counter reset terminal and the counter memory switch terminal mounted outside the system.

따라서 본 고안은 목적은 기록매체 삽입과 동시에 카운터를 자동리세트시키고, 삽입된 기록매체의 안전편 유무를 판별하여 카운터의 메모리모드가 제어되도록 하는 카운터 자동리세트 및 메모리제어회로를 제공하는 것이다.Accordingly, an object of the present invention is to provide a counter automatic reset and a memory control circuit which automatically resets a counter at the same time as the recording medium is inserted, determines whether the inserted recording medium is safe or not, and controls the memory mode of the counter.

이와 같은 목적을 달성하기 위하여 본 발명은 카운터와, 카운터의 리세트지점을 기억하기 위한 기억소자를 포함하는 시스템제어기를 구비한 기록재생장치의 카운터제어회로에 있어서; 상기 기록재생장치에 장착되어 영상 및 음향정보를 기록하기 위한 기록매체에 안착여부를 감지하기 위한 제 1 감지수단과; 상기 기록매체의 안전편 유무를 감지하기 위한 제 2 감지수단과; 상기 제 1 감지수단의 출력신호에 따라 상기 카운터의 리세트작동을 제어하고, 상기 제 1 감지수단과 제 2 감지수단의 출력신호에 따라 상기 기억 소자의 작동을 제어하는 신호들을 상기 시스템제어기로 각각 출력하기 위한 키스캔부를 포함함을 특징으로 한다.In order to achieve the above object, the present invention is directed to a counter control circuit of a recording / playback apparatus having a system controller comprising a counter and a memory element for storing a reset point of the counter; First sensing means mounted on the recording and reproducing apparatus, for detecting whether the recording medium is mounted on a recording medium for recording image and sound information; Second sensing means for sensing the presence or absence of a safety piece of the recording medium; Controlling the reset operation of the counter according to the output signal of the first sensing means, and controlling the operation of the memory element in accordance with the output signal of the first sensing means and the second sensing means to the system controller, respectively And a kisscan unit for outputting.

이어서 첨부된 도면을 참조하여 본 발명에 대하여 설명하기로 한다.Next, the present invention will be described with reference to the accompanying drawings.

제 1 도는 본 발명의 카운터 자동리세트 및 메모리제어회로의 일 실시예로서, VCR에 적용된 경우에 대하여 설명하기로 한다.FIG. 1 illustrates an example of the counter automatic reset and memory control circuit of the present invention, which is applied to a VCR.

제 1 도의 구성은, VCR의 전기기능을 제어하는 것으로 본 발명에서 언급되는 카운터와 카운터의 리세트정보를 기억하는 기억소자를 내장한 시스템제어부(20)와, 키입력수단(도면에 예시되지 않음)과 시스템제어부(20) 사이에 접속된 키스캔부(10)와, 최고전위(B+)와 접속점(A)사이에 결합된 저항(R1)과, 접속점(A)에 제 1 접점(S1)을 결합하고, 접속점(B)에 제 2 접점(S2)을 결합한 제10N/OFF스위치(SW1)와, 제 10N/OFF스위치(SW1)와 병렬로 놓이고 접속점(A)에 제 1 접점(S1)을 결합한 제20N/OFF스위치(SW2)와, 제20N/OFF스위치(SW2)의 제 2 접점(S2)과 접속점(B)를 각각의 입력단에 접속한 논리곱게이트(AND1)와, 논리곱게이트(AND1)의 출력단과 키스캔부(10)의 일측 입력단 사이에 결합된 저항(R2)과, 접속점(B)과 키스캔부(10)의 다른 일측 입력단 사이에 결합된 저항(R3)으로 이루어진다. 특히 키스캔부(10)는 저항(R2)이 접속된 입력단을 베이스에 접속한 NPN형 제 1 트랜지스터(Q1)와, 저항(R3)이 접속된 입력단을 베이스에 접속한 NPN형 제 2 트랜지스터(Q2)를 포함하도록 구성된다.The configuration of FIG. 1 is for controlling the electrical function of the VCR, a system controller 20 having a counter and a memory element for storing the reset information of the counter mentioned in the present invention, and key input means (not illustrated in the drawing). ) And the kisscan unit 10 connected between the system control unit 20 and the resistor R1 coupled between the highest potential B + and the connection point A, and the first contact point S1 at the connection point A. Are coupled in parallel with the 10N / OFF switch SW1 and the 10N / OFF switch SW1 having the second contact point S2 coupled to the connection point B and the first contact point S1 at the connection point A. ), The logical product gate AND1 connecting the 20 < N > N / OFF switch SW2, the second contact S2 and the connection point B of the 20N / OFF switch SW2 to the respective input terminals, and the logical product. A resistor R2 coupled between the output terminal of the gate AND1 and one input terminal of the kisscan unit 10 and a resistor R3 coupled between the connection point B and the other input terminal of the kisscan unit 10. Is done. In particular, the kisscan unit 10 includes an NPN type first transistor Q1 connecting an input terminal to which a resistor R2 is connected to a base, and an NPN type second transistor connecting an input terminal connected to a resistor R3 to a base ( Q2).

제 1 도의 작동은, 우선 VCR데크내에 부착되어 있는 제10N/OFF스위치(SW1)는 테이프가 안착되면 ON으로 스위칭된다. 이에 따라 저항(R1)을 통해 접속점(A)에 걸려 있던 최고전위(B+)는 저항(R3)을 통해 키스캔부(10)의 제 2 트랜지스터(Q2)의 베이스로 인가된다. 제 2 트랜지스터(Q2)는 베이스에 인가된 전위가 높으므로 ON되어 시스템제어부(20)로 인가한다.In the operation of FIG. 1, first, the 10N / OFF switch SW1 attached to the VCR deck is switched ON when the tape is seated. Accordingly, the highest potential B + applied to the connection point A through the resistor R1 is applied to the base of the second transistor Q2 of the kisscan unit 10 through the resistor R3. The second transistor Q2 is turned on and applied to the system controller 20 because the potential applied to the base is high.

여기서 제 2 트랜지스터(Q2)는 스위칭용이다. 이에 따라 시스템제어부(20)는 종전의 외부 카운터리세트단자를 눌렀을 때와 동일하게 카운터를 리세트시킨다.Here, the second transistor Q2 is for switching. As a result, the system controller 20 resets the counter in the same manner as when the external counter reset terminal was pressed.

한편, 테이프안착여부를 검지하여 제 1 스위치(SW1)가 ON됨과 동시에 안착된 테이프의 안전편 유무를 검지한다. 이때, 안전편이 존재하면 제 20N/OFF스위치(SW2)는 ON된다. 여기서 안전편은 안착된 테이프가 녹화(또는 기록)가 가능한 것인지를 체크하기 위한 것으로 안전편이 존재하면 녹화가 가능한 것이다. 따라서 안전편이 존재하여 상술한 바와 같이 제 20N/OFF스위치(SW2) 가 ON되면, 논리곱게이트(AND1)은 하이논리를 출력한다. 논리곱게이트(AND1)의 출력은 저항(R2)을 통하여 키스캔부(10)의 제 1 트랜지스터(Q1)의 베이스로 인가된다.On the other hand, by detecting whether the tape is seated, the first switch SW1 is turned on, and at the same time, the presence or absence of the safety piece of the seated tape is detected. At this time, if there is a safety piece, the 20th N / OFF switch SW2 is turned on. Here, the safety section is to check whether the seated tape is capable of recording (or recording). If the safety section exists, the recording is possible. Therefore, when the 20N / OFF switch SW2 is turned on as described above because the safety piece exists, the AND gate AND1 outputs high logic. The output of the AND gate AND1 is applied to the base of the first transistor Q1 of the kisscan unit 10 through the resistor R2.

제 1 트랜지스터(Q1)는 스위칭용으로 베어스에 인가되는 전압이 높은 전위이므로 ON으로 스위칭된다. 따라서 시스템제어부(20)는 카운팅 정보를 기억하기 위한 기억소자가 작동되도록 설정한다. 이에 따라 기억소자는 카운터의 리세트정보를 기억하게 된다. 반면 안전편이 존재하지 않으면 제 20N/OFF스위치(SW2) 가 OFF되므로, 논리곱게이트(AND1)는 로우논리신호를 출력한다. 논리곱게이트(AND1)의 출력은 상술한 바와 같이 저항(R2)을 통해 키스캔부(10)의 제 1 트랜지스터(Q1)로 인가되나, 제 1 트랜지스터(Q1)는 베이스에 인가되는 전위가 낮으므로 OFF된다. 따라서 시스템제어부(20)의 상기 기억소자는 작동되지 않게 된다.The first transistor Q1 is switched ON because the voltage applied to the bears for switching is a high potential. Therefore, the system controller 20 sets the memory device for storing the counting information to be operated. As a result, the memory device stores the reset information of the counter. On the other hand, if the safety piece does not exist, the 20th N / OFF switch SW2 is turned off, and the logical AND gate AND1 outputs a low logic signal. The output of the AND gate AND1 is applied to the first transistor Q1 of the kisscan unit 10 through the resistor R2 as described above, but the first transistor Q1 has a low potential applied to the base. It turns OFF. Therefore, the memory device of the system controller 20 is not operated.

이와 같이 본 발명은 기록재생장치의 시스템제어부내에 있는 카운터의 리세트 및 메모리작동제어를 기록매체(예를들어 자기테이프)의 안착과 동시에 이루어지도록 자동제어 함으로써, 종전과 같이 녹화 초기부분이나 재차 재생초기부분부터 반복 재생할 때 상기 초기부분의 검출이 용이한 이점이 있다.As described above, the present invention automatically controls the reset of the counter and the memory operation control in the system control unit of the recording / playback apparatus to be performed simultaneously with the seating of the recording medium (for example, magnetic tape). There is an advantage that the initial portion can be easily detected when repeated playback from the initial portion.

Claims (3)

카운터와, 카운터의 리세트지점을 기억하기 위한 기억소자를 포함하는 시스템제어기(20)를 구비한 기록재생장치의 카운터제어회로에 있어서; 상기 기록재생창치에 장착되어 영상 및 음향정보를 기록하기 위한 기록매체의 안착여부를 감지하기 위한 제 1 감지수단과; 상기 기록매체의 안전편 유무를 감지하기 위한 제 2 감지수단과; 상기 제 1 감지수단의 출력신호에 따라 상기 카운터의 리세트작동을 제어하고, 상기 제 1 감지수단과 제 2 감지수단의 출력신호에 따라 상기 기억소자의 작동을 제어하는 신호들을 상기 시스템제어기(20)로 각각 출력하기 위한 키스캔부를 포함함을 특징으로 하는 카운터 자동리세트 및 메모리제어회로.A counter control circuit of a recording / playback apparatus comprising a system controller 20 including a counter and a memory element for storing a reset point of the counter; First sensing means mounted on the recording reproduction window to detect whether a recording medium for recording video and sound information is mounted; Second sensing means for sensing the presence or absence of a safety piece of the recording medium; The system controller 20 controls the reset operation of the counter according to the output signal of the first sensing means and controls the operation of the memory device according to the output signals of the first sensing means and the second sensing means. And a kiss-can section for outputting each to a counter). 제 1 항에 있어서, 상기 제 1 감지수단은 상기 기록매체가 안착에 따라 연동되는 제 1 제어용스위치(SW1)로 이루어지고, 상기 제 2 감지수단은 상기 기록매체의 안전편의 존재에 따라 연동되는 제 2 제어용스위치(SW2)로 이루어짐을 특징으로 하는 카운터 자동리세트 및 메모리제어회로.The method of claim 1, wherein the first sensing means comprises a first control switch (SW1) that the recording medium is interlocked in accordance with the seating, the second sensing means is interlocked in accordance with the presence of the safety piece of the recording medium Automatic counter and memory control circuit, characterized in that the control switch (SW2). 제 2 항에 있어서, 상기 키스캔부에는 출력되는 상기 기억소자에 대한 제어신호는 상기 제 1 제어용스위치(SW1) 및 제 2 제어용스위치(SW2)가 동시에 연동될 때 카운터의 리세트지점을 기억하도록 함을 특징으로 하는 카운터 자동리세트 및 메모리제어회로.The control signal for the memory device, which is output to the kisscan unit, stores the reset point of the counter when the first control switch SW1 and the second control switch SW2 are simultaneously linked. Counter automatic reset and memory control circuit, characterized in that.
KR2019910013211U 1991-08-20 1991-08-20 Counter auto-reset & memory control circuit KR930008489Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910013211U KR930008489Y1 (en) 1991-08-20 1991-08-20 Counter auto-reset & memory control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910013211U KR930008489Y1 (en) 1991-08-20 1991-08-20 Counter auto-reset & memory control circuit

Publications (2)

Publication Number Publication Date
KR930005546U KR930005546U (en) 1993-03-22
KR930008489Y1 true KR930008489Y1 (en) 1993-12-22

Family

ID=19318068

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910013211U KR930008489Y1 (en) 1991-08-20 1991-08-20 Counter auto-reset & memory control circuit

Country Status (1)

Country Link
KR (1) KR930008489Y1 (en)

Also Published As

Publication number Publication date
KR930005546U (en) 1993-03-22

Similar Documents

Publication Publication Date Title
US4121262A (en) Magnetic recording/reproducing device
KR930008489Y1 (en) Counter auto-reset & memory control circuit
US4417135A (en) Power saving electronic counter circuit for tape recorder
JP2840299B2 (en) Operation control circuit of tape recorder
KR0183586B1 (en) Copy protection device for a video cassette recorder
JP3205465B2 (en) Magnetic recording / reproducing device
KR100221839B1 (en) Vcr with viss-recording using contrast level
KR0118488Y1 (en) Apparatus for displaying record state of video cassette recorder
JPH0619866B2 (en) Double cassette text recorder
KR0151474B1 (en) Apparatus for auto-selecting of input line
JP2653062B2 (en) Magnetic recording / reproducing device
KR0176447B1 (en) Automatically setting device and method in counter mode
JPS6267754A (en) Repeat device
KR930006892Y1 (en) Auto-repeat circuit for vcr
KR930004916Y1 (en) Fast forward & reward mode change apparatus of vtr
KR100199869B1 (en) Apparatus and method for controlling power supply of video cassette recorder
KR900006640Y1 (en) Automatic recording stop circuit of the jcr
JPH0614266Y2 (en) Magnetic recording / playback device
JP3087590U (en) Magnetic recording / reproducing device
KR960010319Y1 (en) Power automatic control circuit
KR960013015B1 (en) Method for alarming/recording type of tape
KR950010535Y1 (en) Dubbing circuit in vcr and audio cassette
KR940020408A (en) Long time recording control device and control method of general video cassette recorder
JPH0823504A (en) Camcorder
JPH0143367B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20021129

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee