KR930008051B1 - 에드-드롭 전송장비의 데이타 버스 선택장치 - Google Patents

에드-드롭 전송장비의 데이타 버스 선택장치 Download PDF

Info

Publication number
KR930008051B1
KR930008051B1 KR1019910007299A KR910007299A KR930008051B1 KR 930008051 B1 KR930008051 B1 KR 930008051B1 KR 1019910007299 A KR1019910007299 A KR 1019910007299A KR 910007299 A KR910007299 A KR 910007299A KR 930008051 B1 KR930008051 B1 KR 930008051B1
Authority
KR
South Korea
Prior art keywords
address
data
bus
selector
drop
Prior art date
Application number
KR1019910007299A
Other languages
English (en)
Other versions
KR920022114A (ko
Inventor
강규용
Original Assignee
삼성전자 주식회사
정용문
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정용문 filed Critical 삼성전자 주식회사
Priority to KR1019910007299A priority Critical patent/KR930008051B1/ko
Publication of KR920022114A publication Critical patent/KR920022114A/ko
Application granted granted Critical
Publication of KR930008051B1 publication Critical patent/KR930008051B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Small-Scale Networks (AREA)

Abstract

내용 없음.

Description

에드-드롭 전송장비의 데이타 버스 선택장치
제 1 도는 에드-드롭 전송 시스템.
제 2 도는 본 발명에 따른 데이타 버스 선택장치.
* 도면의 주요부분에 대한 부호의 설명
30-1∼30-n : 에드-드롭부 11 : 제 2 선택기
12 : 메모리 13 : 제 1 선택기
14 : 마이콤 15 : 카운터
100 : 공통부 A 200 : 공통부 B
110-210 : SONET 처리부 120, 220 : 버스선택부
본 발명은 에드-드롭(Add-Drop) 전송장치에 관한 것으로, 특히 에드 버스와, 드롭 버스를 선택하기 위한 버스 선택장치에 관한 것이다.
에드-드롭 전송장치에서 데이타의 처리는 소프트 웨어를 이용한 처리 방법과, IEEE(국제전기전자 기술자 협의회) P1396에서 표준화 하고 있는 공통 버스를 이용하는 방법등이 있다.
본 발명에서는 후자인 공통 버스를 이용하는 방법을 설명한다. 그리고 제 1 도는 공통 버스를 이용한 통상적인 에드-드롭 전송장치의 블럭도를 도시한 것이다. 상기 제 1 도에서 공통부 A(100)에서 SONET(Synchronus Network) 프레임된 수신데이타는 동기를 맞춘 다음 오버 헤드를 처리한 뒤 프레임 동기신호와 데이타를 병렬 변환하여 다운스트림 드롭버스(Down Stream Drop Bus)(DD)에 출력한다. 이때 에드-드롭부(30-1∼30-n)는 상기 드롭버스(DD)에서 데이타를 드롭시키거나 다운스트림 에드버스(Down Stream Add Bus)를 통해 데이타를 삽입하거나 한다. 이때 공통부 B(200)에서는 상기 드롭버스(DD)와 에드버스(DA)로 데이타를 받을 때 버스 선택부(22)를 이용 드롭버스(DD)의 데이타와 에드버스(DA)의 데이타를 선택한뒤 SONET 처리부(210)에서 선택된 데이타를 받아 오버 헤드를 삽입하여 외부로 전송한다. 그리고 공통부 B(200)에서 공통부 A(100)로 데이타 전송은 상기한 동작수순의 반대 상태를 갖는다.
본 발명의 목적은 빠른 속도로 에드버스와 드롭버스를 선택할 수 있는 버스 선택 회로를 제공함에 있다.
상기한 목적을 달성하기 위해 본 발명은, 소정 클럭신호(CK)를 받아 재생 어드레스를 순차적으로 카운트하며 소정 프레임 싱크신호(FS)가 공급될 때 클리어 되는 카운터(15)와, 소정 기록 어드레스와 선택 신호를 생성 출력함과 동시에 기록 어드레스에 대응된 소정 영역에 기록될 어드레싱 데이타를 생성 출력하는 마이콤(14)과, 상기 마이콤(14)의 기록 어드레스와 상기 카운터(15)의 재생 어드레스를 받아 상기 마이콤(14)의 선택 신호에 의해 선택 출력하는 제 1 선택기(13)와, 상기 제 1 선택기(13)가 선택 출력하는 기록 또는 재생 어드레스를 기록/재생 어드레스로 하고 상기 마이콤(14)의 선택 신호를 기록/재생 선택 인에이블 신호로 하여 기록시는 상기 마이콤(14)의 기록 어드레스에 따라 어드레싱 데이타를 저장하고 독출시는 그 기록된 어드레싱 데이타를 상기 카운터(15)의 재생 어드레스에 따라 독출하는 메모리(12)와, 상기 메모리(12)가 독출하는 어드레싱 데이타 값을 선택 어드레스로 하여 드롭버스(DD)의 데이타와 에드버스(DA)의 데이타를 선택 출력하는 제 2 선택기(11)와, 상기 제 2 선택기(11)가 선택 출력하는 값을 받아 상기 클럭에 동기하여 래치 출력하는 래치(16)로 구성한다.
이하 상기한 구성에 의거 본 발명의 실시예를 상세히 설명한다.
본 발명에서 버스 선택부(120, 220)는 2가지의 동작 모드가 있다. 하나는 마이콤(14)에 의해 메모리(12)에 기억된 데이타를 초기화시키는 것이며, 다른 하나는 상기 메모리(12)에 기록된 데이타를 카운터(15)의 출력 어드레스에 의해 순서적으로 출력시켜 제 2 선택기(11)를 동작시키는 것이다.
먼저 메모리(12)의 데이타를 초기화 시키는 모드의 동작을 설명한다.
공통부 A(100)는 SONET 처리부(110)에서 데이타가 삽입되는 타임슬롯은 783개로서, 메모리(12)의 ψ번지부터 782번까지 미리 에드되는 타임슬롯을 선택하여 메모리(12)에 데이타를 써넣어야 한다. 이 모드에서는 마이콤(14)이 메모리(12)를 선택 신호를 로우로 액티브시켜 출력시켜 기록 모드로 한 다음 제 2 선택기(13)가 기록 어드레스를 선택할 수 있게 하여, 마이콤(14)의 기록 어드레스가 메모리(12)의 기록 어드레스로 입력되게 함으로서 메모리(12)에 데이타를 써넣는다.
다음 상기 메모리(12)에 기록된 데이타를 독출시켜 제 2 선택기(11)를 동작시키는 모드의 동작을 설명한다. 마이콤(14)이 메모리(12)와 제 1 선택기(13)를 독출 모드로 선택하면 카운터(14)는 프레임 싱크 신호(FS)에 의해 초기화된 뒤 클럭(CK)이 공급될 때 마다 재생 어드레스를 카운팅 한다. 이때 이 재생 어드레스는 시퀀셜하게 ψ-782까지의 값을 갖게 되며, 제 1 선택기(13)의 B입력단으로 입력된다. 이때 상기 제 1 선택기(13)는 상기 B입력단의 입력을 선택하여 출력하도록 스위칭된 상태이므로 상기 재생 어드레스는 상기 메모리(12)의 독출 어드레스로 공급된다. 따라서 상기 메모리(12)는 상기에서 기록된 어드레싱 데이타를 독출하여 제 2 선택기(11)의 선택 어드레스로 공급한다. 그리고 이때 상기 제 2 선택기(11)는 상기 어드레싱 데이타에 의해 상기 드롭버스(DD)와 에드버스(DA)의 데이타를 선택하여 래치(16)로 출력한다. 이때 최종적으로 상기 래치(16)는 상기 제 2 선택기(11)의 출력을 상기 클럭(CK)에 리타이밍시켜 출력한다.
이상 2모드의 동작을 통하여 버스 선택부(120, 220)는 에드-드롭 장치가 초기 세팅되어질 경우, 메모리데이타 초기화 모드로 동작 메모리(12)에 삽입되어져야 하는 타임슬롯을 지정한뒤 데이타를 기록한다. 그리고 드롭버스(DD)와 에드버스(DA)의 데이타를 선택할시 상기 기록된 데이타에 의해 수행함으로서 데이타를 선별적으로 선택할 수 있게 한다.
상술한 바와같이 본 발명은 에드버스(DA)와 드롭버스(DD)에서 데이타를 선별적으로 선택할 수 있는 이점이 있다.

Claims (1)

  1. 에드-드롭 전송장치에 있어서, 소정 클럭신호(CK)를 받아 재생 어드레스를 순차적으로 카운트하며 소정 프레임 싱크신호(FS)가 공급될 때 클리어 되는 카운터(15)와, 소정 기록 어드레스와 선택 신호를 생성 출력함과 동시에 기록 어드레스에 대응된 소정 영역에 기록될 어드레싱 데이타를 생성 출력하는 마이콤(14)과, 상기 마이콤(14)의 기록 어드레스와 상기 카운터(15)의 재생 어드레스를 받아 상기 마이콤(14)의 선택 신호에 의해 선택 출력하는 제 1 선택기(13)와, 상기 제 1 선택기(13)가 선택 출력하는 기록 또는 재생 어드레스를 기록/재생 어드레스로 하고 상기 마이콤(14)의 선택 신호를 기록/재생 선택 인에이블 신호로 하여 기록시는 상기 마이콤(14)의 기록 어드레스에 따라 어드레싱 데이타를 저장하고 독출시는 그 기록된 어드레싱 데이타를 상기 카운터(15)의 재생 어드레스에 따라 독출하는 메모리(12)와, 상기 메모리(12)가 독출하는 어드레싱 데이타 값을 선택 어드레스로 하여 드롭버스(DD)의 데이타와 에드버스(DA)의 데이타를 선택 출력하는 제 2 선택기(11)와, 상기 제 2 선택기(11)가 선택 출력하는 값을 받아 상기 클럭에 동기하여 래치 출력하는 래치(16)로 구성함으로 특징으로 하는 에드-드롭 전송 장비의 데이타 버스 선택장치.
KR1019910007299A 1991-05-06 1991-05-06 에드-드롭 전송장비의 데이타 버스 선택장치 KR930008051B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910007299A KR930008051B1 (ko) 1991-05-06 1991-05-06 에드-드롭 전송장비의 데이타 버스 선택장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910007299A KR930008051B1 (ko) 1991-05-06 1991-05-06 에드-드롭 전송장비의 데이타 버스 선택장치

Publications (2)

Publication Number Publication Date
KR920022114A KR920022114A (ko) 1992-12-19
KR930008051B1 true KR930008051B1 (ko) 1993-08-25

Family

ID=19314138

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910007299A KR930008051B1 (ko) 1991-05-06 1991-05-06 에드-드롭 전송장비의 데이타 버스 선택장치

Country Status (1)

Country Link
KR (1) KR930008051B1 (ko)

Also Published As

Publication number Publication date
KR920022114A (ko) 1992-12-19

Similar Documents

Publication Publication Date Title
US4587650A (en) Method of simultaneously transmitting isochronous and nonisochronous data on a local area network
US4549292A (en) Method of efficiently and simultaneously transmitting both isochronous and nonisochronous data in a computer network
EP0876075A3 (en) Fibre channel switching system and method
US4417283A (en) Digital signal processing system
US7936792B2 (en) Method and circuit for asynchronous transmission
EP0334357B1 (en) Pulse insertion circuit
US5379399A (en) FIFO memory controller for a digital video communications channel having a detector, comparator, and threshold select logic circuit
US5341492A (en) Frame conversion circuit including initial value input circuit
KR930008051B1 (ko) 에드-드롭 전송장비의 데이타 버스 선택장치
KR0132784B1 (ko) 직렬 메모리 장치
US7324566B2 (en) Method and apparatus for interleaving a data stream
US5325404A (en) Synchronization device for performing synchronous circuit switching functions thru an asynchronous communication node
JP2000138985A (ja) クロスコネクトスイッチ
JPS6124852B2 (ko)
JP3038773B2 (ja) フレーム同期回路
KR100323371B1 (ko) 교환 시스템에서 기본 가입자 정합의 인터페이스 정합 시스템 및 방법
JP3010634B2 (ja) フレーム同期多重処理方式
KR100308020B1 (ko) 신호수신장치및그방법
US5629935A (en) Signal multiplexing apparatus using multiconnection
JP2503977B2 (ja) 多重伝送情報の判定回路
KR0153016B1 (ko) 전전자 교환기용 시공간 분할 스위칭 회로
KR19990004474A (ko) 패킷 라우터장치
JP2678814B2 (ja) 回線編集装置およびその回線試験方法
KR100268700B1 (ko) 비디오 디스크 레코더를 위한 고속 비디오 인터페이스회로
US5644292A (en) Alarm termination apparatus

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040723

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee