KR930006586Y1 - Circuit for generating memory control signal of vtr - Google Patents

Circuit for generating memory control signal of vtr Download PDF

Info

Publication number
KR930006586Y1
KR930006586Y1 KR2019910001902U KR910001902U KR930006586Y1 KR 930006586 Y1 KR930006586 Y1 KR 930006586Y1 KR 2019910001902 U KR2019910001902 U KR 2019910001902U KR 910001902 U KR910001902 U KR 910001902U KR 930006586 Y1 KR930006586 Y1 KR 930006586Y1
Authority
KR
South Korea
Prior art keywords
signal
waveform
memory control
control signal
vtr
Prior art date
Application number
KR2019910001902U
Other languages
Korean (ko)
Other versions
KR920017139U (en
Inventor
남주환
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910001902U priority Critical patent/KR930006586Y1/en
Publication of KR920017139U publication Critical patent/KR920017139U/en
Application granted granted Critical
Publication of KR930006586Y1 publication Critical patent/KR930006586Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • G11B15/46Controlling, regulating, or indicating speed

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

VTR의 메모리 콘트롤 신호발생 회로VTR memory control signal generator

제1도는 종래의 필드 슬로우 방식의 비디오 테이프 패턴도.1 is a video tape pattern diagram of a conventional field slow method.

제2도는 본 고안의 프레임 슬로우 방식의 비디오 테이프 패턴도.2 is a video tape pattern of the frame slow method of the present invention.

제3도는 본 고안에 따른 회로도.3 is a circuit diagram according to the present invention.

제4도는 본 고안에 따른 제3도의 타이밍도.4 is a timing diagram of FIG. 3 according to the present invention.

* 도면의 주요부분에 대한 부호의 설명.* Explanation of symbols for the main parts of the drawings.

5 : 제1지연기 10 : 제1파형발생부5: first delay unit 10: first waveform generator

15 : 제2파형발생부 20 : 제2지연기15: second waveform generator 20: second delay unit

25 : 비교기 30 : 기준전압 발생부25: comparator 30: reference voltage generator

40 : 제3파형발생부40: third waveform generator

본 고안은 영상신호 기록 및 재생장치(이하 "VTR"이라 함)에 관한 것으로 특히 VTR의 슬로우 모드(Slow Mode) 또는 스틸 모드(Still Mode)시 화질을 개선시킬 수 있는 VTR의 메로리 콘트롤 신호발생 회로에 관한 것이다.The present invention relates to a video signal recording and reproducing apparatus (hereinafter referred to as " VTR "), in particular, a memory control signal generation circuit of a VTR that can improve image quality in a slow mode or a still mode of a VTR. It is about.

최근의 반도체 메모리 기술의 발달로 인하여 영상신호 처리분야에도 디지털 화 추세가 일반화되고 있는 설정이며 이에 따라 VTR의 비디오 테이프 트랙상의 정보를 A/D변환하여 디지털적으로 처리하는 것이 효과적임은 널리 알려져 있다.Due to the recent development of semiconductor memory technology, digitalization trend is becoming common in the field of video signal processing. Therefore, it is widely known that it is effective to digitally process the information on the video tape track of VTR by A / D conversion. .

제1도는 종래의 필드 슬로우 방식의 비디오 테이프 패턴도를 나타낸 것으로 이를 간략히 설명하면, 먼저 VTR의 슬로우 모드란 정상적인 플레이 모드(Play Mode)를 느리게 볼 수 있는 모드인데 이는 플레이 모드와 스틸(still)모드의 합이 된다. 즉 1/4슬로우 모드는 스틸모드 3번과 플레이 모드 1번을 합한 것이다.FIG. 1 is a diagram illustrating a conventional field slow video tape pattern. Briefly, the slow mode of the VTR is a mode in which a normal play mode can be viewed slowly, which is a play mode and a still mode. Is the sum of. That is, the 1/4 slow mode is the sum of the steal mode 3 and the play mode 1.

제1도의(1A)에서 가로축(t)은 시간을 나타내고 세로축(1)은 비디오 테이프의 주행량을 나타낸 것이다. 상기(1A)는 비디오테이프의 시간개념을 나타내기 위한 패턴 해석으로 편리하에 사용되는데 (a)와 (b)를 합한 것이 1프레임이 되고 L1 및 L2는 비디오 헤드(video head)의 l헤드가 읽는 구간이고 R1 및 R2는 비디오 테이프가 읽는 구간이다.In 1A of FIG. 1, the horizontal axis t represents time and the vertical axis 1 represents the traveling amount of the video tape. The above (1A) is a pattern analysis for representing the time concept of the video tape, which is conveniently used. The combination of (a) and (b) is one frame and L1 and L2 are read by the l head of the video head. And R1 and R2 are sections read by the video tape.

여기서 플레이 모드에서 1/4슬로우 모드로 모드변경이 되었을때 메모리 콘트롤 신호가 (1B)와 같이 발생된다. 상기 메모리 콘트롤 신호는 마이켐 흔히 출력되어 진다.Here, the memory control signal is generated as (1B) when the mode is changed from the play mode to the 1/4 slow mode. The memory control signal is commonly output from Mychem.

따라서 (1C)의 구간 T1에서 1필드가 메모리에 저장되고 이후 구간 T2에서 상기 저장된 1필드가 출력되어진다. 이때 구간 T1에서 메모리 되어지는 영상신호는 (1A)의 빗금으로 도시된 L1에 해당하는데 상기 L1신호는 완전하지 못한 영상신호이다. 이는 상기 (1C)의 T1구간에서 도시된 바와 같이 완전한 직사각형의 신호가 되지 못한다. 또한 T2구간에서 R2신호는 아무런 의미가 없으며 상기 T2구간에서는 상기 1필드 메모리된 L1신호를 1/4 연속슬로우로 출력한다.Therefore, one field is stored in the memory in the section T1 of (1C), and then the stored one field is output in the section T2. At this time, the video signal memorized in the section T1 corresponds to L1 shown by a hatch of (1A). The L1 signal is an incomplete video signal. This is not a perfect rectangular signal as shown in section T1 of (1C) above. In addition, in the T2 section, the R2 signal has no meaning, and in the T2 section, the L1 signal stored in the one field is output as a quarter continuous slow.

여기서 상기 (1C)는 RF레벨을 도시한 것이다.Here, (1C) shows the RF level.

한편 스틸 모드시에도 상기와 같이 1필드만을 메모리하여 스틸 모드 구간에 출력하였다.In the still mode, only one field is memorized as described above and outputted in the still mode section.

상기와 같은 종래의 슬로우/스틸 모드시 발생되어지는 메모리 콘트롤 신호는 1필드밖에 메모리 할 수 없는 문제점이 있으므로 VTR의 슬로우/스틸 모드시 화질의 열화를 초래하였다.The memory control signal generated in the conventional slow / still mode as described above has a problem in that only one field can be stored, resulting in deterioration of image quality in the slow / still mode of the VTR.

따라서 본 고안의 목적은 상기와 같은 문제점을 감안하여 VTR의 슬로우/스틸 모드시 화질을 향상시킬 수 있는 메모리 콘트롤 신호발생회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a memory control signal generation circuit capable of improving image quality in a slow / still mode of a VTR in view of the above problems.

상기와 같은 목적을 달성하기 위한 본 고안은 비디오 테이프 트렉상의 1프레임을 메모리시키기 위한 메모리 콘트롤 신호를 발생시킴을 특징으로 한다.The present invention for achieving the above object is characterized by generating a memory control signal for memory of one frame on a video tape track.

이하 본 고안을 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 고안의 프레임 슬로우 방식의 비디오 테이프 패턴도를 나타낸 것이다.2 is a video tape pattern diagram of a frame slow method of the present invention.

제3도는 본 고안에 따른 회로도로서, 캡스턴 순/역방향 신호를 제1입력단(1H)으로 입력하여 소정시간 지연시키기 위한 제1지연기(5)와 상기 제1지연기(5)의 지연된 출력과 제2입력단(2H)으로 입력되는 캡스턴 제어제한 신호를 논리화하여 제1파형신호를 발생시키기 위한 제1파형발생부(10)와, 스텝 슬로우 신호를 제3입력단(3H)으로 입력하여 소정시간 지연시키기 위한 제2지연기(20)와, 상기 제2지연기(20)의 지연된 출려과 기준전압 발생부(30)의 출력을 입력하여 그에 따른 제1비교신호를 출력하기 위한 비교기(25)와, 상기 제1파형발생부(10)의 제1파형신호와 상기 비교기(25)의 제1비교신호를 입력하여 제2파형신호를 발생시키기 위한 제2파형발생부(15)와, 상기 제2파형발생부(15)의 제2파형신호와 제4입력단(4H)의 헤드스위칭 신호를 지연 입력하여 비디오 테이프 트랙상으로부터의 1프레임을 메모리시키기 위한 메모리 콘트롤 신호를 발생시키는 제3파형발생부(10)로 구성된다.3 is a circuit diagram according to the present invention, and includes a delayed output of the first delay unit 5 and the first delay unit 5 for delaying a predetermined time by inputting a capstan forward / reverse signal to the first input terminal 1H. The first waveform generator 10 for generating the first waveform signal by logically capturing the capstan control restriction signal input to the second input terminal 2H, and the step slow signal are input to the third input terminal 3H for a predetermined time. Comparator 25 for inputting the second delay unit 20 for delaying, the delayed output of the second delay unit 20 and the output of the reference voltage generator 30, and outputs the first comparison signal accordingly. And a second waveform generator 15 for inputting a first waveform signal of the first waveform generator 10 and a first comparison signal of the comparator 25 to generate a second waveform signal; The video tape is delayed by inputting the second waveform signal of the second waveform generator 15 and the head switching signal of the fourth input terminal 4H. The third consists of a waveform generating section 10 to generate a memory control signal for the first frame memory from raeksang.

제4도는 본 고안에 따른 제3도의 타이밍도로서, (4a)는 제4입력단(4H)의 헤드 스위칭 신호를 나타낸 것이고, (4b)는 제2입력단(2H)의 캡스턴 제어 제한 신호를 나타낸 것이과, (4c)는 제1입력단(1H)의 캡스턴 순/역방향 신호를 나타낸 것이고, (4d)는 제3입력단 (3H)의 스텝 슬로우 신호를 나타낸 것이고, (4e)는 제1파형발생부(10)의 출력신호를 나타낸 것이고, (4f)는 제2파형발생부(15)의 출력신호를 나타낸 것이고, (4g)는 제3파형발생부(40)의 출력신호를 나타낸 것이다.4 is a timing diagram of FIG. 3 according to the present invention, where 4a shows a head switching signal of the fourth input terminal 4H, and 4b shows a capstan control restriction signal of the second input terminal 2H. , (C) represents the capstan forward / reverse signal of the first input terminal (1H), (4d) represents the step slow signal of the third input terminal (3H), (4e) represents the first waveform generator 10 ) Shows an output signal, (4f) shows the output signal of the second waveform generator 15, and (4g) shows the output signal of the third waveform generator 40.

이하 본 고안은 상술한 구성에 의거 제2도-제4도를 참조하여 상세히 설명하면, 먼저 본 고안은 슬로우/스틸 모드시 비디오 테이프 트랙상의 1프레임을 메모리시키기 위한 메모리 콘트롤 신호를 어떻게 발생시키는가에 귀착되는데 제3도를 먼저 설명하고 제2도를 나중에 설명하기로 한다.Hereinafter, the present invention will be described in detail with reference to FIGS. 2 through 4 based on the above-described configuration. First, the present invention is directed to how to generate a memory control signal for memorizing one frame on a video tape track in slow / still mode. As a result, FIG. 3 will be described first and FIG. 2 will be described later.

상기 제3도에서 제1지연기(5)는 비디오 테이프의 주행을 담당하는 캡스턴 모터의 캡스턴 N순/역방향 신호를 제1입력단(1H)으로 입력하여 소정시간 지연시키는데 이는 상기 제1파형발생부(10)가 제1파형 신호를 발생시키도록 하기 위한 것이다.In FIG. 3, the first delay unit 5 inputs the capstan N forward / reverse signal of the capstan motor, which is responsible for driving the video tape, to the first input terminal 1H and delays the predetermined time, which is the first waveform generator. It is for (10) to generate a first waveform signal.

즉 상기 제1파형발생부(10)는 제2입력단(2H)으로 입력되는 캡스턴 제어 제한 신호와 상기 제1지연기(5)의 지연된 출력을 입력하여 제1파형 신호를 발생시킨다.That is, the first waveform generator 10 generates a first waveform signal by inputting a capstan control limit signal input to the second input terminal 2H and a delayed output of the first delay unit 5.

상기 제1파형신호는 제4도에서 (4e)의 신호파형이 된다.The first waveform signal becomes the signal waveform of 4e in FIG.

여기서 (a), (4b), (4c), (4d)는 각각 도시하지 않은 외부의 마이컴에서 출력되는 신호파형이다. 계속하여 상기 비교기(25)에서는 상기 제2지연기(20)의 지연된 출력과 기준전압 발생부(30)의 출력을 입력하여 그에 따른 제1비교신호를 출력시킨다. 즉 상기 비교기(25)는 상기 제2지연기(20)의 지연된 스탭 슬로우 신호가 그리운드(ground)레벨이상이므로 이를 기준전압 발생부(30)의 기준전압과 비교하여 상기 제1비교신호를 출력시키는 것이다.Here, (a), (4b), (4c), and (4d) are signal waveforms output from an external microcomputer, respectively, not shown. Subsequently, the comparator 25 inputs the delayed output of the second delay unit 20 and the output of the reference voltage generator 30 to output the first comparison signal accordingly. That is, the comparator 25 outputs the first comparison signal by comparing the delayed step slow signal of the second delay unit 20 with a ground level or more and comparing it with the reference voltage of the reference voltage generator 30. It is to let.

상기 제2파형발생부(15)에서는 상기 제1파형발생부(10)의 제1파형신호와 상기 비교기(25)의 제1비교신호를 입력하여 제2파형신호를 발생시키는데 이는 제4도의 (4f)신호파형이 된다.The second waveform generator 15 inputs the first waveform signal of the first waveform generator 10 and the first comparison signal of the comparator 25 to generate a second waveform signal. 4f) It becomes a signal waveform.

따라서 상기 제3파형발생부(40)에서는 상기 (4f)의 신호파형과 상기 제4입력단(4H)의 헤드 스위칭 신호를 지연 입력하여 제3파형신호를 발생시킨다. 상기 제3파형신호는 (4g)의 파형신호가 되는데 이는 즉 비디오 테이프 트랙상의 1프레임을 메모리 시키기 위한 메모리 콘트롤 신호가 된다.Accordingly, the third waveform generator 40 delays the signal waveform of (4f) and the head switching signal of the fourth input terminal 4H to generate a third waveform signal. The third waveform signal becomes a waveform signal of (4g), that is, a memory control signal for memorizing one frame on a video tape track.

상기 메모리 콘트롤 신호에 의해 메모리된 1프레임은 슬로우/스틸모드구간에서 출력되어 진다.One frame memorized by the memory control signal is output in the slow / still mode section.

제4도에서 메모리 콘트롤 신호는 (4g)파형신호의 M구간이 된다.In FIG. 4, the memory control signal becomes M section of the (4g) waveform signal.

제2도의 (2A)는 본 고안에 따른 프레임 슬로우 방식의 비디오 테이프 패턴도를 나타낸 것인데 가로축(t)은 시간을 세로축(1)은 비디오 테이프의 주행랑을 나타내고 있다.2A shows a video tape pattern diagram of a frame slow method according to the present invention, where the horizontal axis t represents time and the vertical axis 1 represents the running distance of the video tape.

여기서 상기 비디오 테이프란 자기 테이프(Magnetic Tape)를 말한다.In this case, the video tape refers to a magnetic tape.

(2B)는 상기 제3도의 제3파형발생부(40)에서 출력된 메모리 콘트롤 신호이고(2C)는 상기 (B)의 메모리 콘트롤 신호인 H에 따른 RF레벨을 보이고 있다.2B is a memory control signal output from the third waveform generator 40 of FIG. 3, and 2C shows an RF level corresponding to H, which is the memory control signal of FIG.

상기 (2C)의 Ta구간은 슬로우 구간이 되고 Tb는 메뫼 구간이 된다.The Ta section of (2C) is a slow section and Tb is a Memo section.

상기 Tb는 R2의 합이되며 즉 이는 1프레임을 메모리하는 것을 나타낸다.The Tb is the sum of R2, i.e., memory of one frame.

따라서 상기 Tb구간에 메모리된 1프레임 데이터를 나머지 스틸 구간에 출력하게 됨으로서 보다 개선된 화질을 재현시킬 수 있는 것이다. 또한 더나아가서 플레이모드, 슬로우모드, 스틸모드를 디지털화 하기 위해서 오디오 뮤트(AUDIO MUTE)신호의 합성하게 되면 모드변환시 정확한 메모리 콘트롤 신호를 출력시킬 수가 있다. 여기서 상기 메모리 콘트롤 신호는 "하이"구간으로 표시되어 있으나 그 반대로도 출력시킬 수 있다.Therefore, by outputting one frame data memorized in the Tb section to the remaining still section, the improved image quality can be reproduced. Furthermore, by synthesizing the AUDIO MUTE signals to digitize the play mode, slow mode, and still mode, accurate memory control signals can be output during mode switching. In this case, the memory control signal is displayed as a "high" section, but the reverse can also be output.

상술한 바와 같이 VTR의 슬로우/스틸 모드시 비디오 테이프 트랙상의 1프레임을 메모리시키기 위한 메모리 콘트롤 신호를 발생시킴으로써 화질을 개선시킬 수 있는 이점이 있다.As described above, there is an advantage that the image quality can be improved by generating a memory control signal for memorizing one frame on the video tape track in the slow / still mode of the VTR.

Claims (1)

VTR의 슬로우/스틸모드시 메모리 콘트롤 신호발생 회로에 있어서, 캡스턴 순/역방향 신호를 제1입력단(1H)으로 입력하여 소정시간 지연시키기 위한 제1지연기(5)와, 상기 제1지연기(5)의 지연된 출력과 제2입력단(2H)으로 입력되는 캡스턴 제어 제한 신호를 논리화하여 제1파형신호를 발생시키기 위한 제1파형발생부(10)와, 스탭 슬로우 신호를 제3입력단(3H)으로 입력하여 소정시간 지연시키기 위한 제2지연기(20)와, 상기 제2지연기(20)의 지연된 출력과 기준전압 발생부(30)의 출력을 입력하여 그에 따른 제1비교신호를 출력하기 위한 비교기(25)와, 상기 제1파형발생부(10)의 제1파형신호와 상기 비교기(25)의 제1비교신호를 입력하여 제2파형신호를 발생시키기 위한 제2파형발생부(15)와, 상기 제2파형발생부(15)의 제2파형신호와 제4입력단(4H)의 헤드스위칭 신호를 지연 입력하여 비디오 테이프 트랙상으로부터의 1프레임을 메모리시키기 위한 메모리 콘트롤 신호를 발생시키기 위한 제3파형발생부(40)로 구성됨을 특징으로 하는 VTR의 메모리 콘트롤 신호발생 회로.A memory control signal generation circuit in a slow / still mode of a VTR, comprising: a first delay unit (5) for inputting a capstan forward / reverse signal to a first input terminal (1H) and delaying a predetermined time; A first waveform generator 10 for generating a first waveform signal by logicalizing a delayed output of 5) and a capstan control limit signal input to the second input terminal 2H, and a step slow signal to a third input terminal 3H. Input the second delay unit 20 for delaying the predetermined time and the delayed output of the second delay unit 20 and the output of the reference voltage generator 30 to output the first comparison signal accordingly. A second waveform generator for inputting a comparator 25 and a first waveform signal of the first waveform generator 10 and a first comparison signal of the comparator 25 to generate a second waveform signal ( 15) and the second waveform signal of the second waveform generator 15 and the head switching signal of the fourth input terminal 4H. Soft input to a video tape track third memory control signal from the VTR, characterized by consisting of a waveform generating unit 40 for generating the memory control signal to the memory of one frame from the generation circuit.
KR2019910001902U 1991-02-07 1991-02-07 Circuit for generating memory control signal of vtr KR930006586Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910001902U KR930006586Y1 (en) 1991-02-07 1991-02-07 Circuit for generating memory control signal of vtr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910001902U KR930006586Y1 (en) 1991-02-07 1991-02-07 Circuit for generating memory control signal of vtr

Publications (2)

Publication Number Publication Date
KR920017139U KR920017139U (en) 1992-09-17
KR930006586Y1 true KR930006586Y1 (en) 1993-09-28

Family

ID=19310748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910001902U KR930006586Y1 (en) 1991-02-07 1991-02-07 Circuit for generating memory control signal of vtr

Country Status (1)

Country Link
KR (1) KR930006586Y1 (en)

Also Published As

Publication number Publication date
KR920017139U (en) 1992-09-17

Similar Documents

Publication Publication Date Title
SU1103811A3 (en) Revising device for magnetic display/recording
JPS5778623A (en) Track shift detection system of magnetic reproducing device
KR870003660A (en) Image memory control device of video signal reproduction system
KR930006586Y1 (en) Circuit for generating memory control signal of vtr
US5130858A (en) Apparatus having a field memory for reproducing video signals
KR950015343A (en) Skew Compensation Device for Video Tape Recorder
US5028927A (en) Signal processing device for analogue to digital conversion
JPS62200878A (en) Magnetic recording and reproducing device with edition function
JP2615766B2 (en) Playback video signal processing device
KR900005287B1 (en) Magnetic record regenerative apparatus
US5473477A (en) Audio data reproducing device for reproducing digital voice signals on a magnetic tape at a different speed than the speed at which the signals are recorded
KR910002342B1 (en) Magnetic recording and reproducing apparatus
JPS62247686A (en) Special reproduction circuit
JP2501191B2 (en) Playback device
JP2817644B2 (en) Rotating head type magnetic recording / reproducing device
KR940003919Y1 (en) High picture quality search apparatus of vcr
KR960003588Y1 (en) Controlling apparatus of digest audio for vcr
KR910004616B1 (en) Recording circuit without any signal for an interval of image recording and reproducting apparatus
JP3311559B2 (en) High-speed playback circuit of video tape recorder
JP3057201B2 (en) Magnetic recording / reproducing device
JPS6349974Y2 (en)
JP2696623B2 (en) Control signal writing circuit
JP3311560B2 (en) High-speed playback circuit of video tape recorder
KR920013357A (en) Search screen locking circuit during screen search
JPH0265582A (en) Pseudo vertical synchronizing signal additional circuit for vtr

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee