KR930005808B1 - 화상 시스템 - Google Patents

화상 시스템 Download PDF

Info

Publication number
KR930005808B1
KR930005808B1 KR1019930004400A KR930004400A KR930005808B1 KR 930005808 B1 KR930005808 B1 KR 930005808B1 KR 1019930004400 A KR1019930004400 A KR 1019930004400A KR 930004400 A KR930004400 A KR 930004400A KR 930005808 B1 KR930005808 B1 KR 930005808B1
Authority
KR
South Korea
Prior art keywords
data
signal
horizontal
display control
count
Prior art date
Application number
KR1019930004400A
Other languages
English (en)
Inventor
히로시 다께다
시게아끼 요시다
고요 가쯔라
Original Assignee
가부시끼가이샤 히다찌세이사꾸쇼
미다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP58243802A external-priority patent/JPH0640256B2/ja
Application filed by 가부시끼가이샤 히다찌세이사꾸쇼, 미다 가쓰시게 filed Critical 가부시끼가이샤 히다찌세이사꾸쇼
Priority to KR1019930004400A priority Critical patent/KR930005808B1/ko
Application granted granted Critical
Publication of KR930005808B1 publication Critical patent/KR930005808B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/12Synchronisation between the display unit and other units, e.g. other display units, video-disc players
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/12Overlay of images, i.e. displayed pixel being the result of switching between the corresponding input pixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Multimedia (AREA)
  • Computer Hardware Design (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음.

Description

화상 시스템
제1도는 본 발명에 관한 표시 제어 장치의 1실시예의 주요부를 도시한 회로도.
제2도는 제1도에 도시한 장치의 동작예를 도시한 타이밍도.
제3도는 본 발명에 관한 표시 제어 장치의 사용예를 도시한 블럭 회로도.
제4도는 본 발명의 다른 실시예를 도시한 회로도.
제5도는 제4도의 위상차 검출회로의 구체적인 회로 블럭도.
제6도 및 제7도는 제5도에 도시한 장치의 일부분에 있어서의 동작상태를 도시한 타이밍도.
본 발명은 화상 시스템, 더나아가서는 디지탈 화상 정보를 표시시킬 때의 제어장치에 적용하여 특히 유효한 기술에 관한 것으로, 예를들면 CRT(브라운관 표시기)표시 장치에 있어서의 화상 시스템에 이용하여 유효한 기술에 관한 것이다.
예를들면, 컴퓨터 등에 의해서 기억 장치에 라이트된 화상 정보를 CRT 표시 장치에 표시시키기 위해서는, 그 화상 정보를 리드하기 위해 기억장치를 액세스함과 동시에, 그 액세스 간격에 따른 동기 신호를 형성할 필요가 있다. 이와 같은 일련의 처리 동작을, 예를들면 컴퓨터 시스템의 CPU(중앙 처리 장치)에서 실행시키고 있었으므로, 그 CPU의 타스크가 크게 되어 전체의 처리 능력이 현저하게 저하해 버린다. 그래서, 상술한 처리 동작, 즉 기억장치의 관리 및 동기 신호의 형성 등을 독립하여 실행하는 전용의 표시 제어장치가 앞서 본 발명자들에 의해서 제안되었다(표지제어 장치 모델 HD6845, HD68A45, HD6845S 등 : 모두 히다찌 세이사꾸쇼제).
이 표시 제어 장치는, 소위 CRTC등으로도 불리우며, 기억장치에 기억된 화상 정보를 수평 주사 라인과 수직 프레임에 의해서 표시 화면을 구성하는 주사 방식의 표시 장치에 표시시키기 위해, 상기 기억 장치의 액세스 타이밍에 따른 주기로 진행되고, 또한 카운트 내용이 주기적으로 순환하는 주사 카운터를 구비하고, 이 주사 카운터의 카운트 내용에 따라서 형성되는 어드레스 데이타에 의해서 상기 기억 장치를 액세스함과 동시에, 이 주사 카운터의 카운트 내용에 따라서 수평 동기 신호 및 수직 동기 신호를 각각에 발생하는 기능을 갖는다. 이 CRTC는 반도체 집적 회로화되고, 예를들면 CPU의 시스템 버스에 주변 장치로서 접속되어 사용된다. 이것에 의해, CPU는 번잡한 표시 제어를 위한 타스크에서 하드웨어적으로도 소프트웨어적으로도 해방되어 시스템 전체의 처리 능력을 향상시킬 수가 있다.
그런데, 본 발명자는 상기 CRTC를 여러개 사용하고, 각 CRTC에 의해서 관리되는 각각의 기억장치에 기억된 화상 정보를 하나의 표시 화면에 겹쳐서 표시시키는 것을 검토하였다. 그러나, 이것을 실행시키는데는 각 CRTC에 부여하는 기본 클럭을 동일하게 한 것만으로는 불충분한 것이 본 발명자에 의해서 명확하게 되었다. 즉, CRTC에서는 예를들면 CRT표시 장치에 표시를 실행시키기 위해서 수평 동기 신호 및 수직 동기신호를 형성한다. 이 동기 신호는 외부에서 부여되는 기본 클럭을 카운트하는 주사 카운터에 의해 발생한다. 여기에서, 여러개의 CRTC가 각각 동일한 기본 클럭을 기준으로 하여 서로 동일한 주기 신호를 발생하도라도 그 동기 신호의 상호의 위상은 반드시 일치한다고는 말할 수 없다. 예를들면, 어느것인가 하나의 CRTC내의 주사 카운터의 카운트 내용이 다른 CRTC의 그것과 일단 다르면, 그 다른 상태가 동기신호의 위차상차로 되어 나타나고, 이후 그 상태는 수정되는 일없이 그대로 계속되어 버린다. 그리고, 중첩된 화상의 위치 관계가 흐트러지거나 또는 동기가 흐트러지게 된다.
본 발명의 목적은 여러개의 CRTC에 의해서 각각에 관리되는 여러개의 화상 정보를 상호 일정한 위치 관계를 유지하면서 하나의 표시 화면에 겹쳐서 표시시킬 수 있도록 한 화상 시스템을 제공하는 것이다.
또, 본 발명의 다른 목적은 텔레비젼 시스템과 같이 독립의 동기 신호계를 갖는 표시 시스템으로 표시되는 화상 정보와 CRTC에 의해서 관리되는 화상 정보를 상호 일정한 위치 관계를 유지하면서 하나의 표시 화면에 겹쳐서 표시시킬 수 있도록 한 화상 시스템을 제공하는 것이다.
본 발명의 상기 및 그 밖의 목적과 새로운 특징에 대해서는 본 명세서의 기술 및 첨부 도면에서 명확하게 될 것이다.
본원에 잇어서 개시되는 발명중 대표적인 것의 개요를 간단하게 설명하면 다음과 같다.
즉, 상술한 본 발명의 목적을 달성하기 위해, 본 발명은 제1의 기준값을 나타내기 위한 제1의 데이타, 제2의 기준값을 나타내기 위한 제2의 데이타 및 내부와 외부 모드의 한쪽을 나타내기 위한 제3의 데이타를 저장하는 레지스터 수단, 클럭 신호에 응답해서 증가되고 카운트를 발생하기 위한 수평 카운터 수단, 수평 운터 수단에서 발생된 카운트가 제1의 데이타와 일치할 때 수평 동기 신호를 출력하기 위한 제1의 비교 수단, 수평 동기 신호에 응답해서 증가되고 카운트를 발생하기 위한 수직 카운터 수단, 수직 카운트 수단에서 발생된 카운트가 제2의 데이타와 일치할때 수직 동기 신호를 출력하기 위한 제2의 비교 수단, 수평 및 수직 카운터 수단에 응답하여 메모리 수단을 액세스하기 위한 어드레스를 발생하는 어드레스 발생 수단을 갖고 , 제3의 데이타가 내부 모드를 나타낼때, 수평 카운터 수단은 수평 카운터 수단에서 발생된 카운트와 제1의 데이타와의 일치 신호에 따라서 초기값이 설정되고, 수직 카운터 수단은 수직 카운터 수단에서 발생된 카운트와 제2의 데이타와의 일치 신호에 따라서 초기값이 설정되며, 제3의 데이타가 외부 모드를 나타낼때, 수평 및 수직 카운터 수단의 각각은 비디오 신호 발생 수단에서의 동기 신호에 따라서 초기값이 설정되는 표시 제어 장치를 갖는 화상 시스템을 마련하는 것이다.
이하, 본 발명의 대표적인 실시예를 도면을 참조하면서 설명한다.
또, 도면에 있어서 동일 또는 해당하는 부분은 동일 부호로 나타낸다.
제1도는 본 발명에 관한 표시 제어 장치의 주요부의 1실시예를 도시한 것이다.
동일 도면에 도시하는 표시 제어장치(10)은 소위 CRTC라고도 불리우는 것으로서, 우선 그 개요를 설명하면, 기억 장치에 기억된 화상 정보를 수평 주사 라인과 수직 프레임에 의해서 표시 화면을 구성하는 주사 방식의 표시 장치에 표시시키기 위해서 상기 기억장치의 액세스 타이밍에따른 주기로 진행되고, 또한 카운트내용이 주기적으로 순환하는 주사 카운터 C1, C2를 구비한다. 이 주사 카운터 C1, C2의 카운트 내용 D1, D2에 따라서 작성되는 어드레스 데이타 Ad에 의해서 상기 기억 장치를 액세스 한다. 이것과 함께,이 주사 카운터 C1, C2의 카운트 내용 D1, D2에 따라서 수평 동기 신호 Hs 및 수직 동기 Vs를 각각에 발생한다. 그리고 상기 주사 카운터 C1, C2의 내용이 외부에서 부여되는 신호 Ex에 의해서 일정값으로 초기화되로록 되어 있다.
여기에서, 상기 주사 카운터 C1, C2는 수평 주사 라인의 동기를 취하는 제1의 주사카운터 C1과 수직 프레임의 동기를 취하는 제2의 주사 카운터 C2로 이루어지고, 이 제1, 제2의 양주사 카운터 C1,C2가 외부에서 부여되는 신호에 의해서 모두 일정한 카운트 내용으로 초기화되도록 되어 있다.
그밖에, 상기 표시 제어 장치(10)은 반도체 집적 회로화(LSI화)되고, 다음에 제3도로서 상세하게 설명하는 바와 같이, 예를들면 CPU의 시스템 버스에 주변 장치로서 접속되어 사용되도록 구성된다. 상기 표시 장치로서는 인터레이스(비월)주사 방식의 CRT표시 장치가 사용된다. 또, 상기 기억 장치는 리프레시 메모리 또는 비디오 RAM(VRAM)등이라 불리우는 것으로서, 통상은 RAM(랜덤 액세스 메모리)가 사용된다.
제1도에 대해서 더욱 구체적으로 설명하면, 동일 도면에 도시하는 장치는 상술한 제1, 제2의 주사 카운터 C1, C2이외에 액세스 타이밍 검출 카운터 C0, 데이타 비교 회로 CP0, CP1, CP2, 어드레서 발생회로 (20), 인터레이스 제어 회로(12), 펄스 절단회로(14), 단자 전환 회로(16), AND게이트 G1등을 갖는다. 또, 외부에서 라이트가능한 제어 레지스터군(22)가 마련되고, 이들의 레지스트군에 라이트되는 내용에 의해서 표시 제어장치(10)의 각종의 동작 모드가 설정 또는 선택되도록 되어 있다. 상기 데이타 비교 회로 CP1, CP2의 비교 기준값 R1, R2, 상기 단자 전환 회로(16)의 전환 위치를 결정하는 제어 신호 R4등도 상기 제어 레지스터군(22)에 의해서 설정된다.
제어회로(21)은 레지스터군(22)의 하나의 레지스터를 선택하기 위한 어드레스 레지스터(도시하지 않음), 제어 신호(예를들면, 리드/라이트 신호, 칩 선택 신호 및 어드레스 레지스터 또는 레지스터군을 선택하는 레지스터 선택 신호 등)를 받는 입력 제어단자 CNL, 데이타 입력 단자 DB 및 출력단자 CL1~CLn을 갖고 있다.
제어 레지스터군(22)는 출력 단자R0~R4, 출력 단자R0~R4에 대응하는 여러개의 레지스터,입력단자 DB에 접속된 쌍방향 데이타 단자 및 제어회로(21)의 출력단자 CL1~CLn에 접속된 제어 신호 입력 단자를 갖고 있다.
CRT 표시 장치에서 제어 입력 단자 CNL은 CPU 시스템의 어드레스 버스 라인에 접속되어 있고, 입력 단자 DB는 상기 CPU시스템의 데이타 버스 라인에 접속되어 있다. 제어 단자 CPU의 제어신호가 어드레스 레지스터의 라이트 상태(칩 선택신호 CS는 선택 레벨(즉, 로우 레벨), 레지스터 선택 신호 RS는 어드레스 레지스터의 선택 레벨(즉, 로우 레벨), 리드/라이트 신호 R/W는 라이트 레벨(즉, 로우 레벨))일 때 어드레스 레지스터가 선택된다.
따라서, 레지스터군(22)의 하나의 레지스터를 선택하기 위한 레지스터 선택 데이타가 입력 단자 DB를 거쳐서 어드레스 레지스터에 라이트 된다. 이 라이트 동작이 완료된 후에 제어 신호는 레지스터군(22)의 라이트 상태로 변환(레지스터 선택신호 RS가 레지스터군(22)의 선택 레벨(즉, 하이레벨)로 변환)로 된 후, 레지스터군의 하나의 레지스터가 제어 회로(21)내의 어드레스 레지스터의 내용에 따라서 선택된다. 따라서, 제어 데이타가 입력 단자 DB를 거쳐서 레지스터군(22)의 지정된 레지스터에 라이트된다. 제어 데이타 R0~R4는 이와같은 동작의 반복에 의하여 레지스터군(22)의 각각의 레지스터에 라이트된다.
펄스 신호 P1의 펄스 주기와 펄스 신호 P2의 펄스 주기가 데이타 R1과 R2에 의하여 결정되므로, 표시 패널의 표시 크기(수평방향 크기 및 수직 방향 크기)는 데이타 R1과 R2에 의하여 결정된다.
여기서, 우선 상기 표시 제어장치(10)에는 기본 클럭 ø가 입력된다. 이 기본 클럭 ø는, 예를들면 표시 장치(10)이 접속되는 시스템의 클럭에 동기한 것이다. 이 기본 클럭 ø는 액세스 타이밍 검출 카운터 C0의 카운트 입력으로 된다. 이 카운터 C0는 상기 기본 클럭 ø에 의해서 진행되고, 그 카운트 내용 D0이 데이타 비교 회로 CP0의 비교 기준값 R0에 도달하면, 리세트되어 초기값(0)에서 카운트를 재개하도록 되어 있다. 즉, 카운트 내용 D0이 주기적으로 순환하도록 되어 있다. 그리고, 그 순환 주기마다 상기 데이타 비교 회로 CP0에서 출력되는 펄스 신호 P0이 화상 정보를 기억하고 있는 기억장치(RAM)의 액세스 제어 신호 CE로서 외부로 출력된다. 이것에 의해, 상기 기억장치가 일정주기마다 액세스되고, 각 액세스 타이밍 마다 1워드(예를들면, 8비트 또는 16비트)분의 화소 정보가 리드된다.
또, 상기 펄스 신호 P0은 제1의 주사 카운터 C1의 카운트 입력으로 된다. 이 카운트 C1은 그 입력 펄스 신호 P0에 의해 진행되고, 그 카운트 내용 D1이 데이타 비교 회로 CP1의 비교 기준값 R1에 도달하면, 리세트되어 초기값(0)부터 카운트를 재개하게 되어 있다. 즉, 카운트 내용 D1이 주기적으로 순환하도록 되어 있다. 그리고, 그 순환주기마다 상기 데이타 비교회로 CP1에서 출력되는 펼스 신호 P1이 인터레이스 제어회로(12)를 거쳐서 CRT 표시 장치의 수평 동기 신호 Hs로서 외부로 출력된다. 이 때, 제1의 주사 카운터 C1의 순환 주기는 상기 기억 장치에서 1수평 주사분의 화상 정보가 리드되는 기간에 해당하는 것으로 한다. 즉, 래스터 1개분의 화상 정보가 리드되었을 때에 제1의 주사 카운터 C1의 카운트 내용 D1이 초기값(0)으로 되돌아가도록 상기 비교 기준값 R1이 설정되어 있다.
상기 제1의 주사 카운터 C1의 순환 주기마다 발생되는 펄스신호 P1은 제2의 주사카운터 C2의 카운트 입력으로 된다. 이 카운터 C2는 그 입력 펄스 신호 P1에 의해서 진행되고, 그 카운트 내용 D2가 데이타 비교 회로 CP2의 비교 기준값 R2에 도달하면, 리세트되어 초기값(0)부터 카운트를 재개하도록 되어 있다. 즉, 이 제2의 주사 카운터 C2도 그 카운트 내용 D2가 주기적으로 순환하도록 되어 있다. 그리고, 그 순화 주기마다 상기 데이타 비교 회로 CP2에서 출력되는 펄스 신호 P2가 인터레이스 제어 회로(12)를 거쳐서 CRT 표시 장치의 수직 동기 신호 Vs로서 외부로 출력된다. 이 때, 제2의 주사카운터 C2의 순환주기는 상기 기억장치에서 1필드분의 화상 정보가 리드되는 기간에 해당하는 것으로 한다. 즉, 표시 화면을 구성하는 래스터의 총갯수의 1/2에 해당하는 화상 정보가 리드되었을 때에 제2의 주사 카운터 C2의 카운트 내용 D2가 초기값(0)으로 되돌아가도록 상기 비교 기준값 R2가 설정되어 있다. 그리고, 이 제2의 주사 카운터 C2의 순환 주기가 2회 반복될 때마다 2필드분, 즉 1프레임분의 화상 정보가 리드되어 CRT표시 장치에 인터레이스 방식으로 표시되게 된다. 예를들면, 통상의 텔레비젼 방식의 CRT표시 장치에 표시를 실행시키는 경우는 매초 약 60회의 수직 동기 신호 Vs가 형성되고, 이것에 의해 매초 30코마의 프레임이 형성된다.
또, 제1, 제2의 주사 카운터 C1, C2의 각 카운트 내용 D1, D2는 어드레스 발생 회로(20)에 부여된다. 어드레스 발생회로(20)은 그 2개의 카운트 내용 D1, D2에 따라서 상기 기억 장치를 액세스하기 위한 어드레스 데이타 Ad를 형성한다. 이것에 의해, 상기 기억장치에 기억된 화상 정보가 상기 동기 신호 Hs, Vs에 동기하여 리드되게 된다.
상기 인터레이스 제어회로(12)는 소위 비월 주사를 실행시키기 위해서, 수평 동기 신호 Hs에 더미 래스터를 삽입하거나, 또 수직 동기 신호 Vs의 위상을 1회 걸러서 1/2 수평 주사기간분만큼 어긋나게 하는 주사를 실행한다. 이를 위해, 이 인테레이스 제어 회로(12)는 홀수번째의 필드 기간과 짝수번째의 필드 기간을 변별하는 기능을 구비하고 있다. 이 기능은, 예를들면 수직동기 신호에 의해서 진행되는 2진 플립플롭을 사용하여 간단히 얻을 수가 있다. 따라서, 상기 인터레이스 제어 회로(12)에서는, 예를들면 홀수 필드 기간(또는 짝수 필드 기간)만 능동화하는 홀수 필드(또는 짝수 필드) 검출신호 Vi를 1프레임마다 얻을 수가 있다.
여기에서, AND게이트 G1에 의해서, 상기 인터레이스 제어 회로(12)에서 얻어지는 홀수 필드 검출 신호 Vi와 상기 제2의 주사 카운터 C2의 순환 주기마다 발생되는 펄스 신호 P2의 논리 곱을 취하면, 홀수번째의 수직 동기 신호만이 추출된다. 이와같이 해서 추출되는 홀수번째의 수직 동기 신호는 상기 단자 전환회로(16)을 거쳐서 외부 동기 신호 Ex로서 표시 제어 장치(10)의 외부로 도출되도록 되어 있다.
이상, 외부로 동기신호 Ex를 발생하는 부분에 대해서 설명하였지만, 상기 표시 제어 회로(10)은 외부에서의 동기 신호 Ex를 받게도 구성되어 있다. 이 외부에서의 동기 신호 Ex는 외부로 출력하는 상기 신호 Ex와 마찬가지로 홀수번째(또는 짝수번째)만의 수직 동기 신호이다. 외부에서의 동기 신호 Ex는 상기 단자 전환 회로(16)을 거쳐서 펄스 절단 회로(14)에 입력된다. 펄스 절단 회로(14)에서는 외부 동기 신호 Ex에서 폭이 좁은 펄스를 절단한다. 그리고, 이 절단된 좁은 폭의 펄스를 각 카운터 C0, C1, C2,에 클리어 신호(리세트 신호 또는 초기값화 신호) CR로서 분배하도록 되어 있다. 이것에 의해, 외부 동기 신호 Ex가 입력되면, 이것에 동기하여 각 카운터 C0, C1, C2의 카운트 내용 D0, D1, D2가 일제히 초기화(0으로 리세트)되게 된다. 인터레이스 제어 회로내에 2진 플립 플롭 FDFF는 펄스 절단 회로(14)에서 출력된 리세트 신호 CR에 따라서 그의 초기상태로 초기화된다. 이와같이 하는 것에 의해, 외부 동기 신호가 CRTC에 입력되면, 카운터 C0~C1이 초기상태로 리세트되고, 2진 플립플롭을 FDFF가 짝수 필드(또는 홀수 필드)로 되는 초기 상태로 리세트된다.
이 초기화는, 예를들면 상기 외부 동기 신호 Ex가 동일 구성의 표시 제어 장치(10)으로부터의 것이면, 1프레임마다 실행된다. 따라서, 가령 각 카운터 C0,C1,C2내의 어느것인가에 카운트에러 등의 발생하더라도 그 에러는 다음의 프레임 기간의 개시시에 자동적으로 수정된다. 이것에 의해, 여러개의 표시 제어 장치 사이에서의 상호의 동기를 확실하게 계속해서 맞출수 있고, 여러개의 기억 장치에 기재된 화상 정보를 항상 정확한 위치 관계로 중합해서 표시시킬 수 있게 된다. 이 결과, 예를들면 여러개의 화상을 합성하여 복잡 또는 다양한 화상을 구성한다고 하는 것도 간단 하게 또한 고속으로 실행할 수 있게 된다.
여기에서, 실시예에 있어서는 상기 외부 동기 신호 Ex를 외부로 출력하는가 또는 외부에서 입력하는가가 상기 단자 전환 회로(16)의 전환 상태에 의해서 결정되게 되어 있다. 또, 이 단자 전환 회로(16)의 전환 상태는 상기 레지스터군(22)에 의해 설정되는 제어 신호 R4에 의해서 제어된다. 따라서 상기 표시제어 장치(10)을 마스터로서 사용하는가 또는 슬레이브로서 사용하는가는 그 사용시에 실행하는 상술한 도시되어 있지않은 외부로부터 레지스트군으로의 설정 조작에 의해 자유롭게 선택할 수 있다. 이것과 함께, 여러개의 표시 제어 장치를 상호 동기시키기 위한 신호 단자는 단지 1개만으로 끝낼 수 있게 된다.
제2도는 상술한 표시 제어 장치의 동작예를 도시한 타이밍도이다.
동일 도면에 있어서, Ta는 기억장치의 액세스 사이클을, Th는 수평 주사 기간을, Tv는 필드 기간을, 그리고 Ts는 1프레임마다 발생되는 외부 동기 신호 Ex의 주기를 각각 나타낸다.
상기의 설명에서는 동기 신호 Ex에 의해 주사 카운터를 주기적으로 초기 설정하는 것에 대해서 설명하였다. 여기에서, 이러한 초기 설정은 주사 카운터를 0으로 단순히 리세트하지만, 주사 카운터를 상술한 값의 상태로 되도록 강제적으로 만드는 방법도 포함된다. 후자인 경우에는 하나의 CRTC에서 발생된 어드레스가 서로 동일하거나 또는 서로 다른 기억장치에 기억된 데이타를 표시장치에 중첩해서 표시하는 다른 CRTC의 어드레스 신호와 동일할 필요는 없다.
제3도는 상술한 표시 제어 장치(10)의 사용예를 도시한 것이다.
동일 도면에 나타내는 사용예에서는 2개의 표시 제어 장치(10A),(10B)가 사용되고 있다. 각 표시제어 장치(10A), (10B)는 각각 컴퓨터 시스템(100)의 어드레스 버스 AB 및 데이타 버스 DB에 접속되는 것에 의해, 그 컴퓨터 시스템(100)의 주변 장치로서 동작하도록 되어 있다. 컴퓨터 시스템(100)은, 예를들면 CPU, ROM, RAM 및 I/O등으로 구성되어 있다.
각 표시 제어 장치(CRTC1,CRTC2) (10A), (10B)는 각각 화상 정보가 기억되는 기억 장치(RAM)(30A), (30B)를 관리한다. 각 기억장치(30A), (30B)에서 각각 으로 리드되는 화상 정보는 병렬-직렬 변환 회로(P/S변환회로)(32A), (32B)에 의해서 직렬인 화상 신호 Sa, Sb로 변환된 후, 표시 제어 장치(10A)에서 출력되는 수직 및 수평의 동기 신호 Hs, Vs와 함께, 비디오 콘트롤러(40)에 입력된다. 비디오 콘트롤러(40)은 그 입력 신호에 따라서 CRT 표시 장치(50)의 화상 신호 Sab와 동기 신호 Ss를 작성한다. 이것에 의해, CRT표시 장치(50)에는 2개의 기억장치(30A), (30B)에서 리드되는 화상 정보(Sa), (Sb)가 상호 중합된 상태로 표시된다.
여기에서, 2개의 표시 제어 장치(10A), (10B)중 한쪽의 장치(10A)는 1프레임 주기마다 외부로 동기 신호 Ex를 발생하도록 설정되어 있다. 또, 다른쪽의 장치(10B)는 한쪽의 장치(10A)에서 발생되는 외부 동기 신호 Ex를 입력하도록 설정되어 있다. 즉, 표시 제어 장치를 사용할 때에 컴퓨터 시스템(100)에 의해서 표시 제어 장치(10A)가 마스터로 되도록 그 내부의 레지스터가 설정되고, 표시 제어 장치(10B)가 슬레이브로 되도록 그 내부의 레지스터가 설정되어 있다. 이것에 의해, 한쪽의 표시 제어 장치(10A)가 마스터로서 또 다른쪽의 표시 제어 장치(10B)가 슬레이브로서 각각 동작하고, 장치(10B)가 장치(10A)에 확실하게 추종하여 동기하도록 되어 있다.
제4도는 본 발명의 다른 실시예를 도시한 것이다.
동일 도면에 도시하는 실시예는 상술한 표시 제어 장치(10)을 사용한 것으로서, 텔레비젼 시스템(60)과 같이 독립의 동기 신호계를 갖는 표시 시스템에 표시되는 화상 정보 St와 상기 표시 제어 장치(10)에 의해서 관리되는 화상 정보 Sc를 사호 일정한 위치 관계를 유지하면서 하나의 CRT표시 장치(50)에 겹쳐서 표시시킬 수 있도록 한 것이다.
표시 제어 장치(10)에 대해서는 상술한 것과 마찬가지로, 기억장치(30)에 기억된 화상 정보를 수평 주사 라인과 수직 프레임에 의해서 표시 화면을 구성하는 비월 주사 방식의 표시 장치, 즉 이 경우는 CRT 표시 장치(50)에 표시시키기 위하여, 상기 기억장치(30)의 액세스 타이밍에 따른 주기로 진행되고, 또한 카운트 내용이 주기적으로 순환하는 주사 카운터를 구비하고 있다. 그리고, 이 주사 카운터의 카운트 내용에 따라서 작성되는 어드레스 데이타 Ad에 의해서 상기 기억장치(30)을 액세스하도록 구성되어 있다. 또, 주사 카운터의 카운트 내용에 따라서 수평 및 수직의 동기 신호를 형성하도록 되어 있다.
텔레비젼 시스템(60)은 이 텔레비젼 시스템(60)측의 화상정보 St를 독립적으로 형성된 동기 신호 Ss를 사용하여 CRT표시 장치(50)에 표시시킨다.
여기에서, 상기 표시 제어 장치(10)은 위상차 검출 회로(62), AND게이트 G11및 PLL(Phase Locked Loop)(64) 등을 사용하여 구성된 기본 클럭 발생 회로(65) 등과 함께 사용된다.
기본 클럭 발생 회로(64)는 텔레비젼 시스템(60)에서 발생되는 수평 동기 신호 Hst에 따라서 상기 표시 제어 장치(10)의 기본 클럭 ø를 형성한다. 표시 제어 장치(10)은 그 기본 클럭 _에 따라서 상기 기억장치(30)의 액세스 제어신호(CE), 어드레서 데이타 Ad, 수직 동기 신호 Vs 등을 형성한다.
또, 상기 위상차 검출 회로(62)는 상기 표시 제어 장치(10)에서 발생되는 수직 동기 신호 Vs와 텔레비젼 시스템(60)에서 발생되는 수직 동기 신호 Vst의 위상차를 검출한다. 이 위상차 검출 회로(62)는 제5도에 도시한 바와 같이, 플립 플롭 DFF1, DFF2및 NAND 게이트 회로 ND, 인버터 IV로 구성된다. 이 DFF1은 외부 수직 동기 신호 Vst와 외부 수평 동기 신호 Hst사이의 위상차를 검출하기 위하여 사용된다. 제6a도 및 제6b도에 도시한 바와 같이, 짝수필드에서 리딩에지(시각 : t2)는 수평 동기 신호 Hst의 리딩에지(시각 : t3)보다 수평 주사 기간의 반주기 만큼 앞서있다. 한편, 홀수 필드에서는 신호 Vs의 리딩 에지와 신호 Hst의 리딩 에지(시각 : t6)가 서로 일치한다.
플립 플롭 DFF1은 데이타 입력 단자D와 클럭 입력단자 C에서 신호 Vst와 Hst를 각각 받는다. 따라서, 플립 플롭 DFF1의 출력 Q1의 리딩 에지(시각 : t3)는 제6c도에 도시한 바와 같이, 짝수 필드에서 신호 Vst에 대하여 반주기만큼 지연된다. 한편, 홀수 필드에서는 신호 Q2의 리딩 에지와 신호 Vst의 리딩 에지가 서로 일치하게 된다.
플립플롭 DFF2의 동작은 플립 플롭 DFF1의 동작과 마찬가지이다. 플립 플롭 DFF2의 타이밍도를 제6d~g도에 도시한다. 시각 t2~t6까지의 기간은 제6도에 도시한 바와 같이, 텔레비젼 시스템(60)의 짝수 필드와 CRTC(10)에 대한 홀스 필드를 표시하고, 출력는 시각 t4에서 하이 레벨로 되고, 출력 Q1은 시각 t5에서 로우 레벨로 된다. 이것에 따라서, 인버터 IV의 출력 PD는 시각 t4~t5의 기간동안 하이 레벨로 된다. 이 경우에, 제6i도에 도시한 바와 같이, AND 게이트 회로 G11의 출력 Ex는 외부 신호 Vst가 시각 t4에서 로우 레벨로 하강하므로 로우 레벨로 유지된다. 시각 t6에서 출력 Q1이 고레벨로 상승하기 때문에 인버터 IV의 출력 PD는 시각 t6에서 다시 하이 레벨로 상승하고, 출력 Q2가 하이 레벨로 유지된다. 시각 t6에서 외부 신호 Vst가 하이 레벨로 상승하기 때문에 신호 Ex가 하이 레벨로 상승한다. 이것에 따라서, 카운터 C0~C2와 플립 플롭 FDFF(제1도참조)가 그들의 초기 상태로 리세트된다. 플립 플롭 FDFF의 초기 상태라 함은 홀수 필드를 의미한다. 이렇게 해서, CRTC(10)의 홀수 필드가 시각 t6에서 텔레비젼 시스템(60)의 홀수 필드와 동기된다.
리세트 동작에 따라서 수평 동기 신호 Hs가 시각 t6에 대해서 1수평주사 기간 H후(시각 t6,에 대해서 1수평 주사 기간 H지연된 시각t7은 아니다)(시각 : t8)에 하이레벨로 상승한다. 플립 플롭 DFF2의 출력가 시각 t8에서 로우 레벨로 하강하기 때문에 출력 Ex도 로우 레벨로 하강한다. CRTC(10)의 홀수 필드 또는 짝수 필드가 텔레비젼 시스템(60)의 홀수 필드 또는 짝수 필드와 동기되면, 제6i도에 도시한 바와 같이 출력 Ex는 로우 레벨로 유지된다.
제7도에 도시한 바와 같이, Vst와 Vs사이의 위상차가 클경우에는 출력 Ex가 홀수 필드의 신호 Vst에 동기하여 하이레벨로 상승한다. 따라서, CRTC(10)의 카운터와 플립 플롭은 시각 t20에서 그들의 초기 상태로 리세트된다.
제6도에 도시하는 바와 같이, 위상차 검출 회로(62)에서는 표시제어 장치(10)에서 발생되는 수직 동기 신호 Vs와 텔레비젼시스템(60)에서 발생되는 수직 동기 신호 Vst의 위상 검출을 수직 동기 신호 사이의 관계를 비교하면서 실행하고 있다(수직 동기 신호가 홀수번째인지 짝수번째인지를 검출하고 비교를 실행한다). 이것에 의해, AND 게이트 G11에 의해서 상기 위상 검출 회로(62)의 검출 출력과 상기 표시 제어 장치(10)에서 발생되는 수직 동기 신호 Vs의 논리곱을 취하는 것에 의해, 수직 동기 신호 Vst에 동기한 펄스 출력이 얻어진다. 이 펄스 출력을 외부 동기 신호 Ex로서 상기 표시 제어 장치(10)에 부여하는 것에 의해, 상기 표시 제어 장치(10)내의 각 카운터의 내용의 초기화 타이밍을 텔레비젼 시스템(60)측의 홀수번째(짝수번째)의 수직동기 신호에 주기적으로 동기시킬 수 있다.
또한, 이 경우의 표시 제어 장치(10)은, 예를들면 컴퓨터 시스템(100)측에서의 명령에 의해 슬레이브로서 동작하도록 사전에 설정되어 있다.
이상과 같이 해서, 텔레비젼 시스템(60)과 같이 독립의 동기 신호계를 갖는 표시 시스템으로 표시되는 화상 정보 St와 상기 표시 제어 장치(10)에 의해 관리되는 화상 정보 Sc를 상호 일정한 위치 관계를 유지하면서 하나의 표시 화면에 겹쳐서 표시시킬 수가 있다.
본 출원에서 개시된 발명중 대표적인 것에 의해 얻을 수 있는 효과를 설명하면 다음과 같다.
(1) 주사 카운터의 카운트 내용에 따라서 형성되는 어드레스 데이타에 의해서 상기 기억장치를 액세스함과 동시에, 이 주사 카운터의 카운트 내용에 따라서 수평 동기 신호 및 수직 동기 신호를 각각에 발생하도록 구성하고, 이것과 함께 상기 주사 카운터의 카운트 내용이 외부에서 부여되는 신호에 의해서 일정한 값으로 초기화 되도록 한 것에 의해서 여러개의 CRTC에 의해 각각에 관리되는 여러개의 화상 정보를 상호 일정한 위치관계를 유지하면서 하나의 표시화면에 겹쳐서 표시시킬 수 있다는 효과과 얻어진다.
(2) 주사 카운터의 카운트 내용에 따라서 형성되는 어드레스 데이타에 의해서 상기 기억 장치를 액세스함과 동시에, 이 주사 카운터의 카운트 내용에 따라서 수평 동기 신호 및 수직 동기 신호를 각각에 발생하도록 구성하고, 이것과 함께 홀수번째 또는 짝수번째의 어느것인가 한쪽의 수직 동기 신호에 동기하는 신호를 외부로 출력하도록 한 것에 의해서 여러개의 CRTC에 의해 각각에 관리되는 여러개의 화상 정보를 상호 일정한 위치 관계를 유지하면서 비월 주사 방식의 표시 장치에 겹쳐서 표시시킬 수 있다는 효과가 얻어진다.
(3) 주사 카운터의 카운트 내용에 따라서 형성되는 어드레스 데이타에 의해서 상기 기억 장치를 액세스하도록 구성하고, 이것과 함께 독립의 동기 신호계를 갖는 비월 주사 방식의 표시 시스템에서 수평 동기 신호 및 수직 동기 신호를 받고, 그 수평 동기 신호에 따라서 상기 기억 장치의 액세스 타이밍을 정하기 위한 클럭을 발생함과 동시에, 그 수직 동기 신호에서 홀수번째 또는 짝수번째의 어느것인가 한쪽의 수직 동기 신호를 검출하고, 이 검출된 신호에 따라서 상기 주사 카운터의 내용을 강제적으로 일정한 값으로 초기화하도록 한 것에 의해, 텔레비젼 시스템과 같이 독립의 동기 신호계를 갖는 표시 시스템으로 표시되는 화상 정보와 CRTC에 의해 관리되는 화상 정보를 상호 일정한 위치 관계를 유지하면서 하나의 표시 화면에 겹쳐서 표시시킬 수 있다는 효과가 얻어진다.
상기 (1)~(3)에 의해, 또 여러개의 화상을 합성하여 복잡 또는 다양한 화상을 간단하며 또한 고속으로 작성할 수 있게 된다는 상승 효과가 얻어진다.
이상, 본 발명자에 의해서 이루어진 발명을 실시예에 따라서 구체적으로 설명하였지만, 본 발명은 상기 실시예에 한정되는 것은 아니고 그 요지를 이탈하지 않는 범위내에서 여러가지로 변경가능한 것은 물론이다. 예를들면, 상기 CRT 표시 장치는 액정 표시 장치 또는 플라즈마 표시 장치 등이라도 좋다. 또, 외부 동기 신호 Ex의 간격은 수프레임마다 또는 그 이상의 임의의 시간 간격이어도 좋다.
이상의 설명에서는 주로 본 발명자에 의해서 이루어진 발명을 그 배경으로 된 이용분야인 CRT 표시 장치의 화상 시스템의 동기화 기술에 적용한 경우에 대해서 설명하였지만, 그것에 한정되는 것은 아니고, 예를 들면 화상 정보의 내용을 판단하여 리라이트하는 등의 지적 처리 기능을 갖는 화상 시스템에 있어서의 동기화 기술 등에도 적용할 수 있다. 적어도 동기 또는 위치 맞춤이 필요하게 되는 조건의 것에는 적용할 수 있다.

Claims (10)

  1. 화상 데이타를 저장하는 메모리 수단, 표시 장치상에 표시되어야할 비디오 정보, 동기 신호를 발생하기 위한 비디오 신호 발생수단, 상기 비디오 신호 발생 수단 및 상기 메모리 수단에 접속되고, 미리 선택된 타이밍에 따라서 여러개의 수평 주사선상에 상기 화상 데이타를 리드하기 위해 상기 메모리 수단을 액세스하는 표시 제어 장치를 갖는 화상 시스템으로서, 상기 표시 제어장치는 제1의 기준값을 나타내기 위한 제1의 데이타, 제2의 기준값을 나타내기 위한 제2의 데이타, 내부 및 외부 모드의 한쪽을 나타내기 위한 제3의 데이타를 저장하는 레지스터 수단, 클럭 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수평 카운터 수단, 상기 수평 카운터 수단에서 발생된 상기 카운트가 상기 제1의 데이타와 일치할 때 수평 동기 신호를 출력하기 위한 제1의 비교수단, 상기 수평 동기 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수직 카운터 수단, 상기 수직 카운터 수단에서 발생된 상기 카운트가 상기 제2의 데이타와 일치할 때 수직 동기 신호를 출력하기 위한 제2의 비교수단, 상기 수평 및 수직 카운터 수단을 응답하여 상기 메모리 수단을 액세스하기 위한 어드레스를 발생하는 어드레스 발생 수단을 갖고, 상기 제3의 데이타가 상기 내부 모드를 나타낼 때, 상기 수평 카운터 수단은 상기 수평 카운터 수단에서 발생된 상기 카운트와 상기 제1의 데이타와의 일치 신호에 따라서 초기값이 설정되고, 상기 수직 카운터 수단은 상기 수직 카운터 수단에서 발생된 상기 카운트와 상기 제2의 데이타와의 일치 신호에 따라서 초기값이 설정되고, 상기 제3의 데이타가 상기 외부 모드를 나타낼 때, 상기 수평 및 수직 카운터 수단의 각각은 상기 비디오 신호 발생 수단에서의 상기 동기 신호에 따라서 상기 초기값이 설정되는 화상 시스템.
  2. 특허청구의 범위 제1항에 있어서, 상기 레지스터 수단은 상기 제1의 데이타를 저장하는 제1의 레지스터, 상기 제2의 데이타를 저장하는 제2의 레지스터 및 상기 제3의 데이타를 저장하는 제3의 레지스터를 갖는 화상 시스템.
  3. 특허 청구의 범위 제2항에 있어서, 상기 초기값은 0인 화상 시스템.
  4. 화상 데이타를 저장하는 메모리 수단, 상기 메모리 수단에 결합되고, 미리 선택된 타이밍에 따라서 여러개의 수평 주사선으로 형성된 화상 표시로서 상기 메모리 수단내에 기억된 상기 화상 데이타를 표시 장치상에 표시하는 표시 시스템을 갖는 화상 시스템으로서, 상기 표시 시스템은 적어도 제1 및 제2의 표시 제어 장치를 포함하고, 상기 제1 및 제2의 표시 제어 장치의 각각은 신호를 공급하는 단자 수단, 제1의 기준값을 나타내기 위한 제1의 데이타, 제2의 기준값을 나타내기 위한 제2의 데이타, 내부 및 외부 모드의 한쪽을 나타내기 위한 제3의 데이타를 저장하는 레지스터 수단, 클럭 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수평 카운터 수단, 상기 수평 카운터 수단에서 발생된 상기 카운트가 상기 제1의 데이타와 일치할 때 수평 동기 신호를 출력하기 위한 제1의 비교수단, 상기 수평 동기 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수직 카운터 수단, 상기 수직 카운터 수단에서 발생된 상기 카운트가 상기 제2의 데이타와 일치할때 수직 동기 신호를 출력하기 위한 제2의 비교수단, 상기 수평 및 수직 카운터 수단에 응답하여 화상 데이타를 저장하는 메모리 수단을 액세스하기 위한 어드레스를 발생하는 어드레스 발생 수단, 상기 단자 수단을 상기 수평 및 수직 카운터 수단에 결합하기 위한 수단을 갖고, 상기 제1의 표시 제어 장치의 상기 수단은 상기 제3의 데이타가 상기 내부 모드를 나타내고 있는 것에 응답하여 상기 단자 수단에 상기 수직 동기 신호에 동기하고 있는 동기 신호를 공급하고, 상기 제2의 표시 제어 장치의 상기 수단은 상기 제3의 데이타가 상기 외부 모드를 나타내고 있는 것에 응답하여 상기 제1의 표시 제어 장치의 상기 단자 수단에서의 상기 동기 신호에 따라서 상기 제2의 표시 제어 장치의 상기 수평 및 수직 카운터 수단의 각각의 상기 카운트를 초기값으로 설정하는 화상 시스템.
  5. 특허청구의 범위 제4항에 있어서, 상기 레지스터 수단은 상기 제1의 데이타를 저장하는 제1의 레지스터, 상기 제2의 데이타를 저장하는 제2의 레지스터 및 상기 제3의 데이타를 저장하는 제3의 레지스터를 갖는 화상 시스템.
  6. 특허청구의 범위 제5항에 있어서, 상기 초기값은 0인 화상 시스템.
  7. 표시장치와 상기 표시 장치에 결합되는 표시 제어 수단을 갖는 화상 시스템으로서, 상기 표시 제어 수단은 상기 표시 장치상에 표시되어야할 비디오 정보, 제1의 수평 동기 신호 및 제1의 수직 동기 신호를 발생하는 비디오 신호 발생 수단, 상기 비디오 신호 발생 수단에 결합되는 표시 제어장치를 갖고, 상기 표시 제어 장치는 제1의 기준값을 나타내기 위한 제1의 데이타, 제2의 기준값을 나타내기 위한 제2의 데이타, 내부 및 외부 모드의 한쪽을 나타내기 위한 제3의 데이타를 저장하는 레지스터 수단, 클럭 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수평 카운터 수단, 상기 수평 카운터 수단에서 발생된 상기 카운트가 상기 제1의 데이타와 일치할 때 제2의 수평 동기 신호를 출력하기 위한 제1의비교수단, 상기 수평 동기 신호에 응답하여 증가되고, 카운트를 발생하기 위한 수직 카운터 수단, 상기 수직 카운터 수단에서 발생된 상기 카운트가 상기 제2의 데이타와 일치할 때 제2의 수직 동기 신호를 출력하기 위한 제2의 비교 수단을 갖고, 상기 제3의 데이타가 상기 외부 모드를 나타내고 있을 때, 상기 표시 제어 장치에는 상기 제1의 수평 동기 신호 및 제1의 수직동기 신호가 공급되는 화상 시스템.
  8. 특허청구의 범위 제7항에 있어서, 상기 표시 제어 장치는 상기 제1의 수평 동기 신호에 동기하고 있는 제1의 동기신호 및 상기 제1의 수직 동기 신호에 동기하고 있는 제2의 동기 신호를 발생하기 위한 동기 신호 발생 수단을 갖는 화상 시스템.
  9. 특허청구의 범위 제8항에 있어서, 상기 클럭 신호는 상기 제1의 동기 신호인 화상 시스템.
  10. 특허청구의 범위 제9항에 있어서, 상기 제3의 데이타가 상기 외부 모드를 나타내고 있을 때, 상기 수평 및 수직 카운터 수단은 상기 제2의 동기 신호가 공급되는 것에 의해 초기값이 설정되는 화상 시스템.
KR1019930004400A 1983-12-26 1993-03-22 화상 시스템 KR930005808B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930004400A KR930005808B1 (ko) 1983-12-26 1993-03-22 화상 시스템

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP83-243802 1983-12-26
JP58243802A JPH0640256B2 (ja) 1983-12-26 1983-12-26 表示制御装置
KR1019840008345A KR920010445B1 (ko) 1983-12-26 1984-12-25 표시 제어 장치
KR1019930004400A KR930005808B1 (ko) 1983-12-26 1993-03-22 화상 시스템

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1019840008345A Division KR920010445B1 (ko) 1983-12-26 1984-12-25 표시 제어 장치

Publications (1)

Publication Number Publication Date
KR930005808B1 true KR930005808B1 (ko) 1993-06-25

Family

ID=26536438

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019930004400A KR930005808B1 (ko) 1983-12-26 1993-03-22 화상 시스템
KR1019930004399A KR930005811B1 (ko) 1983-12-26 1993-03-22 표시제어장치 및 이를 집적화한 반도체 집적회로장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1019930004399A KR930005811B1 (ko) 1983-12-26 1993-03-22 표시제어장치 및 이를 집적화한 반도체 집적회로장치

Country Status (1)

Country Link
KR (2) KR930005808B1 (ko)

Also Published As

Publication number Publication date
KR930005811B1 (ko) 1993-06-25

Similar Documents

Publication Publication Date Title
KR920010445B1 (ko) 표시 제어 장치
US5963200A (en) Video frame synchronization of independent timing generators for frame buffers in a master-slave configuration
US7499044B2 (en) System for synchronizing display of images in a multi-display computer system
KR0162529B1 (ko) 멀티스캔 lcd 용 디스플레이 제어기와 디스플레이 제어방법
US5602565A (en) Method and apparatus for displaying video image
US4952923A (en) Display apparatus with image expanding capability
JPS581785B2 (ja) 陰極線管の表示装置
US4562402A (en) Method and apparatus for generating phase locked digital clock signals
US4581611A (en) Character display system
US5029289A (en) Character display system
KR930005808B1 (ko) 화상 시스템
JP3911862B2 (ja) ピクセルクロック信号生成装置および同期信号生成装置
GB2169176A (en) Image display control device
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
KR100266164B1 (ko) 분할된 화면 동기 구현 방법 및 장치(Method for Emboding Sync of Divided Picture and Apparatus thereof)
JPS6153880A (ja) 文字画像表示制御装置
JPS62153893A (ja) 文字図形表示装置
JPH0820860B2 (ja) 表示制御システム
JPS63280581A (ja) 画像表示装置
JP2658322B2 (ja) 表示制御装置
JPH02187790A (ja) 表示制御装置
JPS6126869B2 (ko)
JPH0128948B2 (ko)
KR100240866B1 (ko) 단일포트 메모리를 사용하는 고해상도 그래픽스 컨트롤러
JPH01118885A (ja) ビデオインターフェイス変換方式

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20020618

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee