KR930005371A - Output circuit of semiconductor integrated circuit - Google Patents

Output circuit of semiconductor integrated circuit Download PDF

Info

Publication number
KR930005371A
KR930005371A KR1019920015360A KR920015360A KR930005371A KR 930005371 A KR930005371 A KR 930005371A KR 1019920015360 A KR1019920015360 A KR 1019920015360A KR 920015360 A KR920015360 A KR 920015360A KR 930005371 A KR930005371 A KR 930005371A
Authority
KR
South Korea
Prior art keywords
terminal
current path
circuit
mos transistor
gate
Prior art date
Application number
KR1019920015360A
Other languages
Korean (ko)
Other versions
KR950009087B1 (en
Inventor
사토시 노나카
Original Assignee
사토 후미오
가부시키가이샤 도시바
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 사토 후미오, 가부시키가이샤 도시바 filed Critical 사토 후미오
Publication of KR930005371A publication Critical patent/KR930005371A/en
Application granted granted Critical
Publication of KR950009087B1 publication Critical patent/KR950009087B1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/003Modifications for increasing the reliability for protection
    • H03K19/00346Modifications for eliminating interference or parasitic voltages or currents
    • H03K19/00361Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.No content.

Description

반도체 집적회로의 출력회로Output circuit of semiconductor integrated circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제3도는 본 발명의 제2실시예에 따른 반도체 집적회로의 출력회로의 회로도,3 is a circuit diagram of an output circuit of a semiconductor integrated circuit according to a second embodiment of the present invention;

제4도는 본 발명의 제3실시예에 따른 반도체 집적회로의 출력회로의 회로도,4 is a circuit diagram of an output circuit of a semiconductor integrated circuit according to a third embodiment of the present invention;

제5도는 본 발명의 제4실시예에 따른 반도체 집적회로의 출력회로의 회로도.5 is a circuit diagram of an output circuit of a semiconductor integrated circuit according to a fourth embodiment of the present invention.

Claims (19)

신호출력단자(23)와, 집적회로의 내부신호가 공급되는 프리버퍼회로(21), 입력단이 상기 프리버퍼회로(21)의 출력단에 접속되고 출력단이 상기 신호출력단자(23)에 접속된 제1출력버퍼회로(22A) 및, 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된 용량과, 전류통로의 한쪽 단자가 상기 신호출력단자(23)에 접속되고 제어전극이 상기 용량의 다른쪽 단자에 접속된 제1트랜지스터 및, 전류통로가 상기 제1트랜지스터의 제어전극과 상기 신호출력단자(23)사이에 삽입되고 제어전극이 상기 용량의 다른쪽 단자에 접속된 것으로서 상기 제1트랜지스터와 동일한 도전형의 제2트랜지스터를 적어도 포함하는 제2출력버퍼회로(22B)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.A signal output terminal 23, a prebuffer circuit 21 to which an internal signal of the integrated circuit is supplied, an input terminal of which is connected to an output terminal of the prebuffer circuit 21, and an output terminal of which is connected to the signal output terminal 23; One output buffer circuit 22A and one terminal are connected to the output terminal of the prebuffer circuit 21, one terminal of the current path is connected to the signal output terminal 23, and the control electrode is different from the other. A first transistor connected to one terminal, a current path is inserted between the control electrode of the first transistor and the signal output terminal 23, and a control electrode is connected to the other terminal of the capacitance; And a second output buffer circuit (22B) including at least a second transistor of the same conductivity type. 제1항에 있어서, 상기 용량은 상기 제1및 제2트랜지스터의 제어전극에 존재하고 있는 용량을 포함하는 기생용량으로 구성되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.2. The output circuit of a semiconductor integrated circuit according to claim 1, wherein said capacitance is constituted by a parasitic capacitance including a capacitance existing in the control electrodes of said first and second transistors. 제1항에 있어서, 상기 제2출력버퍼회로(22B)는, 각각의 한쪽 단자가 상기 프리버퍼히로(21)의 출력단에 접속된 제1 및 제2용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제1전원에 접속되고, 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며, 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된P챈널 제1 MOS트랜지스터(28), 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제2전원에 접속되고, 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며, 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제2MOS트랜지스터(29), 소오스.드레인으로 이루어진 전류통로가 상기 제1MOS트랜지스터(28)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제3MOS트랜지스터(30), 및 소오스.드레인으로 이루어진 전류통로가 상기 제2MOS트랜지스터(29)의 게이트와 상기 신호출력단자(23) 사이에 삽입되고, 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제4 MOS트랜지스터(31)로 구성된 것을 특징으로 하는 반도체 집적회로의 출력회로.2. The second output buffer circuit (22B) includes: first and second capacitors (26, 27) having one terminal connected to an output terminal of the prebuffer channel (21), and source and drain. One terminal of the current path consisting of the first power supply, the other terminal of the current path is connected to the signal output terminal 23, the gate is connected to the other terminal of the first capacitor (26) One terminal of a current channel consisting of a P-channel first MOS transistor 28 and a source / drain is connected to a second power supply, the other terminal of the current path is connected to the signal output terminal 23, and the gate is An N-channel second MOS transistor 29 and a source / drain current path connected to the other terminal of the second capacitor 27 are inserted between the gate of the first MOS transistor 28 and the signal output terminal 23. P channel third MOSFET having a gate connected to the other terminal of the first capacitor 26. A current path consisting of a transistor 30 and a source / drain is inserted between the gate of the second MOS transistor 29 and the signal output terminal 23, and the gate is the other terminal of the second capacitor 27. And an N channel fourth MOS transistor (31) connected to the output circuit of the semiconductor integrated circuit. 제3항에 있어서, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 상기 제1전원에 접속되고, 이 전류 통로의 다른쪽 단자가 상기 제1 MOS 트랜지스터(28)의 게이트에 접속되며, 상기 프리버퍼회로(21)에 공급되는 내부신호에 대해 상보적인 관계에 있는 신호가 게이트에 공급되는 P챈널 제5MOS트랜지스터(32)와 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 상기 제2전원에 접속되고, 이 전류통로의 다른쪽 단자가 상기 제4MOS트랜지스터(31)의 게이트에 접속되며, 상기 프리버퍼회로(21)에 공급되는 내부신호에 대해 상보적인 관계에 있는 신호가 게이트에 공급되는 N챈널 제6MOS트랜지스터(33)가 상기 제2출력버퍼회로(22B)가 더 설치되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.4. The pre-buffer as claimed in claim 3, wherein one terminal of the current path consisting of source and drain is connected to the first power supply, and the other terminal of the current path is connected to the gate of the first MOS transistor 28. One terminal of a current channel consisting of a P-channel fifth MOS transistor 32 and a source / drain in which a signal complementary to an internal signal supplied to the circuit 21 is supplied to the gate is connected to the second power source, The other terminal of the current path is connected to the gate of the fourth MOS transistor 31, and the N-channel sixth MOS to which a signal complementary to the internal signal supplied to the prebuffer circuit 21 is supplied to the gate. An output circuit of a semiconductor integrated circuit, wherein the transistor (33) is further provided with the second output buffer circuit (22B). 제3항에 있어서, 상기 제1 및 제2용량(26,27)에 대해 각각 직렬로 접속된 제1 및 제2저항(34,35)이 상기 제2출력버퍼회로(22B)에 더 설치되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.4. The second output buffer circuit (22B) is further provided with first and second resistors (34, 35) connected in series to the first and second capacitors (26, 27), respectively. And an output circuit of the semiconductor integrated circuit. 제1항에 있어서, 상기 제1출력버퍼회로(22A)는, 게이트가 상기 프리버퍼회로(21)의 출력단에접속된 P챈널 제1 MOS트랜지스터(24)와 게이트가 상기 프리버퍼회로(21)의 출력단에 접속되고 드레인이 상기 제1 MOS트랜지스터(24)의 드레인에 접속된 N챈널 제2 MOS트랜지스터(25)로 구성되고, 상기 제2출력버퍼회로(22B)는, 각각의 한쪽 단자가 상가 프리버퍼회로(21)의 출력단에 접속된 제1 및 제2용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제1전원에 접속되고 이 전류 통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제3MOS트랜지스터(28), 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제2전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제4 MOS트랜지스터(29), 소오스.드레인으로 이루어진 전류통로가 상기 제3 MOS트랜지스터(28)의 게이트와 상기 신호출력단자(23) 사이에 삽입되고 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제5 MOS트랜지스터(30), 및 소오스.드레인으로 이루어진 전류통로가 상기 제4 MOS트랜지스터(29)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제6MOS트랜지스터(31)로 구성되며, 상기 제1 및 제2 MOS 트랜지스터(24,25)의 전류구동능력이 상기 제3 및 제4MOS트랜지스터(28,29)의 전류구동능력보다도 각각 작게 설정되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.The P-channel first MOS transistor 24 having a gate connected to an output terminal of the prebuffer circuit 21, and the gate of the first output buffer circuit 22A. The N-channel second MOS transistor 25 connected to the output terminal of the first MOS transistor 24 and the drain thereof is connected to the drain of the first MOS transistor 24. Each of the terminals of the second output buffer circuit 22B has an additional value. The first and second capacitors 26 and 27 connected to the output terminal of the prebuffer circuit 21 and one terminal of the current path consisting of source and drain are connected to the first power source, and the other terminal of the current path is One terminal of a current channel consisting of a P-channel third MOS transistor 28 and a source / drain connected to a signal output terminal 23 and whose gate is connected to the other terminal of the first capacitor 26 is connected to the second power source. And the other terminal of this current path is connected to the signal output terminal 23, An N-channel fourth MOS transistor 29 connected to the other terminal of the second capacitor 27, and a current path consisting of source and drain are connected to the gate of the third MOS transistor 28 and the signal output terminal ( 23, a P channel fifth MOS transistor 30 having a gate connected to the other terminal of the first capacitor 26, and a current path consisting of a source and a drain of the fourth channel MOS transistor 29. The N-channel sixth MOS transistor 31 is inserted between the gate and the signal output terminal 23 and the gate is connected to the other terminal of the second capacitor 27. The first and second MOS transistors ( 24 and 25, wherein the current driving capability is set smaller than the current driving capability of the third and fourth MOS transistors (28,29), respectively. 신호출력단자(23)와, 집적회로의 내부신호 및 상기 신호출력단자(23)를 고임피던스상태로 제어하기 위한 제어신호가 공급되어, 그 양신호에 따라 제1 및 제2신호를 출력하는 프리버퍼회로(41,42), 각 게이트에 상기 제1 및 제2신호가 각각 공급되는 P챈널 및 N챈널 MOS트랜지스터로 이루어지고, 출력단이 상기 신호출력단자(23)에 접속된 제1출력버퍼회로(24,25) 및, 각각의 한쪽 단자가 상가 프리버퍼회로(41,42)의 출력단에 접속된 제1 및 제2용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽단자가 제1전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제1MOS트랜지스터(28), 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제2전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제2용량(27)의 다른쪽단자에 접속된 N챈널 제2MOS트랜지스터(29), 소오스.드세인으로 이루어진 전류통로가 상기 제1 MOS트랜지스터(28)의 게이트와 상기 신호출력단자(23) 사이에 삽입되고 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제3MOS트랜지스터(30), 및 소오스.드레인으로 이루어진 전류통로가 상기 제2MOS트랜지스터(29)의 게이트와 상기신호출력단자(23) 사이에 삽입되고 게이트가 상기 용량(27)의 다른쪽 단자에 접속된 N챈널 제4MOS트랜지스터(31)로 구성된 제2출력버퍼회로를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.A signal output terminal 23, an internal signal of the integrated circuit, and a control signal for controlling the signal output terminal 23 in a high impedance state are supplied, and a prebuffer for outputting first and second signals in accordance with both signals A first output buffer circuit having a P channel and an N channel MOS transistor to which the first and second signals are supplied to each gate, respectively, and whose output terminal is connected to the signal output terminal 23; 24 and 25, and one terminal of each of the current paths consisting of first and second capacitors 26 and 27 connected to the output terminals of the additive prebuffer circuits 41 and 42, and the source and drain terminals. A P-channel first MOS transistor (28), source, connected to one power source, the other terminal of the current path being connected to the signal output terminal (23), and the gate of which is connected to the other terminal of the first capacitor (26). One terminal of the current path consisting of a drain is connected to the second power supply and A first channel is connected to the signal output terminal 23 and a gate is connected to the other terminal of the second capacitor 27. The N channel second MOS transistor 29 and a current path including a source and desine are connected to the first channel. A P-channel third MOS transistor 30 inserted between the gate of the MOS transistor 28 and the signal output terminal 23 and connected to the other terminal of the first capacitor 26, and a source and a drain. A second channel consisting of an N-channel fourth MOS transistor 31 in which a current path is inserted between the gate of the second MOS transistor 29 and the signal output terminal 23 and the gate is connected to the other terminal of the capacitor 27. An output circuit of a semiconductor integrated circuit comprising an output buffer circuit. 제7항에 있어서, 상기 제1용량(26)은 상기 제1 및 제3트랜지스터(28,30)의 제어전극에 존재하고 있는 기생용량을 포함하는 용량을 구성되고, 상기 제2용량((27)은 상기 제2 및 제4트랜지스터(29,31)의 제어전극에 존재하고 있는 기생용량을 포함하는 용량으로 구성되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.The capacitor of claim 7, wherein the first capacitor 26 is configured to include a parasitic capacitance present in the control electrodes of the first and third transistors 28 and 30. ) Is a capacitor including a parasitic capacitance present in the control electrodes of the second and fourth transistors (29, 31). 제7항에 있어서, 상기 프리버퍼회로는, 상기 내부신호 및 상기 제어신호를 공급받아 상기 제1신호를 출력하는 NAND게이트회로(41)와, 상기 내부신호 및 상기 제어신호를 공급받아 상기 제2신호를 출력하는 NOR게이트 회로(42)로 구성되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.8. The prebuffer circuit according to claim 7, wherein the prebuffer circuit is configured to receive the internal signal and the control signal and to output the first signal, and to receive the internal signal and the control signal. An output circuit of a semiconductor integrated circuit, characterized by comprising a NOR gate circuit (42) for outputting a signal. 제7항에 있어서, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 상기 제1전원에 저속되고, 이전류통로의 다른쪽 단자가 상기 제1MOS트랜지스터(28)의 게이트에 접속되며, 상기 프리버퍼회로(41,42)로 부터 출력되는 제1신호와 상보적인 관계에 있는 제3신호가 게이트에 공급되는 P챈널 제5MOS트랜지스터(32)와, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 상기 제2전원에 접속되고, 이전류통로의 다른쪽 단자가 상기 제4MOS트랜지스터(31)의 게이트에 접속되며, 상기 프리버퍼회로(41,42)로부터 출력되는 제2신호와 상보적인 관계에 있는 제4신호가 게이트에 공급되는 N챈널 제6MOS트랜지스터(33)가 상기 제2출력버퍼회로에 더 설치되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.8. The prebuffer circuit according to claim 7, wherein one terminal of the current path consisting of source and drain is low speed to the first power supply, and the other terminal of the current path is connected to the gate of the first MOS transistor 28, The P-channel fifth MOS transistor 32, to which the third signal complementary to the first signal output from (41, 42) is supplied to the gate, and one terminal of the current path consisting of source and drain is connected to the second signal. A fourth signal connected to a power source, the other terminal of the current path being connected to the gate of the fourth MOS transistor 31, and having a complementary relationship with the second signal output from the prebuffer circuits 41 and 42; An N-channel sixth MOS transistor (33) supplied to the gate is further provided in the second output buffer circuit. 제7항에 있어서, 상기 제1출력버퍼회로는, 게이트가 상기 프리버퍼회로(41,42)의 제1신호를 공급받는 P챈널 제1 MOS틀랜지스터(24)와, 게이트가 상기 프리버퍼회로(41,42)의 제2신호를 공급받고 드레인이 상기 제1MOS트랜지스터(24)의 드레인에 접속된 N챈널 제2 MOS트랜지스터(25)로구성되고, 상기 제2출력버퍼회로는, 각각의 한쪽 단자가 상기 프리버퍼회로(41,42)의 제1 및 제2신호를 공급받는 제1 및 제2용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제1전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 P챈널 제3 MOS트랜지스터(28), 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 제2전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제4MOS트랜지스터(29), 소오스.드레인으로 이루어진 전류통로가 상기 제3MOS트랜지스터(28)의 게이트와 상기 신호출력단자(23) 사이에 삽입되고 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 N챈널 제5MOS트랜지스터(30) 및, 소오스.드레인으로 이루어진 전류통로가 상기 제4MOS트랜지스터(29)의 게이트와 상기 신호출력단자(23) 사이에 삽입되고 게이트가 상기 제1용량(26)의 다른쪽 단자에 접속된 N챈널 제5MOS트랜지스터(30) 및 ,소오스.드레인으로 이루어진 전류통로가 상기 제4MOS트랜지스터(29)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 제2용량(27)의 다른쪽 단자에 접속된 N챈널 제6MOS트랜지스터(31)로 구성되며, 상기 제1 및 제2MOS트랜지스터(24,25)의 전류 구동능력이 상기 제3 및 제4MOS트랜지스(28,29)의 전류구동능력보다도 각각 작게 설정되어 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.8. The first output buffer circuit of claim 7, wherein the gate of the P channel first MOS transistor (24) receiving the first signals of the prebuffer circuits (41, 42), and the gate of the prebuffer. The N-channel second MOS transistor 25, which is supplied with the second signal of the circuits 41 and 42 and whose drain is connected to the drain of the first MOS transistor 24, has a second output buffer circuit. One terminal of the first and second capacitors 26 and 27 to which one terminal receives the first and second signals of the prebuffer circuits 41 and 42, and one terminal of the current path consisting of source and drain are connected to the first power source. P-channel third MOS transistor 28, source and drain connected to the other terminal of the current path and connected to the signal output terminal 23, and to the other terminal of the first capacitor 26. One terminal of the made current path is connected to the second power supply, and the other terminal of this current path is connected to the signal output terminal 23. The N-channel fourth MOS transistor 29 and the source and drain of the N-channel 4MOS transistor 29 connected to the other terminal of the second capacitor 27 are connected to the gate of the third MOS transistor 28 and the signal output terminal ( 23, an N-channel fifth MOS transistor 30 having a gate connected to the other terminal of the first capacitor 26, and a current path consisting of a source and a drain connected to the gate of the fourth MOS transistor 29. An N-channel fifth MOS transistor 30 inserted between the signal output terminal 23 and a gate connected to the other terminal of the first capacitor 26 and a current path consisting of a source and a drain are connected to the fourth MOS transistor ( 29 is composed of an N-channel sixth MOS transistor 31 inserted between the gate and the signal output terminal 23 and connected to the other terminal of the second capacitor 27, and the first and second MOS. Current driving capability of transistors 24 and 25 is higher An output circuit of a semiconductor integrated circuit, characterized in that it is set smaller than the current driving capability of the third and fourth MOS transistors (28,29), respectively. 신호출력단자(23)와, 집적회로의 내부신호가 공급되는 프리버퍼회로(21), 상기 프리버퍼회로(21)의 출력 신호에 의해 구동되는 제1출력버퍼회로(22A) 및, 상기 신호출력단자(23)에서의 신호가 스위칭되고 있는 과도상태인 때만 동작하고, 상기 프리버퍼회로(21)의 출력신호에 의해 구동되는 제2출력버퍼회로(22B)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.A signal output terminal 23, a prebuffer circuit 21 to which an internal signal of the integrated circuit is supplied, a first output buffer circuit 22A driven by an output signal of the prebuffer circuit 21, and the signal output And a second output buffer circuit 22B which operates only when the signal at the terminal 23 is in a transition state and is driven by an output signal of the prebuffer circuit 21. Output circuit. 제12항에 있어서, 상기 제2출력버퍼회로(22B)는 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된 용량(26,27)과 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 용량(26,27)의 다른쪽 단자에 접속된 제1MOS트랜지스터(28,29) 및, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자 및 게이트가 상기 제1 MOS트랜지스터(28,29)의 게이트에 접속되며, 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속된 제2 MOS트랜지스터(30,31)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The second output buffer circuit 22B has a power supply having one terminal connected to an output terminal of the prebuffer circuit 21 and one terminal of a current path including a source and a drain. First MOS transistors 28 and 29 connected to the other terminal of the current path and the gate connected to the other terminals of the capacitors 26 and 27, and the source and drain of the current path. One terminal and a gate of the current path, each of which is connected to the gates of the first MOS transistors 28 and 29, and the other terminal of the current path to the second MOS transistor 30, connected to the signal output terminal 23. 31). An output circuit of a semiconductor integrated circuit, comprising: a. 제12항에 있어서, 상기 제2출력버퍼회로(22B)는, 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된 용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 용량(26,27)의 다른쪽 단자에 접속된 제1MOS트랜지스터(28,29)및, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 상기 제1MOS 트랜지스터(28,29)의 게이트에 접속되고 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 프리버퍼회로(21)의 출력단에 접속된 제2MOS트랜지스터(30,31)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The second output buffer circuit 22B has one terminal of a current path comprising capacitors 26 and 27, one terminal of which is connected to an output terminal of the prebuffer circuit 21, and a source and a drain. The first MOS transistors 28 and 29 connected to the power supply, the other terminal of the current path to the signal output terminal 23, and the gate to the other terminal of the capacitors 26 and 27; One terminal of the current path consisting of a drain is connected to the gates of the first MOS transistors 28 and 29, the other terminal of the current path is connected to the signal output terminal 23, and the gate is connected to the prebuffer circuit 21. And a second MOS transistor (30,31) connected to an output terminal of the output circuit of the semiconductor integrated circuit. 제12항에 있어서, 상기 제2출력버퍼회로(22B)는, 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 용량(26,27)의 다른쪽 단자에 접속된 제1MOS트랜지스터(28,29), 소오스.드레인으로 이루어진 전류통로가 상기 제1 MOS트랜지스터(28,29)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 프리버퍼회로(21)의 출력단에 접속된 제2MOS트랜지스터(30,31), 상기 프리버퍼회로(21)의 출력이 공급되는 신호지연회로(38,45,46) 및 소오스.드레인으로 이루어진 전류통로가 상기 제2MOS트랜지스터(30,31)의 소오스.드레인으로 이루어진 전류통로에 대해 직렬로 삽입되고 게이트가 상기 신호지연회로(38,45,46)의 출력이 공급되는 제3 MOS트랜지스터(36,37)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The second output buffer circuit 22B according to claim 12, wherein the second output buffer circuit 22B includes capacitors 26 and 27, one terminal of which is connected to an output terminal of the prebuffer circuit 21, and one terminal of a current path consisting of source and drain. A first MOS transistor (28, 29), a source connected to a power source, the other terminal of the current path connected to the signal output terminal (23), and a gate connected to the other terminal of the capacitor (26, 27). A second MOS transistor 30 having a current path including a drain inserted between the gates of the first MOS transistors 28 and 29 and the signal output terminal 23 and the gate connected to an output terminal of the prebuffer circuit 21. 31), a current path consisting of signal delay circuits 38, 45, 46, and a source / drain to which the output of the prebuffer circuit 21 is supplied is a current consisting of source and drain of the second MOS transistors 30 and 31. The signal delay circuit is inserted in series with the passage and the gate And a third MOS transistor (36,37) to which an output of 38, 45, 46 is supplied. 제12항에 있어서, 상기 제2출력버퍼회로(22B)는, 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 용량의 다른쪽 단자에 접속된 제1MOS트랜지스터(28,29), 소오스.드레인으로 이루어진 전류통로가 상기 제1MOS트랜지스터(28,29)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 용량(26,27)의 다른쪽 단자에 접속된 제2MOS트랜지스터(30,31), 상기 프리버퍼회로(21)의 출력이 공급되는 신호지연회로(38,45,46) 및, 소오스.드레인으로 이루어진 전류통로가 상기 제2MOS트랜지스터(30,31)의 소오스.드레인으로 이루어진 전류통로에 대해 직렬로 삽입되고 게이트가 상기 신호지연회로(38,45,46)의 출력이 공급되는 제3MOS트랜지스터(36,37)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The second output buffer circuit 22B according to claim 12, wherein the second output buffer circuit 22B includes capacitors 26 and 27, one terminal of which is connected to an output terminal of the prebuffer circuit 21, and one terminal of a current path consisting of source and drain. Is connected to the power supply, the other terminal of the current path is connected to the signal output terminal 23, and the current path is composed of first MOS transistors 28 and 29 and a source and drain connected to the other terminal of the capacitance. Is inserted between the gates of the first MOS transistors 28 and 29 and the signal output terminal 23, and the second MOS transistors 30 and 31 whose gates are connected to the other terminals of the capacitors 26 and 27, The signal delay circuits 38, 45, and 46 to which the output of the prebuffer circuit 21 is supplied, and the current path consisting of source and drain are connected to the current path consisting of source and drain of the second MOS transistors 30 and 31. Inserted in series and gated the signal delay circuits (38, 45, 46) And a third MOS transistor (36,37) to which the output of the third transistor is supplied. 제12항에 있어서, 상기 제2출력버퍼회로(22B)는, 한쪽 단자가 상기 프리버퍼회로(21)의 출력단에 접속된 용량(26,27)과, 소오스.드레인으로 이루어진 전류통로의 한쪽 단자가 전원에 접속되고 이 전류통로의 다른쪽 단자가 상기 신호출력단자(23)에 접속되며 게이트가 상기 용량(26,27)의 다른쪽 단자에 접속된 제1 MOS트랜지스터(28,29). 소오스.드레인으로 이루어진 전류통로가 상기 제1 MOS트랜지스터(28,29)의 게이트와 상기 신호출력단자(23)사이에 삽입되고 게이트가 상기 프리버퍼회로(21)의 출력단에 접속된 제2 MOS트랜지스터(30,31), 입력단이 상기 신호출력단자(23)에 접속된 반전회로(39,40)및, 소오스.드레인으로 이루어진 전류통로가 상기 제2 MOS트랜지스터(30,31)의 소오스.드레인으로 이루어진 전류통로에 대해 직렬로 삽입되고 게이트에 상기 반전회로(39,40)의 출력이 공급되는 제3MOS트랜지스터(36,37)를 구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The second output buffer circuit 22B has one terminal of a current path comprising capacitors 26 and 27, one terminal of which is connected to an output terminal of the prebuffer circuit 21, and a source and a drain. A first MOS transistor (28, 29) connected to a power source, the other terminal of the current path being connected to the signal output terminal (23), and the gate connected to the other terminal of the capacitors (26, 27). A second MOS transistor having a current path composed of source and drain inserted between the gates of the first MOS transistors 28 and 29 and the signal output terminal 23 and whose gate is connected to the output terminal of the prebuffer circuit 21. (30, 31), an inverting circuit (39, 40) having an input terminal connected to the signal output terminal (23), and a current path consisting of a source and a drain are the source and drain of the second MOS transistor (30, 31). And a third MOS transistor (36,37) which is inserted in series with respect to the current path formed and is supplied with the output of the inverting circuit (39,40) to the gate. 제13항에 있어서, 상기 제2출력버퍼회로(22B)는 상기 용량(26,27)에 대해 직렬접속된 저항(34,35)를 더구비하여 이루어진 것을 특징으로 하는 반도체 집적회로의 출력단자.14. The output terminal of a semiconductor integrated circuit according to claim 13, wherein said second output buffer circuit (22B) further comprises a resistor (34, 35) connected in series with said capacitor (26, 27). 제12항에 있어서, 상기 프리버퍼회로(21)는 제어신호에 따라 출력을 고임피던스상태로 설정하는 트라이스테이트(tristate)기능을 갖고 있는 것을 특징으로 하는 반도체 집적회로의 출력회로.13. The output circuit of claim 12, wherein the prebuffer circuit (21) has a tristate function for setting the output to a high impedance state in accordance with a control signal. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920015360A 1991-08-30 1992-08-26 Output circuit of semiconductor integrated circuit KR950009087B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP91-220738 1991-08-30
JP3220738A JP2922028B2 (en) 1991-08-30 1991-08-30 Output circuit of semiconductor integrated circuit

Publications (2)

Publication Number Publication Date
KR930005371A true KR930005371A (en) 1993-03-23
KR950009087B1 KR950009087B1 (en) 1995-08-14

Family

ID=16755758

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920015360A KR950009087B1 (en) 1991-08-30 1992-08-26 Output circuit of semiconductor integrated circuit

Country Status (3)

Country Link
US (1) US5391939A (en)
JP (1) JP2922028B2 (en)
KR (1) KR950009087B1 (en)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960013859B1 (en) * 1994-02-07 1996-10-10 현대전자산업 주식회사 Data output buffer of semiconductor device
US5546022A (en) * 1994-12-16 1996-08-13 Sun Microsystems, Inc. Static logic circuit with improved output signal levels
US5726589A (en) * 1995-11-01 1998-03-10 International Business Machines Corporation Off-chip driver circuit with reduced hot-electron degradation
US5760620A (en) * 1996-04-22 1998-06-02 Quantum Effect Design, Inc. CMOS limited-voltage-swing clock driver for reduced power driving high-frequency clocks
JP3045071B2 (en) * 1996-05-30 2000-05-22 日本電気株式会社 Differential signal generation circuit
US6008684A (en) * 1996-10-23 1999-12-28 Industrial Technology Research Institute CMOS output buffer with CMOS-controlled lateral SCR devices
US5850159A (en) * 1997-05-12 1998-12-15 Ind Tech Res Inst High and low speed output buffer with controlled slew rate
US6094086A (en) * 1997-05-12 2000-07-25 Industrial Technology Research Institute High drive CMOS output buffer with fast and slow speed controls
US5969542A (en) * 1997-05-21 1999-10-19 Advanced Micro Devices, Inc. High speed gate oxide protected level shifter
JPH11214978A (en) * 1998-01-26 1999-08-06 Mitsubishi Electric Corp Semiconductor device
US6137317A (en) * 1998-07-01 2000-10-24 Intel Corporation CMOS driver
JP2000124789A (en) * 1998-10-16 2000-04-28 Mitsubishi Electric Corp Buffer circuit
US6501293B2 (en) * 1999-11-12 2002-12-31 International Business Machines Corporation Method and apparatus for programmable active termination of input/output devices
US6329835B1 (en) 2000-02-23 2001-12-11 Pericom Semiconductor Corp. Quiet output buffers with neighbor sensing of wide bus and control signals
JP2003527023A (en) * 2000-03-15 2003-09-09 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ Electronic circuit having a digital driver for driving a capacitive load
US6549036B1 (en) 2000-05-31 2003-04-15 Micron Technology, Inc. Simple output buffer drive strength calibration
US6362655B1 (en) 2000-11-15 2002-03-26 Intel Corporation Linear active resistor and driver circuit incorporating the same
US6483347B1 (en) * 2001-07-11 2002-11-19 Micron Technology, Inc. High speed digital signal buffer and method
JP2003179436A (en) * 2001-12-10 2003-06-27 Matsushita Electric Ind Co Ltd Semiconductor device
US6906009B2 (en) * 2002-08-14 2005-06-14 3M Innovative Properties Company Drilling fluid containing microspheres and use thereof
US6975132B2 (en) * 2003-09-11 2005-12-13 Xilinx, Inc. DAC based driver with selectable pre-emphasis signal levels
US7202710B2 (en) * 2004-04-30 2007-04-10 Texas Instruments Incorporated Apparatus and method for handling interdevice signaling
KR100568545B1 (en) * 2004-10-05 2006-04-07 삼성전자주식회사 Signal driving circuit
US7868658B1 (en) * 2008-01-11 2011-01-11 Marvell International Ltd. Level shifter circuits and methods for maintaining duty cycle
US7924066B2 (en) * 2009-03-25 2011-04-12 Fairchild Semiconductor Corporation Low speed, load independent, slew rate controlled output buffer with no DC power consumption
US8686758B1 (en) * 2009-04-14 2014-04-01 Altera Corporation Integrated circuit with configurable I/O transistor arrangement
JP5199941B2 (en) * 2009-04-28 2013-05-15 シャープ株式会社 Voltage amplification circuit
JP4964926B2 (en) * 2009-09-07 2012-07-04 ルネサスエレクトロニクス株式会社 Output buffer circuit and semiconductor device
TWI418148B (en) * 2010-06-22 2013-12-01 Univ Nat Chiao Tung A high load driving device
US9979398B2 (en) * 2015-05-06 2018-05-22 Capital Microelectronics Co., Ltd. Buffer circuit and electronic device using same

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4621208A (en) * 1984-09-06 1986-11-04 Thomson Components - Mostek Corporation CMOS output buffer
JPS63112893A (en) * 1986-10-28 1988-05-17 Mitsubishi Electric Corp Semiconductor integrated circuit
US4797579A (en) * 1987-07-27 1989-01-10 Raytheon Company CMOS VLSI output driver with controlled rise and fall times
JPH0282713A (en) * 1988-09-19 1990-03-23 Fujitsu Ltd Switching auxiliary circuit
JP2736789B2 (en) * 1988-09-24 1998-04-02 三菱電機株式会社 Driver circuit device
US4961010A (en) * 1989-05-19 1990-10-02 National Semiconductor Corporation Output buffer for reducing switching induced noise
US5089722A (en) * 1990-04-02 1992-02-18 Motorola, Inc. High speed output buffer circuit with overlap current control

Also Published As

Publication number Publication date
JPH0563541A (en) 1993-03-12
JP2922028B2 (en) 1999-07-19
KR950009087B1 (en) 1995-08-14
US5391939A (en) 1995-02-21

Similar Documents

Publication Publication Date Title
KR930005371A (en) Output circuit of semiconductor integrated circuit
KR880001110A (en) Low noise high output buffer circuit
KR0136775B1 (en) Output buffer for reducing switching induced noise
US4438352A (en) TTL Compatible CMOS input buffer
KR910003940A (en) Semiconductor integrated circuit
KR950007292A (en) Power-on signal generation circuit operates with low current consumption
US4443715A (en) Driver circuit
KR870009553A (en) Logic circuit
US4707623A (en) CMOS input level shifting buffer circuit
US4219743A (en) Buffer circuit
KR930001585A (en) Output circuits and semiconductor integrated circuit devices
KR910015114A (en) Semiconductor digital circuits
KR900001042A (en) Semiconductor integrated circuit with CMOS inverter
US4996449A (en) Output circuit having high speed operation and low power dissipation
KR910002127A (en) Power switching circuit
KR970031348A (en) Exclusive Oa / Noargate Circuits
ATE406697T1 (en) ANALOG SWITCH WITH TWO COMPLEMENTARY MOS FIELD EFFECT TRANSISTORS
KR880006850A (en) 3-states complementary MOS integrated circuit
KR970024162A (en) A SEMICONDUCTOR DEVICE HAVING PULL-UP OR PULL-DOWN RESISTANCE
KR970003924A (en) Semiconductor device
KR910002083A (en) Output circuit
KR950022128A (en) Transistor circuit
KR910007268A (en) Output circuit
KR19990029670A (en) Level shifting circuit
KR930014768A (en) Complementary Metal Oxide Semiconductor (CMOS) -Emitter Coupling Logic (ECL) Level Translator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030801

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee