KR920005137B1 - A dual system of the warning driving device of electronic switching center - Google Patents

A dual system of the warning driving device of electronic switching center Download PDF

Info

Publication number
KR920005137B1
KR920005137B1 KR1019890020556A KR890020556A KR920005137B1 KR 920005137 B1 KR920005137 B1 KR 920005137B1 KR 1019890020556 A KR1019890020556 A KR 1019890020556A KR 890020556 A KR890020556 A KR 890020556A KR 920005137 B1 KR920005137 B1 KR 920005137B1
Authority
KR
South Korea
Prior art keywords
control means
alarm
signal
redundancy
main control
Prior art date
Application number
KR1019890020556A
Other languages
Korean (ko)
Other versions
KR910013809A (en
Inventor
이종현
이미혜
김영부
김문식
김지현
Original Assignee
한국전기통신공사
이해욱
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전기통신공사, 이해욱, 재단법인 한국전자통신연구소, 경상현 filed Critical 한국전기통신공사
Priority to KR1019890020556A priority Critical patent/KR920005137B1/en
Publication of KR910013809A publication Critical patent/KR910013809A/en
Application granted granted Critical
Publication of KR920005137B1 publication Critical patent/KR920005137B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/08Indicating faults in circuits or apparatus

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Alarm Systems (AREA)

Abstract

A main control means (10) receives the diplexed status signals from an alarm driving apparatus of the other end to decide the switching pattern, analyzes and processes alarm output disorder signals, and performs overall supervision. A watch dog timer (30) periodically receives signals from the main control means (10) to output function disorder signals when a function disorder occurs. A diplexing control means (20) performs diplexing controls based on the status information of a diplexing control means of the other end, and based on its own status and disorder data. With the circuit, the reliability in the driving of warning apparatus is reinforced.

Description

전전자 교환기 경보구동장치의 이중화 회로Redundant Circuit of Electronic Switching Alarm Drive

제1도는 본 발명에 의한 경보구동장치내의 이중화 회로의 블럭도.1 is a block diagram of a redundancy circuit in the alarm drive device according to the present invention.

제2도는 제1도의 이중화 제어부의 상세회로도.2 is a detailed circuit diagram of the redundant control unit of FIG.

제3도는 본 발명에 의한 경보구동장치간 이중화 제어회로의 통신도.3 is a communication diagram of the redundant control circuit between the alarm drive device according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 주 제어부 20 : 이중화 제어부10: main control unit 20: redundancy control unit

30 : 워치독 타이머 21 : OR 게이트30: watchdog timer 21: OR gate

22, 23 : 버퍼 24, 25 : NAND 게이트22, 23: buffer 24, 25: NAND gate

26, 27 : 인버터26, 27: inverter

본 발명은 전전자 교환기의 경보구동장치를 이중화하기 위한 회로에 관한 것이다.The present invention relates to a circuit for redundancy of the alarm drive device of the electronic switchboard.

경보구동장치는 시스템에서 발생되는 장애 상태를 긴급 경보, 주요 경보, 일반 경보로 구분하여 각 등갑에 따른 경보음과 램프(lamp)를 구동하여 운용자에게 신속히 전달하기 위한 유지보수장치이다.Alarm drive device is a maintenance device to classify the fault condition generated in the system into emergency alarm, main alarm, and general alarm to promptly deliver it to the operator by driving the alarm sound and lamp according to each lamp.

경보구동장치는 그 성격상 신속성과 정확성을 필요로 하기 때문에 2개의 경보 구동 장치를 이중화하기 위한 기능을 필요로 한다.Because alarm drives require speed and accuracy in their nature, they require the ability to duplicate two alarm drives.

본 발명은 상기한 바와 같은 요구를 실현하기 위해 안출한 것으로서, 2개의 경보 구동 장치를 이중화 제어 함으로써 액티브(active) 상태에 있던 구동장치에 고장이 발생한 경우에도 대기 상태의 다른 경보구동장치가 성공적으로 업무를 계승받아 지연없이 적절한 경보를 송출할 수 있도록 하는 경보구동장치의 이중화회로를 제공함에 그 목적을 두고 있다.SUMMARY OF THE INVENTION The present invention has been made to realize the above-described demand, and by the dual control of the two alarm drive devices, even if a failure occurs in the drive device in the active state, another alarm drive device in the standby state is successfully completed. Its purpose is to provide a redundant circuit for the alarm drive system that can take over the task and send out the appropriate alarm without delay.

본 발명은 상기 목적을 달성하기 위하여 2개의 이중화된 경보구동장치를 구비한 시스템에 있어서, 이중화된 상태 경보구동장치의 상태 신호를 받아서 절체 결정을 판단하고, 경보 송출 장애 신호를 분석, 처리하며, 워치독 타이머 구동을 비롯한 장애신호 및 이중화 제어신호를 포함한 전체적인 운용을 수행하는 주 제어수단, 상기 주 제어수단에 연결되어 주 제어수단의 주기적인 신호(SELFTE)를 받아 해당 경보구동장치의 기능 장애시 기능 장애 신호(ALMDR)를 만들어 전송하는 워치독 타이머, 및 주 제어수단, 워치독 타이머 및 이중화된 다른 경보구동장치의 이중화 제어수단에 연결되어 상대 이중화 제어부로부터 받은 상태 정보와 자신의 상태 및 장애 정보를 이용하여 이중화 기능을 제어하는 이중화 제어수단(20)으로 구성됨을 특징으로 한다. 이하 첨부한 도면을 참조하여 본 발명을 상세히 설명한다.The present invention is a system having two redundant alarm drive device in order to achieve the above object, receiving the status signal of the redundant state alarm drive device to determine the transfer decision, analyze and process the alarm transmission failure signal, Main control means for performing overall operation including fault signal and redundancy control signal including watchdog timer driving, and when connected to the main control means and receiving periodic signal (SELFTE) of the main control means, when the function of the corresponding alarm drive device fails It is connected to the watchdog timer that generates and transmits a function failure signal (ALMDR), and the redundant control means of the main control means, the watchdog timer and other redundant alarm control devices, and the status information received from the counterpart redundant control unit and its own status and failure information. It characterized by consisting of the redundancy control means 20 for controlling the redundancy function by using. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제1도는 본 발명에 의한 경보구동장치내의 이중화 회로를 나타낸 블럭도로서, 이중화 회로의 구성 블럭들 간의 상호관계를 보여주고 있으며 도면에서 10은 주 제어부, 20은 이중화 제어부, 30은 워치독 타이머이다.1 is a block diagram showing a redundancy circuit in an alarm driving apparatus according to the present invention, which shows the interrelationship among the constituent blocks of the redundancy circuit, in which 10 is a main control, 20 is a redundancy control, and 30 is a watchdog timer. .

도면에 도시한 바와 같이 이중화 회로는 주 제어부(10), 워치독 타이머(Watch Doy Timer)(30), 그리고 이중화 제어부(20)로 이루어진다. 주 제어부(10)는 모토롤라(M6801 MCU(Microprocessor Unit)와 데이타전송을 위한 버퍼(buffer) 그리고 주변회로 인터페이스를 조정하기 위한 M6821로 이루어져 있다. 액티브된 경보구동장치의 경보생성회로는 스피커로 경보음을 송출할 때 장애가 발생하면 주 제어부(10)로 AAS 신호를 송출하고 주 제어부(10)는 이 신호를 조사하여 논리값 '0'을 갖고 있으면 장애가 발생했다는 것으로 간주한후 논리값 '1'의 A/S 신호를 이중화 제어부(20)로 전송한다. 이때 이중화 제어부(20)의 OUTA/S 출력에 의해서 이중화된 대기 상태의 경보 구동 장치가 액티브로 절체되지 않으면 논리값 '0'의 AAC 신호를 이중화 제어부(20)로 송출한다. 이와 같이 주 제어부(10)는 마이크로 컴퓨터 유니트(MIcrocomputer Unit)를 내장하여 이중화된 상대 경보 구동 장치의 상태 신호를 받아서 절체 결정을 판단하고 경보 송출 장애 신호를 분석, 처리하며 워치독 타이머를 구동하는등 장애신호와 이중화 제어신호를 포함한 전체적인 운용을 한다.As shown in the figure, a redundancy circuit includes a main control unit 10, a watchdog timer 30, and a redundancy control unit 20. The main control unit 10 consists of a Motorola M6801 Microprocessor Unit (MCU), a buffer for data transmission, and an M6821 for adjusting peripheral circuit interfaces. If a failure occurs when sending a signal, AAS signal is sent to the main control unit 10. The main control unit 10 examines this signal, and if it has a logic value of '0', assumes that a failure has occurred, and then A of the logical value '1'. / S signal is transmitted to the redundancy control unit 20. At this time, if the alarm driving device in the standby state, which is duplicated by the OUTA / S output of the redundancy control unit 20, is not switched to the active state, the AAC signal of the logic value '0' is duplicated. The main control unit 10 has a built-in microcomputer unit and receives the status signal of the redundant counterpart alarm driving device to determine the transfer decision. It analyzes and processes alarm transmission fault signals and runs a watchdog timer for overall operation including fault signals and redundancy control signals.

워치독 타이머(30)는 단안정 멀티바이브레이터(monostable multivi-brator)로 구성되며 주 제어부(10)로부터 주기적으로 SELITE 신호를 받아들여서 이중화 제어부(20)로 ALMDR 신호를 송출한다. 워치독 타이머(30)는 논리값 '0'의 SELFTE 신호를 받은후 180ms가 지나기까지 새로운 SELITE 신호를 받지 못하면경보구동장치의 기능 장애 신호로 논리값 '1'의 LAMDR 신호를 이중화 제어부(20)로 전해준다.The watchdog timer 30 is configured as a monostable multivi-brator, and periodically receives a SELITE signal from the main controller 10 and sends an ALMDR signal to the redundant control unit 20. If the watchdog timer 30 does not receive a new SELITE signal after 180 ms after receiving the SELFTE signal of the logic value '0', the control unit 20 converts the LAMDR signal of the logic value '1' into a malfunction signal of the alarm driving device. Tell it to.

이중화 제어부(20)는 주 제어부(10), 워치독 타이머(10) 그리고 이중화된 다른 경보 구동장치의 이중화 제어부와 관계한다. 2개의 경보구동장치내의 이중화 제어부(20)간에 주고 받는 신호들은 AACO, AACE, OUTA/S, INA/S이며 한쪽 이중화 제어부(10)의 출력한 AACO와 OUTA/S는 다른쪽 이중화 제어부(20)의 입력인 AACE와 INA/S로서 상호 교환된다. 이 신호들은 이중화된 경보구동장치간에 액티브와 대기의 2가지 상태에서 절체 결정을 내리는 정보로 이용되며 2개의 경보구동장치가 동시에 장애를 일으켜 대기 상태에 들어 있는지를 조사한다. 반전된 AACO 신호는 400Hz 토운 생성기로 전달되어 이중화된 경보구동장치가 모두 장애를 일으켰을때 경보 스피커로 400Hz 토운을 송출할 수 있도록 한다. 이와 같이 이중화 제어부(20)는 상대 이중화 제어부로부터의 받은 상대정보와 자신의 상태 및 장애 정보를 이용하여 이중화 기능을 제어한다.The redundancy control unit 20 relates to the redundancy control unit of the main control unit 10, the watchdog timer 10 and other redundant alarm drive devices. Signals transmitted and received between the redundancy control unit 20 in the two alarm control devices are AACO, AACE, OUTA / S, INA / S, and the output AACO and OUTA / S of one redundancy control unit 10 are the other redundancy control unit 20. Interchange as AACE and INA / S input. These signals are used as information to make a transfer decision between two states of active and standby between redundant alarm drives and examine whether two alarm drives are in a stand-by state at the same time. The inverted AACO signal is passed to the 400Hz tow generator, which allows 400Hz tow to be sent to the alarm speaker when all the redundant alarm drives fail. In this way, the duplication control unit 20 controls the duplication function by using the relative information received from the relative duplication control unit and its own state and failure information.

제2도는 제1도의 이중화 제어부의 일실시예 상세 회로도로서, 도면에서 21은 OR 게이트, 22 및 23은 버퍼, 24 및 25는 NAND 게이트, 26 및 27은 인버터이다.FIG. 2 is a detailed circuit diagram of an exemplary embodiment of the redundant control unit of FIG. 1, in which 21 is an OR gate, 22 and 23 a buffer, 24 and 25 are NAND gates, and 26 and 27 are inverters.

이중화 제어부는 주 제어부 및 워치독 타이머에 연결된 OR 게이트(21), 상기 OR 게이트(21)의 출력단에 입력단을 연결하고 다른쪽 경보구동장치에 출력단을 연결한 버퍼(22)와, 다른쪽 이중화 제어부에 입력단이 연결된 버퍼(23)와, 주 제어부 및 워치독 타이머에 입력단이 연결된 NAND 게이트(24)와, 상기 버퍼(23)및 NAND 게이트(24) 출력단과 다른쪽 이중화 제어부에 입력단을 연결한 4입력 NAND 게이트(25)와, 상기 NAND 게이트(25)의 출력단에 연결된 인버터(26)와, 상기 인버터(26)에 연결된 또다른 인버터(27)로 구성된다.The redundancy control unit includes an OR gate 21 connected to a main control unit and a watchdog timer, a buffer 22 which connects an input terminal to an output terminal of the OR gate 21 and an output terminal to the other alarm driving device, and the other redundant control unit. A buffer 23 having an input connected to the NAND gate 24 having an input connected to the main control unit and a watchdog timer, an output terminal connected to an output terminal of the buffer 23 and the NAND gate 24, and the other redundant control unit; It consists of an input NAND gate 25, an inverter 26 connected to the output terminal of the NAND gate 25, and another inverter 27 connected to the inverter 26.

상기한 바와 같이 구성된 이중화 제어부는 주 제어부로부터 A/S 신호를, 워치독 타이머로부터 ALMDR신호를 받아들여 해당 경보구동장치의 동작상태를 점검한다. A/S 신호가 논리값 '0'이면 정상 동작을 하는 상태이며 논리값 '1'이면 구동장치가 대기 상태에 있는 것을 의미한다. ALMDR 신호는 워치독 타이머에서 출력되는 들어오는 신호로서 논리값 '0'이면 정상이고 논리값 '1'이면 경보구동장치의 기능에 장애가 발생했다는 것을 말해준다. 이 2가지는 OR 게이트를 통하여 OUTA/S 신호로 출력되며 다시 이중화된 다른쪽 경보구동장치의 INA/S 입력으로 이용된다. 입력된 INA/S 신호는 경보 구동 장치의 이중 대기 상태를 점검하는 동시에 상대 경보 구동 장치가 액티브에서 대기 상태로 되면 주 제어부에 인터럽트로 작용하여 해당 경보 구동 장치가 대기상태에서 액티브 상태로 절체될 수 있도록 한다.The redundant control unit configured as described above receives the A / S signal from the main control unit and the ALMDR signal from the watchdog timer to check the operation state of the corresponding alarm drive device. If the A / S signal is at logic value '0', normal operation is performed. If logic value '1', the drive device is in standby state. The ALMDR signal is an incoming signal output from the watchdog timer. If the logic value is '0', it is normal. If the logic value is '1', it indicates that the function of the alarm drive has failed. These two are output as OUTA / S signals through the OR gate, which in turn serves as the INA / S input for the other redundant alarm drive. The input INA / S signal checks the dual standby state of the alarm drive device and at the same time, when the counter alarm drive device becomes active to standby state, it acts as an interrupt to the main control unit so that the corresponding alarm drive device can be switched from the standby state to the active state. Make sure

4입력 NAND 게이트는 입력으로 AACE, INA/S, ALMDR, AAC를 받아서 출력으로 AACO를 만들어 이중화된 다른 경보구동장치의 AACE 입력 신호로 전송한다. AAC 신호는 경보구동장치의 가청 경보 송출시 장애가 발생했을 경우에 논리값 '0'를 갖는 신호로서 정상 동작을 하던중에 경보 장애가 발생하면 AACO 출력을 논리값 '1'에서 '0'로 변환하여 장애가 발생했음을 다른 경보구동장치의 이중화 회로로 알린다. 이중 대기 상태가 발생할 경우 반전된 AACO 신호는 400Hz 토운 생성기로 전달된다. ALMDR 신호는 워치독 타이머의 출력으로 논리값 '0'일때 경보구동장치의 기능 장애를 나타낸다. 이 신호는 AAC 신호와 더불어 AACO 출력을 논리값 '0'으로 만들어 AACO가 경보 송출 장애시와 동일한 역할을 하도록 한다.The four-input NAND gate receives AACE, INA / S, ALMDR, and AAC as inputs, generates AACO as outputs, and sends them as AACE input signals of other redundant alarm drives. The AAC signal has a logic value of '0' when a failure occurs during the audible alarm transmission of the alarm drive device.If an alarm failure occurs during normal operation, the AAC signal is converted from the logic value '1' to '0' and the error occurs. Informing the redundant circuit of other alarm control devices that it has occurred. When a dual standby condition occurs, the inverted AACO signal is passed to the 400 Hz tow generator. The ALMDR signal is the output of the watchdog timer and indicates a malfunction of the alarm drive when the logic value is '0'. This signal, along with the AAC signal, forces the AACO output to a logic value of '0' so that the AACO plays the same role as in the event of an alarm outage.

NAND 게이트의 입력중 AACE와 INA/S는 이중화된 다른 경보구동장치로부터 받는 것으로 이중화된 회로의 AACO를 AACE로, OUTA/S를 INA/S로 받아들인다. 정상 동작중에 있을때 AACE와 INA/S는 논리값 '1'로서 상대 경보구동장치가 대기 상태에 있다는 것을 알려주고 대기상태에 있을때는 AACE와 INA/S가 각각 '1'과 '0'을 갖고 있어 상대 경보구동장치가 액티브 상태에 있다는 것을 알려준다. 정상 동작을 하던 경보 장치에서 워치독 타이머 장애나 가청 경보 장애가 발생하면 OUTA/S 신호와 AACO 신호가 논리값 '1'과 '0'로 변환되어 OUTA/S는 대기 상태에 있던 경보 구동 장치에 INA/S로, 즉 인터럽트로 작용하여 절채를 발생시킨다. 절체시 대기 상태의 경보구동장치에서도 장애가 발생했을시에 AACE 입력이 논리값 '0'로 되어 이중의 경보구동장치 장애가 발생했음을 알려준다.Among the inputs of the NAND gate, AACE and INA / S are received from other redundant alarm control devices, and the AACO of the duplicated circuit is taken as AACE and OUTA / S as INA / S. When in normal operation, AACE and INA / S are logical values '1' indicating that the relative alarm control device is in standby state. When in standby state, AACE and INA / S have '1' and '0' respectively. Indicates that the alarm drive is active. If a watchdog timer failure or an audible alarm failure occurs in the alarm device during normal operation, the OUTA / S signal and the AACO signal are converted to logic values '1' and '0' and the OUTA / S is sent to the alarm drive device in standby state. With / S, that is, it acts as an interrupt to generate an entanglement. In case of a fault in the alarm control device in standby state when switching, the AACE input becomes a logic value '0' to indicate that a double alarm drive fault has occurred.

제3도는 본 발명에 의한 경보구동장치간 이중화 제어회로의 통신로서, 이중화 제어부간에 교환되는 신호들을 보여주고 있다. 이를 제2도의 회로와 연계하여 관찰하면 이중화 의미를 명확하게 알 수 있다.3 is a communication of the redundancy control circuit between the alarm drive device according to the present invention, showing the signals exchanged between the redundancy control unit. Observing this in conjunction with the circuit of FIG. 2 clearly shows the meaning of redundancy.

상술한 바와 같은 본 발명은 전전자 교환기에 모두 적용 가능하며 특히 TDX-10에 효과적으로 적용된다.The present invention as described above can be applied to all the electron exchanger, and particularly effectively applied to the TDX-10.

본 발명으로 인해서 얻을 수 있는 효과는 시스템의 장애 발생시 즉각적인 조치를 취해야 하는 교환기에서 경보 발생의 신뢰성을 배가 할 수 있다는 것이다. 즉 2개의 경보구동장치를 설치하고 이중화 제어를 함으로서 액티브 상태에 있던 구동창치에 고장이 발생한 경우에도 대기상태의 다른 경보구동장치가 성공적으로 업무를 계승받아 지연없이 적절한 경보를 송출할 수 있도록 한다.The effect achieved by the present invention is that it can double the reliability of alarming in the exchange where immediate action should be taken in the event of a system failure. In other words, by installing two alarm control devices and controlling the redundancy, other alarm control devices in standby status can be succeeded by the successful operation even when a failure occurs in the active window. .

Claims (4)

2개의 이중화된 경보구동장치를 구비한 시스템에 있어서 : 이중화된 상대 경보구동장치의 상태 신호를 받아서 절체 결정을 판단하고, 경보 송출 장애 신호를 분석, 처리하며, 워치독 타이머 구동을 비롯한 장애신호 및 이중화 제어신호를 포함한 전체적인 운용을 수행하는 주 제어수단(10), 상기 주 제어수단(10)에 연결되어 주 제어수단(10)의 주기적인 신호(SELFTE)를 받아 해당 경보구동장치의 기능 장애시 기능 장애시 기능 장애 신호(ALMPR) 만들어 전송하는 워치독 타이머(30), 및 상기 주 제어수단(10), 워치독 타이머(30) 및 이중화된 다른 경보구동장치의 이중화 제어수단에 연결되어 상대 이중화 제어부로부터 받은 상태 정보와 자신의 상태 및 장애 정보를 이용하여 이중화 기능을 제어하는 이중화 제어수단(20)으로 구성됨을특징으로 하는 전전자 교환기 경보구동장치의 이중화 회로.In a system with two redundant alarm drives, it receives status signals from the redundant counter alarm drive and judges the transfer decision, analyzes and processes the alarm transmission fault signal, and the fault signal including the watchdog timer operation. Main control means 10 for performing the overall operation including the redundant control signal, connected to the main control means 10 when receiving a periodic signal (SELFTE) of the main control means 10 when the function of the corresponding alarm drive device failure Relative redundancy is connected to the watchdog timer 30 for generating and transmitting a malfunction signal ALMPR in case of a malfunction, and the redundant control means of the main control means 10, the watchdog timer 30 and other redundant alarm drive devices. Electronic switching device characterized in that it comprises a redundancy control means 20 for controlling the redundancy function by using the state information received from the control unit and its own state and fault information Beam redundancy circuit of the same device. 제1항에 있어서, 상기 주 제어수단(10)은 마이크로 프로세서 유니트(MUC : Microprocessor Unit)와 데이타 전송을 위한 버퍼(Buffer)와 주변회로 인터페이스를 조정하기 위한 인터페이스조정 유니트로 구성됨을 특징으로 하는 전전자 교환기 경보 구동 장치의 이중화 회로.The method of claim 1, wherein the main control means 10 comprises a microprocessor unit (MUC), a buffer for data transmission, and an interface adjusting unit for adjusting a peripheral circuit interface. Redundancy circuit of electronic switching alarm drive device. 제1항에 있어서, 상기 워치독 타이머(30)는 단안정 멀티 바이브레이터로 구성되어 상기 SELFTE 신호를 받은 후 180ms가 지나기까지 새로운 SELFTE 신호를 받지 못하면 기능 장애 신호를 이중화 제어수단(20)으로 전송함을 특징으로 하는 전전자 교환기 경보구동장치의 이중화 회로.According to claim 1, The watchdog timer 30 is composed of a monostable multi-vibrator transmits a functional failure signal to the redundancy control means 20 if a new SELFTE signal is not received until 180ms after receiving the SELFTE signal Dual circuit of an electronic switch alarm drive device characterized in that. 제1항에 있어서, 상기 이중화 제어수단(20)은 주 제어수단(10) 및 워치독 타이머(30)에 연결된 OR게이트(21)와, 상기 OR 게이트(21)의 출력단에 연결된 제1버퍼(22)와, 다르쪽 이중화 제어수단에 연결된 제2버퍼(23)와, 주 제어수단(10) 및 워치독 타이머(30)에 연결된 제1NAND 게이트(24)와, 상기 제2버퍼(23) 및 제1NAND 게이트(24)출력단과 다른쪽 이중화 제어수단에 입력단을 연결한 4입력의 제2NAND 게이트(25)와, 상기 제2NAND 게이트(25)의 출력단에 연결된 제1버퍼(26)와, 상기 제1버퍼(26)에 연결된 제2버퍼(27)로 구성됨을 특징으로 전전자 교환기 정보구동장치의 이중화 회로.According to claim 1, wherein the redundancy control means 20 is OR gate 21 connected to the main control means 10 and the watchdog timer 30, and the first buffer connected to the output terminal of the OR gate 21 ( 22), a second buffer 23 connected to the other redundancy control means, a first NAND gate 24 connected to the main control means 10 and the watchdog timer 30, the second buffer 23 and A fourth input 2NAND gate 25 having an input terminal connected to an output terminal of the first NAND gate 24 and the other redundancy control means; a first buffer 26 connected to an output terminal of the second NAND gate 25; Redundant circuit of the electronic switch exchange information driving device, characterized in that the first buffer 26 is connected to the second buffer (27).
KR1019890020556A 1989-12-30 1989-12-30 A dual system of the warning driving device of electronic switching center KR920005137B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890020556A KR920005137B1 (en) 1989-12-30 1989-12-30 A dual system of the warning driving device of electronic switching center

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890020556A KR920005137B1 (en) 1989-12-30 1989-12-30 A dual system of the warning driving device of electronic switching center

Publications (2)

Publication Number Publication Date
KR910013809A KR910013809A (en) 1991-08-08
KR920005137B1 true KR920005137B1 (en) 1992-06-26

Family

ID=19294598

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890020556A KR920005137B1 (en) 1989-12-30 1989-12-30 A dual system of the warning driving device of electronic switching center

Country Status (1)

Country Link
KR (1) KR920005137B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100315710B1 (en) * 1999-06-18 2001-12-12 윤종용 Duplication controlling circuit of duplicated processor unit

Also Published As

Publication number Publication date
KR910013809A (en) 1991-08-08

Similar Documents

Publication Publication Date Title
US7133747B2 (en) Robot controller
US8620497B2 (en) Computer interlocking system and code bit level redundancy method therefor
EP0006309A1 (en) Railway control signal dynamic input interlocking systems
KR920005137B1 (en) A dual system of the warning driving device of electronic switching center
CN111364874B (en) Logic control circuit for subway platform door system and signal interface
JP3279068B2 (en) Redundant controller
KR200317560Y1 (en) Active Supervisory Circuits in Redundant IP Link Boards
KR970006946B1 (en) Signal relay switching
WO1990008333A1 (en) Safety guard beam light switch
JPH07121015B2 (en) Redundant control method of bridge device between local area networks
JPS6312602Y2 (en)
JP2635835B2 (en) Multiple call processing monitoring
JPH0670380A (en) Remote controller
JPH08147012A (en) Programmable controller
JPS63285053A (en) Fault processing system for network management equipment
JPS5924352A (en) Recovery processing system for fault of clock system
JPH05324381A (en) Communication equipment provided with duplex input/ output control part
JP2508606B2 (en) Redundant device
JPH0512595A (en) Communication equipment for elevator
JPH0338937A (en) Network module
JPH03145249A (en) Monitor control system for duplex system
JPS5912657A (en) Transmission line protecting system of multidrop type information transmission system
JPH02199567A (en) Common input/output apparatus control system
JPH01209564A (en) Information processor
JPH05344141A (en) Loop type signal transmission system

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980313

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee