KR920002203B1 - 전자 교환기 호 시뮬레이션 장치 - Google Patents

전자 교환기 호 시뮬레이션 장치 Download PDF

Info

Publication number
KR920002203B1
KR920002203B1 KR1019890010478A KR890010478A KR920002203B1 KR 920002203 B1 KR920002203 B1 KR 920002203B1 KR 1019890010478 A KR1019890010478 A KR 1019890010478A KR 890010478 A KR890010478 A KR 890010478A KR 920002203 B1 KR920002203 B1 KR 920002203B1
Authority
KR
South Korea
Prior art keywords
simulation
trunk
matching circuit
processor
controlling
Prior art date
Application number
KR1019890010478A
Other languages
English (en)
Other versions
KR910003982A (ko
Inventor
조무호
이우섭
강구화
윤병남
Original Assignee
한국 전기통신공사
이해욱
재단법인 한국전자통신연구소
경상현
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국 전기통신공사, 이해욱, 재단법인 한국전자통신연구소, 경상현 filed Critical 한국 전기통신공사
Priority to KR1019890010478A priority Critical patent/KR920002203B1/ko
Publication of KR910003982A publication Critical patent/KR910003982A/ko
Application granted granted Critical
Publication of KR920002203B1 publication Critical patent/KR920002203B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/22Arrangements for supervision, monitoring or testing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Monitoring And Testing Of Exchanges (AREA)
  • Exchange Systems With Centralized Control (AREA)

Abstract

내용 없음.

Description

전자 교환기 호 시뮬레이션 장치
제1도는 본 발명의 전체 구성을 나타낸 블록도.
제2도는 가입자 라인 시뮬레이션 정합 회로의 블록 구성도.
제3도는 본 발명의 제어 구조도.
제4도는 본 발명의 랙 구성도.
* 도면의 주요 부분에 대한 부호의 설명
1 : 타임 스위치 2 : 톤 발생기
3 : 트렁크 레지스터 시뮬레이션 정합회로
4 : 가입자 라인 시뮬레이션 정합회로
5 : 애널로그 국간 중계선 정합회로 6 : 디지틀 국간 중계선 정합회로
7 : 망동기 회로 8 : 시뮬레이션 제어기
11 : 테스트 릴레이 12 : 커런트 싱크 회로
13 : 2선/4선 변환회로 14 : 필터/코덱회로
15 : 톤 발생기 16 : 호출 신호 검출기
17 : 극성 반전 검출기
18 : DTMF/통화로 연결 확인음 송출회로
19 : 입력버퍼 20 : 출력버퍼
21 : 시뮬레이션 제어 프로세서
22 : 가입자 라인 시뮬레이션 프로세서
23 : 애널로그 트렁크 시뮬레이터 프로세서
24 : 디자틀 트렁크 시뮬레이터 프로세서
25 : 트렁크 레지스터 시뮬레이터 프로세서
본 발명은 교환기에서 발생될 수 있는 각종 가입자 및 국간 중계호를 시뮬레이션할 수 있는 장치에 관한 것이다.
전전자 교환기의 국간 중계기능을 확인하기 위한 기존의 시험 방법은 시험 교환기의 출중계선과 입중계선을 연결하여 자체 루우프를 형성하고 시험을 수행하였다. 그러나 자체 루우프 시험은 가입자로부터 호가 발생되는 국간 중계선을 통해 상대 가입자로 착신되기 때문에 시스템 기능이 불완전한 시험의 초기 단계에서는 수행할 수 없으며, 가입자 호 기능을 포함한 시스템 대부분의 기능이 정상적으로 수행되는 시점에서 시험 가능하다. 또한 자체 루우프로 인해 실제와 같은 다양한 국간중계 신호에대한 시험도 어렵다.따라서 국간 중계 기능을 시험할때는 현장과 같은 다양한 호를 생성할 수 있는 시물레이터가 필요하다.
기능시험이나 시스팀시험에서는 정상적으로 진행되는 호에 대한 시험뿐만 아니라 실제 환경에서 발생 가능한 모든 경우의 비정상 호에 대한 시험도 수행되어야 한다. 즉 대국 교환기와의 정합을 위해 사용되는 각종 국간 중계 신호 방식의 정상 및 비정상 수행 절차를 시뮬레이션할 수 있어야 한다. 기존의 시뮬레이터들은 일정한 진행 절차에 따라 반복해서 호를 발생시킴에 따라 기능 시험이나 시스팀시험에 필요한 비정상수행 절차에 대한 시험이 불가능하였다. 또한 비정상 수행 절차에 대한 시험을 위해 개발된 시뮬레이터들은 대부분 특정 교환기를 위하여 개발되어 타 시스팀에 적용할 수 없게 되어 있으며, 시험 자동화를 위해 시험 컴퓨터와 접속할때는 정합과 시뮬레이터를 제어하는데 어려움이 있다. 따라서 시험 자동화와 효율적인 국간 중계 기능에 대한 시험을 위하여 실제 환경과 같이 반복해서 발생시킬 수 있는 시뮬레이터의 개발이 요구되었다.
본 발명의 목적은 교환기 기능의 핵심인 호 처리기능에 대한 시험을 수행함에 있어 가장 실제와 같은 조건에서 시험할 수 있도록 교환기의 각종 가입자 및 국간 중계호 형태를 시뮬레이션하여 자동으로 호를 발생시킬 수 있는 호 시뮬레이션 장치를 제공함에 있다.
본 발명은 상기 목적을 달성하기 위해 가입자 라인 시뮬레이션 정합 회로를 제어하기 위한 가입자 라인 시뮬레이션 프로세서, 애널로그 국간 중계선 정합회로를 제어하기 위한 애널로그 트렁크 시뮬레이터 프로세서, 디지틀 국간 중계선 정합회로를 제어하기 위한 디지틀 트렁크 시뮬레이터 프로세서, 트렁크 레지스터 시뮬레이션 정합회로를 제어하기 위한 트렁크 레지스터 시뮬레이터 프로세서, 상기 각 프로세서들에 연결되어 상기 각 프로세서들을 제어하기 위한 시뮬레이션 제어 프로세서로 구성되어 실시간 처리와 분산제어를 할 수 있도록 한 것을 특징으로 하고 있다.
본 발명은 또한 가입자 전화기 역할을 시뮬레이션하기 위해 가입자 라인 시뮬레이션 정합 회로와 상기 정합회로를 제어하기 위한 프로세서로 구성된 가입자 라인 시뮬레이터, 애널로그 방식(기계식 및 반전자식)의 입 중계선 및 출 중계선을 시뮬레이션하기 위해 애널로그 국간 중계선 정합회로 및 상기 정합회로를 제어하기 위한 프로세서로 구성된 애널로그 트렁크 시뮬레이터, T1디지틀 캐리어 방식의 국간 중계선을 시뮬레이션 하기 위해 디지틀 국간 중계선 정합회로 및 상기 정합회로를 제어하기 위한 프로세서로 구성된 디지틀 트렁크 시뮬레이터, R2 MFC 레지스터 신호의 송출 및 수신을 시뮬레이션하기 위해 트렁크 레지스터 시뮬레이션 정합회로 및 상기 정합회로를 제어하기 위한 프로세서로 구성된 트렁크 레지스터 시뮬레이터, 상기 각 시뮬레이터들을 제어하기 위한 시뮬레이션 제어기, 및 상기 시뮬레이션 제어기와 상기 디지틀 트렁크 시뮬레이터에 클럭 신호를 공급하기 위한 망동기 회로로 구성되어 있다.
이하 첨부된 도면을 참조하여 본 발명의 일실시예를 상세히 설명하기로 한다.
제1도는 본 발명의 전체 구성을 나타낸 블록도이고, 제2도는 본 발명의 구성중 가입자 라인 시뮬레이션 정합회로의 블록 구성도이며, 제3도는 본 발명의 제어 구조도이고, 제4도는 본 발명의 랙 구성도이다.
도면에서, 1은 타임스위치, 2는 톤 발생기, 3은 트렁크 레지스터 시뮬레이션 정합회로, 4는 가입자 라인 시뮬레이션 정합회로, 5는 애널로그 국간 중계선 정합회로, 6은 디지틀 국간 중계선 정합회로, 7은 망동기 회로, 8은 시뮬레이션 제어기, 11은 테스트 릴레이, 12는 커런트 싱크 회로, 13은 2선/4선 변환회로, 14는 필터/코덱회로, 15는 톤 발생기, 16은 호출신호 검출기, 17은 극성반전 검출기, 18은 DTMF/통화로 연결 확인용 송출회로, 19는 입력버퍼, 20은 출력버퍼, 21은 시뮬레이션 제어 프로세서, 22는 가입자라인 시뮬레이터 프로세서, 23은 애널로그트렁크 시뮬레이터 프로세서, 24는 디지틀 트렁크 시뮬레이터 프로세서, 25는 트렁크 레지스터 시뮬레이터 프로세서를 각각 나타낸다.
본 발명은 제1도에서와 같이 시험 대상 교환기와 가입자 회선, 애널로그 국간 중계선, 디지틀 국간 중계선으로 연결되며 본 발명의 정합회로는 가입자 라인 시뮬레이션 정합회로(4), 애널로그 국간중계선 정합회로(5), 디지틀 국간 중계선 정합회로(6) 및 트렁크 레지스터 시뮬레이션 정합회로(3)가 있다. 이 정합회로들 중 가입자 라인 시뮬레이션 정합회로(4)를 제외한 나머지 정합회로들과 톤 발생기 및 타임 스위치는 시험 대상 교환기의 트렁크 랙에 포함되어 있는 정합 회로들과 같으며 각 정합회로들은 제어하는 프로세서들과 이 프로세서들을 제어하는 상위 레벨 프로세서인 시뮬레이션 제어기와는 B-bus로 연결되어 있다. 가입자 라인 시뮬레이션 정합회로(4)는 도면 제2도와 같이 테스트 릴레이(11)를 구동하여 가입자 감시 신호인 후크 오프, 후크 온, 후크 플래쉬 신호를 송출하는 블록, 호출 신호 검출기(16)를 사용하여 착신가입자의 호출 신호를 검출하는 블록, 극성반전 검출기(17)를 사용하는 극성반전 신호를 검출하는 블록, PCM디지틀화를 위해 입력 2선을 4선으로 변환하는 블록(13), 애널로그 음성 신호를 PCM디지틀화하기 위해서 음성채널 대역으로 필터링시키는 필터 블록(14), 애널로그 음성 신호를 PCM디지틀화시키고 PCM디지틀 신호를 애널로그 음성 신호로 변환시키는 코덱 블록(14), 가입자 선택 신호인 DTMF신호를 송출하는 블록(18) 및 통화로의 정상 유무를 확인하기 위한 통화로 연결 확인음을 송출하는 블록(18), 톤 검출기를 사용하여 교환기에서 송출되는 각종 신호음을 검출하는 블록(15)으로 구성되어 있다.
이 가입자 라인 시뮬레이션 정합회로(4)는 가입자 라인 시뮬레이션 프로세서가 제어하는데 이는 출력 버퍼(20)를 통해 DTMF 및 통화로 연결 확인음 송출 블록(18)으로 출력 데이터를 주고 입력 버퍼(19)를 통해 링 검출블럭(16), 극성 반전 신호 검출 블록(17) 및 톤 검출 블록(15)으로부터 입력 데이터를 받아 제어한다.본 실시예에서 가입자 라인 시뮬레이션 정합회로(4)에 연결될 수 있는 가입자 회선은 16회선이다.
애널로그 국간 중계선 정합회로(5)는 애널로그 방식(기계식 및 반전자식)의 입중계선 및 출중계선을 시뮬레이션하기 위한 회로로 32개의 입중계선 시뮬레이션을 위한 회로와 32개의 출중계선 시뮬레이션을 위한 회로로 구분되어 있다. 회로 기능은 국간 중계선의 감시신호 송출 및 수신, A/D 및 D/A변환, 2W/4W변환 및 커런트 싱크 등이 있으며 애널로그 트렁크 시뮬레이션 프로세서가 제어한다.
디지틀 국간 중계선 정합회로(6)는 T1디지틀 캐리어 방식의 국간 중계선을 정합하기 위한 회로로 1.544Mb/2.048Mb/sec비트 레이트 변환, Unipolar/Bipolar코드변환, PCM 신호의 프레임 동기화, 시그널링, 프레임, 알람 데이터의 삽입/추출등의 기능을 수행하며 디지틀 트렁크 시뮬레이션 프로세서가 제어한다.
트렁크 레지스터 시뮬레디션 정합회로(3)는 R2 MFC 레지스터 신호를 송출 및 수신하기 위한 회로이다. 순방향과 역방향 신호를 가지며, 방향에 따라 주파수가 다르나 어느 것이나 대역내 6개의 주파수중에 2개의 주파수가 합성되어 PCM으로 코딩된 30개(순방향과 역방향 신호 각 15개의 R2 코드)의 신호가 내장되어 있으며, 트렁크 레지스터 시뮬레이션 프로세서의 제어에 의해 송출 및 수신된다.
톤 발생기(6)는 각종 교환기 신호음을 발생하는 회로로서, 10개의 신호음이 디지틀 형태로 내장되어 있고, 각 신호음은 타임 스위치의 고정된 채널에 할당되어 있다. 트렁크 레지스터 시뮬레이션 정합회로와 톤 발생기는 시뮬레이션 제어기에 의해 제어되는 타임 스위치를 통해 애널로그 국간 중계선 정합회로(5)와 디지틀 국간 중계선 정합회로(6)의 어느 채널과도 접속이 가능하게 되어 있다.
망동기 회로(7)는 본 발명의 스탠드 얼로운(stand alone)화를 위해 필요한 클럭을 공급하는 회로로서 시험 대상 교환기의 RSS망동기 회로에서 기준 클럭 수신 기능을 삭제하고 이중화 구조를 단일화 구조로 바꾸어 단일 클럭 발생기에 단일 클럭 분배기를 사용하여 디지틀 국간 중계선 정합회로(6)에 1.544MHz, 타임스위치에 2.048MHz를 클럭 케이블을 통해 공급하고 시뮬레이션 제어기(8)에는 265KHz를 T-bus를 통해 공급한다. 시뮬레이션 제어기(8)는 시험 대상 교환기 트렁크 랙의 T-level프로세서와 같은 하드웨어 장치를 사용하며 사용자가 RS232C라인을 통해 직접 제어하기 위하여 시험 대상 교환기의 이중화 구조를 단일화 구조로 구성하였다.
본 발명을 하나의 랙으로 구성한 도면은 제4도에 나타나 있고 그 제어 구조는 실시간 처리와 기능 분산을 위해 도면 제3도와 같이 5개의 Z80프로세서들로 구성된 분산 제어 구조로 설계되었다. 기능 분담측면에서 크게 나누면 하드웨어 정합을 담당하는 4개의 하위 레벨 프로세서들과 하나의 상위 레벨 프로세서로 되어 있다. 하위 레벨 프로세서들은 가입자 시뮬레이터 프로세서(22), 애널로그 트렁크 시뮬레이터 프로세서(23), 디지틀 트렁크 시뮬레이터 프로세서(24) 및 R2 코드를 송출 및 수신하는 회로를 제어하기 위한 트렁크 레지스터 시뮬레이터 프로세서(25)들이며, 회선 상태의 변화 및 신호를 검출하고, 신호를 송출하는 기능을 담당한다.
그리고 본 발명의 실시예는 상위 레벨인 시뮬레이션 제어 프로세서에서 입력 및 출력기능을 담당하며, 입력 명령어인 시뮬레이션 제어 커멘드와 시뮬레이션 프로그램 명령어를 받아 구문 구조를 검사하고 의미를 분석하며, 이상시에는 그 내용을 출력한다. 또한 시뮬레이터를 제어할 필요가 있을때는 하위 레벨 프로세서로 B-bus를 통해 인터프로세서 커뮤니케이션 통신문을 보내고 이에 대한 응답을 받아 출력한다.
가입자 라인 시뮬레이터 프로세서(22)에서는 시험 교환기에 대하여 가입자의 전화기 역할을 수행한다. 가입자 감시신호와 10진 펄스 및 DTMF방식의 선택신호를 송출한다. 또한 착신 응답을 위해 교환기로부터 송출되는 링 커런트를 검출하고, 각종 톤을 검출하여 특수 서어비스에 대한 시뮬레이션도 가능하게 한다. 통화중 상태에서는 통화로 연결 상태를 확인하기 위해 톤을 송출하고 수신한다.
애널로그 트렁크 시뮬레이터 프로세서(23)와 디지틀 트렁크 시뮬레이터 프로세서(24)에서는 시험 대상 교환기에 대하여 대국 교환기 역할을 수행한다. 애널로그 트렁크 시뮬레이터 프로세서(23)는 애널로그 국간 중계선의 감시 신호와 루프 데케이딕(loop decadic)방식의 선택 신호를 송출 및 수신한다. 디지틀 트렁크 시뮬레이터 프로세서(24)는 북미 방식의 디지틀 국간 중계선의 감시신호와 루프 데케이딕 방식의 선택신호를 송출 및 수신하며 T1캐리어의 각종 장애를 감시하고, 장애 발생시 그에 대한 처리를 담당한다.
트렁크 레지스터 시뮬레이터 프로세서(25)에서는 R2 MFC 선택 신호를 시뮬레이션하는 기능을 담당한다. 앤드 투 앤드 방식이나 링크 바이링크 방식의 전송이 가능하고, 순방향 시그널이나 역방향 시그널의 R2코드를 컴펠드(compelled)방식으로 송출 및 수신한다. 또한 펄스방식을 위해 R2코드의 송출 및 수신을 시뮬레이션 프로그램 명령어로 프로그램하여 시뮬레이션할 수 있다. 제3도에서 미설명 부호 26은 R2정합회로를 나타낸다. 위와 같이 구성된 본 발명은 교환기의 각종 가입자 및 국간 중계호를 시뮬레이션하여 자동으로 호를 발생시킬 수 있으며 시험 대상 교환기가 어느 교환기이던 관계없이 가입자 라인과 애널로그 및 디지틀 국간 중계선으로 쉽게 연결하여 시험을 수행할 수 있다.

Claims (5)

  1. 가입자 라인 시뮬레이션 정합 회로를 제어하기 위한 가입자 라인 시뮬레이션 프로세서(22), 애널로그 국간 중계선 정합 회로를 제어하기 위한 애널로그 트렁크 시뮬레이터 프로세서(23), 디지틀 국간 중계선 정합회로를 제어하기 위한 디지틀 트렁크 시뮬레이터 프로세서(24), 트렁크 레지스터 시뮬레이션 정합회로를 제어하기 위한 트렁크 레지스터 시뮬레이터 프로세서(25), 상기 각 프로세서들(22 내지 25)에 연결되어 상기 각 프로세서들을 제어하기 위한 시뮬레이션 제어프로세서(21)로 구성되어 실시간 처리와 분산제어를 할 수 있도록 한 것을 특징으로 하는 시뮬레이션 장치.
  2. 제1항에 있어서, 상기 각 프로세서들(22 내지 25)과 시뮬레이션 제어 프로세서(21)간의 연결은 B-bus에 의해 이루어진 것을 특징으로 하는 시뮬레이션장치.
  3. 제1항에 있어서, 상기 5개의 프로세서들(22 내지 25)은 5개의 Z80프로세서로 구성된 것을 특징으로 하는 시뮬레이션 장치.
  4. 각종 가입자 및 국간 중계호를 시뮬레이션하기 위한 전자교환기호 시뮬레이션 장치에 있어서, 가입자 전화기 역할을 시뮬레이션하기 위해 가입자 라인 시뮬레이션 정합회로(4)와 상기 정합회로(4)를 제어하기 위한 프로세서(21)로 구성된 가입자 라인 시뮬레이터, 애널로그 방식(기계식 및 반전자식)의 입중계선 및 출중계선을 시뮬레이션하기 위해 애널로그 국간 중계선 정합회로(5) 및 상기 정합회로(5)를 제어하기 위한 프로세서(23)로 구성된 애널로그 트렁크 시뮬레이터, T1디지틀 캐리어 방식의 국간 중계선을 시뮬레이션하기 위해 디지틀 국간 중계선 정합회로(6) 및 상기 정합회로(6)를 제어하기 위한 프로세서(24)로 구성된 디지틀 트렁크 시뮬레이터, R2 MFC 레지스터 신호의 송출 및 수신을 시뮬레이션하기 위해 트렁크 레지스터 시뮬레이션 정합회로(3) 및 상기 정합회로(3)를 제어하기 위한 프로세서(25)로 구성된 트렁크 레지스터 시뮬레이터, 상기 각 시뮬레이터들을 제어하기 위한 시뮬레이션 제어기, 및 상기 시뮬레이션 제어기 및 상기 디지틀 트렁크 시뮬레이터에 클럭 신호를 공급하기 위한 망동기 회로로 구성된 것을 특징으로 하는 시뮬레이션 장치.
  5. 제4항에 있어서, 상기 시뮬레이션 제어기와 상기 망동기 회로간의 연결을 T-BUS에 의해 이루어진 것을 특징으로 하는 시뮬레이션 장치.
KR1019890010478A 1989-07-24 1989-07-24 전자 교환기 호 시뮬레이션 장치 KR920002203B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890010478A KR920002203B1 (ko) 1989-07-24 1989-07-24 전자 교환기 호 시뮬레이션 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890010478A KR920002203B1 (ko) 1989-07-24 1989-07-24 전자 교환기 호 시뮬레이션 장치

Publications (2)

Publication Number Publication Date
KR910003982A KR910003982A (ko) 1991-02-28
KR920002203B1 true KR920002203B1 (ko) 1992-03-19

Family

ID=19288361

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890010478A KR920002203B1 (ko) 1989-07-24 1989-07-24 전자 교환기 호 시뮬레이션 장치

Country Status (1)

Country Link
KR (1) KR920002203B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010078885A (ko) * 2001-05-09 2001-08-22 이민상 교환기 국간 중계회선을 컴퓨터를 이용 시험하는 방법

Also Published As

Publication number Publication date
KR910003982A (ko) 1991-02-28

Similar Documents

Publication Publication Date Title
CA1313717C (en) D channel monitor
US6449247B1 (en) System and method for maintaining call services for remote users in the event of a communication failure
US5263081A (en) Method and apparatus for providing on-hook transmission for digital loop carrier channel units
US4688209A (en) Method and apparatus for looping around a digital transmission line at a channel unit
GB2141606A (en) Switching system loopback test circuit
Vaughan Research Model for Time‐Separation Integrated Communication
US4675862A (en) Loop around data channel unit
US4809260A (en) Telephone exchange
KR920002203B1 (ko) 전자 교환기 호 시뮬레이션 장치
JPS58114661A (ja) 英数字伝送方法
NZ227092A (en) Digital key telephone system
JPH07307792A (ja) 試験・障害受付通話装置
FI73855C (fi) Indirekt styrd foermedlingsanordning med tidskanalfoerbindelser, saerskilt telefonfoermedlingsanordning.
US5828728A (en) Telecommunications network
KR100237874B1 (ko) 광가입자전송시스팀의 기존운용시스팀 접속장치
US4286119A (en) Arrangement for concentrating pulse code modulation processing circuits in a digital telephone office
JP2008306762A (ja) 通信ネットワーク
US4514842A (en) T-S-T-S-T Digital switching network
KR960020568A (ko) 모국교환기와 원격교환 장치간의 e1(유럽)방식 pcm링크 정합장치
KR920005014B1 (ko) Tdx-10 교환기의 시험 장치의 인터페이스 장치.
CA2019233C (en) Method and apparatus for providing on-hook transmission for digital loop carrier channel units
KR860000498B1 (ko) 원격포오트 그룹용 자동시험 호출 발생기를 가진 전화기 시스템
KR960009466B1 (ko) Tdx-ib isdn 시스템의 isdn 기본접속 가입자 보드에 대한 시험방식
KR100205049B1 (ko) 피씨엠 데이터 접속용 시험장치
JPH02207699A (ja) 音声チャネルの障害検出回路

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19971211

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee