KR910001582Y1 - Audio transfer circuit for multi-audio television - Google Patents

Audio transfer circuit for multi-audio television Download PDF

Info

Publication number
KR910001582Y1
KR910001582Y1 KR2019850008568U KR850008568U KR910001582Y1 KR 910001582 Y1 KR910001582 Y1 KR 910001582Y1 KR 2019850008568 U KR2019850008568 U KR 2019850008568U KR 850008568 U KR850008568 U KR 850008568U KR 910001582 Y1 KR910001582 Y1 KR 910001582Y1
Authority
KR
South Korea
Prior art keywords
output
terminals
terminal
output terminal
switch
Prior art date
Application number
KR2019850008568U
Other languages
Korean (ko)
Other versions
KR870003115U (en
Inventor
허영구
Original Assignee
주식회사 금성사
허신구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 허신구 filed Critical 주식회사 금성사
Priority to KR2019850008568U priority Critical patent/KR910001582Y1/en
Publication of KR870003115U publication Critical patent/KR870003115U/en
Application granted granted Critical
Publication of KR910001582Y1 publication Critical patent/KR910001582Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • H04N5/607Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/036Radio; TV

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Television Receiver Circuits (AREA)
  • Stereo-Broadcasting Methods (AREA)

Abstract

내용 없음.No content.

Description

음성다중 텔레비젼의 음성절환회로Voice switching circuit of voice multiple TV

첨부된 도면은 본 고안 음성절환 회로도이다.The accompanying drawings are the present invention voice switching circuit diagram.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : 매트릭스 회로 20, 30 : 스위칭 집적소자10: matrix circuit 20, 30: switching integrated device

40, 50 : 좌, 우 음성증폭기 60 : 방송상태 판별회로40, 50: left and right voice amplifiers 60: broadcast status discrimination circuit

70 : 방송상태 표시부 80, 90 : 펄스발생증폭기70: broadcast status display unit 80, 90: pulse generation amplifier

100 : 방송시청 표시부100: broadcast viewing display unit

본 고안은 음성다중 텔레비젼의 음성절환회로에 관한 것으로, 특히 원격제어기나 세트에 부착된 1개의 제어스위치로서 모노방송, 스테레오방송, 이중음성방송 신호를 절환하여 수신할 수 있게한 음성다중 텔레비젼의 음성절환회로에 관한 것이다.The present invention relates to a voice switching circuit of a voice multiple television, and in particular, a single control switch attached to a remote controller or a set of voices capable of receiving a mono broadcasting, stereo broadcasting, and dual voice broadcasting signals by switching them. It relates to a switching circuit.

종래의 음성다중 텔레비젼의 음성절환회로에 있어서는 스테레오/모노 절환스위치와 주/부 절환스위치에 의해 모노, 스테레오, 이중음성 방송신호를 절환하여 수신할 수 있게 구성되어 있으므로 그의 구조가 복잡하고, 사용하기에 불편한 결점이 있었다.In the conventional voice switching circuit of a multi-channel audio television, a stereo / mono switching switch and a main / second switching switch are configured to receive and receive mono, stereo, and dual voice broadcasting signals. There was an uncomfortable fault.

본 고안은 이러한 점을 감안하여 원격제어기나 세트에 부착된 1개의 제어스위치만으로 모노, 스테레오, 이중음성 방송신호를 절환하여 수신할 수 있는 간단한 구조의 회로를 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.In view of the above, the present invention devised a simple structure circuit capable of switching mono, stereo, and dual voice broadcasting signals by using only one control switch attached to a remote controller or a set. It will be described in detail as follows.

첨부된 도면에 도시된 바와같이, 주신호(L+R)검파 출력단자(P1)는 매트릭스(10)의 입력단자(I1) 및 스위칭 집적소자(20)의 스위치(S1)의 고정단자(S1a)에 접속하고 부신호(L-R)검파 출력단자(P2)는 스위칭 집적소자(20)의 스위치(S2),(S3)의 고정단자(S2a),(S3b)에 접속하며, 매트릭스회로(10)의 출력단자(LQ)(RQ)는 스위칭 집적소자(20)의 스위치(S1),(S2)의 고정단자(S1b),(S2b)에 각각 접속하여, 그 스위칭 집적소자(20)의 스위치(S3)를 매트릭스회로(10)의 입력단자(I2)에 접속하고 스위치(S1),(S2)를 스위칭 집적소자(30)의 스위치(S4)(S5)의 고정단자(S4a),(S5a),(S4b),(S5b)에 각각 공통접속한후 그 스위치(S4)(S5)를 좌,우 음성증폭기(40),(50)에 접속하되, 방송상태 판별회로(60)의 이중음성 판별신호 출력단자(E2)와 스테레오 판별신호출력단자(E3)를 방송상태 (70)에 접속함과 아울러 펄스발생증폭기(80),(90)을 각각 통하여 플립플롭(FF2)의 세트 및 리세트단자(SE2),(RE2)에 접속한수 그 접속점을 다이오드(D3),(D4)를 각각 통하여 플립플롭(FF1)의 세트단자(SE1)에 접속하며, 또한 상기 스테레오 판별신호 출력단자(E3)를 저항(R1)을 통하여 트랜지스터(TR1)의 베이스에 접속하여 그의 콜렉터를 플립플롭(FF1)의 입력단자(K1) 및 플립플롭(FF2)의 출력단자(Q2)에 접속한 저항(R2)에 접속하고, 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)는 원격제어기 또는 수동식 제어스위치를 단락시킴에 따라 클럭신호가 인가되는 클럭단자(CK)에 접속하며, 상기 방송상태 판별회로(60)의 모노판별신호 출력단자(E1) 및 이중음성 판별신호 출력단자(E2), 플립플롭(FF2)의 출력단자(Q2)를 다이오드(D5),(D7),(D8)를 각각 통하여 스위칭집적소자(20)의 스위치(S1),(S3)의 제어단자(S1e),(S3e)에 공통접속함과 아울러 이중음성 판별신호 출력단자(E2)를 다이오드(D6)를 통하여 스위치(S2)의 제어단자(S2e)에 접속하며, 모노신호 출력단자(E1)와 플립플롭(FF1)의 출력단자(Q1)를 다이오드(D9),(D11)를 각각 통하여 상기 스위칭 집적소자(30)의 스위치(S4)의 제어단자(S4e)에 공통접속하고, 모노신호 출력단자(E1)와 플립플롭(FF2)의 출력단자(Q2)를 다이오드(D10),(D12)를 각각 통하여 스위치(S5)의 제어단자(S5e)의 제어단자(S5e)에 접속한다. 또한 플립플롭(FF1)의 출력단자(Q1),를 방송시청 표시부(110)의 오아게이트(OR3),(OR1)(OR2)의 일측입력단자에 접속하고. 플립플롭(FF2)의 출력단자(Q2),를 오아게이트(OR1),(OR3),(OR2)의 타측입력단자에 접속하고, 베이스가 저항(R3) 및 다이오드(D13)를 통하여 상기 모노판별신호 출력단자(E1)에 접속된 트랜지스터(TR2)의 콜렉터를 발광다이오드(LD3),(LD4), (LD5) 및 저항(R4),(R5), (R6)을 각각 통하여 상기 오아게이트(OR1),(OR2)(OR3)의 출력단자에 접속하여 구성한 것으로, 여기서 스위칭 집적소자(20),(30)의 스위치(S1-S5)는 일종의 아날로그 스위치로서 그의 제어단자(S1a-S5a)에 고전위신호가 인가될 때 그의 고정단자(S1b-S5b)에 단락되고 저전위신호가 인가될 때 그의 고정단자(S1b-S5b)에 인가되게 되어 있으며, 방송상태판별회로(60)는 공지의 회로로서 모노방송일 경우 그의 모노 판별신호 출력단자(E1)에 고전위신호가 출력되고, 이중음성 방송일 경우 그의 이중음성 판별신호 출력단자(E2)에 고전위신호가 출력되며, 스테레오 방송일 경우 그에 스테레오 판별신호 출력단자(E3)에 고전위신호가 출력되게 되어 있다.As shown in the accompanying drawings, the main signal L + R detection output terminal P 1 is fixed to the input terminal I 1 of the matrix 10 and the switch S 1 of the switching integrated device 20. The negative signal LR detection output terminal P 2 is connected to the terminal S 1a and the fixed terminals S 2a and S 3b of the switches S 2 and S 3 of the switching integrated device 20. The output terminals LQ and RQ of the matrix circuit 10 are connected to the fixed terminals S 1b and S 2b of the switches S 1 and S 2 of the switching integrated device 20, respectively. By connecting the switch S 3 of the switching integrated device 20 to the input terminal I 2 of the matrix circuit 10 and the switches S 1 and S 2 of the switching integrated device 30. switch (S 4) (S 5) the fixed terminal (S 4a), (S 5a ), (S 4b), after each commonly connected to a (S 5b) of the switch (S 4) (S 5) the left of, The audio amplifiers 40 and 50 are connected to each other, and the dual voice discrimination signal output terminal E 2 and the stereo discrimination signal output terminal E 3 of the broadcast state discrimination circuit 60 are broadcast. And the number of connection points connected to the set and reset terminals SE 2 and RE 2 of the flip-flop FF 2 through the pulse generating amplifiers 80 and 90, respectively. The diodes D 3 and D 4 are connected to the set terminal SE 1 of the flip-flop FF 1 , and the stereo discrimination signal output terminal E 3 is connected to the transistor R 1 through a resistor R 1 . connected to the base of (TR 1) and connected to a resistor (R 2) connected to the output terminal (Q 2) of the input terminals (K 1) and the flip-flop (FF 2) flip-flops (FF 1) to its collector, The clock terminals CK 1 and CK 2 of the flip-flops FF 1 and FF 2 are connected to a clock terminal CK to which a clock signal is applied by shorting a remote controller or a manual control switch. The mono discrimination signal output terminal E 1 , the dual voice discrimination signal output terminal E 2 , and the output terminal Q 2 of the flip-flop FF 2 of the broadcasting state discrimination circuit 60 are diode D 5 , Through (D 7 ), (D 8 ) respectively Common to the control terminals S 1e and S 3e of the switches S 1 and S 3 of the switching integrated device 20, and the dual voice discrimination signal output terminal E 2 is connected to the diode D. 6 ) is connected to the control terminal (S 2e ) of the switch (S 2 ), and the output terminal (Q 1 ) of the mono signal output terminal (E 1 ) and flip-flop (FF 1 ) diode (D 9 ), ( D 11 ) is commonly connected to the control terminal S 4e of the switch S 4 of the switching integrated device 30, respectively, and outputs the mono signal output terminal E 1 and the output terminal of the flip-flop FF 2 . Q 2) is connected to the diode (D 10), (a control terminal (S 5e) of the D 12) a control terminal (S 5e) of the switch (S 5) through each. In addition, the output terminal (Q 1) of the flip-flop (FF 1), Is connected to one input terminal of the OR gates OR 3 and OR 1 OR 2 of the broadcast viewing display 110. An output terminal (Q 2) of the flip-flop (FF 2), Is connected to the other input terminals of the OR gates (OR 1 ), (OR 3 ) and (OR 2 ), and the base is the mono discrimination signal output terminal (E 1 ) through the resistor (R 3 ) and the diode (D 13 ). The collector of the transistor TR 2 connected to the light emitting diodes LD 3 , LD 4 , LD 5 , and resistors R 4 , R 5 , and R 6 are respectively connected to the oragate OR 1 ), (OR 2 ) (OR 3 ) connected to the output terminal, wherein the switch (S 1 -S 5 ) of the switching integrated device 20, 30 is a kind of analog switch as its control terminal ( when applied with the high potential signal to the S 1a -S 5a) when subjected to a short circuit and the low potential signal to its fixed terminal (S 1b -S 5b) which is to be applied to its fixed terminal (S 1b -S 5b), The broadcast status discrimination circuit 60 is a well-known circuit and outputs a high potential signal to its mono discrimination signal output terminal E 1 in the case of mono broadcasting, and its dual speech discrimination signal output terminal E 2 in the case of dual voice broadcasting. The high potential signal is output to the high frequency signal, and the high potential signal is output to the stereo discrimination signal output terminal (E 3 ).

이와 같이 구성된 본고안의 동작과정을 전원(Vcc)이 공급된 상태에서 모노방송, 이중음성방송, 스테레오방송으로 구분하여 설명한다.The operation process of the present invention configured as described above will be described by dividing into mono broadcasting, dual voice broadcasting, and stereo broadcasting in the state of supply of power (Vcc).

1) 모노 방송시1) during mono broadcasting

모노 방송시에는 방송상태 판별회로(60)의 모노판별신호 출력단자(E1)에서 고전위신호가 출력되고 이 고전위신호는 다이오드(D5)를 통하여 스위치(S1),(S3)의 제어단자(S1e),(S3e)에 인가되어 스위치(S1),(S3)를 그의 고정단자(S1a),(S3a)에 접속시킴과 동시에, 다이오드(D9),(D10)를 통하여 스위치(S4),(S5)의 제어단자(S4e),(S5e)에 인가되어 스위치(S4),(S5)를 그의 고정단자(S4a),(S5a)에 단락시키므로, 주신호검파출력단자(P1)에서 출력된 주신호(L+R)는 좌,우 음성증폭기(40),(50)에 동시에 인가되어 좌,우 스피커로 출력된다.In mono broadcasting, a high potential signal is output from the mono discrimination signal output terminal E 1 of the broadcast state discrimination circuit 60, and the high potential signal is switched through a diode D 5 (S 1 ) and (S 3 ). Is applied to the control terminals (S 1e ) and (S 3e ), and the switches (S 1 ) and (S 3 ) are connected to its fixed terminals (S 1a ) and (S 3a ), and at the same time, the diode (D 9 ), switch through (D 10) (S 4) , (S 5) the control terminal (S 4e), is applied to the (S 5e) switch (S 4), (S 5 ) his fixed terminal (S 4a) of, (S 5a ), the main signal L + R output from the main signal detection output terminal P 1 is simultaneously applied to the left and right voice amplifiers 40 and 50 and output to the left and right speakers. do.

2) 이중음성 방송시2) During dual voice broadcasting

이중음성 방송시에는 방송상태판별회로(60)의 이중음성판별신호 출력단자(E2)에서 고전위신호가 출력되므로 방송상태표시부(70)의 발광다이오드(LD1)가 점등되어 이중음성 방송상태임을 표시하게 되고, 또한 상기 고전위신호가 출력되는 순간 펄스발생증폭기(80)의 미분기(81)에서 펄스가 발생된후 증폭기(82)에서 증폭되어 플립플롭(FF1), (FF2)을 세트시키므로 그의 출력단자 (Q1),(Q2)에서 고전위신호가 출력되고 그의 출력단자,에서 저전위신호가 출력된다.In the dual voice broadcasting, since the high potential signal is output from the dual voice discrimination signal output terminal E 2 of the broadcast state discrimination circuit 60, the light emitting diode LD 1 of the broadcast state display unit 70 is turned on to display the dual voice broadcast state. When the high potential signal is output, the pulse is generated in the differentiator 81 of the pulse generating amplifier 80 and then amplified by the amplifier 82 to flip the flip-flops FF 1 and FF 2 . As a result, a high potential signal is output from its output terminals (Q 1 ) and (Q 2 ) and its output terminals , A low potential signal is output at.

따라서, 상기 이중음성 판별신호 출력단자(E2)에서 출력된 고전위신호는 다이오드(D6),(D7)를 통하여 스위치(S1),(S2),(S3)를 그의 고정단자(S1a),(S2a),(S3a)에 단락시키고, 플립플롭(FF1), (FF2)의 출력단자(Q1),(Q2)에서 출력된 고전위신호는 다이오드(D11),(D12)를 각각 통하여 스위치(S4),(S5)를 그의 고정단자(S4a),(S5a)에 단락시키므로, 주신호검파 출력단자(P1)에서 출력된 주신호(L+R)는 좌,우 음성증폭기(40),(50)에 동시에 인가되어 출력된다.Accordingly, the high potential signal output from the dual voice discrimination signal output terminal E 2 is fixed to the switches S 1 , S 2 , and S 3 through diodes D 6 and D 7 . The high potential signal output from the output terminals Q 1 and Q 2 of the flip-flops FF 1 and FF 2 is short-circuited to the terminals S 1a , S 2a and S 3a . The switches S 4 and S 5 are short-circuited to their fixed terminals S 4a and S 5a via D 11 and D 12 , respectively, so that they are output from the main signal detection output terminal P 1 . The main signal L + R is simultaneously applied to the left and right voice amplifiers 40 and 50 and output.

또한, 플립플롭(FF1),(FF2)의 출력단자(Q1),(Q2)에서 출력된 고전위신호는 오아게이트(OR1),(OR3)의 입력단자에 인가되므로 그의 출력단자에는 고전위신호가 출력되고, 오아게이트(OR2)의 입력단자에는 저전위신호만이 인가되므로 그의 출력단자에 저전위신호가 출력되고, 또한, 이때 모노판별시놓 출력단자(E1)에서 저전위 신호가 출력되어 트랜지스터(TR2)가 도통상태이므로 그의 콜렉터에 출력된 전압은 발광다이오드(LD4)를 점등시켜 주신호만이 출력되고 있음을 표시하게 된다.In addition, the high potential signals output from the output terminals Q 1 and Q 2 of the flip-flops FF 1 and FF 2 are applied to the input terminals of the OR gates OR 1 and OR 3 . an output terminal, the high potential signal is outputted, Iowa gate input terminal of the (OR 2) is therefore applied, only a low potential signal is outputted a low potential signal to its output terminal, and, at this time lies when mono determination output terminal (E 1 In this case, since the low potential signal is output and the transistor TR 2 is in a conductive state, the voltage outputted to the collector turns on the light emitting diode LD 4 to indicate that only the main signal is being output.

이러한 상태에서 원격제어기 또는 수동식 제어스위치를 단락시켜 클럭단자(CK)에 클럭신호가 인가되면, 이 클럭신호는 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)에 인가되고, 그리고 이전상태에서 플립플롭(FF1),(FF2)의 입력단자(J1, K1), (J2, K2)에 고전위신호가 인가되고 있으므로 그의 출력신호는 반전되어, 출력단자(Q1),(Q2)에는 저전위신호가 출력되고, 출력단자,에는 고전위신호가 출력된다.In this state, when the remote controller or the manual control switch is shorted and a clock signal is applied to the clock terminal CK, the clock signal is clocked to the clock terminals CK 1 and CK 2 of the flip-flops FF 1 and FF 2 . ) And the high potential signal is applied to the input terminals J 1 , K 1 and (J 2 , K 2 ) of the flip-flops FF 1 and FF 2 in the previous state. Inverted, the low potential signal is output to the output terminals Q 1 and Q 2 , and the output terminal , A high potential signal is output to.

따라서, 스위치(S4),(S5)의 제어단자(S4e),(S5e)에는 저전위신호가 인가되어 스위치(S4),(S5)를 그의 고정단자(S4b),(S5b)에 단락시키므로 부신호검파 출력단자(P2)에서 출력된 부신호(L-R)만이 좌,우 음성증폭기(40), (50)에 동시에 인가되어 출력된다. 또한, 이때 플립플롭(FF1), (FF2)의 출력단자,에서 출릭된 고전위신호는 오아게이트(OR1), (OR2)의 입력단자에 인가되므르 오아게이트(OR3)의 출력단자에만 저전위신호가 출력되고, 이에따라 상기와 같이 발광다이오드(LD5)가 점등되어 부신호만이 출력되고 있음을 표시하게 된다.Therefore, the switch (S 4), (S 5 ) the control terminal (S 4e), (S 5e ) is applied to a low potential signal switch (S 4), (S 5 ) his fixed terminal (S 4b) of, Since the signal is shorted to S 5b , only the sub-signal LR output from the sub-signal detection output terminal P 2 is simultaneously applied to the left and right voice amplifiers 40 and 50 and output. In addition, the output terminals of the flip-flop (FF 1 ), (FF 2 ) , Since the high potential signal derived from is applied to the input terminals of the OR gates OR 1 and OR 2 , a low potential signal is output only to the output terminal of the OR gate OR 3 , and accordingly, the light emitting diode LD 5 ) lights up to indicate that only the negative signal is being output.

이러한 상태에서 원격제어기 또는 수동식 제어스위치를 다시 단락시켜 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)에 클럭신호가 다시인가되면, 이전상태에서 플립플롭의 입력단자(J2)에는 저전위신호가 인가되고 입력단자(K2)에는 고전위신호가 인가되고 있으므로 그의 출력신호는 변하지 않아 이전상태를 유지하게 되나, 플립플롭(FF1)의 입력단자(J1)에는 고전위신호가 인가되고 입력단자(K1)에는 저전위신호가 인가되고 있으므로 그의 출력신호는 반전되어 출력단자(Q1) 에는 고전위신호가 출력되고 출력단자에는 저전위신호가 출력된다.In this state, if the remote controller or the manual control switch is short-circuited again and the clock signal is applied to the clock terminals CK 1 and CK 2 of the flip-flops FF 1 and FF 2 again, Since the low potential signal is applied to the input terminal J 2 and the high potential signal is applied to the input terminal K 2 , the output signal of the input terminal J 2 remains unchanged, but the input terminal of the flip-flop FF 1 ( Since the high potential signal is applied to J 1 ) and the low potential signal is applied to input terminal K 1 , its output signal is inverted so that the high potential signal is output to output terminal Q 1 and the output terminal is output. A low potential signal is output to.

따라서 상기와 같은 방식으로 스위치(S4)는 그의 고정단자(S4a)에 단락되고, 스위치(S5)는 그의 고정단자(S5b)에 단락되므로, 주신호검파 출력단자(P1)에서 출력된 주신호와 부신호검파 출력단자(P2)에서 출력된 부신호는 좌,우 음성증폭기(40),(50)에 각각 인가되어 출력된다.Thus, in the same manner as above, the switch S 4 is shorted to its fixed terminal S 4a , and the switch S 5 is shorted to its fixed terminal S 5b , and thus, at the main signal detection output terminal P 1 . The output main signal and the sub-signals output from the sub-signal detection output terminal P 2 are applied to the left and right voice amplifiers 40 and 50, respectively, and output.

또한, 이때 플립플롭(FF1),(FF2)의 출력단자,에서 출력된 고전위신호는 오아게이트(OR1-OR3)에 인가되므로 발광다이오드(LD3-LD5)는 모두 소등되어 현재 주/부 음성신호가 좌, 우 스피커에 출력되고 있음을 표시하게 된다.In addition, the output terminals of the flip-flop (FF 1 ), (FF 2 ) , Since the high potential signal output from is applied to the OR gates (OR 1 -OR 3 ), the light emitting diodes (LD 3 -LD 5 ) are all turned off to indicate that the main and sub audio signals are being output to the left and right speakers. do.

이 상태에서 원격제어기 또는 수동식 제어스위치를 단락시켜 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)에 클럭신호가 다시 인가되면, 이전상태에서 플립플롭(FF1)의 입력단자(J1),(K1)에 고전위신호와 저전위신호가 각각 인가되고 있으므로 그의 출력신호는 이전상태를 유지하게되고, 플립플롭(FF2)의 입력단자(J2),(K2)에 고전위신호가 인가되고 있으므로 그의 출력신호는 반전되어 출력단자(Q2)에는 고전위신호가 출력되고 출력단자에는 저전위신호가 출력된다.In this state, if the remote controller or the manual control switch is shorted and the clock signal is applied to the clock terminals CK 1 and CK 2 of the flip-flops FF 1 and FF 2 again, the flip-flop FF Since the high potential signal and the low potential signal are respectively applied to the input terminals J 1 and K 1 of 1 ), the output signal thereof remains the previous state, and the input terminal J 2 of the flip-flop FF 2 is applied. Since the high potential signal is applied to) and (K 2 ), its output signal is inverted so that the high potential signal is output to output terminal (Q 2 ) and the output terminal A low potential signal is output to.

따라서, 이때의 플립플롭(FF1),(FF2)의 출력신호는 초기상태와 동일하게 되어 좌, 우 음성증폭기(40),(50)에는 주신호만이 인가되어 출력된다.Therefore, the output signals of the flip-flops FF 1 and FF 2 are the same as the initial state, and only the main signals are applied to the left and right voice amplifiers 40 and 50.

이와같이 이중음성 방송시의 초기에는 주음성만이 출력되다가 원격제어기 또는 수동식 제어스위치를 단락시켜 클럭신호가 인가됨에 따라 부음성→주/부음성→주음성신호가 절환되어 출력된다.As described above, in the initial stage of dual voice broadcasting, only the main voice is output, and as the clock signal is applied by shorting the remote controller or the manual control switch, the sub-audio → main / sub- voice → main voice signal is switched and output.

3) 스테레오 방송시3) Stereo broadcast

스테레오 방송시에는 방송상태 판별회로(60)의 스테레오 판별신호 출력단자(E3)에 고전위신호가 출력되므로, 방송상태 표시부(70)의 발광다이오드(LD2)가 점등되어 현재 스테레오 방송중임을 표시하게되고, 또한 상기 고전위신호가 출력되는 순간 펄스발생증폭기(90)의 미분기(91)에서 펄스신호가 발생된후 증폭기(92)에서 증폭되어 플립플롭(FF1)을 세트시키고, 플립플롭(FF2)을 리세트 시키므로 플립플롭(FF1),(FF2)의 출력단자 (Q1),에는 고전위신호가 출력되고 출력단자, (Q2)에는 저전위신호가 출력된다.In the case of stereo broadcasting, since the high potential signal is output to the stereo discrimination signal output terminal E 3 of the broadcasting state discrimination circuit 60, the light emitting diode LD 2 of the broadcasting state display unit 70 is turned on to indicate that the stereo broadcasting is currently performed. In addition, after the pulse signal is generated in the differentiator 91 of the pulse generation amplifier 90 at the moment when the high potential signal is output, it is amplified by the amplifier 92 to set the flip-flop FF 1 , and the flip-flop ( FF 2 ), so the output terminals (Q 1 ) of flip-flops (FF 1 ), (FF 2 ), High potential signal is output and output terminal , Q 2 outputs a low potential signal.

또한, 이때 상기 스테레오 판별신호 출력단자(E2)에서 출력된 고전위신호는 저항(R1)을 통하여 트랜지스터(TR1)를 온 시키므로 플립플롭(FF1)의 입력단자(K1)에는 저전위신호가 계속 인가된다.In addition, at this time, the high potential signal output from the stereo discrimination signal output terminal E 2 turns on the transistor TR 1 through the resistor R 1 , so that the input terminal K 1 of the flip-flop FF 1 is low. The potential signal continues to be applied.

따라서, 이때 스위치(S1-S3)의 제어단자(S1e-S3e)에 모두 저전위신호가 인가되어 그 스위치(S1-S3)가 그의 고정단자(S1b-S3b)에 모두 단락되므로, 주,부 신호검파 출력단자(P1), (P2)에서 각각 출력된 주신호(L+R)와 부신호(L-R)는 매트릭스회로(10)의 입력단자(I1),(I2)에 인가되어 그의 출력단자(LQ) 및 (RQ)에는 각각 좌신호와 우신호가 각각 출력되고, 또한 이때 플립플롭(FF1)의 출력단자(Q1)에서 출력된 고전위신호는 다이오드(D11)를 통하여 스위치(S4)를 그의 고정단자(S4a)에 단락시키고, 스위치(S5)의 제어단자(S5e)에는 저전위신호가 인가되어 그 스위치(S5)가 그의 고정단자(S5b)에 단락되므로, 좌, 우 음성증폭기(40), (50)에는 각각 좌. 우 신호가 인가되어 스테레오 음성신호가 출력된다.Therefore, at this time the switch (S 1 -S 3) a control terminal (S 1e -S 3e) is applied to both low potential signal that the switch (S 1 -S 3) of his fixed terminal (S 1b -S 3b) of the Since both are short-circuited, the main signal L + R and the sub signal LR output from the main and sub signal detection output terminals P 1 and P 2 are respectively input terminals I 1 of the matrix circuit 10. Is applied to (I 2 ), and the left and right signals are respectively output to the output terminals LQ and RQ thereof, and at this time, the high potential signal output from the output terminal Q 1 of the flip-flop FF 1 . a diode (D 11) the switch (S 4) a short-circuit on his fixed terminal (S 4a) and the control terminal of the switch (S 5) (S 5e) is applied to a low potential signal that the switch (S 5) by Is short-circuited to its fixed terminal (S 5b ), so that left and right voice amplifiers (40) and (50) are respectively left. The right signal is applied to output a stereo audio signal.

또한, 이때 플립플롭(FF1),(FF2)의 출력단자 (Q1),에서 출력된 고전위신호는 오아게이트(OR2)(OR3)에 인가되므로 오아게이트(OR1)의 출력단자에만 저전위신호가 출력되고, 이에따라 상기와 같이 발광다이오드(LD3)가 점등되어 스테레오 음성신호가 출력되고 있음을 표시하게 된다.In addition, the output terminals (Q 1 ) of the flip-flop (FF 1 ), (FF 2 ), Since the high potential signal output from is applied to the OR gate OR 2 or OR 3 , the low potential signal is output only to the output terminal of the OR gate OR 1 , and accordingly, the light emitting diode LD 3 is turned on as described above. The stereo audio signal is output.

이 상태에서 원격제어기 또는 수동식 제어스위치를 단락시켜 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)에 클럭신호가 인가되면, 이전상태에서 플립플롭(FF1)의 입력단자(J1),(K1)에 각각 고전위신호 및 저전위신호가 인가되고 있으므로 그의 출력신호는 이전상태를 유지하지만, 플립플롭(FF2)의 입력단자(J2),(K2)에는 고전위신호가 인가되고 있으므로 그의 출력신호는 절환되어 출력단자(Q2)에는 고전위신호가 출력되고 출력단자에는 저전위신호가 츨력된다.By short-circuiting the remote controller or manual control switch in this state, the flip-flop (FF 1), when applying a clock signal to the clock terminal (CK 1), (CK 2 ) of (FF 2), flip-flop from its previous state (FF 1 ) input terminal (J 1), (K 1), respectively, the high potential signal, and is applied to a low potential signal, so its output signal maintains the previous state, but the flip-flop (input terminal (J 2) of the FF 2) on, Since a high potential signal is applied to (K 2 ), its output signal is switched so that a high potential signal is output to an output terminal (Q 2 ) and an output terminal The low potential signal is output to.

이에 따라 상기와 같이 스위치(S1),(S2),(S3),(S4),(S5)는 그의 고정단자(S1a),(S2b),(S3a),(S4a),(S5a)에 단락되므로 주신호만이 좌,우 스피커(40),(50)에 인가되어 출력된다. 이때는 상기와 같이 발광다이오드(LD4)가 점등되어 주신호만이 출력되고 있음을 표시하게 된다.Accordingly, as described above, the switches S 1 , S 2 , S 3 , S 4 , and S 5 are fixed terminals S 1a , S 2b , S 3a , and S 3a . Since S 4a ) and S 5a are short-circuited, only the main signal is applied to the left and right speakers 40 and 50 and output. In this case, as described above, the light emitting diode LD 4 is turned on to indicate that only the main signal is output.

이 상태에서 원격제어기 또는 수동식 제어스위치를 다시 단락시켜 플립플롭(FF1),(FF2)의 클럭단자(CK1),(CK2)에 클럭신호가 인가되면, 이전상태에서 플립플롭(FF1)의 입력단자(J1),(K1)에 각각 고전위신호 및 저전위신호가 인가되고 있으므로 그의 출력신호는 이전상태를 유지하지만, 플립플롭(FF2)의 입력단자(J2),(K2)에는 고전위신호가 인가되고 있으므로 그의 출력신호는 다시 변하여 출력단자(Q2)에는 저전위신호가 출력되고 출력단자에는 고전위신호가 출력된다. 따라서 이때는 초기상태와 동일하게 되어 스테레오 음성이 출력된다.In this state, if the remote controller or the manual control switch is short-circuited again and a clock signal is applied to the clock terminals CK 1 and CK 2 of the flip-flops FF 1 and FF 2 , the flip-flop FF in the previous state. Since the high potential signal and the low potential signal are respectively applied to the input terminals J 1 and K 1 of 1 ), the output signal thereof remains the previous state, but the input terminal J 2 of the flip-flop FF 2 is applied. Since the high potential signal is applied to (K 2 ), its output signal is changed again, and the low potential signal is output to the output terminal (Q 2 ) and the output terminal is output. A high potential signal is output to. Therefore, at this time, it becomes the same as the initial state and stereo sound is output.

이상에서와 같이 본 고안은 원격제어기 또는 수동식 제어스위치만을 단락시켜 모노, 스테레오, 이중음성방송신호를 자동으로 절환하여 청취할 수 있게 되므로 사용하기에 대단히 간편하고, 또한 그의 구조가 대단히 간단한 이점이 있다.As described above, the present invention is able to automatically switch between mono, stereo, and dual voice broadcast signals by shorting only a remote controller or a manual control switch, so it is very simple to use, and its structure is very simple. .

Claims (3)

주, 부신호 검파 출력단자(P1), (P2)를 스위칭집적소자(20)의 스위치(S1),(S2),(S3)의 고정단자(S1a),(S2a),(S3b)에 접속하고 그 출력단자(P1)와 스위치(S3)에 입력단자가 각기 접속된 매트릭스회로(10)의 출력단자(LQ),(RQ)를 스위치(S1),(S2)의 고정단자(S1b),(S2b)에 접속한후 그 스위치(Ss1),(S2)를 좌, 우 음성증폭기(40),(50)에 각기 접속된 스위칭집적소자(20)의 스위치(S4),(S5)의 고정단자(S4a),(S5a),(S4b),(S5b)에 접속하되, 방송상태 판별회로(60)의 이중음성, 스테레오 판별신호 출력단자(E2),(E3)를 펄스발생증폭기(80),(90)를 각기 통한후, 제어스위치에 의해 클럭단자(CK1),(CK2)에 클럭신호가 인가되는 플립플롭(FF1)이 세트단자(SE1)에는 다이오드(D3),(D4)를 통하여, 플립플롭(FF2)의 세트, 리세트단자(SE2),(RE2)에는 직접 접속하며, 그의 출력단자(Q2)와 상기 출력단자(E2), 모노판별신호출력단자(E1)를 다이오드(D8),(D7),(D5)를 각기 통하여 상기 스위치(S1),(S3)의 제어단자(S1e),(S3e)에 공동 접속함과 아울러 그 출력단자(E2)를 다이오드(D6)를 통하여 스위치(S2)의 제어단자(S2e)에 접속하고, 그의 출력단자(Q1) 및 상기 출력단자(E1)를 다이오드(D11),(D9)를 통하여 상기 스위치(S4)의 제어단자(S4e)에 접속함과 아울러 상기 출력단자(E1),(Q2)를 다이오드(D10),(D12)를 통하여 스위치(S5)의 제어단자(S5e)에 접속하여 구성함을 특징으로 하는 음성다중텔레비젼의 음성절환회로.The main and sub-signal detection output terminals P 1 and P 2 are fixed terminals S 1a and S 2a of the switches S 1 , S 2 and S 3 of the switching integrated device 20. ), (connected to the S 3b) and the output terminal (P 1) and a switch (S 3) switch to an output terminal (LQ), (RQ) of the matrix circuit (10) (S 1 input terminals are respectively connected to) , (S 2), the fixed terminal (S 1b), (S 2b), the one after each connected to the switch (S s1), the (S 2) the left and right audio amplifiers 40, 50 connected to the switching of the The fixed terminals S 4a , S 5a , S 4b , and S 5b of the switches S 4 and S 5 of the integrated device 20 may be connected to each other. The dual voice and stereo discrimination signal output terminals E 2 and E 3 are passed through the pulse generating amplifiers 80 and 90, respectively, and then clocked to the clock terminals CK 1 and CK 2 by a control switch. The flip-flop FF 1 to which a signal is applied is set to the set terminal SE 1 through diodes D 3 and D 4 , and the set of flip-flops FF 2 , reset terminals SE 2 , and RE 2 ) directly connected to its output stage The switch (S 1 ), (Q 2 ), the output terminal (E 2 ), and the mono discrimination signal output terminal (E 1 ) through diodes (D 8 ), (D 7 ), (D 5 ) respectively. S 3 ) is jointly connected to the control terminals S 1e and S 3e and the output terminal E 2 is connected to the control terminal S 2e of the switch S 2 via the diode D 6 . The output terminal Q 1 and the output terminal E 1 are connected to the control terminal S 4e of the switch S 4 via diodes D 11 and D 9 , and the output Voice switching of a voice multiple television, characterized in that the terminals (E 1 ), (Q 2 ) are connected to the control terminal (S 5e ) of the switch (S 5 ) through the diode (D 10 ), (D 12 ). Circuit. 제1항에 있어서, 플립플릅(FF1)의 출력단자(Q1),를 오아게이트(OR3),(OR1)(OR2)의 일측 입력단자에 접속하고, 플립플롭(FF2)의 출력단자 (Q2),를 오아게이트(OR1),(OR3)(OR2)의 타측 입력단자에 접속하며, 트랜지스터(TR2)의 베이스를 저항(R3) 및 다이오드(D13)를 통하여 모노판별신호출력단자(E1)에 접속한 후 그의 콜렉터를 발광다이오드(LD3-LD5) 및 저항(R4-R6)을 각각 통하여 상기 오아게이트(OR1-OR3)의 출력단자에 접속하여 방송시청표시부(100)를 구성함을 특징으로 하는 음성다중 텔레비젼의 음성절환회로.The output terminal Q 1 of the flip-flop FF 1 , The Iowa gate (OR 3), (OR 1 ) connected to one input terminal of the (OR 2), and a flip-flop output terminal (Q 2) of (FF 2), Is connected to the other input terminals of the OR gates OR 1 and OR 3 and OR 2 , and the base of the transistor TR 2 is connected to the mono discrimination signal output terminal through the resistor R 3 and the diode D 13 . After connecting to (E 1 ), the collector is connected to the output terminals of the OA gates (OR 1 -OR 3 ) through the light emitting diodes (LD 3 -LD 5 ) and resistors (R 4 -R 6 ), respectively, for broadcasting. An audio switching circuit for an audio multiple television, comprising a display unit (100). 제1항에 있어서, 이중음성 및 스테레오 판별신호 출력단자(E2),(E3)에 방송상태표시부(70)를 접속함을 특징으로 하는 음성다중 텔레비젼의 음성절환회로. 2. The voice switching circuit of claim 1, wherein the broadcast status display unit (70) is connected to the dual voice and stereo discrimination signal output terminals (E 2 ) and (E 3 ).
KR2019850008568U 1985-07-08 1985-07-08 Audio transfer circuit for multi-audio television KR910001582Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850008568U KR910001582Y1 (en) 1985-07-08 1985-07-08 Audio transfer circuit for multi-audio television

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850008568U KR910001582Y1 (en) 1985-07-08 1985-07-08 Audio transfer circuit for multi-audio television

Publications (2)

Publication Number Publication Date
KR870003115U KR870003115U (en) 1987-03-19
KR910001582Y1 true KR910001582Y1 (en) 1991-03-15

Family

ID=19243683

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850008568U KR910001582Y1 (en) 1985-07-08 1985-07-08 Audio transfer circuit for multi-audio television

Country Status (1)

Country Link
KR (1) KR910001582Y1 (en)

Also Published As

Publication number Publication date
KR870003115U (en) 1987-03-19

Similar Documents

Publication Publication Date Title
KR910001582Y1 (en) Audio transfer circuit for multi-audio television
KR870001304Y1 (en) Switching circuit for multi-language broadcasting system
KR870001305Y1 (en) Switching circuit for multi-language broadcasting system
SU1056464A1 (en) Multichannel switching device
KR890006230Y1 (en) Mode converting circuit of television
KR860000313B1 (en) A broadcasting system
KR900006465B1 (en) Circuit for signal processing in a picture display device
KR910000555Y1 (en) Multi-lateral auto converting circuit
JPS554168A (en) Multiplex signal processor
KR870001306Y1 (en) Switching circuit for multi-language broadcasting system
JPH0670263A (en) Television receiver with voice center channel input
KR810000128Y1 (en) Analog switch circuit
KR910004785Y1 (en) Audio/video regulation circuit
KR900008281Y1 (en) Automatic spenker converting circuit for multi-sound television
KR850002012Y1 (en) Channel selection switching circuit
KR900006054Y1 (en) Automatic mixer of sound out-put in stereo vcr
KR940000423Y1 (en) Speaker auto cut-off circuit using a headphone
KR900004474Y1 (en) Control circuit for wide sound television
KR880000915Y1 (en) Voice signal auto-switching circuit in voice multi-channel broadcasting system
JPS61267466A (en) Signal input detecting circuit
KR910004407Y1 (en) Sound multiplex mode control circuit
JPS636955Y2 (en)
KR840001567Y1 (en) Audio device with muting circuit
KR900003479Y1 (en) Audio signal selector for multisound television
KR870002370Y1 (en) Input and output control circuit for image and voice signal

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19931229

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee