KR900008279Y1 - 엔코더 ic를 이용한 서브비데오 합성회로 - Google Patents

엔코더 ic를 이용한 서브비데오 합성회로 Download PDF

Info

Publication number
KR900008279Y1
KR900008279Y1 KR2019870010797U KR870010797U KR900008279Y1 KR 900008279 Y1 KR900008279 Y1 KR 900008279Y1 KR 2019870010797 U KR2019870010797 U KR 2019870010797U KR 870010797 U KR870010797 U KR 870010797U KR 900008279 Y1 KR900008279 Y1 KR 900008279Y1
Authority
KR
South Korea
Prior art keywords
unit
video
encoder
sub
signal
Prior art date
Application number
KR2019870010797U
Other languages
English (en)
Other versions
KR890003932U (ko
Inventor
최훈순
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870010797U priority Critical patent/KR900008279Y1/ko
Publication of KR890003932U publication Critical patent/KR890003932U/ko
Application granted granted Critical
Publication of KR900008279Y1 publication Critical patent/KR900008279Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/46Receiver circuitry for the reception of television signals according to analogue transmission standards for receiving on more than one standard at will

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

엔코더 IC를 이용한 서브비데오 합성회로
제 1 도는 본 고안의 회로도.
제 2 도는 메인화면과 서브화면을 나타낸 구성도.
제 3 도는 3a 도 내지 3e 도는 본 고안에서의 설명을 위한 타이밍 펄스신호도.
* 도면의 주요부분에 대한 부호의 설명
1, 2 : 비데오입력신호단자 3 : 비데오출력신호단자
4 : 디코더부 5 : 멀티플렉스부
6 : A/D변환기 7 : D/A변환기
8 : 콘트롤러부 9 : 메모리부
10 : 동기분리부 11 : 원스트 IC부
12 : 전압제어 발진기부 13 : 변조부
14 : 색동기 게이트부 20 : 서브비데오 디지탈회로부
30 : 엔코더 IC(BA7230)부 40 : 비데오 앰프회로부
본 고안은 엔코더 IC를 이용한 서브비데오 합성회로에 관한 것이다.
종래의 디지탈 TV및 디지탈 VTR의 재생에 있어서는, 2대의 비데오 신호를 한모니터에 디스플레이 하기 위해 통상적으로 서브비데오 신호로 선택된 비데오 신호는 색차 신호로 분히한후 코우딩하게 되고, 메인비데오(Main viedo)신호는 메모리에 저장된 서브비데오 신호를 합성시키게 된다. 이와 같이 메인비데오 신호에 서브비데오 신호를 합성시키기 위해서는 메인비데오에서 fsc(색부 반송파)신호를 추출할 수 있는 회로와 또는 D/A 변환기로 출력되는 색차신호를 비데오 신호로 만들어 주는 회로 또는 메인비데오 신호와 서브비데오 신호를 스위칭하기 위한 스위치 회로가 필요하게 되는 문제점이 있었다.
본 고안은 이러한 문제점을 해결하기 위하여, 기존에 필요로한 3개의 회로를 본 고안에서는 엔코더 IC부와 또한 버스트플래그펄스(Burst Flag Pulse)(BFP)라 약칭함)신호를 발생시키기 위한 원쇼트 IC부를 이용하여 쉽게 서브비데오 신호를 메인비데오 신호에 합성시킬 수 있도록 하므로써 서브메인비데오 화면을 한 모니터에 나타낼 수 있도록 안출한 것으로, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.
비데오 입력신호단자(1)(2)에 스위치(SW1), 디코더(4), 멀티플렉스부(5), A/D 변환기(6), D/A변환기(7), 콘트롤러부(8)및 메모리부(9)로된 서브비데오 디지탈회로부(20)를 연결하고 상기 서브비데오 디지탈회로부(20)의 내부에 구성된 스위치(SW1)의 일단(①)에는 동기분리부(10)의 입력단을 통하여 상기 동기분리부(10)의 출력단에는 원쇼트 IC부(11)의 입력단을 연결하고 상기 원쇼트 IC부(11)의 출력단에는 색동기 게이트부(14), 변조부(13)및 전압제어 발진기부(12)로된 엔코더 IC부 (30)의 입력단을 연결하고, 상기 서브비데오 디지탈회로부(20)의 내부에 구성된 D/A변환기(7)의 출력단에는 엔코더 IC부(30)의 내부에 구성된 변조부(13)의 입력단을 연결함과 더불어 상기 엔코더 IC부(30)의 출력단에 직류전원단자(Vcc)및 비데오 출력신호단자(3)로된 비데오 앰프회로부(40)를 연결하여서 구성한 것이다.
이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.
우선, 2개의 비데오 신호인 비데오 입력신호단자(1)(2)에 제 3a 도에서와 같은 비데오 입력신호가 입력되면 스위치(SW1)를 통하여 메인 비데오신호와 서브비데오 신호를 각각 결정한 후 제 2 도에서와 같은 메인화면과 서브화면을 구성하고자 하는 것으로, 통상적으로는 서브비데오에서는 색차신호를 각각 분리하여 멀티플렉스부(5)A/D변환기(6)를 통해 콘트롤러부(8)에서는 수직과 수평으로 압축된 영상신호를 메모리부(9)에 기록하게 되며 상기 메모리부(9)에서 판독된 신호는 각각 6비트씩 색차(Y, R-Y, B-Y)신호는 D/A변환기를 통하여 (Y, R-Y, B-Y)색차신호를 재생하게 된다.
이와 같이 재생된 Y, R-Y, B-Y의 색차신호를 서브비데오 신호로 만들기 위해 변조부(13)에서는 색변조를 해야하는데 이때 필요한 fsc(색부반송파)는 메인비데오신호의 색동기신호와 일치하는 색부반송파신호를 만들기 위해 메인비데오의 수평동기신호(제 3e 도로 부터 원쇼트 IC부(11)를 이용하여 제 3b 도와 같이 버스트플래그 펄스신호(BFP)를 엔코더 IC부(30)에 입력시킨다.
이와같이 엔코더IC부(30)에 입력된 버스트플래그 펄스신호에 의해 메인비데오에서는 색동기 신호를 추출하여 연속색부반송파 신호를 만드는 전압제어 발진기(12)의 색동기 신호위상과 일치시키게 된다. 또한 제 3c 도와 같은 클램프 펄스신호는 서브비데오 신호와 메인 비데오 신호의 직류전압레벨(Pedestal Level)과 일치시켜줌으로써, 서브비데오는 제 3d 도와 같은 스위치의 펄스신호에 의해 비데오 출력신호(e)와 같은 신호를 비데오 출력신호단자(3)로 출력하여 메인비데오 신호에 서브 비데오 신호를 싣게 되는 것이다.
이상에서와 같이 동작되는 본 고안, 카메라 영상에 패터언(Pattern)을 삽입시키는데 주로 사용되는 BA7230 엔코더 IC부와 원쇼트 IC부를 이용한 간단한 회로구성으로 메인비데오 화면과 서브비데오 화면을 한 모니터에 나타낼 수 있는 효과를 지닌 것이다.

Claims (1)

  1. 통상의 비데오 입력신호단자(1)(2)에 스위치(SW1) 디코더(4), 멀티플렉스부(5), A/D변환기(6), D/A변환기(7), 콘트롤러부(8)및 메모리부(9)로된 서브비데오 디지탈회로부(20)를 연결구성한 것에 있어서, 상기 스위치(SW1)의 일단(1)에 동기분리부(10)의 입력단을 통하여 그의 출력단에는 원쇼트 IC부(11)의 입력단을 연결하고, 상기 원쇼트 IC부(11)의 출력단에는 색동기 게이트부(14), 변조부(13)및 전압제어발진기(12)로된 엔코더 IC부(30)의 입력단을 연결하고, 상기 서브비데오디지탈 회로부(20)의 내부에 구성된 D/A변환기 (7)의 출력단에는 엔코더 IC부(30)의 내부에 구성된 변조부(13)의 입력단을 연결하고 상기 엔코더 IC부(30)의 출력단에는 비데오앰프회로부(40)의 입력단을 연결하여서 구성된 엔코더 IC를 이용한 서브비데오 합성회로.
KR2019870010797U 1987-07-02 1987-07-02 엔코더 ic를 이용한 서브비데오 합성회로 KR900008279Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870010797U KR900008279Y1 (ko) 1987-07-02 1987-07-02 엔코더 ic를 이용한 서브비데오 합성회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870010797U KR900008279Y1 (ko) 1987-07-02 1987-07-02 엔코더 ic를 이용한 서브비데오 합성회로

Publications (2)

Publication Number Publication Date
KR890003932U KR890003932U (ko) 1989-04-14
KR900008279Y1 true KR900008279Y1 (ko) 1990-09-10

Family

ID=19264822

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870010797U KR900008279Y1 (ko) 1987-07-02 1987-07-02 엔코더 ic를 이용한 서브비데오 합성회로

Country Status (1)

Country Link
KR (1) KR900008279Y1 (ko)

Also Published As

Publication number Publication date
KR890003932U (ko) 1989-04-14

Similar Documents

Publication Publication Date Title
KR840001420A (ko) 칼라 정지화상 재생 장치
KR910013873A (ko) 4화면 분할 표시 장치
KR930015760A (ko) 텔레비젼모드 자동변환장치
JPH038633B2 (ko)
KR910010112B1 (ko) 영상신호 합성장치.
KR900008279Y1 (ko) 엔코더 ic를 이용한 서브비데오 합성회로
KR100413611B1 (ko) 영상신호의위상동기방법,회로및합성장치
KR940015975A (ko) 디지탈 비디오 테이프 레코더
KR900003544Y1 (ko) 칼라 버스트신호 추출회로
JP2502694B2 (ja) 映像信号合成装置
JPS5892181A (ja) 多重化信号受信装置
KR930008026Y1 (ko) 온스크린표시 배경 영상신호 처리회로
KR900007430B1 (ko) 다수의 필드메모리를 이용한 tv 명멸현상방지회로
JPS62272678A (ja) 画像合成装置
JPH01106587A (ja) カメラ一体型vtr
JPH07231406A (ja) 字幕移動機能付き子画面表示回路
KR940004806Y1 (ko) 멀티 r. g. b출력을 위한 변환장치
JP3430546B2 (ja) 外部同期装置
KR890007082Y1 (ko) 16색/64색 모드 자동전환 모니터
JP2504169B2 (ja) ビデオ位相変換装置
KR930007069B1 (ko) 비디오 카세트 레코더의 블루우(Blue) 자막표시장치
JP2876610B2 (ja) 色信号処理回路
JPS5588487A (en) Video signal recorder/reproducer
JPH09307912A (ja) カラーエンコーダ
JPH0541816A (ja) テレビカメラ装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee