KR900003070Y1 - Frequency auto detecting circuit - Google Patents

Frequency auto detecting circuit Download PDF

Info

Publication number
KR900003070Y1
KR900003070Y1 KR2019870020495U KR870020495U KR900003070Y1 KR 900003070 Y1 KR900003070 Y1 KR 900003070Y1 KR 2019870020495 U KR2019870020495 U KR 2019870020495U KR 870020495 U KR870020495 U KR 870020495U KR 900003070 Y1 KR900003070 Y1 KR 900003070Y1
Authority
KR
South Korea
Prior art keywords
transistor
resistor
frequency
capacitor
diode
Prior art date
Application number
KR2019870020495U
Other languages
Korean (ko)
Other versions
KR890011257U (en
Inventor
곽정희
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870020495U priority Critical patent/KR900003070Y1/en
Publication of KR890011257U publication Critical patent/KR890011257U/en
Application granted granted Critical
Publication of KR900003070Y1 publication Critical patent/KR900003070Y1/en

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R23/00Arrangements for measuring frequencies; Arrangements for analysing frequency spectra
    • G01R23/02Arrangements for measuring frequency, e.g. pulse repetition rate; Arrangements for measuring period of current or voltage

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

내용 없음.No content.

Description

주파수 자동 검출회로Frequency automatic detection circuit

제1도는 본 고안의 주파수 자동 검출회로도.1 is a frequency automatic detection circuit diagram of the present invention.

제2도는 제1도의 각부의 파형도.2 is a waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 신호입력검출부 2 : 파형정형부1: signal input detector 2: waveform shaping unit

3 : 주파수변환검출부 TR1-TR4 : 트랜지스터3: Frequency conversion detector TR1-TR4: Transistor

R1-R8 : 저항 C1-C4 : 콘덴서R1-R8: Resistor C1-C4: Capacitor

D1-D3 : 다이오드D1-D3: Diode

본 고안은 50Hz/60Hz를 사용하는 타이머 및 시계등의 기기에 사용되는 주파수 자동 검출회로에 관한 것으로, 특히 특정지역에 관계없이 입력되는 전원주파수에 따라 이를 자동으로 검출하여 50진/60진 카운터를 선택할 수 있게 한 주파수 자동 검출회로에 관한 것이다.The present invention relates to a frequency automatic detection circuit used in a device such as a timer and a clock using 50 Hz / 60 Hz, and in particular, it automatically detects it according to the input power frequency regardless of a specific region to detect a 50/60 binary counter. A frequency automatic detection circuit is provided.

종래의 타이머 및 시계등의 기기에 사용되는 마이콤에 있어서는 50Hz/60Hz의 전원주파수를 검출하여 1초를 계산하게 되어 있다.In a conventional microcomputer used in devices such as timers and clocks, a power supply frequency of 50 Hz / 60 Hz is detected to calculate one second.

일예로 50Hz의 전원에서는 50Hz의 전원주파수인 50개의 펄스를 검출한 후 50진 카운터에 의해 1초를 계산하고, 60Hz의 전원에서는 60Hz의 전원주파수인 60개의 펄스를 검출한 후 60진 카운터에 의해 1초를 계산하게 되어 있다.For example, 50 pulses of 50Hz power frequency is detected at 50Hz power supply, and 1 second is calculated by 50-decimal counter, and 60 pulses of 60Hz power frequency is detected at 60Hz power. It is supposed to count one second.

따라서 이러한 종래의 장치에 있어서는 50Hz/60Hz의 전원 지역에 따라 50진/60진 카운터를 수동으로 선택하여야 하는 번거러움이 뒤따르게 될 뿐만 아니라 제조공정에 따른 생산관리 포인트를 제거할 수 없는 결함이 있었다.Therefore, in such a conventional device, not only the cumbersomeness of manually selecting the 50-degree / 60-definition counter according to the power region of 50Hz / 60Hz has a defect that cannot eliminate the production control point according to the manufacturing process.

본 고안은 이와 같은 종래의 결함을 감안하여 특정지역에 관계없이 입력되는 50Hz/60Hz의 전원주파수에 따라 이를 자동으로 검출하여 50진/60진 카운터를 선택할 수 있게 안출한 것으로, 이를 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.The present invention is designed to detect the 50-degree / 60-definition counter by automatically detecting it according to the power frequency of 50Hz / 60Hz input regardless of a specific region in consideration of such a conventional defect, it is attached to the accompanying drawings When described in detail as follows.

제1도는 본 고안의 주파수 자동 검출회로도로서 이에 도시한 바와 같이 전원주파수입력단자(IN)를 저항(R1), 콘덴서(C1)를 통해 다이오드(D1), 콘덴서(C2) 및 트랜지스터(TR1)의 베이스에 접속하여 신호입력검출부(1)를 구성하고, 상기 신호입력검출부(1)의 출력측인 트랜지스터(TR1)의 콜렉터 및 저항(R2)의 접속점을 다이오드(D2)를 역방향으로 통해 가변저항(VR1) 및 콘덴서(C3)에 접속함과 아울러 그 접속점을 다이오드(D4)를 역방향으로 통해 가변저항(VR1) 및 콘덴서(C3)에 접속함과 아울러 그 접속점을저항(R4)을 통해 트랜지스터(TR2)의 베이스에 접속하여 파형정형부(2)를 구성하며, 상기 파형정형부(2)의 출력측인 트랜지스터(TR2)의 콜렉터를 저항(R5)에 접속한 후 그 접속점을 다이오드(D3)를 역방향으로 통해 콘덴서(C4)에 접속함과 아울러 저항(6)을 다시 통해 트랜지스터(TR3)의 베이스에 접속하여 주파수변환검출부(3)를 구성하고, 상기 주파수변화검출부(3)의 출력측인 트랜지스터(TR3)의 콜렉터를 저항(R7)을 통해 트랜지스터(TR4)의 베이스에 접속하고, 그 트랜지스터(TR4)의 콜렉터를 저항(R8) 및 50진/60진 카운터선택 신호출력단자(OUT)에 접속하여 구성한 것으로, 도면의 설명 중 미설명 부호 Vcc는 전원단자이다.1 is an automatic frequency detection circuit diagram of the present invention, and as shown therein, a power frequency input terminal IN is connected to a resistor R1 and a capacitor C1 to a diode D1, a capacitor C2, and a transistor TR1. The signal input detector 1 is connected to the base, and the variable resistor VR1 is connected to the collector D of the transistor TR1 and the resistor R2 at the output side of the signal input detector 1 through the diode D2 in the reverse direction. ) And the connection point to the variable resistor VR1 and the capacitor C3 through the diode D4 in the reverse direction, and the connection point to the transistor TR2 through the resistor R4. Is connected to the base of the waveform shaping section 2, and the collector of the transistor TR2, which is the output side of the waveform shaping section 2, is connected to the resistor R5, and the connection point thereof is connected to the diode D3 in the reverse direction. To the condenser (C4) through and through the resistor (6) again A frequency conversion detection unit 3 is formed by connecting to the base of the transistor TR3, and the collector of the transistor TR3, which is the output side of the frequency change detection unit 3, is connected to the base of the transistor TR4 through the resistor R7. The collector of the transistor TR4 is connected to the resistor R8 and the 50/60 binary counter selection signal output terminal OUT. In the figure, reference numeral Vcc denotes a power supply terminal.

이와 같이 구성된 본 고안의 작용효과를 상세히 설명하면 다음과 같다.Referring to the effect of the present invention configured in this way in detail as follows.

전원단자(vcc)에 전원이 인가되고, 제2a도에 도시한 바와 같은 파형신호가 전원주파수입력단자(IN)에 입력되면 그 입력된 파형신호는 신호입력검출부(1)의 저항(R1) 및 콘덴서(C1)를 통해 다이오드(D1) 및 콘덴서(C2)에 인가되므로 그 저항(R1) 및 다이오드(D1), 콘덴서(C1,C2)의 값에 의해 제2b도에 도시한 바와 같이 그 파형신호의 전위가 소정값(△v) 만큼 변화되어 트랜지스터(TR1)의 베이스에 인가되고, 이에 따라 그 트랜지스터(TR1)가 온, 오프를 반복하게 되어 신호입력검출부(1)의 출력측인 트랜지스터(TR1)의 콜텍터에는 상기 소정값(△v)의 변화에 따라 제2c도에 도시한 바와 같은 T1의 주기가 △T1만큼 변화되는 구형파신호가 출력되고, 그 출력된 파형신호는 파형정형부(2)의 입력측에 인가된다.When power is applied to the power supply terminal vcc, and the waveform signal as shown in FIG. 2a is input to the power frequency input terminal IN, the input waveform signal is converted into a resistor R1 of the signal input detection unit 1 and Since it is applied to the diode D1 and the capacitor C2 through the capacitor C1, the waveform signal as shown in FIG. 2B by the values of the resistor R1 and the diode D1 and the capacitors C1 and C2. The potential of is changed by a predetermined value (Δv) and applied to the base of the transistor TR1. As a result, the transistor TR1 is turned on and off repeatedly so that the transistor TR1, which is an output side of the signal input detection unit 1, is turned on. A square wave signal in which the period of T1 is changed by ΔT1 as shown in FIG. 2C is outputted to the collector of the waveform as shown in FIG. 2C. Is applied to the input side of.

이와 같이 파형정형부(2)의 입력측에 인가되는 신호가 저전위 상태에서는 콘덴서(C3)의 충전전압이 다이오드(D2) 및 트랜지스터(TR1)를 통해 방전되고, 고전위상태(T1)부분에서는 전원단자(vcc)의 전원이 저항(R3) 및 가변저항(VR1)을 통해 콘덴서(C3)에 충전된다.In this manner, when the signal applied to the input side of the waveform shaping section 2 is at the low potential state, the charging voltage of the capacitor C3 is discharged through the diode D2 and the transistor TR1, and at the high potential state T1 part, the power is supplied. The power supply of the terminal vcc is charged to the capacitor C3 through the resistor R3 and the variable resistor VR1.

이와 같이 콘덴서(C3)에 충, 방전이 반복되므로 그 콘덴서(C3)의 충전전위는 제2d도에 도시한 바와 같이 정형된 파형신호로 된 후 저항(R4)을 통해 트랜지스터(TR2)의 베이스에 인가된다.Since the charging and discharging are repeated in the capacitor C3 as described above, the charging potential of the capacitor C3 becomes a shaped waveform signal as shown in FIG. Is approved.

결국, 이때 상기 가변저항(VR1), 저항(R3,R4) 및 콘덴서(C3)의 충,방전 시정수에 의해 트랜지스터(TR2)의 베이스에 소정기간(T2)동안만 고전위가 인가되므로 그 고전위구간에서는 트랜지스터(TR2)가 오프되고, 그외 구간에서는 트랜지스터(TR2)가 온되는 동작을 반복하게 된다.As a result, the high potential is applied to the base of the transistor TR2 only for a predetermined period T2 by the charge and discharge time constants of the variable resistor VR1, the resistors R3 and R4, and the capacitor C3. The transistor TR2 is turned off in the upper section and the transistor TR2 is turned on in the other section.

이에 따라 파형정형부(2)의 출력측인 트랜지스터(TR2)의 콜렉터에서는 제2e도에 도시한 바와 같이 T2의 주기가 △T2만큼 변화되는 파형신호가 출력되어 주파수변환검출부(3)의 저항(R5) 및 다이오드(D3)의 캐소드에 인가되므로 그 △T2구간에서만 다이오드(D2)가 온상태로 된다.Accordingly, the collector of the transistor TR2 on the output side of the waveform shaping section 2 outputs a waveform signal in which the period of T2 is changed by ΔT2 as shown in FIG. 2E, so that the resistance R5 of the frequency conversion detecting section 3 is output. Is applied to the cathode of the diode D3, and the diode D2 is turned on only in the interval T2.

따라서, 이때 콘덴서(C4) 및 저항(R6)에 의한 전압이 주파수변화에 따라서 충전 및 방전되면서 제2f도와 같이 적분되어 트랜지스터(TR3)의 베이스에 인가된다.Accordingly, at this time, the voltages of the capacitor C4 and the resistor R6 are charged and discharged in accordance with the frequency change and integrated as shown in FIG. 2f to be applied to the base of the transistor TR3.

결국, 전원주파수입력단자(IN)에 60H의 전원주파수가 입력되는 경우에는 주파수변화검출부(3)의 다이오드(D3)가 빠른 주기로 온되어 트랜지스터(TR3)의 베이스에 제2f도의 실선과 같이 높은 전압이 인가되므로 그 트랜지스터(TR3)가 오프상태로 유지되고, 전원주파수입력단자(IN)에 50Hz의 전원주파수가 입력되는 경우에는 주파수변화검출부(3)의 다이오드(D3)가 느린주기로 온되어 트랜지스터(TR3)의 베이스에 제2f도의 점선과 같이 낮은 전압이 인가되므로 그 트랜지스터(TR3)가 온상태로 유지된다.As a result, when a 60H power supply frequency is input to the power supply frequency input terminal IN, the diode D3 of the frequency change detection unit 3 is turned on at a rapid cycle, so that the voltage of the transistor TR3 is high as shown by the solid line of FIG. Since the transistor TR3 is kept in the off state and the power frequency of 50 Hz is input to the power frequency input terminal IN, the diode D3 of the frequency change detection unit 3 is turned on in a slow cycle to turn the transistor ( Since a low voltage is applied to the base of TR3 as shown by the dotted line in Fig. 2f, the transistor TR3 is kept on.

이와 같이 전원주파수입력단자(IN)에 60Hz의 전원주파수가 입력되는 경우에는 트랜지스터(TR3)가 오프상태로 유지되어 그의 콜렉터에 저전위신호가 출력되므로 트랜지스터(TR4)가 오프되고, 이에 따라, 그 트랜지스터(TR4)의 콜렉터인 50진/60진 카운터선택신호출력단자(OUT)에 고전위의 60진 카운터 선택신호가 출력되어 60진 카운터를 선택하게 된다.When the power frequency of 60 Hz is input to the power frequency input terminal IN as described above, the transistor TR3 remains off and the low potential signal is output to the collector thereof, thereby turning off the transistor TR4. A high-potential 60-degree counter selection signal is output to the 50-degree / 60-degree counter selection signal output terminal OUT, which is a collector of the transistor TR4, to select the 60-degree counter.

또한 전원주파수입력단자(IN)의 50Hz의 전원주파수가 입력되는 경우에는 트랜지스터(TR3)가 온상태로 유지되어 그의 콜렉터에 고전위 신호가 출력되므로 트랜지스터(TR4)가 온되고, 이에 따라 그 트랜지스터(TR4)의 콜렉터인 50진/60진 카운터선택신호출력단자(OUT)에 저전위의 50진카운터 선택신호가 출력되어 50진 카운터를 선택하게 된다.In addition, when a power frequency of 50 Hz of the power frequency input terminal IN is inputted, the transistor TR3 is kept on and the high potential signal is outputted to the collector thereof, so that the transistor TR4 is turned on. The 50-degree / 60-degree counter selection signal output terminal (OUT), which is the collector of TR4), outputs a 50-degree counter selection signal of low potential to select the 50-degree counter.

이상에서 설명한 바와 같이 특정지역에 관계없이 입력되는 50Hz/60Hz의 전원주파수에 따라 이를 검출하여 시계구동용 마이콤의 50진/60진 카운터를 자동으로 선택하므로 사용자가 50Hz/60Hz지역에 따라 이를 일일이 절화해야 하는 번거로움을 제거할 수 있게 되어 사용자가 편리하게 사용할 수 있게 되어 제품에 대한 신뢰성을 향상시킬 수 있는 효과가 있다.As described above, it detects this according to the 50Hz / 60Hz power frequency input regardless of the specific region and automatically selects the 50- / 60-degree counter of the microcomputer for driving the clock, so users can cut it according to the 50Hz / 60Hz region. It can eliminate the hassles that need to be made easier for the user to improve the reliability of the product.

Claims (1)

입력단자(IN)를 저항(R1) 및 콘덴서(C1)를 통해 다이오드(D1), 콘덴서(C2) 및 트랜지스터(TR1)의 베이스에 접속하여 그 트랜지스터(TR1)의 콜렉터 및 저항(R2)의 접속점을 다이오드(D2)를 역방향으로 통해 저항(R3), 가변저항(VR1) 및 콘덴서(C3)에 접속함과 아울러 저항(R4)을 다시 통해 트랜지스터(TR2)의 베이스에 접속하고, 상기 트랜지스터(TR2)의 콜렉터 및 저항(R5)의 접속점을 다이오드(D3)를 역방향으로 통해 콘덴서(C4)에 접속함과 아울러 저항(R6)을 다시 통해 트랜지스터(TR3)의 베이스에 접속하며, 상기 트랜지스터(TR3)의 콜렉터측을 트랜지스터(TR4)의 베이스측에 접속한 후 그의 콜렉터를 50진/60진 카운터 선택신호 출력단자(OUT)에 접속하여 구성된 것을 특징으로 하는 주파수 자동 검출회로.The input terminal IN is connected to the base of the diode D1, the capacitor C2 and the transistor TR1 through the resistor R1 and the capacitor C1, and the connection point of the collector and resistor R2 of the transistor TR1. Is connected to the resistor R3, the variable resistor VR1 and the capacitor C3 through the diode D2 in the reverse direction, and is connected to the base of the transistor TR2 again through the resistor R4. Is connected to the capacitor C4 via the diode D3 in the reverse direction, and is connected to the base of the transistor TR3 again via the resistor R6. And the collector side thereof is connected to the base side of the transistor (TR4), and then the collector thereof is connected to a 50/60 binary counter selection signal output terminal (OUT).
KR2019870020495U 1987-11-25 1987-11-25 Frequency auto detecting circuit KR900003070Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870020495U KR900003070Y1 (en) 1987-11-25 1987-11-25 Frequency auto detecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870020495U KR900003070Y1 (en) 1987-11-25 1987-11-25 Frequency auto detecting circuit

Publications (2)

Publication Number Publication Date
KR890011257U KR890011257U (en) 1989-07-13
KR900003070Y1 true KR900003070Y1 (en) 1990-04-12

Family

ID=19269748

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870020495U KR900003070Y1 (en) 1987-11-25 1987-11-25 Frequency auto detecting circuit

Country Status (1)

Country Link
KR (1) KR900003070Y1 (en)

Also Published As

Publication number Publication date
KR890011257U (en) 1989-07-13

Similar Documents

Publication Publication Date Title
US4785435A (en) Self-chargeable electronic timepiece with operating voltage checking
CN107228715B (en) Pyroelectric infrared control chip
US4163193A (en) Battery voltage detecting apparatus for an electronic timepiece
KR900003070Y1 (en) Frequency auto detecting circuit
US4764715A (en) Electronic service timer for an appliance
US5151666A (en) Oscillation stoppage detection circuit
US4365203A (en) Multi-frequency clock generator with error-free frequency switching
US3990008A (en) Display circuit for battery powered digital meter
KR920009363B1 (en) Control circuit of battery charge
KR880004338Y1 (en) Fan
KR880002761Y1 (en) Ring counter circuit of a telephone
KR940001048Y1 (en) Operating program error watching circuit
JPS5839317B2 (en) comparison detection device
KR940002813Y1 (en) Resetting circuit for microprocessor
JPH024526Y2 (en)
KR940003085Y1 (en) Protection circuit of electronic cooker
KR890003753Y1 (en) Automatic reset circuit in micro computer
KR900006712Y1 (en) Power detection circuit
KR930008110Y1 (en) Automatic resetting apparatus for microcomputer
KR930004905Y1 (en) Buzzer control circuit for p.c.
FI89784B (en) Process and device for sending lift call signal
JPS5629477A (en) Slow start control device for induction motor
SU479223A1 (en) Pulse generator
KR19980027839U (en) Power failure time judging device
JPS5797721A (en) Oscillator

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee