KR900001897Y1 - Automatic voltage controlling circuit - Google Patents
Automatic voltage controlling circuit Download PDFInfo
- Publication number
- KR900001897Y1 KR900001897Y1 KR2019860015237U KR860015237U KR900001897Y1 KR 900001897 Y1 KR900001897 Y1 KR 900001897Y1 KR 2019860015237 U KR2019860015237 U KR 2019860015237U KR 860015237 U KR860015237 U KR 860015237U KR 900001897 Y1 KR900001897 Y1 KR 900001897Y1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- logic
- gate
- voltage
- signal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/14—Arrangements for reducing ripples from dc input or output
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Power Conversion In General (AREA)
Abstract
내용 없음.No content.
Description
제1도는 본 고안의 블록도.1 is a block diagram of the present invention.
제2도는 본 고안의 상세한 회로도.2 is a detailed circuit diagram of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
20 : 검출부 30 : 반전부20 detection unit 30 inverting unit
40 : 논리부 50 : 구동부40: logic section 50: driving section
60 : 정전압부 R-R6: 저항60: constant voltage portion RR 6 : resistance
G1-G4: 논리게이트 R1-R6: 다이오드G 1 -G 4 : logic gate R 1 -R 6 : diode
본 고안은 공급되는 외부 교류전압(100V 또는 220V)의 변화에 관계없이 일정한 직류전압을 발생하는 전압 자동 조절회로에 관한 것이다.The present invention relates to a voltage automatic regulation circuit for generating a constant DC voltage regardless of the change of the supplied external AC voltage (100V or 220V).
종래의 전압 자동 조절회로는 전압 변환 시간이 회로의 동작지연으로 인하여 서어지(Surge)전압이 발생하는 문제점이 있었다.In the conventional voltage automatic control circuit, a surge voltage is generated due to a voltage conversion time due to an operation delay of the circuit.
따라서, 본 고안의 목적은 전압 변환을 고속으로 하여서 동작 지연으로 인한 서어지 전압을 발생시키지 않아 가전제품 또는 OA(Office Automation) 기기의 전원회로에 적합한 회로를 제공하는데 있다.Accordingly, an object of the present invention is to provide a circuit suitable for a power supply circuit of a home appliance or an office automation (OA) device without generating a surge voltage due to an operation delay by converting the voltage at a high speed.
이하 첨부된 도면에 의거하여 본 고안을 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제1도는 본 고안의 블록도로서, 외부 교류전원(AC)을 트랜스(11)에 의해 변압되어서 트랜스(11)의 2차측 코일의 일단에 유기된 전원이 정류기(12)를 거쳐서 직류전원으로 변환되고, 또한 트랜스(11)의 2차측 코일 양단사이의 일단에 유기된 전원이 정류기(13)를 거쳐서 직류전원으로 변환시키는 전원회로에 있어서, 검출부(20)는 상기한 각 정류기(12, 13)에서 출력되는 신호중 고전압을 검출하는 회로이고, 반전부(30)는 검출부(20)외 출력신호를 반전하는 회로이며, 논리부(40)는 검출부(20)와 반전부(30)의 출력신호를 논리조합하는 회로이다.1 is a block diagram of the present invention, in which an external alternating current (AC) is transformed by a transformer (11) so that a power source induced at one end of a secondary coil of the transformer (11) is converted to a DC power source via a rectifier (12). In the power supply circuit for converting a power source induced at one end between both ends of the secondary coil of the transformer 11 into a DC power source via the rectifier 13, the detection unit 20 includes the respective rectifiers 12 and 13 described above. Is a circuit for detecting a high voltage among the signals output from the inverter. Logic combination.
그리고, 구동부(50)는 상기한 논리부(40)의 출력신호에 의해서 정전압회로(60)를 구동하는 회로이고, 정전압회로(60)가 구동되어 출력된 전압은 출력단자(14)를 통해서 메인시스템에 공급된다.The driver 50 is a circuit for driving the constant voltage circuit 60 by the output signal of the logic unit 40, and the voltage output by the constant voltage circuit 60 being driven is output through the output terminal 14. Supplied to the system.
제2도는 본 고안의 상세한 회로도로서 회로 동작과 함께 설명한다.2 is a detailed circuit diagram of the present invention and will be described along with circuit operation.
외부 교류전압이 100볼트로 인가될때, 트랜스(11)의 일단(a)에 유기되는 전원이 정류기(12)를 거쳐서 6볼트의 직류전압이 회로의 입력단인 "c"지점에 인가되고, 트랜스(11)의 일단(b)에 유기되는 전원이 정류기(13)를 거쳐서 3볼트의 직류전압이 회로의 입력단인 "d"지점에 인가된다.When an external AC voltage is applied at 100 volts, a power source induced at one end a of the transformer 11 is applied via a rectifier 12 to a DC voltage of 6 volts at the point “c” of the input terminal of the circuit. A power source induced at one end (b) of 11) is applied to rectifier 13 via a 3 volt DC voltage to a point "d" which is an input terminal of the circuit.
회로의 입력단(c)신호는 앤드게이트(G1)의 한 입력단에 논리 "1"(하이레벨)신호로 인가되고, "d"지점에 인가되는 3볼트의 논리 "1"신호는 앤드게이트(G3)의 한 입력단에 인가된다.The input terminal (c) signal of the circuit is applied as a logic "1" (high level) signal to one input terminal of the AND gate (G 1 ), and the 3 volt logic "1" signal applied to the "d" point is an AND gate ( It is applied to one input of G 3 ).
그리고, "c"지점에 인가되는 6볼트 전압은 제너다이오드(D1)를 동작시키지 못하므로 제너다이오드(D1)의 OH노드와 연결된 저항(R1)의 일단(e)에는 논리 "0"(로우레벨)신호가 인가된다.And, "c" 6 volt voltage applied to the point of the Zener diode, so did not operate (D 1) the zener diode one end (e), the logic "0" of (D 1) resistance (R 1) associated with the OH nodes of A low level signal is applied.
따라서, 반전게이트(G2)의 입력단에는 상기한 논리 "0"신호가 인가되어서 앤드게이트(G1)의 다른 입력단에는 반전된 논리 "1"신호가 인가되고, 앤드게이트(G3)의 다른입력단에는 논리 "0"신호가 직접 인가되어서 앤드게이트(G3)의 출력단에 나타난 논리 "0"신호에 의해 앤드게이트(G4)의 출력신호도 논리 "0"이 된다.Accordingly, the above logic "0" signal is applied to the input terminal of the inverting gate G 2 , and the inverted logic "1" signal is applied to the other input terminal of the AND gate G 1 , and the other of the AND gate G 3 is applied. There is an input terminal is logic "0" signal is directly applied to be the AND gate (G 3) output logic "0" output signal of the AND gate (G 4) by a signal is logic "0" appears on the.
한편, 앤드게이트(G1)의 두 입력단에는 논리 "1"신호가 인가되기 때문에 앤드게이트(G1)에서 출력된 논리곱된 논리 "1"신호가 저항(R6)을 거쳐 트랜지스터(Q1)가 도통되어서 정류기(13)에서 출력된 3볼트전압이 트랜지스터(Q2)와 저항(R1)다이오드(D4)를 거쳐 정전압회로(60)를 구동시킨다.On the other hand, the AND gate since the applied (G 1) has two input terminals, the logic "1" signal of the AND gate (G 1) of the output logical product from a logical "1" signal via a resistor (R 6) transistors (Q 1, ) Is turned on, and the 3-volt voltage output from the rectifier 13 drives the constant voltage circuit 60 through the transistor Q 2 and the resistor R 1 diode D 4 .
따라서, 앤드게이트(G1)의 출력단에 나타난 6볼트 전원에 의해서 정전압회로(60)의 출력 6볼트 전압은 출력단자(14)를 통해서 메인시스템으로 공급된다.Therefore, the output 6 volts voltage of the constant voltage circuit 60 is supplied to the main system through the output terminal 14 by the 6 volt power source shown at the output terminal of the AND gate G 1 .
그러나, 외부 교류전원이 220볼트로 인가될때, 본 고안의 입력단인 "c"지점애는 12볼트 전원이 인가되고 "d"지점에는 6볼트 전원이 인가된다.However, when external AC power is applied at 220 volts, 12 volt power is applied to the input terminal "c" at the input terminal of the present invention and 6 volt power is applied to the "d" point.
회로의 "c"지점에 인가되는 12볼트 전원은 앤드게이트(G1)의 논리 "1"신호로 인가되나, 이 12볼트 전원이 제너다이오드(D1)를 동작시켜서 회로의 "e"지점에 걸린 논리 "1"신호가 반전게이트(G2)를 통해 앤드게이트(G1)의 다른 입력단에 논리 "0"신호로 인가된다.The 12 volt power applied to the "c" point of the circuit is applied as the logic "1" signal of the AND gate (G 1 ), but this 12 volt power source operates the zener diode (D 1 ) to the "e" point of the circuit. A jammed logic " 1 " signal is applied as a logic " 0 " signal to the other input of the AND gate G 1 via an inverted gate G 2 .
따라서, 앤드게이트(G1)에는 논리 "0"신호가 출력되어서 트랜지스터(Q2)를 도통시키지 못하지만 회로의 "d"지점의 6볼트 신호인 논리 "1"신호와 "e"지점의 논리 "1"신호가 앤드게이트(G3)를 거쳐 앤드게이트(G4)의 입력단에 논리 "1"신호로 인가되고 앤드게이트(G4)의 다른 입력단에는 "e"지점의 논리 "1"신호가 인가되어서 앤드게이트(G4)의 논리 "1"신호출력신호가 저항(R5)을 거져 앤드게이트(G1)의 베이스에 인가된다.Therefore, a logic "0" signal is output to the AND gate G 1 to prevent the transistor Q 2 from conducting, but a logic "1" signal and a logic "e" point, which are 6-volt signals at the "d" point of the circuit. 1 "signal is the aND gate (G 3) the through aND gate (G 4) logic to the input of" 1 "applied to the signal, and the aND gate (G 4) the other input terminal has the" e "logic point" 1 "signal is be applied to the logic "1" signals the output signal of the AND gate (G 4) freak-resistance (R 5) is applied to the base of the AND gate (G 1).
이때 트랜지스터(Q1)는 도통됨에 따라 회로의 "c"지점에 인가된 12볼트 전원이 트랜지스터(Q1)와 다이오드(D3)를 통해 정전압회로(60)를 구동시킨다.At this time, as the transistor Q 1 becomes conductive, a 12-volt power source applied to the point “c” of the circuit drives the constant voltage circuit 60 through the transistor Q 1 and the diode D 3 .
따라서, 정전압회로(60)의 출력단에는 앤드게이트(G4)의 출력단에서 나타난 6볼트 전압이 출력된다.Therefore, the 6-volt voltage shown at the output terminal of the AND gate G 4 is output at the output terminal of the constant voltage circuit 60.
이상과 같이 본 고안에 의하면 인가되는 전압이 변화하여도 일정한 전압을 출력할 수 있다.According to the present invention as described above it is possible to output a constant voltage even if the voltage applied.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860015237U KR900001897Y1 (en) | 1986-10-06 | 1986-10-06 | Automatic voltage controlling circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860015237U KR900001897Y1 (en) | 1986-10-06 | 1986-10-06 | Automatic voltage controlling circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880008824U KR880008824U (en) | 1988-06-30 |
KR900001897Y1 true KR900001897Y1 (en) | 1990-03-10 |
Family
ID=19256092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860015237U KR900001897Y1 (en) | 1986-10-06 | 1986-10-06 | Automatic voltage controlling circuit |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900001897Y1 (en) |
-
1986
- 1986-10-06 KR KR2019860015237U patent/KR900001897Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880008824U (en) | 1988-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5818708A (en) | High-voltage AC to low-voltage DC converter | |
KR840003577A (en) | Control device of AC elevator | |
KR850008579A (en) | Frequency inverter | |
BR8207209A (en) | PROCESS AND DEVICE FOR CONTROL OF AC-CURRENT MOTOR WITHOUT BRUSH | |
GB2167251A (en) | Induction motor drive circuits | |
KR870008488A (en) | Inrush current limiting device | |
KR950035017A (en) | Automatic control of power for high frequency generator and its monitoring electronic device and method | |
KR900001897Y1 (en) | Automatic voltage controlling circuit | |
US4691143A (en) | Circuit status indicating device with improved switch on/off detection capability | |
EP0531941A2 (en) | Method and driver for power field-controlled switches with refreshed power supply providing stable on/off switching | |
KR870008441A (en) | Power interface circuit | |
US5138242A (en) | Inverse electromotive force eliminating device for motor utilizing MOS-FET | |
US5850160A (en) | Gate drive circuit for an SCR | |
KR870010693A (en) | Base driving circuit of transistor | |
KR890007486A (en) | Motor Drive Power Supply | |
KR930011247B1 (en) | Voltage regulator | |
KR880000772Y1 (en) | Power circuit | |
KR930007550Y1 (en) | Power switching circuit | |
JPS6049413A (en) | High voltage source unit | |
KR870003028Y1 (en) | Control circuit of magnetron | |
KR0114674Y1 (en) | 110v/220v auto exchange circuit | |
SU1350075A1 (en) | Device for feeding rail circuits | |
SU1191896A1 (en) | Secondary electric power source providing d.c. or a.c. voltage | |
KR890001860A (en) | Elevator safety device | |
KR890006042Y1 (en) | A automatic voltage controlling device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19980226 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |