KR890016457A - Mosaic screen processing circuit and method using line memory - Google Patents

Mosaic screen processing circuit and method using line memory Download PDF

Info

Publication number
KR890016457A
KR890016457A KR1019880004471A KR880004471A KR890016457A KR 890016457 A KR890016457 A KR 890016457A KR 1019880004471 A KR1019880004471 A KR 1019880004471A KR 880004471 A KR880004471 A KR 880004471A KR 890016457 A KR890016457 A KR 890016457A
Authority
KR
South Korea
Prior art keywords
video signal
signal
horizontal
pixel
line memory
Prior art date
Application number
KR1019880004471A
Other languages
Korean (ko)
Inventor
김용환
Original Assignee
안시환
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 안시환, 삼성전자 주식회사 filed Critical 안시환
Priority to KR1019880004471A priority Critical patent/KR890016457A/en
Publication of KR890016457A publication Critical patent/KR890016457A/en

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용 없음No content

Description

라인 메모리를 이용한 모자이크 화면 처리회로 및 방식Mosaic screen processing circuit and method using line memory

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제 1 도는 본 발명의 회로도, 제 3 도 (가)는 일반 비디오신호 디스플레이시 화소상태도 (나),(다)는 본발명에 따른 모바이크 비디오신호 디스플레이시 화소상태도, 제 4 도는 화소변화표.1 is a circuit diagram of the present invention, FIG. 3 (a) is a pixel state diagram when displaying a general video signal (b), (c) is a pixel state diagram when displaying a mobike video signal according to the present invention, and FIG. .

Claims (3)

화상처리장치에 있어서, 동기분리부와 클럭발생기를 구비한 화성처리 장치에 있어서, 클럭발생기의 클럭펄스열에 의해 아날로그 비디오 신호를 디지탈 비디오신호로 변환하는 A-D변환기(70)와, 상기 A-D변환기(70)의 디지탈 비디오신호중 제 1 임의 수번째마다의 수평주사기간의 비디오 신호를 상기 제 2 임의 수번째마다의 디지탈 비디오신호(도트데이터)를 래치 전송하는 레지스터회로(80)와, 상기 레지스터회로(80)의 출력을 저장하여 제 1 임의 수-1번씩 반복독출하는 라인메모리(60)와, 상기 레지스터회로(80)나 상기 라인메모리(60) 출력을 입력하여 상기 클럭발생기로 부터 인가되는 클럭펄스에 의해 아날로그 비디오신호로 변환하는 D-A변환기(90)와, 회상처리장치의 시스템 기능과 모자이크 화면의 화소단위를 선택하기 위한 키보드(10)와, 상기 키보드(10)로 부터 기능선택 신호를 입력하여 시스템을 제어하고 모자이크 회소 선택신호를 발생하는 마이콤(20)과, 상기 마이콤(20)의 모자이크 화소선택 신호에 의해 상기 클럭발생기의 클럭펄스열과 상기 동기 분리부의 수평 및 수직동기 신호로서 상기 레지스터회로(80) 및 라인메모리(60)를 제어하기 위한 비디오신호처리 제어 수단으로 구성됨을 특징으로 하는 라인메모리를 이용한 모자이크 화면 처리회로.An image processing apparatus comprising: an AD converter (70) for converting an analog video signal into a digital video signal by a clock pulse sequence of a clock generator, wherein the conversion processing unit includes a synchronization separator and a clock generator; A register circuit (80) for latch-transmitting the second video signal (dot data) every second random number of the video signals of the first random number every digital video signal of Line memory 60 that stores the output of the first < RTI ID = 0.0 > and < / RTI > DA converter 90 for converting into an analog video signal by means of the same, a system function of the recall processing apparatus, a keyboard 10 for selecting pixel units of a mosaic screen, and the keyboard 10 Inputs a function selection signal to control the system and generates a mosaic retrieval selection signal, and the clock pulse sequence of the clock generator and the horizontal and vertical divisions of the clock pulse sequence of the clock generator by the mosaic pixel selection signal of the microcomputer 20. And a video signal processing control means for controlling the register circuit (80) and the line memory (60) as a synchronization signal. 제 1 항에 있어서, 비디오신호 처리 제어수단이 마이콤(20)의 모자이크 화소 선택신호를 클럭발생기의 클럭펄스열과 합성하여 모자이크 화면의 화소의 크기를 결정짓는 모자이크 화소 제어신호를 발생하는 화소 제어수단과, 상기 화소 제어수단의 모자이크 화소 제어신호에 따라 동기분리부로 부터 출력되는 수평동기 신호를 1수평 동기신호 주기 : 제 1 임의수 1의 수평 동기신호 주기의 듀티비를 갖도록 제 1임의수로 주파수 분주하여 화소 수직구간 제어신호를 발생하여 라인메모리(60)와 레지스터회로(80)로 인가함으로서 화소의 수직구간을 지정하는 수직구간 제어수단과, 상기 화소 제어수단의 모자이크 화소제어신호에 따라 클럭발생기로 부터 출력되는 클럭펄스열을 180°위상지연되고 1클럭펄스폭 : 제 2 임의수x2-1 클럭펄스폭의 듀티비를 갖도록 제 2 임의수로 주파수 분부한 래치클럭열을 발생하여 레지스터회로(80)로 인가함으로서 화소의 수평구간을 제어하기는 수평구간 제어수단과, 상기 동기분리부의 수직 및 수평동기 신호에 따라 수평주사 기간에서 상기 수평구간 제어수단의 래치클럭열로 순차적인 어드레스를 발생하여 라인메모리로 출력하는 어드레스 발생하는 어드레스 발생수단으로 구성됨을 특징으로 하는 라인 메모리를 이용한 화면 처리회로.The pixel control means of claim 1, wherein the video signal processing control means combines the mosaic pixel selection signal of the microcomputer 20 with the clock pulse sequence of the clock generator to generate a mosaic pixel control signal for determining the size of the pixel of the mosaic screen; And frequency division by a first random number so that the horizontal synchronization signal outputted from the synchronization separation unit according to the mosaic pixel control signal of the pixel control means has a duty ratio of one horizontal synchronization signal period: a first arbitrary number one horizontal synchronization signal period. To generate the pixel vertical section control signal and apply it to the line memory 60 and the register circuit 80 to designate the vertical section of the pixel, and to the clock generator according to the mosaic pixel control signal of the pixel control section. The clock pulse train outputted from the controller is delayed by 180 ° and has a duty ratio of 1 clock pulse width: second arbitrary number x2-1 clock pulse width. 2 A horizontal section control means for controlling the horizontal section of the pixel by generating a latch clock column with frequency division and applying it to the register circuit 80 in the horizontal scanning period in accordance with the vertical and horizontal synchronizing signals of the synchronization separator. And address generating means for generating an address which generates a sequential address in the latch clock column of the horizontal section control means and outputs it to a line memory. 화상처리 방식에 있어서, 아날로그 비디오 신호를 클럭펄스열에 의해 디지탈 비디오 신호로 변환하는 A-D변환 과정과, 상기 A-D변환 과정에서 변화된 디지탈 비디오 신호를 제 1 임의 수번째에 해당하는 수평동기 신호 주기의 1수평주사 기간동안 상기 제 2 임의 수개의 클럭펄스 마다 한번씩 래치하여 라인메모리(60)에 저장하는 한편 상기 클럭펄스열에 의해 상기 래치되는 디지탈 비디오 신호를 아날로그 비디오 신호로 변환하여 출력하는 데이터저장 과정과, 상기 데이터저장 과정에 의해 라인메모리에 저장된 디지탈 비디오 신호를 제 1 임의수-1회의 수평주사 기간동안 반복 독출하여 상기 클럭펄스열에 의해 아날로그 비디오 신호로 변환하여 출력하는 데이터 독출과정으로 이루어져 모자이크 화면을 발생함을 특징으로 하는 라인메모리를 이용한 모자이크 화면 처리방식.In the image processing method, an AD conversion process of converting an analog video signal into a digital video signal by a clock pulse sequence, and one horizontal horizontal horizontal signal period corresponding to the first arbitrary number of the digital video signal changed in the AD conversion process A data storage process of latching the second arbitrary number of clock pulses once in a scanning period and storing the same in the line memory 60 while converting the latched digital video signal into an analog video signal and outputting the analog video signal; A data reading process is performed by repeatedly reading out the digital video signal stored in the line memory during the first random number-one horizontal scanning period by the data storing process, converting the digital video signal into an analog video signal by the clock pulse sequence, and outputting the mosaic screen. Model using line memory characterized by Blake screen processing. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019880004471A 1988-04-20 1988-04-20 Mosaic screen processing circuit and method using line memory KR890016457A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019880004471A KR890016457A (en) 1988-04-20 1988-04-20 Mosaic screen processing circuit and method using line memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019880004471A KR890016457A (en) 1988-04-20 1988-04-20 Mosaic screen processing circuit and method using line memory

Publications (1)

Publication Number Publication Date
KR890016457A true KR890016457A (en) 1989-11-29

Family

ID=68241311

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880004471A KR890016457A (en) 1988-04-20 1988-04-20 Mosaic screen processing circuit and method using line memory

Country Status (1)

Country Link
KR (1) KR890016457A (en)

Similar Documents

Publication Publication Date Title
KR890012486A (en) Graphic Title Video Signal Stacker
KR970073058A (en) A VIDEO SIGNAL CONVERSION DEVICE AND A DISPLAY DEVICE HAVING THE SAME
KR960035628A (en) Memory interface circuit and access method
KR960011945A (en) Digital processing equipment
KR840008243A (en) Raster Distortion Correction Device
KR880014478A (en) Computer video demultiplexer
KR970705240A (en) LETTER-BOX TRANSFORMATION DEVICE
EP0264962A2 (en) Method and apparatus for providing video mosaic effects
JPS55127656A (en) Picture memory unit
KR970064214A (en) Scanning method conversion device and conversion method of display device
KR940009815A (en) Image data scanning method switching device
JPH05292476A (en) General purpose scanning period converter
KR890016457A (en) Mosaic screen processing circuit and method using line memory
KR970005648Y1 (en) Apparatus for displaying image data of computer in tv
JPS62202696A (en) Television signal generator
JPH02226979A (en) Composite video frame store
JP2908870B2 (en) Image storage device
KR940008448A (en) Test pattern and on-screen display (OSD) generator in multi-sync image display system
KR970057687A (en) Memory device of PDP TV
KR910009064A (en) Mosaic effect generator
KR0176207B1 (en) Ceiaracter generator for simple event display
JPH05341739A (en) Screen dividing device
KR850005112A (en) Video display control device
KR950005022A (en) Blanking level adjusting method and device
KR940017838A (en) Scanning method switching device of digital image processing apparatus

Legal Events

Date Code Title Description
A201 Request for examination
SUBM Submission of document of abandonment before or after decision of registration