KR890009425Y1 - Remote controller - Google Patents

Remote controller Download PDF

Info

Publication number
KR890009425Y1
KR890009425Y1 KR2019860016456U KR860016456U KR890009425Y1 KR 890009425 Y1 KR890009425 Y1 KR 890009425Y1 KR 2019860016456 U KR2019860016456 U KR 2019860016456U KR 860016456 U KR860016456 U KR 860016456U KR 890009425 Y1 KR890009425 Y1 KR 890009425Y1
Authority
KR
South Korea
Prior art keywords
flip
flop
input terminal
transistor
gate
Prior art date
Application number
KR2019860016456U
Other languages
Korean (ko)
Other versions
KR880009033U (en
Inventor
신준식
Original Assignee
주식회사금성사
구자학
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 구자학 filed Critical 주식회사금성사
Priority to KR2019860016456U priority Critical patent/KR890009425Y1/en
Publication of KR880009033U publication Critical patent/KR880009033U/en
Application granted granted Critical
Publication of KR890009425Y1 publication Critical patent/KR890009425Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q9/00Arrangements in telecontrol or telemetry systems for selectively calling a substation from a main station, in which substation desired apparatus is selected for applying a control signal thereto or for obtaining measured values therefrom
    • H04Q9/14Calling by using pulses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2209/00Arrangements in telecontrol or telemetry systems
    • H04Q2209/40Arrangements in telecontrol or telemetry systems using a wireless architecture

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Selective Calling Equipment (AREA)

Abstract

내용 없음.No content.

Description

적외선 원격무선 조정장치의 펄스 위상변조(P.P.M)신호 판독장치Pulse Phase Modulation (P.P.M) Signal Reading Device of Infrared Remote Radio Controller

제 1 도는 본 고안의 장치의 회로도.1 is a circuit diagram of a device of the present invention.

제 2(a) 도- 제 2(d) 도는 본 고안 장치를 설명하기 위한 각부 파형도.Fig. 2 (a)-Fig. 2 (d) is a waveform diagram of each part for explaining the device of the present invention.

제 3 도는 종래의 PPM 신호 판독 장치의 개략 구성도.3 is a schematic configuration diagram of a conventional PPM signal reading device.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : PPM 신호입력 2 : 적분기1: PPM signal input 2: integrator

3 : 직렬-병렬 레지스터 4 : 플립플롭3: serial-parallel register 4: flip-flop

5,6,7 : 제 1-제 3 플립플롭 8 : 링카운터5,6,7: 1st-3rd flip-flop 8: ring counter

9 : NOR게이트 10 : NAND 게이트9: NOR gate 10: NAND gate

본 고안은 적외선 원격무선 조정장치의 펄스 위상변조(Pulse Phase Modulation)(이하 P.P.M이라 약칭함)신호를 판독하기 위한 장치에 관한 것으로서, 특히 프로그램등에 의한 소프트웨어 적으로 처리하지 않고 링카운터, 플립플롭, 직렬-병렬 레지스터등의 장치로 PPM 신호를 판독하기 위한 PPM 신호 판독장치에 관한 것이다.The present invention relates to a device for reading a pulse phase modulation (hereinafter referred to as PPM) signal of an infrared remote radio control device, and in particular, a ring counter, flip-flop, A PPM signal reading device for reading PPM signals with a device such as a serial-parallel register.

종래에는 제 3 도에 도시된 바와 같이 PPM 신호를 적외선 신호로서 발산하는 적외선 원격 무선조정 장치를 사용할 경우에 P.P.M 적외선 신호를 수광기(31)에서 수신하여 전치증폭기(32)로서 증폭하고, P.P.M 적외선 신호 발생기와 대응하는 전용 I,C(24)를 사용하여 마이크로 컴퓨터(35)에 데이타를 인가하거나 또는 전치증폭기(32)에서의 출력을 마이크로 컴퓨터(35)에 직접 인가하여 마이크로 컴퓨터(35)에 기억된 특징 프로그램에서 따라 처리하여야만 P.P.M 신호를 판독할 수가 있었으나, 이는 마이크로 컴퓨터(35)에 기억시킬 프로그램을 작성하여야만 하므로 많은 시간이 필요하게 되고, 마이크로 컴퓨터(35)에는 프로그램을 기억시킬 메모리 용량이 필요하게 되어 메모리 용량이 커지며 특히 P.P.M 신호 판독의 처리 속도가 늦어지는 단점이 있었다.Conventionally, when using an infrared remote radio control device that emits a PPM signal as an infrared signal as shown in FIG. 3, the PPM infrared signal is received by the receiver 31 and amplified as the preamplifier 32, and the PPM infrared light is used. A dedicated I, C 24 corresponding to the signal generator is used to apply data to the microcomputer 35 or directly output the preamplifier 32 to the microcomputer 35 to the microcomputer 35. The PPM signal could be read only by processing according to the stored feature program. However, since a program to be stored in the microcomputer 35 must be written, a lot of time is required, and the microcomputer 35 has a memory capacity for storing the program. This necessitates a large memory capacity and slows down the processing of the PPM signal readout.

본 고안은 이러한 종래의 단점을 해결하기 위하여 링카운터, 플립플롭, 직렬-병렬 레지스터 등의 장치로 P.P.M 신호를 판독하므로서 프로그램과 같은 소프트 웨어가 필요없게 되어 프로그램을 작성하는데 필요한 시간을 절약할 수 있음고 동시에 마이크로 컴퓨터의 메모리 용량을 감축시키며, P.P.M 신호 판독의 처리 속도가 빠른 P.P.M 신호 판독 장치를 제공하는 것을 목적으로 하는 것으로, 이하 첨부된 도면을 참조하면서 본 고안의 구성, 작용 효과를 설명하면 다음과 같다.The present invention reads the PPM signal with a device such as a ring counter, flip-flop, serial-parallel register, etc. in order to solve the above-mentioned disadvantages, so that no software such as a program is needed, which saves the time required to write a program. In addition, the present invention aims to provide a PPM signal reading device that reduces the memory capacity of a microcomputer and has a high processing speed of PPM signal reading, and will be described below with reference to the accompanying drawings. Same as

제 1 도를 참조하면 본 고안 장치는 P.P.M 신호 입력단(1)을 저항(R1)과 콘덴서(C1)로 구성된 적분기(2)를 통하여 트랜지스터(Tr1)의 베이스에 연결함과 동시에 저항(R2)을 통하여 직렬-병렬 레지스터(3)의 입력단(I)에 연결하고, 트랜지스터(Tr1)의 에미터는 저항(R3)으로 접지함과 동시에 토글 스위치 작용의 플립플롭(4)의 클록입력단(CK)에 연결하며, 플립플롭(4)의 출력단(Q)은 발진기의 출력이 분할기를 통하여 콜렉터에 연결된 다링톤 접속 트랜지스터(Tr2)의 베이스에 연결하고, 다링톤 접속 트랜지스터(Tr2)의 에미터는 저항(R4)을 통하여 제1-제3 플립플롭(5,6,7)으로 구성된 링 카운터(8)의 제 1 플립플롭(5)의 클록단자(CK)와 직렬-병렬 레지스터(3)의 클록단자(CLK)에 연결하고, 제1플립플롭(5)의 출력단(Q1)은 제 2, 제 3 플립플롭(6,7)의 클록단자(CK2),(CK3)와, NOR 게이트(9)의 일측입력단 및 NAND 게이트(10)의 일측 입력단에 연결하며, 제 2 플립플롭(6)의 출력단(Q2)은 제 3 플립플롭(7)의 입력단(J)과 NOR 게이트(9)의 타측입력단에 연결하고, 제 3 플립플롭(7)의 출력단(Q3)은 NAND 게이트(10)의 타측입력단과 NOR 게이트(9)의 나머지 입력단에 연결하되, NOR 게이트(9)의 출력단은 에미터가 플립플롭(4)의 소거입력단(Cr)에 연결된 트랜지스터(Tr3)의 베이스에 연결하며, NOR 게이트(10)의 출력단은 직렬-병렬 레지스터(3)의 스토로브 입력단(STB)에 연결하여 구성된 것이다.Referring to FIG. 1, the device of the present invention connects the PPM signal input terminal 1 to the base of the transistor Tr 1 through an integrator 2 composed of a resistor R 1 and a capacitor C 1 and at the same time a resistor ( R 2 ) is connected to the input terminal I of the series-parallel resistor 3, and the emitter of the transistor Tr 1 is grounded to the resistor R 3 and at the same time the clock of the flip-flop 4 with the toggle switch function. it connects to the input terminal (CK), an output terminal (Q) of the flip-flop (4) and connected to the base of Darlington-connected transistor (Tr 2) connected to the collector output of the oscillator via a divider, a Darlington-connected transistor (Tr 2 Emitter in series-parallel with the clock terminal CK of the first flip-flop 5 of the ring counter 8 consisting of the first-third flip-flops 5, 6, 7 via a resistor R 4 . The output terminal Q 1 of the first flip-flop 5 is connected to the clock terminal CLK of the register 3, and the clock terminals CK 2 and (CK) of the second and third flip-flops 6 and 7, respectively. 3) , NOR, and connected to one input terminal of the gate (9) side input and a NAND gate 10, the second output terminal (Q 2) of the flip-flop 6 is the third flip-flop (7) of the input terminal (J) and NOR The output terminal Q 3 of the third flip-flop 7 is connected to the other input terminal of the NAND gate 10 and the remaining input terminal of the NOR gate 9, and the NOR gate 9 is connected to the other input terminal of the gate 9. Is connected to the base of the transistor (Tr 3 ) whose emitter is connected to the erasing input terminal (Cr) of the flip-flop (4), and the output of the NOR gate (10) is the stove input of the series-parallel register (3). It is configured by connecting to (STB).

미설명 부호 B'는 직류전원이고, R5는 저항이며, C3은 콘덴서이다,.Reference numeral B 'is a DC power supply, R 5 is a resistor, C 3 is a capacitor.

이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.

우선 입력단(1)에 인가된 P.P.M 신호는 적분기(2)와 직렬-병렬 레지스터(3)에 입력된다.First, the P.P.M signal applied to the input terminal 1 is input to the integrator 2 and the serial-parallel register 3.

적분기(2)에서는 제 2(a) 도에서와 같은 선행 콘드를 적분하여 트랜지스터(Tr1)의 베이스에 인가되는 전압이 적선적으로 증가된다.In the integrator 2, the voltage applied to the base of the transistor Tr 1 is suitably increased by integrating the preceding cone as in FIG. 2 (a).

트랜지스터(Tr1)의 베이스 전압이 증가되어 트랜지스터(Tr1)를 온시킬 수 있는 상태가 되었다가 선행코드신호가 끝나게 되면 트랜지스터(Tr1)는 오프된다.If this is the base voltage of the transistor (Tr 1) was increased in a state that can turn on the transistor (Tr 1) the leading end code signal transistor (Tr 1) is turned off.

이때 트랜지스터(Tr1)는 오프→온→오프 상태로 변화됨에 따라서 트랜지스터(Tr1)의 에미터 측에서 1개의 펄스가 발생된다.At this time, as the transistor Tr 1 changes from the off state to the off state, one pulse is generated at the emitter side of the transistor Tr 1 .

이러한 펄스는 플립플롭(4)의 클록입력단(CK)에 입력되어 플립플롭(4)의 출력(Q)이 "0"에서 "1"로 된다.This pulse is input to the clock input terminal CK of the flip-flop 4 so that the output Q of the flip-flop 4 goes from "0" to "1".

따라서 다링톤 저속 트랜지스터(Tr2)가 온되어서 직렬-병렬 레지스터(3)와 링 카운터(8)에 제 2(b) 도와 같은 클록신호가 입력되기 시작한다.Thus, the Darlington low speed transistor Tr 2 is turned on and a clock signal, such as the second (b) degree, is input to the series-parallel register 3 and the ring counter 8.

클록신호는 발진기와 분할기에 의하여 다링콘 접속트랜지스터(Tr2)에 가해지는 것이고, 저항(R4)의 조정에 의해서 클록신호와 P.P.M 신호를 동기 시킬수가 있으며, 클록신호는 발진기의 파형을 분할하여 사용한다.The clock signal is applied to the Darlingcon connection transistor (Tr 2 ) by the oscillator and divider, and the clock signal and the PPM signal can be synchronized by adjusting the resistance (R 4 ). use.

링 카운터(8)는 제 1-제 3 플립플롭(5-7)으로 구성되며 링카운터의 클록 신호입력에 따른 출력은 다음표와 같다.The ring counter 8 is composed of first to third flip-flops 5-7, and the output according to the clock signal input of the ring counter is shown in the following table.

따라서 초기에 제 1- 제 3 플립플롭(5-7)의 출력단(Q1-Q3) 신호가 "0,0,0"일때에는 NOR 게이트(9)의 출력단 신호가 "하이"가 되어 저항(R5)과 콘덴서(C3)에 의하여 트랜지스터(Tr3)의 베이스에 입력된다.Therefore, when the output terminal Q 1 -Q 3 signal of the first- third flip-flop 5-7 is "0,0,0", the output terminal signal of the NOR gate 9 becomes "high" and the resistor It is input to the base of the transistor Tr 3 by the (R 5 ) and the capacitor C 3 .

따라서 트랜지스터(Tr4)에 의해 한개의 펄스가 플립플롭(4)을 클리어(소거)시키고 P.P.M 신호의 제 2(c) 도와 같은 데이타 신호를 계수하게 된다.Therefore, one transistor clears (clears) the flip-flop 4 by the transistor Tr 4 and counts a data signal equal to the second (c) degree of the PPM signal.

본 고안은 데이타 신호의 비트수를 4비트로 하여 4번째 까지의 클록신호에서는 직렬-병렬 레지스터에서 P.P.M 신호의 데이타가 입력되고 다섯번째는 클록신호에서는 제 2d 도와 같이 직렬-병렬 레지스터(3)에 스트로브 신호가 입력되어 직렬-병렬 레지스터(3)의 출력에 데이타가 래치되는 것이다.In the present invention, the number of bits of the data signal is 4 bits, and the data of the PPM signal is input from the serial-parallel register in the fourth clock signal, and the fifth is the strobe in the serial-parallel register (3) as the 2d diagram in the clock signal. A signal is input to latch data at the output of the serial-parallel register 3.

이상에서 설명한 바와 같이 본 고안에 의하면 P.P.M 수신용 IC 나 마이크로 컴퓨터를 사용하지 않아도 P.P.M 방식의 신호를 수신하여 판독할 수 있으므로 P.P.M 신호를 판독하기 위한 프로그램이 필요없게 되고 메모리의 용량을 감소 시킬수가 있는 것이다.As described above, according to the present invention, since a PPM signal can be received and read without using a PPM receiving IC or a microcomputer, a program for reading the PPM signal is not required and the memory capacity can be reduced. will be.

Claims (1)

P.P.M 신호 입력단(1)을 저항(R1)과 콘덴서(C1)로 구성된 적분기(2)를 통하여 트랜지스터(Tr1)의 베이스에 연결함과 동시에 저항(R2)을 통하여 직렬-병렬 레지스터(3)의 입력단(I)에 연결하고, 트랜지스터(Tr)의 에미터는 저항(R3)으로 접지함과 동시에 토글 스위치 작용의 플립플롭(4)의 클록입력단(CK)에 연결하며, 플립플롭(4)의 출력단(Q)은 발진기의 출력이 분할기를 통하여 콜렉터에 연결된 다링톤 접속 트랜지스터(Tr2)의 베이스에 연결하고, 다링톤 접속 트랜지스터(Tr2)의 에미터는 저항(R4)을 통하여 제1-제3 플립플롭(5,6,7)으로 구성된 링 카운터(8)의 제 1 플립플롭(5)의 클록단자(CK1)와 직렬-병렬 레지스터(3)의 클록단자(CLK)에 연결하고, 제1플립플롭(5)의 출력단(Q1)은 제 2, 제 3 플립플롭(6,7)의 클록단자(CK2),(CK3)와, NOR 게이트(9)의 일측입력단 및 NAND 게이트(10)의 일측 입력단에 연결하며, 제 2 플립플롭(6)의 출력단(Q2)은 제 3 플립플롭(7)의 입력단(J)과 NOR 게이트(9)의 타측 입력단에 연결하고, 제 3 플립플롭(7)의 출력단(Q3)은 NAND 게이트(10)의 타측 입력단과 NOR 게이트(9)의 나머지 입력단에 연결하되, NOR 게이트(9)의 출력단은 에미터가 플립플롭(4)의 소거입력단(Cr)에 연결된 트랜지스터(Tr3)의 베이스에 연결하며, NOR 게이트(10)의 출력단은 직렬-병렬 레지스터(3)의 스토로브 입력단(STB)에 연결하여된 적외선 원격무선 조정장치의 펄스 위상변조(P.P.M)신호 판독 장치.The PPM signal input terminal 1 is connected to the base of the transistor Tr 1 via an integrator 2 consisting of a resistor R 1 and a capacitor C 1 , and at the same time a series-parallel resistor through a resistor R 2 . 3), the emitter of the transistor Tr is connected to the clock input terminal CK of the flip-flop 4 of the toggle switch function and grounded with the resistor R 3 , and the flip-flop ( 4) an output terminal (Q) of the can and connected to the base of Darlington-connected transistor (Tr 2) connected to the collector output of the oscillator via a splitter, and via the emitter resistor (R 4) of the Darlington-connected transistor (Tr 2) The clock terminal CK 1 of the first flip-flop 5 of the ring counter 8 composed of the first to third flip-flops 5, 6, and 7 and the clock terminal CLK of the serial-parallel register 3. The output terminal Q 1 of the first flip-flop 5 is connected to the clock terminals CK 2 and CK 3 of the second and third flip-flops 6 and 7 and the NOR gate 9. One side input and NAND The output terminal Q 2 of the second flip-flop 6 is connected to the input terminal J of the third flip-flop 7 and the other input terminal of the NOR gate 9, The output terminal Q 3 of the third flip-flop 7 is connected to the other input terminal of the NAND gate 10 and the remaining input terminal of the NOR gate 9, and the output terminal of the NOR gate 9 has an emitter flip-flop 4. Infrared remote radio control connected to the base of the transistor Tr 3 connected to the erasing input terminal (Cr), and the output terminal of the NOR gate (10) is connected to the strobe input terminal (STB) of the series-parallel register (3). Pulse phase modulation (PPM) signal reading device of the device.
KR2019860016456U 1986-10-28 1986-10-28 Remote controller KR890009425Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860016456U KR890009425Y1 (en) 1986-10-28 1986-10-28 Remote controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860016456U KR890009425Y1 (en) 1986-10-28 1986-10-28 Remote controller

Publications (2)

Publication Number Publication Date
KR880009033U KR880009033U (en) 1988-06-30
KR890009425Y1 true KR890009425Y1 (en) 1989-12-23

Family

ID=19256544

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860016456U KR890009425Y1 (en) 1986-10-28 1986-10-28 Remote controller

Country Status (1)

Country Link
KR (1) KR890009425Y1 (en)

Also Published As

Publication number Publication date
KR880009033U (en) 1988-06-30

Similar Documents

Publication Publication Date Title
GB1063003A (en) Improvements in bistable device
KR890009425Y1 (en) Remote controller
US4418304A (en) Circuit for controlling rotation of motor
JPH01191064A (en) Voltage detecting circuit
KR900008743Y1 (en) Circuit for transmitting digital data of digital terminal equipment by using telex line
KR860001360Y1 (en) Trigger flip-flop
KR930006697Y1 (en) Encoding adding circuit of encoder
KR860001361Y1 (en) Mono-multi vibrator
JPH0229535Y2 (en)
KR840001336Y1 (en) Trigger circuit for record state control in video cameta
KR910001981A (en) Integrated circuit including programmable circuit
KR200161966Y1 (en) A sound control circuit
JPH0316738U (en)
KR880005749A (en) Measurement method of operating characteristics of PLL built-in tuner
GB1257153A (en)
JPS5929838U (en) Receiving machine
JPS59126351U (en) ticket issuing device
KR20000010938U (en) Reset Circuit Under Power-Down Mode
JPS60192539U (en) input filter circuit
JPS6038093U (en) Motor control circuit
JPS60158170U (en) pattern generator
JPS60175399U (en) EEPROM write voltage control circuit
JPS59124332U (en) electronic thermometer
JPS60120366U (en) noise meter
JPH01122159U (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19951226

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee