KR880000622B1 - Magnetic reproducing apparatus - Google Patents

Magnetic reproducing apparatus Download PDF

Info

Publication number
KR880000622B1
KR880000622B1 KR8203092A KR820003092A KR880000622B1 KR 880000622 B1 KR880000622 B1 KR 880000622B1 KR 8203092 A KR8203092 A KR 8203092A KR 820003092 A KR820003092 A KR 820003092A KR 880000622 B1 KR880000622 B1 KR 880000622B1
Authority
KR
South Korea
Prior art keywords
signal
level
magnetic
reproduction
output
Prior art date
Application number
KR8203092A
Other languages
Korean (ko)
Other versions
KR840000859A (en
Inventor
고우헤이 사사무라
마사루 모리야마
Original Assignee
신지 이찌로
니뽕 빅터 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 신지 이찌로, 니뽕 빅터 가부시끼 가이샤 filed Critical 신지 이찌로
Publication of KR840000859A publication Critical patent/KR840000859A/en
Application granted granted Critical
Publication of KR880000622B1 publication Critical patent/KR880000622B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Digital Magnetic Recording (AREA)
  • Dc Digital Transmission (AREA)

Abstract

The recording of digital signals onto magnetic tape has a binary input processed by input converter stages coupled to delay stages to generate signals that are amplified and recorded. The multi-track recordings are made with the use of a head containing multi magnetic cores arranged in parallel. Replay of data from the tape is made by reading the tape signals with a magnetic pickup that produces a positive signal for a '1' code state and a negative signal for a '0' code state. This produces a three level digital code that is processed by cross-talk cancelling stages.

Description

자기 재생 장치Magnetic regeneration device

제1a도, 제1b도는 각기 종래의 자기 기록 재생장치의 기록계, 재생계의 한예를 도시하는 블록계통도.1A and 1B are block diagrams each showing an example of a recording system and a reproduction system of a conventional magnetic recording and reproducing apparatus.

제2도는 본 발명 장치에 의해 재생되어야 할 자기 테이프의 기록계를 도시하는 블록계통도.2 is a block system diagram showing a recording system of a magnetic tape to be reproduced by the apparatus of the present invention.

제3도는 제2도 도시 장치에 사용되는 본 출원인이 먼저 제안한 정전류 증폭기의 한예를 도시하는 회로도.FIG. 3 is a circuit diagram showing an example of the constant current amplifier proposed by the applicant first for use in the device shown in FIG. 2. FIG.

제4도는 본 발명 장치의 한실시예를 도시하는 블록계통도.4 is a block diagram showing one embodiment of the apparatus of the present invention.

제5도는 제4도의 주요부의 한실시예를 도시하는 회로도.FIG. 5 is a circuit diagram showing one embodiment of the main part of FIG.

제6도 및 제8도는 각기 제4도의 다른 주요부의 각 실시예를 도시하는 블록계통도.6 and 8 are block diagrams showing respective embodiments of other main parts of FIG. 4, respectively.

제7a도 내지 제7j도는 각기 기록계, 제6도 및 제8도의 동작 설명용 신호 파형도.7A to 7J are signal waveform diagrams for explaining the operation of the recorder, 6 and 8, respectively.

제9도는 본 발명 장치에 있어서의 크로스톡 특성을 도시하는 도면.9 is a diagram showing crosstalk characteristics in the apparatus of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

2, 151내지 15n : 변환기 7, 19 : 자기테이프2, 15 1 to 15 n: transducer 7, 19: magnetic tape

10, 231내지 23n : 등화기 12, 241: 자동역치 제어회로10, 23 1 to 23n: equalizer 12, 24 1 : automatic threshold control circuit

171내지 17n : 정전류 증폭기 181내지 18n : 멀티 트랙기록용 헤드캡17 1 to 17 n : Constant current amplifier 18 1 to 18 n : Head cap for multi-track recording

201내지 20n : 멀티 트랙 재생용 헤드켑 221내지 22n : 크로스톡켠 셀러회로20 1 to 20n: Headset for multi-track playback 22 1 to 22n: Crosstalk-on seller circuit

28 : 양파정류기 29 : 샘플홀드회로28: onion rectifier 29: sample hold circuit

30 : 미분기 31 : 샘플링 펄스발생기30: differentiator 31: sampling pulse generator

32, 41 : 지연기 34, 42 : 레벨비교기32, 41: delay 34, 42: level comparator

본 발명은 자기 재생장치에 관한 것이며 멀티트랙의 인접하는 트랙 간에서 재생시에 발생한 누설 신호는 지우도록 구성함과 함께 기록재생 되어야할 2치 부호의 디지탈 신호를 부분응답 방식으로 전송하고, 더구나, 각 비트에 순간적으로 추종할 수 있는 제어회로를 갖고 있어 신호레벨의 식별을 정확하게 행함으로서, 원디지탈 신호의 양호한 재생을 행할 수 있는 자기 재생 장치를 제공하는 것을 목적으로 한다.The present invention relates to a magnetic reproducing apparatus, and is configured to erase leakage signals generated during reproducing between adjacent tracks of a multitrack, and transmits a binary signal of a binary code to be recorded and reproduced in a partial response manner. It is an object of the present invention to provide a magnetic reproducing apparatus capable of satisfactorily reproducing original digital signals by having a control circuit capable of following a bit instantaneously and accurately identifying signal levels.

종래 부터, 데이터의 대역폭이 F〔Hz〕일때, 비트 간격을

Figure kpo00002
로 하고, 송신 1비트 당의 응답이 수신측에서 수비트에 걸치도록 하고 수비트 이전의 복원비트를 참조하여 복호하는 파셜리스폰스 방식이하고 불리는 직류를 전송하지 않는 베이스 벤드 전송방법이 알려져 있다. 한편 자기기록 재생에 있어서는 기록 재생시의 고역 응답의 저하가 크고, 또한 재생시 자기헤드의 권선에 의해 미분특성을 갖고 직류분에 가까운 저역성분이 크게 감소한다. 그래서, 종래 디지탈신호의 자기기록 재생에 파셜리스폰스 방식을 적용하여 기록 재생 특성에 적합한 부호형태의 디지탈 신호를 기록함과 함께 재생신호의 진폭변동에 관계없이 재생 신호파형의 레벨식별을 행하여 디지탈신호의 재생을 하는 제1도에 도시되는 바와 같은 자기기록 재생장치가 있었다.Conventionally, when the data bandwidth is F [Hz], the bit interval
Figure kpo00002
A base bend transmission method is known which does not transmit a direct current, which is called a partial response method in which a response per one transmission is over several bits at the receiving side and is decoded with reference to a reconstruction bit earlier than several bits. On the other hand, in the magnetic recording reproduction, the decrease in the high frequency response during recording and reproduction is large, and the low frequency component close to the DC component is greatly reduced by the winding of the magnetic head during reproduction. Therefore, by applying the partial response method to the conventional magnetic recording reproduction of the digital signal, the digital signal of the code form suitable for the recording and reproduction characteristics is recorded, and the reproduction signal waveform is level identified regardless of the amplitude of the reproduction signal to reproduce the digital signal. There was a magnetic recording and reproducing apparatus as shown in FIG.

제1a도, 제1b도는 각기 종래의 자기기록 재생장치의 기록계, 재생계의 블록계통도를 도시한다. 제1b도에 있어서, 입력단자(1)에 들어온 소망의 2치 부호의 디지탈신호는, 변환기(2)를 통하여 2단 종속 접속된 1비트 지연소자(3), (4)를 각기 거쳐 변환기(2)에 귀환된다. 이로인하여 변환기(2)는 입력 디지탈신호와 1비트 지연소자(4)에서의 2비트 지연된 디지탈 신호를 2를 법으로 하는 가산(배타적 논리화 연산)을 하여 기록용 2치 부호 디지탈신호를 생성한다. 이 변환기(2)의 출력 디지탈신호는, 1비트 지연소자(3)에 공급되는 한편, 기록용 증폭기(5)에 공급되어 여기서 적절한 레벨로 증폭된 후 자기헤드(6)에 의해 자기테이프(7)위에 기록된다.1A and 1B show a block system diagram of a recording system and a reproduction system of the conventional magnetic recording and reproducing apparatus, respectively. In FIG. 1B, the desired binary coded digital signal input to the input terminal 1 passes through the 1-bit delay elements 3 and 4 connected in two stages via the converter 2, respectively. Return to 2). As a result, the converter 2 adds the input digital signal and the 2-bit delayed digital signal from the 1-bit delay element 4 using an exclusive method (exclusive logic operation) to generate a binary coded digital signal for recording. . The output digital signal of this converter 2 is supplied to the 1-bit delay element 3, while to the recording amplifier 5, where it is amplified to an appropriate level, and then the magnetic tape 6 by the magnetic head 6 ) Is recorded above.

다음에 제1b도에 도시된 재생계에 있어서, 가지테이프(7)에 기록된 상기기록용 2치 부호 디지탈신호는 재생용 자기헤드(8)에 의해 재생되나, 그 재생 신호 파형은 재생용 자기헤드(8)의 권선의 특성에 근원을 둔 미분특성에 의해, 기록전류가 부에서 정으로 반전한 곳에서 정극성의 펄스파형으로 되어 정에서 부로 반전한 곳에서 부극성의 펄스파형이 된다. 이 재생 신호는 재생용 증폭기(9)에서 증폭된 후 등화기(10)에 공급된다. 등화기(10)는 자기기록 재생의 과정에 있어서 감소한 고역성분을 보상함과 함께 파셜리스폰스 방식에 따라 3치 부호신호의 형태로 하기 위하여 고역보상을 행한 재생신호와 그 재생신호의 1비트 지연신호를 각기 유사하게 가산하여 3치 부호신호를 얻는다.Next, in the reproduction system shown in FIG. 1B, the recording binary coded digital signal recorded on the branch tape 7 is reproduced by the reproduction magnetic head 8, but the reproduction signal waveform is reproduced by the reproduction magnetic. The differential characteristic based on the winding characteristics of the head 8 results in a positive pulse waveform where the recording current is inverted from negative to positive, and becomes a negative pulse waveform when positive inverted from the positive. This reproduction signal is amplified by the reproduction amplifier 9 and then supplied to the equalizer 10. The equalizer 10 compensates for the reduced high frequency component in the course of magnetic recording reproduction, and reproduces the high frequency compensation signal to form a three-value code signal according to the partial response method, and a 1-bit delay signal of the reproduction signal. Are similarly added to obtain a three-value code signal.

상기 3치 부호신호는 +1, 0, -1에 상당하는 신호레벨을 갖고 있고 클록 재생회로(11) 및 자동 역치 제어회로(12)에 각기 공급된다. 클록 재생회로(11)는 등화기(10)의 출력신호 중에서 추출한 타이밍 정보에 근원을 두고 클록신호를 발생한다. 자동 역치 제어회로(12)는 상기 크록신호의 제어 아래에, 등화기(10)의 출력 3치 부호신호의 +1 및 -1의 신호 레벨을 +로 하고 0의 신호레벨을 0으로 하는 것에 의해 2치 부호신호에 변환함과 함께 신호레벨의 식별시, 재생신호에 진폭 변동이 있는 상태에서도, 적절한 시정수를 갖고 추종하는 제어전압을 발생시켜 가장 적절한 역치 설정을하여 레벨비교를 하고 기록시의 원 2치 부호에 복원하는 회로로서, 부호 착오를 작게하도록 구성되어 있다.The three-value code signal has signal levels corresponding to +1, 0, and -1, and is supplied to the clock regeneration circuit 11 and the automatic threshold control circuit 12, respectively. The clock regeneration circuit 11 generates a clock signal based on timing information extracted from the output signal of the equalizer 10. Under the control of the clock signal, the automatic threshold control circuit 12 sets the signal level of +1 and -1 of the output ternary code signal of the equalizer 10 to + and the signal level of 0 to 0. When converting to binary code signal and identifying signal level, even if there is amplitude fluctuation in reproduction signal, control voltage that follows with proper time constant is generated to set the most appropriate threshold value for level comparison. A circuit for restoring an original binary code is configured to reduce code error.

그런데, 상기의 종래의 자기기록 재생 장치에 있어서 크록 재생회로(11)는 부분응답 방식으로 재생신호중에 자가클록 할 수 있는 신호가 없기 때문에, 클록 신호로서 특별한 처리가 필요하고 회로가 복잡하게 된다고 하는 결점이 있었다. 또한 기록 재생시 테이프 주행 얼룩등에 의해 짓터 등이 필연적으로 발생하나 짓터등이 있을 경우는 크록 신호와 자동역치 제어회로(12)에 공급되는 3치 부호신호아의 타이밍을 일치시키는 것도 어려웠다. 다시 자동 역치 제어회로(12)는 레벨비교기(12a), (12b)를 갖고 있는 그 레벨비교기(12a),(12b)의 의 한쪽의 입력 단자에는 상기 3치 부호신호를 공급하고 다른 쪽 입력단자에는 참조신호를 공급하고 있으나 그 참조신호 3치 부호신호를 양파 정류하고 콘덴서(C) 및 저항(R)에 의한 지정수가 있는 평활회로(12C)를 두고 얻은 신호이기 때문에 순식간에 변동하는 재생신호에 대하여는 추종 안된다는 결점이 있었다. 더구나 제1b도에 있어서(12d)는 차동증폭기, (12e)는 OR 회로, (12f)는 D플립플롭 (S1), (S2)는 크록신호에 의해 제어되는 스위치, D1, D2는 정류용 다이오드이다.By the way, in the conventional magnetic recording and reproducing apparatus, since the clock reproducing circuit 11 has no signal which can be self clocked in the reproducing signal by the partial response method, special processing is required as the clock signal and the circuit becomes complicated. There was a flaw. In addition, jitter and the like inevitably occur due to tape running unevenness during recording and reproduction, but when jitter and the like exist, it is difficult to match the timing of the three-value code signal supplied to the automatic threshold control circuit 12. Again, the automatic threshold control circuit 12 supplies the three-value code signal to one input terminal of the level comparators 12a and 12b having the level comparators 12a and 12b, and the other input terminal. Although the reference signal is supplied to the signal, it is obtained by rectifying the reference signal's three-value code signal with a smoothing circuit (12C) having a designated number by the capacitor (C) and the resistor (R). There was a flaw that you should not follow. Furthermore, in Fig. 1b, 12d is a differential amplifier, 12e is an OR circuit, 12f is a D flip-flop (S 1 ), (S 2 ) is a switch controlled by a clock signal, D 1 , D 2 Is a rectifier diode.

또한 다시, 자기헤드(6)(8)로서 멀티 트랙용 자기헤드를 사용하여 자기기록 재생밀도를 보다 고밀도화한 경우는, 일반적으로 멀티트랙용 자기헤드의 인접하는 트랙기록 재생용 헤드캡 간의 권선간에서 자속의 누설이 발생하고, 재생된 신호중에는 인접 트랙으로 부터의 크로스톡이 포함되어 S/N이 악화하나, 이것은 파셜리스폰스 방식을 적용한 종래 장치에서도 동일하고, 정확한 재생신호의 3치 부호신호, 레벨식별에 대하여 부호착오가 발생하는 원인은 하나로도 되어 있었다.In addition, in the case where the magnetic recording reproduction density is further increased by using the multitrack magnetic head as the magnetic heads 6 and 8, the windings between the head tracks for the adjacent track recording and reproduction of the multitrack magnetic head are generally higher. The leakage of magnetic flux occurs at S, and the reproduced signals include crosstalk from adjacent tracks, so that the S / N deteriorates, but this is the same in the conventional apparatus using the partial response method. The cause of coding error for level identification was one.

본 발명은 상기 결점을 제거한것이고, 제2도 이하의 도면과 함께 그 각실시예에 관하여 설명한다.The present invention eliminates the above-mentioned drawbacks, and each embodiment will be described with reference to FIG.

제2도는 본 발명이 되는 자기 재생장치에 의해 재생되어야 할 자기테이프의 기록계의 블록계통도를 도시한다.2 shows a block system diagram of a recording system of magnetic tape to be reproduced by the magnetic reproducing apparatus of the present invention.

제2도에 도시하는 기록계에 있어서 n(단 n은 자연수)개의 입력단자(141내지 14n)에 각기 들어온 기록해야할 2치 부호의 디지탈신호는 변환기( 151내지 15n)에 공급되어, 여기서 1비트 지연소자(161내지 16n)로 1비트 간격 지연된 변환기(151내지 15n)의 출력 2치 부호 디지탈신호와 2를 법으로하는 가산연산이 행하여져, 기록용 2치 부호신호에 변환된다. 예를들면 입력단자(14i)(단 i는 1부터 n중 어느 것이나 하나의 값)에 들어온 기록해야 할 디지탈 신호파형을 제7a도에 도시되는 것으로 하면은, 변환기(15i)의 출력기록용 2치 부호신호파형은 제7b도에 도시되는 바와 같이된다. 다시 제7b도의 신호파형 상부의 수치는 기록해야 할 2치 부호(원데이터)를 도시한다.In the recorder shown in FIG. 2, the binary signal to be written to each of the n input terminals 14 1 to 14n (where n is a natural number) is supplied to the converters 15 1 to 15n, where 1 The bit delay elements 16 1 to 16n are subjected to the output binary coded digital signal of the converters 15 1 to 15n delayed by one bit and the addition operation using 2 as a method, and converted into a write binary code signal. For example, suppose that the digital signal waveform to be recorded at the input terminal 14i (where i is one of 1 to n) is shown in FIG. 7A, the output 2 of the converter 15i is recorded. The value code signal waveform is as shown in FIG. 7B. Again, the numerical value above the signal waveform in FIG. 7B shows the binary code (original data) to be recorded.

변환기(151내지 15n)로 부터 각기 인출된 기록용 2치 부호 디지탈신호는, 전기한 바와 같이 1비트 자연소자(161내지 16n)에 각기 공급되는 한편 정전류 증폭기(171내지 17n)에 의해 적절한 전류치로 된후 멀티트랙기록용 자기헤드의 n개의 헤드캡(181내지18n)의 권선에 공급되어 헤드켑(181내지 18n)에 의해 자기테이프(19)상에 기록된다. 이로 인하여 자기테이프(19)상에는 예를 들면 테이프 긴쪽 방향상 n개의 트랙이 상호 평향으로 동시에 기록 형성된다. 더구나 1비트 지연소자(161내지 16n)는 2비트 지연소자라도 좋다.The recording binary coded digital signals respectively drawn out from the converters 15 1 to 15n are supplied to the 1-bit natural elements 16 1 to 16n, respectively, as described above, and by the constant current amplifiers 17 1 to 17n. After a suitable current value is supplied, it is supplied to the windings of the n head caps 18 1 to 18n of the multitrack recording magnetic head and recorded on the magnetic tape 19 by the headphones 18 1 to 18n. Thus, on the magnetic tape 19, for example, n tracks in the longitudinal direction of the tape are recorded and formed at the same time in parallel to each other. In addition, the 1-bit delay elements 16 1 to 16n may be 2-bit delay elements.

여기서 정전류 증폭기(171내지 17n)는 각기 동일 구성이고 본 출원인이 소화 56년 6월 22일 부제출의 특허출원(발명의 명칭 "자기기록 장치")에서 제안한 회로구성이 사용된다. 즉 정전류 증폭기(171내지 17n) 중 임의의 하나 17i는 연산증폭기(Ai)와 저항 (Ri1내지 Ri5)으로 부터 제3도에 도시되는바와 같이 구성되어 있고, 더구나 각 저항치는

Figure kpo00003
되는 관계에 선정되어 있다. 또한 기록용 헤드캡(18i)의 인피던스를 Zi〔Ω〕로 하면은 Ri3+Ri4>>Zi인 관계에 있으므로 헤드캡(18i)에는
Figure kpo00004
인 전류가 흐른다. (단, ei는 입력전압을 도시한다), 이것은 헤드캡(18i)의 인피던스(Zi)가 기록신호 주파수에 의해 달라져도 그것에 의존하는 일 없이 기록 전류는 단조로운 특성을 나타내는 것을 뜻한다. 또한 인접한 트랙을 기록 형성하는 해드캡(18i-1)(18i+1)(도시않음)에 누설 자속에 의한 유기전압이 발생한 경우는, 헤드캡(18i-1)(18i+1)에 접속되어 있는 저항 R(i-1)5, R(i+1)5(전기저항 Ri5에 상당하는 저항)의 양단이 같은 전위가 되어, 헤드캡(18i-1)(18i+1)에는 전류가 흐르지 않는다. 따라서 인접하는 트랙을 기록 형성하는 헤드캡 내에서 가령 구조상 할 수 없이 자속이 누성하여 크로스톡이 생겨도 누설전류가 흐르지 않으므로 자기테이프상에 누설신호가 기록되는 것을 방지할 수 있다.Here, the constant current amplifiers 17 1 to 17 n are the same in their respective configurations, and the circuit configuration proposed by the applicant in the patent application (named "magnetic recording device" of the invention) of June 22, 56, filed by the present applicant is used. In other words, any one of the constant current amplifiers 17 1 to 17 n 17i is configured as shown in FIG. 3 from the operational amplifier Ai and the resistors Ri 1 to Ri 5 .
Figure kpo00003
The relationship is chosen. In addition, if the impedance of the recording head cap 18i is set to Zi (Ω), the relationship is Ri 3 + Ri 4 >> Zi.
Figure kpo00004
Phosphorus current flows. (Where ei shows the input voltage), which means that the write current exhibits a monotonous characteristic without depending on the impedance Zi of the head cap 18i depending on the recording signal frequency. In addition, when an induced voltage due to leakage magnetic flux occurs in the head caps 18i-1 (18i + 1) (not shown) for recording and forming adjacent tracks, the resistance R (connected to the head caps 18i-1 (18i + 1) is generated. Both ends of i-1) 5 and R (i + 1) 5 (resistance corresponding to the electrical resistance Ri 5 ) become the same potential, and no current flows through the head caps 18i-1 (18i + 1). Therefore, in the head cap for recording and forming adjacent tracks, leakage current does not flow even when crosstalk is generated due to unstable magnetic flux, thereby preventing the leakage signal from being recorded on the magnetic tape.

다음에 본 발명 장치의 한실시예에 관하여 설명하는데 제4도는 본 발명 장치의 한실시예의 블록 계통도를 도시한다. 제4도중(19)는 전기한 기록계에 의해 n개의 트랙이 기록 형성된 자기테이프로 기록시와 같이 주행케하여 멀티트랙 재생용 자기헤드의 각 헤드켑(201내지 20n)에 의해 각 트랙이 각기 재생된다. 여기서 헤드캡(201내지 20n)에 의해 자기테이프(19) 상이 기록된 제7b도에 도시된 바와 같이 2치 부호신호를 재생하면은 헤드켑(201내지 20n)의 각 권선의 특성에 근거를 두고 미분특성에 의해, 기록전류가 부에서 정으로 반전한 곳에서 정극성 펄스로 되고 또한 정에서 부로 반전한 곳에서 부극성 펄스로 되는 파형의 재생신호가 얻어지나, 이 재생신호는 정극성 펄스를 +1, 영 레벨을 0, 부극성 펄스를 -1로 한 3치 부호신호이다. 이 3치 부호신호는 재생용 증폭기(211내지 21n)를 거쳐 크로스톡켠셀러회로(221내지 22n)에 공급된다. 크로스톡켠셀러회로(221)는 재생용 증폭기(211)에서의 재생해야 할 제1트랙으로 부터의 3치 부호신호외에, 재생해야 할 제1트랙에 인접하는 트랙의 재생신호 전송계에 설치된 크로스톡켠셀러회로(222)의 출력 3치 부호신호가 공급된다.Next, an embodiment of the apparatus of the present invention will be described. FIG. 4 shows a block diagram of an embodiment of the apparatus of the present invention. In the fourth diagram 19, each track is driven by the head caps 20 1 to 20 n of the magnetic head for multitrack reproduction, which are driven as in the case of recording with the magnetic tape in which n tracks are recorded by the aforementioned recorder. Is played. Here, based on characteristics of the coil of the head cap (20 1 to 20n) a magnetic tape (19) when reproducing the binary code signal as shown in claim 7b also a different record heads Kep (20 1 to 20n) by the By the differential characteristic, a reproducing signal of a waveform is obtained where the recording current becomes a positive pulse where the recording current is inverted from positive to positive and becomes a negative pulse where the positive inversion is negative. This is a three-value code signal with a pulse of +1, a zero level of 0, and a negative pulse of -1. This three-value code signal is supplied to the crosstalk-turned cell circuits 22 1 to 22n via the reproduction amplifiers 21 1 to 21n. The crosstalk on-seller circuit 22 1 is provided in the reproduction signal transmission system of the track adjacent to the first track to be reproduced, in addition to the three-value code signal from the first track to be reproduced by the reproducing amplifier 21 1 . the output signal of the ternary code tokkyeon cross-selling circuit (22 2) is supplied.

또한 크로스톡켠셀러회로(222)는 재생용 증폭기(212)에서의 재생해야 할 제2의 트랙으로 부터의 3치 부호신호외에, 재생해야 할 제2의 트랙에 인접하는 양측의 제1, 제3트랙의 각 재생신호 전송계에 설치된 크로스톡켠셀러회로(221),(223)의 출력 3치 부호신호가 공급된다. 다른 크로스톡켠셀러회로(223내지 22n)도 마찬가지로 재생해야 할 트랙으로 부터 그리고 그것에 인접하는 트랙으로 부터의 각 3치 부호신호가 각기 공급된다.In addition, the crosstalk-turning seller circuit 22 2 is provided with the first and second signals on both sides adjacent to the second track to be reproduced, in addition to the ternary coded signal from the second track to be reproduced by the reproducing amplifier 21 2 . The output 3-value code signals of the crosstalk-turned seller circuits 22 1 and 22 3 provided in each reproduction signal transmission system of the third track are supplied. The other crosstalk-on seller circuits 22 3 to 22 n are similarly supplied with respective tri-level code signals from the track to be reproduced and from the track adjacent thereto.

제5도는 크로스톡켠셀러회로(221)의 한실시예의 구체적인 회로도로, 입력단자(X)에는 재생용 증폭기 (211)의 출력 3치 부호신호가 공급되고, 입력단자(Y)에는 크로스톡켠셀러회로(222)의 출력 3치 부호신호가 공급되고, 각 입력신호는 믹싱 저항(Rx), (RY)를 두어 귀환저항(Rf)이 접촉된 연산증폭기(26)의 반전입단자에 공급된다. 여기서 헤드캡(201)의 신호중에는 헤드캡(202)에 의해 재생되는 인접 트랙으로 부터의 약 20dB정도의 크로스톡 성분이 혼입해 있고, 이것이 상기 입력단자(X)에 공급되고, 한편 크로스톡켠셀러회로(222)의 출력단에는 크로스톡 성분이 켠슬된 헤드캡(202)으로 부터의 재생신호가 인출되나 이것은 상기 입력단자(X)의 입력신호중의 크로스톡 성분의 역위상의 신호이다. (왜냐하면 크로스톡 켠셀러회로(222내지22n)도 입력단자 수는 다르나(221)과 마찬가지 회로구성이고, 입력신호는 반전 증폭되어서 출력되기 때문이다). 따라서 입력단자(Y)에 크로스톡켠셀러회로(222)의 출력신호를 공급하고, 입력단자(X)의 입력신호에 대하여 크로스톡 량에 따라 약-20dB정도의 레벨로 믹싱하므로서 입력단자(X)의 입력신호중의 크로스톡 성분을 거의 상쇄 제거할 수가 있다. 다른 크로스톡 켠셀러회로(222내지 22n)도 (221)과 같은 동작에 의해 크로스톡 성분을 거이 상쇄 제거할 수가 있다.5 is a detailed circuit diagram of one embodiment of a crosstalk-turned-seller circuit 22 1 , in which the input terminal X is supplied with an output tri-level code signal of the reproducing amplifier 21 1 , and the input terminal Y is turned on with a crosstalk on. The output 3-value code signal of the seller circuit 22 2 is supplied, and each input signal has a mixing resistor (R x ), (R Y ) to the inverting input terminal of the operational amplifier 26 to which the feedback resistor Rf is in contact. Supplied. Here, the signal of the head cap 20 1 is mixed with about 20 dB of crosstalk component from an adjacent track reproduced by the head cap 20 2 , which is supplied to the input terminal X while being crossed. The output signal of the talker circuit 22 2 is outputted from the headcap 20 2 with the crosstalk component turned on, but this is the reverse phase signal of the crosstalk component of the input signal of the input terminal X. . (Because the number of input terminals differs in the number of input terminals 22 2 to 22 n , the circuit configuration is the same as that of the input terminal 22 1 , and the input signal is inverted and amplified and output). Therefore, by supplying the output signal of the crosstalk-turned circuit 22 2 to the input terminal Y, and mixing the input signal of the input terminal X with a level of about -20 dB depending on the crosstalk amount, the input terminal X The crosstalk component in the input signal can be substantially canceled out. The other crosstalk on-seller circuits 22 2 to 22n can also cancel out the crosstalk component by the same operation as in (22 1 ).

이와같이 하여 크로스톡 성분이 거이 상쇄 제거된 3치 부호신호는 등화기(231내지 23n)에 공급된다. 등화기(232내지 23n)는 자기기록 재생장치의 과정에 있어서, 감소한 고역성분을 보상함과 동시에, 적절한 대역이 있는 특성에 설정하고 재생신호 파형자신, 부호간 간섭이 일어나지 않도록 파형등화를 행하는 회로이다. 따라서, 등화기(231내지23n)의 출력신호 파형은 부호간 간섭이 없는 +1, 0, -1에 상당하는 각신호 레벨을 가진 3치 부호신호로 된다. 등화기(231내지 23n)의 각출력 3치 부호신호는, 대응하는 자동임계치 제어회로(241내지 24n)에 공급되어 여기서 +1, -1에 상당하는 신호 레벨을 +1, 0에 상당하는 신호레벨이 0으로 되어 버려, 2치 부호신호에 변환되어 버리므로서, 기록시에 있어서의 본래 원보호의 디지탈신호가 복원되어 출력단자(251내지25n)로 출력된다.In this manner, the three-value code signal from which the crosstalk component is canceled out is supplied to the equalizers 23 1 to 23n. The equalizers 23 2 to 23 n compensate for the reduced high frequency component in the course of the magnetic recording and reproducing apparatus, and set the waveform to an appropriate band characteristic and perform waveform equalization so that the reproduction signal waveform itself and the inter-symbol interference do not occur. Circuit. Therefore, the output signal waveforms of the equalizers 23 1 to 23 n are three-value code signals having respective signal levels corresponding to +1, 0, and -1 without intersymbol interference. Each output three-value code signal of the equalizers 23 1 to 23 n is supplied to the corresponding automatic threshold control circuits 24 1 to 24 n , where the signal levels corresponding to +1 and -1 correspond to +1 and 0. Since the signal level to be made becomes 0 and converted into a binary code signal, the original original digital signal at the time of recording is restored and output to the output terminals 25 1 to 25n.

제6도는 자동역치제어회로(241내지 24n)중 -회로의 한실시예의 회로계통도를 도시한다. 제6도에 있어서, 입력단자(27)에는 등화기(231내지 23n)중의 대응하는 등화기의 출력 3치 부호신호가 들어온다. 이 입력 3치 부호신호는 양파정류기(28)에 공급되고 여기서 양파정류된 후 샘플홀드회로(29)에 공급된다. 또한 입력 3치 부호신호는 미분기(30)의 의해 미분된 후 샘플링 펄스 발생기(31)에 공급되어, 샘플링 펼스에 변환된 후 샘플홀드회로(29)에 공급되고, 여기서 양파정류기(28)의 출력신호의 피크치레벨을 샘플 및 홀드한다. 또한 이와 동시에 입력 3치 부호신호는 지연기(32)에 공급된다.FIG. 6 shows a circuit diagram of one embodiment of a -circuit among the automatic threshold control circuits 24 1 to 24n. In Fig. 6, the input terminal 27 receives the output tri-level code signal of the corresponding equalizer in the equalizers 23 1 to 23n. The input tri-level sign signal is supplied to the onion rectifier 28 where it is rectified and then supplied to the sample hold circuit 29. In addition, the input ternary code signal is differentiated by the differentiator 30 and then supplied to the sampling pulse generator 31, converted to the sampling spread, and then to the sample hold circuit 29, where the output of the onion rectifier 28 is applied. Sample and hold the peak level of the signal. At the same time, the input tri-level code signal is supplied to the delay unit 32.

지금 입력단자(27)에 들어온 3치 부호신호가 제7C도에(C)로 도시되는 파형이라고 하면은, 양파정류기(28)의 출력신호파형은 제7D도에(d)로 표시하는 것과 같이 되고 또한 샘플링 펄스 발생기(31)의 출력 샘플링 펄스는 제7E도에(e)로 표시되는 것 같이 3치 부호신호 C의 +1, -1의 신호 레벨의 피크치에 대응하여 발생된 것으로 된다. 샘플홀드회로(29)는 샘플링 펄스(e)의 고레벨시에 양파정류신호(d)의 피크레벨을 샘플링하고, 더구나 샘플링 펄스(e)의 저레벨 기간 홀딩하도록 구성되어 있다.If the three-value code signal that has entered the input terminal 27 is a waveform shown in Fig. 7C, the output signal waveform of the onion rectifier 28 is as shown in Fig. 7D (d). In addition, the output sampling pulse of the sampling pulse generator 31 is generated corresponding to the peak values of the signal levels of +1 and -1 of the ternary code signal C as shown in Fig. 7E. The sample hold circuit 29 is configured to sample the peak level of the onion rectified signal d at the high level of the sampling pulse e, and to hold the low level period of the sampling pulse e.

따라서 양파 정류신호(e)의 피크치 레벨을 V1〔V〕으로하면, 샘플링 펄스(e)의 고레벨시에 V1〔V〕을 샘플링하고, 이후 다음의 샘플링 펄스(e)의 고레벨시점까지 홀딩된 제7F도에 도시되는 바와 같은 신호(f)가 샘플홀드회로(29)에서 출력된다. 더구나 3치 부호신호(C)로 부터 미분기(30)에 의해 2+, -의 피크치로 각기 영크로스한 신호를 얻어 이것을 심플링 펄스 발생기(31)에 공급하도록 구성하고 있기 때문에 이 영 크로스점(즉, 3치 부호신호(C)의 피크치)에서 샘플링 펄스(e)가 발생된다. 이와 같이하여 샘플홀드회로(29)에서 인출된 신호(f)는 참조신호로서 레벨비교기(34)내의 두개의 콤퍼레이터(35) 및 (36)의 각 비반전입력단자에 인가된다. 한편, 지연기(32)에 의해 참조신호(f)가 작성되기 때문에 늦어지는 시간을 감안하여 시간적으로 타이밍을 맞추기 위하여, 예를들면 거의 1/2비트 시간간격 지연되어서 제7G도에 도시되는 바와 같이 파형으로 되어버린 3치 부호신호(g')는 증폭기(33)에 의해 비반전 증폭된 신호와 반전증복된 신호와의 두개 신호로 되어버린 후 레벨비교기(34)내의 콤퍼레이터(35), (36)의 각 반전입력단자에 각기 인가된다. 여기서 콤퍼레이터(35), (36)는 참조신호(f)가 지연 3치부호신호(g')에 대하여, 예를들면, 피크치의 약 1/2의 신호 레벨이 있는 역치 레벨에 설치되어 있고, +1 및 -1에 상당하는 신호 레벨이 있을 때, 각기 +1의 비교신호 출력으로서 얻어, 0에 상당하는 신호레벨일 때는 0의 비교신호 출력으로서 OR회로(37)에 공급한다.Therefore, if the peak value level of the onion rectified signal e is set to V 1 [V], sampling V 1 [V] at the high level of the sampling pulse e, and then holding it until the high level time point of the next sampling pulse e The signal f as shown in FIG. 7F is output from the sample hold circuit 29. FIG. In addition, the zero cross signal is obtained from the ternary code signal C by the differentiator 30 at the peak values of 2+ and-, and is supplied to the simulating pulse generator 31 so that this zero cross point ( That is, the sampling pulse e is generated at the peak value of the tri-level code signal C). In this way, the signal f extracted from the sample hold circuit 29 is applied to each of the non-inverting input terminals of the two comparators 35 and 36 in the level comparator 34 as a reference signal. On the other hand, since the reference signal f is created by the delayer 32, in order to adjust the timing in view of the delayed time, for example, a delay of approximately 1/2 bit time interval is performed, as shown in FIG. The ternary code signal g 'which has become a waveform like this becomes two signals of the non-inverted amplified signal and the inverted-amplified signal by the amplifier 33, and then the comparator 35, (in the level comparator 34) ( Are applied to each inverting input terminal of 36). Here, the comparator 35 and 36 are provided at the threshold level where the reference signal f has a signal level of about 1/2 of the peak value, for example, with respect to the delayed tri-valued signal g ', When there are signal levels corresponding to +1 and -1, they are respectively obtained as +1 comparison signal outputs, and when the signal levels correspond to zero, they are supplied to the OR circuit 37 as zero comparison signal outputs.

이로 인하여, OR회로(37)의 출력신호, 즉 레벨비교기(34)의 출력신호는 제7h도에 (h)로 도시하는 바와 같이, 원 2치 부호와 동일한 부호의 디지탈신호로서 얻어진다.For this reason, the output signal of the OR circuit 37, that is, the output signal of the level comparator 34, is obtained as a digital signal having the same code as the original binary code, as shown by (h) in FIG.

더구나, 지연후의 재생신호(g')가 자기기록 재생과정에 있어서 레벨 변동등이 발생한 경우 그 레벨변동에 따라서 참조신호(f)도 변동하므로, 역치 레벨은 전기한 바와 같이 이 지연재생 신호(g')의 약 1/2의 신호 레벨이 있어 항시 레벨 비교된다. 또한 참조 신호(f)의 전송라인상에 시정수가 있지않기 때문에 예를들면 비트 간격내의, 순간적인 동안에, 레벨 변동을 입어 제7i도에 도시되는 바와 같이 지연재생신호(g')가 시각 t1내지 t2의 동안 레벨 저하한 때에 있어서도 참조신호 제7j도에 (f')로 도시하는 바와 같이 지연재생신호(g')의 레벨 저하에 추종하여 통상레벨 V1에서 V2의 레벨로 저하하고 레벨비교기(34)의 출력신호(h)는 2치 부호신호의 1비트에 상당하는 지각 t5내지 t6동안의 값(비트 간격 T6≒t6-t5)을 일정하게 간직하게 하는 것이다.In addition, when the regeneration signal g 'after the delay has caused a level change in the magnetic recording and reproduction process, the reference signal f also fluctuates according to the level change. Therefore, the threshold level is the delayed reproduction signal g as described above. There is a signal level of about 1/2 of ') so that the level is always compared. Also, since there is no time constant on the transmission line of the reference signal f, the delayed reproduction signal g 'is shown at time t 1 as shown in FIG. Even when the level decreases during t to t 2 , as shown by (f ') in the reference signal 7j, the level decreases from the normal level V 1 to the level of V 2 following the level reduction of the delayed reproduction signal g'. The output signal h of the level comparator 34 keeps the value (bit spacing T 6 ≒ t 6- t 5 ) for perception t 5 to t 6 corresponding to one bit of the binary code signal. .

제8도는 자동역치제어회로(241내지24n)중 한 회로의 제2실시예의 회로계통도를 도시한다. 제8도중 제6도와 동일 구성부분에는 동일번호를 부여하고 그 설명을 생략한다. 본 실시예에 의하면 양파정류기 (28)의 출력신호(d)가 참조신호의 최적 역치 레벨을 결정하기 위한 가변저항기(40)를 통하여 샘플홀드회로(29)에 공급됨과 동시에 지연기(41)를 통해서 레벨비교기(42)의 한쪽의 입력단자에 공급되고 여기서 샘플홀드회로(29)에서의 참조신호와 레벨 비교된다. 즉 지연기(41)로 부터는 제7g도에 도시되는 바 같이 실선(g1)(g'2)의 파형부분이 되풀이 되어파선에서 도시되는 것 같은 파형으로 된 지연양파 정류신호(지연 2치 부호신호)가 인출되기 때문에 레벨비교기(42)의 출력신호는 이 지연양파정류신호의 +1에 상당하는 신호 레벨에 대하여는 +1, 0에 상당하는 신호 레벨에 대하여는 0의 제7h도에 도시되는 바와 같은 원 2치 부호와 동일한 디지탈신호가 된다.8 shows a circuit diagram of a second embodiment of one of the automatic threshold control circuits 24 1 to 24n. In FIG. 8, the same components as those in FIG. 6 are assigned the same numerals, and description thereof will be omitted. According to the present embodiment, the output signal d of the onion rectifier 28 is supplied to the sample hold circuit 29 through the variable resistor 40 for determining the optimum threshold level of the reference signal, and at the same time the delayer 41 is supplied. Through this, it is supplied to one input terminal of the level comparator 42, where the level is compared with the reference signal from the sample hold circuit 29. That is, as shown in FIG. 7G, the delay portion 41 repeats the waveform portion of the solid line g 1 (g ' 2 ) and has a delayed-wave rectified signal (delayed binary code) having a waveform as shown by the broken line. Output signal of the level comparator 42 is shown in FIG. 7h of 0 for a signal level corresponding to +1 of this delayed-wave rectified signal, and 0 for a signal level corresponding to 0. It becomes the same digital signal as the same original binary code.

본 실시예는 제6도에 도시되는 제1실시예와 비교하고 레벨비교기(42)가 콤퍼레이터 한개로 구성할 수 있고 더구나 증폭기(33)가 필요하므로 회로구성이 간단하고 염가로 구성할 수 있다. 또한 제1실시예와 마찬가지고 재생신호의 레벨변동에 대하여 안정되고 더구나 레벨비교기(42)의 참조신호와 지연된 양파정류신호의 타이밍은 재생신호중에 짓트가 있어도 동일한 3치 부호신호로 부터 얻어졌기 때문에 일치한다.Compared with the first embodiment shown in FIG. 6, this embodiment has a level comparator 42 that can be configured with one comparator, and furthermore, because an amplifier 33 is required, the circuit configuration can be simplified and can be inexpensively configured. In addition, the timing of the reference signal of the level comparator 42 and the delayed onion rectifying signal is stabilized against the level fluctuation of the reproducing signal as in the first embodiment. do.

제9도는 본 발명 방치의 크로스톡 특성을 도시한다. 제9도중(Ⅰ)는 등화기(231내지 23n)의 출력 3치 부호신호의 스팩트럼을 도시하고(Ⅱ)는 인접 트랙으로 부터의 크로스톡 량을 표시한다. 여기서 제9도중 횡축의(fb)는 비트 주파수를 도시한다. (Ⅱ)에서 도시하는 특성의 크로스톡 량은 전기한 제5도에 도시된 구성의 크로스톡켠셀러회로(221내지 22n)에 의해 제9도에 (Ⅲ)으로 표시되는 바와 같이 대폭 억압되어 소음 레벨(Ⅳ)에 매우 가까운 것으로 된다.9 shows the crosstalk characteristics of the inventive arrangements. (9) shows the spectrum of the output tri-level code signal of the equalizers 23 1 to 23 n, and (II) shows the amount of crosstalk from adjacent tracks. Here, fb of the horizontal axis in FIG. 9 shows the bit frequency. The crosstalk amount of the characteristic shown in (II) is significantly suppressed as indicated by (III) in FIG. 9 by the crosstalk on-seller circuits 22 1 to 22n of the configuration shown in FIG. It becomes very close to level (IV).

따라서, 재생된 3치 부호신호는, 본 발명 장치의 크로스톡권셀러회로의 효과에 의해 S/N이 향상하고, 자동역치제어회로의 원2치 부호 재생시, 신호의 드롭아웃에 대응하고, S/N이 향상한 상승효과에 의해, 보다 정확하게 신호 레벨의 식별을 하게 할 수 있다.Therefore, the reproduced three-value code signal is improved by S / N due to the effect of the crosstalk winding circuit of the apparatus of the present invention, and corresponds to the dropout of the signal at the time of reproduction of the original binary code of the automatic threshold control circuit. The synergy effect of improved / N makes it possible to identify the signal level more accurately.

상술과 같이 본 발명이 되는 자기 재생장치는 멀티 트랙 재생용 자기헤드의-의 헤드캡에 의해-에 트랙의 이미 기록한 2치 부호신호를 재생하여 얻은 3치 부호신호가 공급되어 그 신호중의 인접 트랙으로 부터의 크로스톡 성분을 인접트랙의 재생신호와 거이 상쇄하여 억압하는 크로스톡켠셀러회로와, 크로스톡켠셀러회로의 출력 3치 부호신호의 파형등화를 등화기와, 이 등화기의 츨력 3치 부호신호에서 그 +1 및 -1에 상당하는 신호 레벨의 대략 피크치에서 샘픔링펄스 를 발생하는 수단과, 등화기의 출력 3치 부호신호의 양파정류 출력파형을 샘플링 펄스로 샘플링하여 그것을 홀드하는 샘플홀드회로와, 이 샘플홀드회로의 출력 참조신호와 이 참조신호와의 시간 맞춤을 위해 지연된 등화기의 출력 3치 부호신호를 각기 레벨 비교하고 이미 기록한 2치 부호신호와동일파형의 2치 부호신호를 출력하는 레벨 비교회로 수단에 의해 이뤄지는 회로가, 각 헤드캡 마다에 각기 설치된 때문에, S/N의 극히 좋은 3치 부호신호를 재생하여 얻어 신호 레벨의 식별을 정확하게 판별할 수가 있고, 또는 참조신호 전송라인상에 시정수를 갖고 있지 않기 때문에 순간적인 레벨 변동에 대하여도 추종이 가능하고 또한 3치 부호신호에서 샘플링 펄스를 발생시켜 이것에 의해 참조신호를 얻도록 하고 있기 때문에, 참조신호와 3치 부호신호의 타이밍을 일치시킬 수가 있고 이것들에 의해 부호 착오를 매우작게 할 수가 있고, 원 2치 부호 디지탈신호의 양호한 재생을 할 수 있는 등의 여러가지 장점을 가지고 있는 것이다.As described above, the magnetic reproducing apparatus of the present invention is supplied with a three-value code signal obtained by reproducing a previously recorded binary code signal of a track to a head cap of a magnetic track for multi-track reproduction, and the adjacent track in the signal is supplied. The crosstalk on-seller circuit which cancels and suppresses the crosstalk component from the signal of the adjacent track and the equalization waveform of the output 3-value code signal of the crosstalk-on-seller circuit are equalized. Means for generating a sampling ring pulse at approximately peak values of the signal levels corresponding to +1 and -1, and a sample holding circuit for sampling and holding the onion rectified output waveform of the output 3-value code signal of the equalizer with a sampling pulse. And compare the output reference signal of this sample-hold circuit with the output 3-value code signal of the delayed equalizer for time alignment with this reference signal, and record the binary value. Since the circuit formed by the level comparison circuit means for outputting the binary code signal of the same waveform as the call signal is provided for each head cap, the signal level can be identified by reproducing an extremely good 3-value code signal of S / N. Can be accurately determined, or since it does not have a time constant on the reference signal transmission line, it is possible to follow the instantaneous level fluctuations and generate a sampling pulse from the ternary code signal, thereby obtaining the reference signal. Since the timing of the reference signal and the ternary code signal can be matched with each other, the code error can be made very small and the good reproduction of the original binary code digital signal can be performed. It is.

Claims (1)

소망의 2치 부호의 디지탈신호를 변환기 및 지연기를 각기 통하여 해당 변환기에 귀환하고 해당 변환기에 있어서 2를 법으로 하는 가산에 의해 얻어진 기록용 2치 부호신호를 멀티트랙기록용 자기 헤드의 대응하는 헤드캡에 공급하여 기록된 멀티트랙이 있는 자기 기록 매체의 해당 멀티트랙을, 멀터트랙 재생용 자기 헤드의 각 헤드랩에 의해 각기 별로 재생하는 자기 재생장치에 있어서 상기 멀티트랙 재생용 자기헤드의 하나의 헤드갭에 의해 하나의 트랙의 기기록 2치 보호신호를 재생하여 얻은 3치 부호신호가 공급되어 해당 재생 3치 부호신호중의 인접 트랙으로 부터의 크로스톡 성분을 해당 인접 트랙의 재생신호와 거이 상쇄하여 억압하는 크로스톡켠셀러회로(221내지22n)와 해당 크로스톡켠셀러회로(221내지 22n)의 출력 3치 부호신호의 파형등화를 하는등화를 하는 등화기(231내지 23n)와, 해당 등화기의 출력 3치 부호신호에서 그 +1 및 -1에 상당하는 신호 레벨의거이 피크치에서 샘플링 펄스를 발생하는 샘플링 펄스 발생기(31)와 해당 등화기의 출력 3치 부호신호의 양파정류 출력파형을 해당 샘플링 펄스로 샘플링하여 그것을 홀딩하는 샘플홀드회로(29)와, 해당 샘플홀드 회로의 출력 참조신호와 해당 참조신호의 시간 맞춤을 위해 지연된 해당 등화기의 출력 3치 부호신호를 각기 레벨 비교하고 상기 기기록 2치 부호신호와 동일파형의 2치 부호신호를 출력하는 레벨 비교기(34)에 의해 이뤄지는 회로가, 해당 각 헤드캡 마다에 각기 설치된 것을 특징으로 하는 자기 재생장치.The corresponding binary coded signal of the magnetic head for multitrack recording obtained by returning the desired binary coded digital signal to the corresponding transducer through the transducer and the retarder, respectively, and adding by means of 2 in the transducer. In a magnetic reproducing apparatus for reproducing a corresponding multitrack of a magnetic recording medium having a multitrack recorded by feeding it to a cap by each head wrap of a magnetic head for multitrack reproduction, one of the magnetic tracks for multitrack reproduction The head gap is supplied with a three-value code signal obtained by reproducing the device lock binary protection signal of one track, and cancels the crosstalk component from the adjacent track among the reproduction three-value code signals with the reproduction signal of the corresponding track. the cross-selling tokkyeon suppressing circuit (22 1 to 22n) and the corresponding cross-selling tokkyeon circuits (22 1 to 22n) output waveform of the code signal and the like of the installation To equalize the equalizer (23 1 to 23n) and the equalizer output sampling pulse generator 31 for generating a sampling pulse in the signal level corresponding to the peak value uigeoyi in installation code signal on the +1 and -1 to that with A sample hold circuit 29 for sampling and holding the onion rectified output waveform of the output tri-level code signal of the equalizer with the corresponding sampling pulses, and delayed for time alignment of the output reference signal of the sample hold circuit and the reference signal. A circuit composed of a level comparator 34 for level comparison of the output three-value code signal of the equalizer and outputting the device binary code signal and the binary code signal of the same waveform is provided for each head cap. Magnetic regeneration device, characterized in that installed.
KR8203092A 1981-07-10 1982-07-10 Magnetic reproducing apparatus KR880000622B1 (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP107938 1981-07-10
JP56107938A JPS5812110A (en) 1981-07-10 1981-07-10 Magnetic reproducer
JP56-107938 1981-07-10

Publications (2)

Publication Number Publication Date
KR840000859A KR840000859A (en) 1984-02-27
KR880000622B1 true KR880000622B1 (en) 1988-04-18

Family

ID=14471848

Family Applications (1)

Application Number Title Priority Date Filing Date
KR8203092A KR880000622B1 (en) 1981-07-10 1982-07-10 Magnetic reproducing apparatus

Country Status (3)

Country Link
JP (1) JPS5812110A (en)
KR (1) KR880000622B1 (en)
SU (1) SU1147255A3 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02236823A (en) * 1989-03-09 1990-09-19 Nec Corp Optical recording and reproducing system
JP2600905B2 (en) * 1989-05-29 1997-04-16 日本電気株式会社 Optical recording / reproducing method

Also Published As

Publication number Publication date
SU1147255A3 (en) 1985-03-23
KR840000859A (en) 1984-02-27
JPS5812110A (en) 1983-01-24

Similar Documents

Publication Publication Date Title
JP2996252B2 (en) Device for recording digital information signals
US4367495A (en) Method and apparatus for magnetic recording and reproduction of digital signal
KR930000441B1 (en) Digital signal recording device
GB2087195A (en) Switching apparatus for pcm and video signals
EP0385867A2 (en) Digital signal reproducing apparatus
KR880000622B1 (en) Magnetic reproducing apparatus
US4495528A (en) Magnetic reproducing system for a digital signal
JP2603706B2 (en) Binary digital signal reproduction device
KR930011430B1 (en) Digital signal recording circuit
JPH04177603A (en) Magnetic disk drive
JPH0559482B2 (en)
JPS6051163B2 (en) Digital signal recording and reproducing device
JPS6059826A (en) Compensator of signal defect or noise of pcm voice transmission
KR880002694B1 (en) Signal detecting apparatus
JPS5954011A (en) Recording circuit
KR0144870B1 (en) Noise eliminating apparatus
JP2845878B2 (en) Recording / reproducing method of digital synchronization signal
JPS59160807A (en) Recording and reproducing device of digital signal
KR0151030B1 (en) Digital recording-reproducing device with equalizer in common
KR100217820B1 (en) Recording amplifier gain setting device of digital vcr
SU1327164A2 (en) Method of digital magnetic record-playback
KR100236704B1 (en) Reproduction equalizer of a digital vcr
JPH09161209A (en) Magnetic recording/reproducing device
JPH01151077A (en) Digital magnetic picture recording and reproducing device
KR950001714A (en) High-density digital signal recording and reproducing device