KR870011796A - Demodulation Phase Era Attenuation Circuit - Google Patents

Demodulation Phase Era Attenuation Circuit Download PDF

Info

Publication number
KR870011796A
KR870011796A KR870005316A KR870005316A KR870011796A KR 870011796 A KR870011796 A KR 870011796A KR 870005316 A KR870005316 A KR 870005316A KR 870005316 A KR870005316 A KR 870005316A KR 870011796 A KR870011796 A KR 870011796A
Authority
KR
South Korea
Prior art keywords
signal
phase
generating
direct
carrier
Prior art date
Application number
KR870005316A
Other languages
Korean (ko)
Other versions
KR950004103B1 (en
Inventor
리챠드 캠프벨 3세 에드워드
가턴 루이스 2세 헨리
Original Assignee
글렌에이취. 브르스틀
알 씨 에이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US06/868,113 external-priority patent/US4686569A/en
Priority claimed from US06/878,260 external-priority patent/US4688096A/en
Application filed by 글렌에이취. 브르스틀, 알 씨 에이 코포레이션 filed Critical 글렌에이취. 브르스틀
Publication of KR870011796A publication Critical patent/KR870011796A/en
Application granted granted Critical
Publication of KR950004103B1 publication Critical patent/KR950004103B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/455Demodulation-circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals
    • H03D3/009Compensating quadrature phase or amplitude imbalances
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • H04N5/211Ghost signal cancellation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Power Engineering (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Noise Elimination (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음No content

Description

복조 위상 에라 감쇄 회로Demodulation Phase Era Attenuation Circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 실시예를 포함하는 텔레비젼 수신기 부분의 블록다이어그램.1 is a block diagram of a television receiver portion incorporating an embodiment of the invention.

제2도는 제1도에 도시된 텔레비젼 수신기의 부분에 사용될 수 있는 복조 위상 에라 검출기의 블록다이어그램.2 is a block diagram of a demodulation phase error detector that may be used for the portion of the television receiver shown in FIG.

제3도는 제1도에 도시된 텔레비젼 수신기의 부분에 사용될 수 있는 위상고정루프의 블록다이어그램.3 is a block diagram of a phase locked loop that can be used for the portion of the television receiver shown in FIG.

Claims (10)

직접 반송파신호와 지연된 직접 반송파신호의 벡터합인 반송파 신호를 포함하는 래디오 주파수 텔레비젼 신호를 처리하기 위하여 직접 반송파신호를 포함하는 직접 신호성분과 지연되 직접 반송파신호를 포함하는 지연되 직접 신호성분을 갖고 있는 래디오 주파수 텔레비젼 신호를 인가시키는 입력단자, 상기 입력단자에 결합되어 상기 주파수 텔레비젼 신호로부터 상기 반송파 신호를 추출하는 수단(14), 상기 반송파 신호 추출수단에 결합되어 있으며, 상기 추출된 반송파 신호에 의해 결정된 주파수와 위상을 갖고 있는 발진신호를 발생시키는 위상 고정 루프회로(16)를 포함하며, 상기 위상 고정루프회로(16)는 상기 추출된 반송파신호와 상기 발진신호에 응답하여 상기 발진 및 추출된 반송파 신호 사이의 위상차를 나타내는 위상차신호를 발생시키는 위상비교기(310)를 구비하는 시스템에서 복조 위상 에라를 감소시키는 회로에 있어서, 상기 입력단자에 결합되어 상기 래디오 주파수 텔레비젼 신호와 상기 발진신호에 응답하여 직접 및 지연된 직접 신호 성분을 각각 갖고 있는 제1(I) 및 제2(Q)베이스밴드신호를 발생시키는 검출수단(18,22)(그러나 상기 래디오 주파수 텔레비젼 신호에 의해 반송파 진폭 변조 정보를 나타내는 상기 제1 및 제2베이스밴드 신호의 직접 신호성분은 상호 혼선 왜곡 성분을 포함할 수 있다.) 상기 검출수단(18,22)에 결합되고 상기 베이스밴드신호중 적어도 하나에 응답하여 상기 직접 반송파 신호와 상기 지연된 직접 반송파 신호의 백터합과 상기 직접 반송파 신호 사이의 위상차에 비례하는 위상 제어신호를 발생시키는 수단(26:630) 및 상기 위상 제어신호에 응답하여 실제로 감소된 혼선 왜곡 성분을 갖고 있는 변형된 제1베이스밴드신호를 발생시키기 위해 상기 위상차신호와 상기 제1베이스밴드신호 중 하나를 변형시키는 위상보정회로(312,316,318 : 628,632)를 포합하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.It has a direct signal component including a direct carrier signal and a delayed direct signal component including a delayed direct carrier signal for processing a radio frequency television signal including a carrier signal that is a vector sum of the direct carrier signal and the delayed direct carrier signal. An input terminal for applying a radio frequency television signal, means 14 for extracting the carrier signal from the frequency television signal, coupled to the carrier signal extracting means, by the extracted carrier signal And a phase locked loop circuit 16 for generating an oscillation signal having a determined frequency and phase, wherein the phase locked loop circuit 16 includes the extracted carrier signal and the oscillated signal in response to the extracted carrier signal and the oscillation signal. When a phase difference signal indicating a phase difference between signals is generated Is a circuit for reducing a demodulated phase error in a system having a phase comparator (310), the first coupled component coupled to the input terminal having direct and delayed direct signal components in response to the radio frequency television signal and the oscillation signal, respectively. Detection means 18,22 for generating first (I) and second (Q) baseband signals (but a direct signal of said first and second baseband signals representing carrier amplitude modulation information by said radio frequency television signal); The component may comprise a crosstalk distortion component.) A vector sum of the direct carrier signal and the delayed direct carrier signal and the direct carrier coupled to the detection means 18 and 22 and in response to at least one of the baseband signals. Means (26: 630) for generating a phase control signal proportional to the phase difference between the signals and an actual response in response to the phase control signal; And a phase correction circuit (312, 316, 318: 628, 632) for modifying one of the phase difference signal and the first base band signal to generate a modified first baseband signal having a reduced crosstalk distortion component. Demodulation Phase Era Attenuation Circuit. 제1항에 있어서, 상기 위상보정회로는 가산기(312)와 전압제어된 발진기(318)을 포함하며, 상기 위상제어신호를 상기 위상제어신호의 크기를 감소시키는 면에서 상기 발진신호의 위상을 변화시키는 경향이 있는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.The phase compensating circuit of claim 1, wherein the phase compensating circuit comprises an adder 312 and a voltage controlled oscillator 318, wherein the phase control signal changes the phase of the oscillation signal in terms of reducing the magnitude of the phase control signal. A demodulation phase-era attenuation circuit, characterized in that it tends to be. 제1항에 있어서, 상기 위상 보정회로는 위상보정신호를 발생시키는 수단(632)과 상기 위상보정신호와 상기 제1베이스밴드신호를 결합시키는 수단(628)을 포함하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.2. The demodulation phase error as claimed in claim 1, wherein said phase correction circuit comprises means 632 for generating a phase correction signal and means 628 for combining said phase correction signal with said first baseband signal. Attenuation circuit. 제1,2 또는 3항에 있어서, 상기 래디오 주파수 텔레비젼 신호는 주기 전이를 갖는 동기 신호성분(VSYNC)를 포함하며, 상기 위상 제어신호발생수단(26 : 630)은 상기 제1 및 제2베이스밴드신호에 응답하여 상기 주기전이중 한전이 바로전후 시간에 상기 제2베이스밴드 신호의 값 사이의 차와 상기 주기중 한주기 바로 전후 시간에 상기 제1베이스밴드 신호의 값 사이의 차의 비율에 비례하는 신호를 발생시키는 수단을 포함하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.4. The radio frequency television signal according to claim 1, 2, or 3, wherein said radio frequency television signal comprises a synchronization signal component (VSYNC) having a period transition, and said phase control signal generating means (26: 630) comprises said first and second basebands. In proportion to the ratio of the difference between the value of the second baseband signal at a time immediately before or after the period before the full-duplex electric shock in response to a signal and the value of the first baseband signal at a time immediately before or after the one period of the period. And means for generating a signal. 제3항에 있어서, 상기 위상 보정 신호발생수단(632)은 상기 위상 제어신호에 응답하여 상기 직접 및 고스트 반송파신호의 벡터합과 상기 직접 반송파신호 사이의 위상차의 코사인에 비례하는 상기 위상보정신호를 발생시키는 수단을 포함하며, 상기 결합수단(628)은 상기 위상보정신호로 상기 제1베이스밴드신호를 증배하는 수단(812)을 포함하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.4. The phase correction signal generating means (632) according to claim 3, wherein the phase correction signal generating means (632) outputs the phase correction signal in proportion to the cosine of the phase difference between the vector sum of the direct and ghost carrier signals and the direct carrier signal in response to the phase control signal. And means for generating, said combining means (628) comprising means (812) for multiplying said first baseband signal with said phase correction signal. 제3항에 있어서, 상기 위상제어신호는 상기 직접 및 고스트 반송파 신호의 벡터합과 상기 직접 반송파 신호사이의 위상차의 탄젠트에 비례하며, 상기 위상 보정신호발생수단(632)은 상기 위상차신호에 응답하여 상기 위상차신호로 표현된 위상차의 코사인과 사인에 각각 비례하는 상기 제1 및 제2위상 보정신호를 발생시키는 수단을 포함하고, 상기 결합수단(628)은 제1 및 제2실 및 허입력부와 실 및 허출력부를 갖고 있으면 상기 제1실 및 허입력부는 상기 제1 및 제2베이스밴드 신호를 각각 수신하도록 연결되어 있고, 상기 제2시 및 허입력부는 상기 제1 및 제2위상 보정신호를 각각 수신하도록 연결되어 있고, 상기 실 및 허출력부는 실제로 감소된 혼선 왜곡성분을 갖는 상기 변형된 제1 및 제2베이스밴드 신호를 각각 제공하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.4. The control circuit according to claim 3, wherein the phase control signal is proportional to the tangent of the phase difference between the vector sum of the direct and ghost carrier signals and the direct carrier signal, and the phase correction signal generating means 632 responds to the phase difference signal. Means for generating the first and second phase correction signals proportional to the cosine and the sine of the phase difference represented by the phase difference signal, wherein the coupling means 628 comprises: And the first chamber and the virtual input unit are connected to receive the first and second baseband signals, respectively, and the second hour and the virtual input unit respectively receive the first and second phase correction signals. Are coupled to receive, the real and virtual outputs respectively provide the modified first and second baseband signals each having a reduced crosstalk distortion component. Phase Era attenuation circuit. 제1항에 있어서, 상기 발생수단(26)에 의해 발생된 상기 위상 제어신호의 크기는 위상각에 비례하며, 그에 의해서 상기 발진신호는 상기 직접 반송파신호에 관련되는 직각 위상에 되지 않는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.The method of claim 1, wherein the magnitude of the phase control signal generated by the generating means (26) is proportional to the phase angle, whereby the oscillation signal does not become a quadrature phase associated with the direct carrier signal. Demodulation phase error attenuation circuit. 제1또는 제7항에 있어서, 상기 래디오 주파수 텔레비젼신호는 수직 펄드 동기 신호성분(VSYNC)을 포함하고, 상기 위상 제어신호발생수단(26)은 상기 수직 펄드 동기신호성분에 대응하는 상기 검출수단(18,22)에 의해 제공된 베이스밴드신호의 성분에 응답하여 상기 위상 제어신호를 발생하시키는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.8. The radio frequency television signal according to claim 1 or 7, wherein said radio frequency television signal comprises a vertical pulse synchronizing signal component (VSYNC), and said phase control signal generating means (26) comprises said detecting means (corresponding to said vertical pulse synchronizing signal component). And demodulating the phase control signal in response to the components of the baseband signal provided by (18,22). 제8항에 있어서, 상기 수직 펄드 동기신호성분은 주기 전이를 포함하고, 상기 위상 제어신호 발생수단(26)은 상기 제2동기 검출수단에 연결되어 상기 주기 전이중 한 전이의 바로 전시간에 그리고 상기 주기전 이중 한 전이의 바로 후시간에 상기 제2베이스밴드 신호에 대응하는 제1 및 제2샘플을 발생시키는 샘플 및 홀드수단(210,214), 및 상기 샘플 및 홀드수단에 연결되어 상기 제1 및 제2 샘플 사이의 차에 비례하는 신호를 발생시키는 샘플 감산수단(218)을 포함하는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.9. The apparatus of claim 8, wherein the vertical pulse synchronizing signal component comprises a periodic transition, and the phase control signal generating means (26) is connected to the second synchronous detecting means to immediately before the transition of one of the periodic transitions and the Sample and hold means 210 and 214 for generating first and second samples corresponding to the second baseband signal immediately after one of the transitions before the cycle, and connected to the sample and hold means; And demodulating means for generating a signal proportional to the difference between the two samples. 제1항에 있어서, 상기 위상고정루프(16)는 주파수 제어신호에 응답하여 상기 발진신호를 발생시키는 변수발진기(318), 상기 변수발진기 및 상기 반송파 신호 발생수단에 결합되어 상기 발진 신호와 상기 추출된 반송파신호 사이의 위상차에 비례하는 위상차신호를 발생시키는 위상비교수단(310) 및 상기 위상 비교수단에 결합되어 상기 변수 발진기에 대한 주파수 제어신호를 발생시키기 위하여 상기 차이 신호와 상기 제어신호를 결합시키는 수단(312)을 포함사는 것을 특징으로 하는 복조 위상 에라 감쇄 회로.The oscillation signal and the extraction unit of claim 1, wherein the phase-locked loop 16 is coupled to a variable oscillator 318, the variable oscillator, and the carrier signal generating means for generating the oscillation signal in response to a frequency control signal. A phase comparison means 310 for generating a phase difference signal proportional to a phase difference between the carrier signals and the phase comparison means to combine the difference signal and the control signal to generate a frequency control signal for the variable oscillator. Demodulation phase-era attenuation circuitry comprising means (312). ※참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: It is to be disclosed based on the initial application.
KR1019870005316A 1986-05-29 1987-05-28 Circuitry fo rreducing demodulation phase error KR950004103B1 (en)

Applications Claiming Priority (6)

Application Number Priority Date Filing Date Title
US868,113 1978-01-09
US868113 1986-05-29
US06/868,113 US4686569A (en) 1986-05-29 1986-05-29 Circuitry for reducing demodulation phase error as for an automatic deghosting system
US878260 1986-06-25
US06/878,260 US4688096A (en) 1986-06-25 1986-06-25 Demodulation phase error compensation circuitry as for an automatic deghosting system
US878,260 1986-06-25

Publications (2)

Publication Number Publication Date
KR870011796A true KR870011796A (en) 1987-12-26
KR950004103B1 KR950004103B1 (en) 1995-04-25

Family

ID=27128036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870005316A KR950004103B1 (en) 1986-05-29 1987-05-28 Circuitry fo rreducing demodulation phase error

Country Status (7)

Country Link
JP (1) JP2627270B2 (en)
KR (1) KR950004103B1 (en)
DE (1) DE3718103A1 (en)
FR (1) FR2599574B1 (en)
GB (1) GB2191367B (en)
HK (1) HK41395A (en)
SG (1) SG28693G (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100311522B1 (en) * 1999-07-31 2001-10-18 서평원 Distortion Signal Compensation Method and Device in Digital TV

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2287144B (en) * 1994-02-23 1998-11-18 Motorola Israel Ltd A radio device and a single-frequency radio transponder
DE4427018A1 (en) * 1994-07-29 1996-02-08 Siemens Ag Circuit arrangement for intermediate frequency demodulation

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5199922A (en) * 1975-02-28 1976-09-03 Matsushita Electric Ind Co Ltd
JPS535559A (en) * 1976-07-05 1978-01-19 Nec Corp Synchronous demodulation system
JPS5942518B2 (en) * 1976-12-24 1984-10-15 ソニー株式会社 signal control circuit
FR2398423A1 (en) * 1977-07-22 1979-02-16 Mitsubishi Electric Corp GHOST WAVE CANCELLATION CIRCUIT
JPS54150027A (en) * 1978-05-18 1979-11-24 Sony Corp Television picture receiver
US4374400A (en) * 1981-06-16 1983-02-15 Rca Corporation Television ghost cancellation system with ghost carrier phase compensation
US4703357A (en) * 1985-12-24 1987-10-27 Rca Corporation Adaptive television deghosting system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100311522B1 (en) * 1999-07-31 2001-10-18 서평원 Distortion Signal Compensation Method and Device in Digital TV

Also Published As

Publication number Publication date
JP2627270B2 (en) 1997-07-02
KR950004103B1 (en) 1995-04-25
FR2599574A1 (en) 1987-12-04
GB2191367A (en) 1987-12-09
HK41395A (en) 1995-03-31
FR2599574B1 (en) 1990-08-31
GB8712044D0 (en) 1987-06-24
SG28693G (en) 1993-05-21
DE3718103A1 (en) 1987-12-03
GB2191367B (en) 1990-04-11
JPS62287781A (en) 1987-12-14
DE3718103C2 (en) 1989-09-07

Similar Documents

Publication Publication Date Title
KR980007179A (en) Synchronizer
US5699011A (en) DC offset compensation method and apparatus
CA2125260A1 (en) Automatic Frequency Control Apparatus and Method Therefor
GB2017436A (en) A circuit for recovering the carrier of an amplitude modulated synchronous digital signal
WO1998006172A9 (en) Dc offset compensation method and apparatus
KR0132872B1 (en) Digital modem
EP0053939B1 (en) Digital phase locked loop pull-in circuitry
USRE38932E1 (en) Digital demodulator
KR870011796A (en) Demodulation Phase Era Attenuation Circuit
KR870006774A (en) Multipath Distortion Correction System
US5949829A (en) Central error detecting circuit for FSK receiver
JPH0588023B2 (en)
KR840001036A (en) TV Multiple Phase Deletion System with Satellite Controlled Remodulation Device
CA2262882C (en) Frequency lock indicator for fpll demodulated signal having a pilot
KR910004015A (en) Quadrature Modulation Demodulation Method and Circuit Using Remote PLL
JP2931454B2 (en) Digital phase modulation signal demodulation circuit
KR860002923A (en) Synchronous Video Signal Detection Circuit
GB1507638A (en) Receiver for synchronous data signals
JPS6115610B2 (en)
US4486782A (en) Frequency stabilization of a VCO FM modulator
US5675283A (en) Pilot recovery and polarity detection system
JPS5829907B2 (en) Carrier extraction method
KR100339392B1 (en) Apparatus for recovering clock of digital demodulating system
JPS6489692A (en) Chrominance signal modulation and demodulation device
JP2600991B2 (en) Demodulation method

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20040318

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee