KR830001827B1 - Stereo multiplex circuit - Google Patents

Stereo multiplex circuit Download PDF

Info

Publication number
KR830001827B1
KR830001827B1 KR1019800003753A KR800003753A KR830001827B1 KR 830001827 B1 KR830001827 B1 KR 830001827B1 KR 1019800003753 A KR1019800003753 A KR 1019800003753A KR 800003753 A KR800003753 A KR 800003753A KR 830001827 B1 KR830001827 B1 KR 830001827B1
Authority
KR
South Korea
Prior art keywords
signal
separation
electric field
stereo
degree
Prior art date
Application number
KR1019800003753A
Other languages
Korean (ko)
Inventor
노보루 후스이
각지 다나까
Original Assignee
산요덴기 가부시기가이샤
이우에 가오루
도교산요덴기 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 산요덴기 가부시기가이샤, 이우에 가오루, 도교산요덴기 가부시기가이샤 filed Critical 산요덴기 가부시기가이샤
Priority to KR1019800003753A priority Critical patent/KR830001827B1/en
Application granted granted Critical
Publication of KR830001827B1 publication Critical patent/KR830001827B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R5/00Stereophonic arrangements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Acoustics & Sound (AREA)
  • Signal Processing (AREA)
  • Stereo-Broadcasting Methods (AREA)

Abstract

내용 없음.No content.

Description

스테레오 멀티 플렉스회로Stereo multiplex circuit

제1도는 종래의 스테레오 멀리플렉스 회로의 특성을 표시한 특성도.1 is a characteristic diagram showing the characteristics of a conventional stereo mulplex circuit.

제2도는 S/N 개선도와 분리도와의 관계를 표시한 특성도.2 is a characteristic diagram showing the relationship between S / N improvement and separation.

제3도는 본 발명의 일 실시예를 표시한 회로도.3 is a circuit diagram showing an embodiment of the present invention.

제4도는 그 신호 변환단의 일출력 특성을 표시한 특성도.4 is a characteristic diagram showing one output characteristic of the signal conversion stage.

제5도는 제3도의 회로의 제어신호와 분리도와의 관계를 표시한 특성도.5 is a characteristic diagram showing the relationship between the control signal and the separation degree of the circuit of FIG.

제6도는 제3도의 회로특성을 표시한 특성도.6 is a characteristic diagram showing the circuit characteristics of FIG.

제7도는 제3도의 신호 변환단의 다른 실시예를 표시한 회로도.7 is a circuit diagram showing another embodiment of the signal conversion stage of FIG.

제8도는 제3도의 신호 변환단의 또 다른 실시예를 표시한 회로도.8 is a circuit diagram showing another embodiment of the signal conversion stage of FIG.

본 발명은, 스테레오 멀리플렉스 회로의 개량에 관한 것으로, 특히 분리도를 악화시키지 않고, S/N (신호대 잡음비)의 양호한 선을수 행할 수 있는 스테레오 멀티플렉스 회로를 제공한는 것이다.The present invention relates to an improvement of a stereo mulplex circuit, and in particular, to provide a stereo multiplex circuit capable of performing a good line of S / N (signal-to-noise ratio) without degrading the degree of separation.

스테레오 수신은, 약전계가 되면, 모노럴수신 보다도 S/N이 대폭 악화된다는 것은 이미 알려저 있다. 특히 카아 스테레오 등에 있어서는, 수신 신호의 전계 강도가 급격하게 변화하며, 특히 빌딩 사이 등에 있어서는, 수신 신호의 전계 강도가 극단적으로 작아저서, 청취자에게 듣기 힘드는 상태가 된다. 이 때문에 종래부터, 수신신호의 전계 강도가 소정의 레벨 이하로 저하되면, 스테레오 수신상태를 강제적으로 모노럴 수신상태로 절환하여, S/N의 개선을 행한다는 것이 제안되고 있다. 그러나, 상기 강제적인 절환은,It is known that stereo reception is significantly worse in S / N than in monaural reception when it becomes a weak electric field. In particular, in a car stereo or the like, the electric field strength of a received signal changes abruptly. In particular, in a building or the like, the electric field strength of a received signal is extremely small, and the listener is hard to hear. For this reason, conventionally, when the electric field strength of a received signal falls below a predetermined level, it has been proposed to improve the S / N by forcibly switching the stereo reception state to the monaural reception state. However, the forced switching is

(가) 급격한 S/N변화가 생기기 때문에, 청취자에 불쾌감을 준다.(A) Because of the sudden S / N change, the listener is offended.

(나) 스테레오 음장이 모노럴 음장으로 급격히 변화하기 때문에, 청취자에 이화감을 준다.(B) Since the stereo sound field changes rapidly to the monaural sound field, it gives a listener a sense of reason.

(다) 스테레오 수신으로부터 모노럴 수신에 절환될 때, 충격음이 발생한다.(C) When switching from stereo reception to monaural reception, an impact sound is produced.

등의 결점이 생긴다.Defects such as

그래서, 상기 여러가지의 결점을 개선하는 것으로서, 스테레오 분리도를, 수신신호의 전계강도에 따라서 변화시켜서, 약전계로 됨에 따라서 모노럴 수신상태로 서서히 이행시키는 기술이 긍지되어 있다.Therefore, in order to improve the above various drawbacks, the technology of shifting the stereo separation degree according to the electric field strength of the received signal and gradually transitioning to the monaural reception state as it becomes a weak electric field is proud.

제1도에 표시함과 같이, 모노럴 수신시의 S/N(점선(a)을, 스테레오 수신시의 S/N(점선(b))에 비해, 약전계 일 때 는 양호하게 된다. 또, 제2도에 표시함과 같이, S/N의 개선도는, 분리도와 소정의 관계를 가지고 있기 때문에, 분리도를 조정하므로서, S/N이 개선되는 것은 명백한 것이다. 그리고 제1도의 일점쇄선(c)과 같이 분리도를 개선시키므로서, 제1도 실선(d)와 같이, S/N의 개선을 행할 수 있다. 이와 같은 종래의 기술에 있어서는, 제1도의 전계 강도범위(A)에 있어서, 상기 (가), (나) 및 (다)의 결점을 모두 해소할 수 있다다 특징을 가지고 있다. 그러나, 상기 범위(A)와 같은 개선을 행하기 위해서는, 전계 강도범위(B)의 분리도를 악화시키지 않으면 안되고, 또한 제2도에서 명백한 바와 같이, 범위(B), 즉 분리도가 20dB 이상에서는 분리도를 악화시킨 것에 비해서, S/N의 개선을 달성할 수 없고, 본래 스테레오 수신해야 될 전계강도에 있어서, 분리도를 악화시키지 않으면 안된다는 불이익만이 남는다.As shown in Fig. 1, the S / N (dotted line a) at the monaural reception is better when the weak electric field is compared to the S / N at the stereo reception (dotted line b). As shown in Fig. 2, since the degree of improvement of S / N has a predetermined relationship with the degree of separation, it is evident that the S / N is improved by adjusting the degree of separation. By improving the degree of separation as shown in Fig. 1), the S / N can be improved as in the solid line d of Fig. 1. In such a conventional technique, in the electric field strength range A of Fig. 1, All of the disadvantages of (A), (B), and (C) can be eliminated, but in order to achieve the same improvement as in the above range (A), the degree of separation of the electric field strength range (B) is deteriorated. In addition, as is apparent from FIG. 2, in the range B, that is, the separation degree is 20 dB or more, The only disadvantage is that an improvement in S / N cannot be achieved, and the field strength, which must be originally received in stereo, must deteriorate the separation.

따라서, 분리도를 조정해서 스테레오 수신 상태로부터 모노럴 수신 상태로 원활하게 이행시키는 종래의 기술에 있어서는, 전계강도 범위(A)에서는 충분한 효과를 얻을 수 있으나, 전계 강도범위(B)에서는 반대로 분리도의 악화라는 다른 결점이 생기게 된다.Therefore, in the prior art in which the degree of separation is adjusted to smoothly transition from the stereo reception state to the monaural reception state, a sufficient effect can be obtained in the electric field strength range (A). There are other drawbacks.

본 발명은, 상술한 결점을 참조해서 이루어진 것으로, 이하 실시예에 따라 도면을 참조하면서 설명한다. 제3도는 본 발명의 일실시예를 표시하는 것으로, (1)은 제1및 제2트랜지스터(2), (3)로 된 제1차동 스워칭단, (4)은 제3및 제4트랜지스터(5), (6)로 된 제2차동 스유칭단, (7)은 제5및 제6트랜지스터(8), (9) 서 이루어지고, 상기 제1및 제2차동 스위칭단(1), (4)에 스테레오 복합신호를 인가하는 차동증폭단, (10)은 제7및 제8트랜지스터(11), (12)로 이루어지고, 상기 제1및 제2차동 스워칭단(1), (4)에 대하여, 38KHz 스워칭 신호를 공급하는 스워칭 신호 공급단, (13)은 상기 제7및 제8트랜지스터(11), (12)의 동작전류를 정하는 정전류 트랜지스터, (14)는 이 정전류 트랜지스터(13)를 제어하는 트랜지스터는, (15)는 FM 스테레오 수신기의 IF(주간주파) 단, 및(16)은, 이 IF 단(15)에서 얻어지는 수신신호의 전계강도에 따른 신호를, 상기 제어 트랜지스터(14)에 인가하기 위한 신호 변환단으로, 이 신호변환단(16)은, 직렬 접속된 제1및 제2저항(17), (18)과, 마찬가지로 직렬접속된 제3및 제4저항(19), (20)과, 상기 제1저항(17)을 단락하기 위한 단락 트랜지스터(21)에 의해서 구성되고 있다.The present invention has been made with reference to the above-described drawbacks and will be described with reference to the drawings according to the following embodiments. 3 shows an embodiment of the present invention, where (1) is a first differential switching stage consisting of first and second transistors (2) and (3), and (4) is a third and fourth transistor. (5) and (6), the second differential training stage, (7) is made up of the fifth and sixth transistors (8), (9), the first and second differential switching stages (1), ( A differential amplifier stage (10) for applying a stereo composite signal to 4) is composed of seventh and eighth transistors (11) and (12), and the first and second differential switching stages (1) and (4). Is a constant current transistor for determining an operating current of the seventh and eighth transistors 11 and 12, and 14 is a constant current transistor. 13, a reference numeral 15 denotes an IF (frequency) stage of an FM stereo receiver, and 16 a signal according to the electric field strength of a received signal obtained by the IF stage 15. A signal conversion stage for applying to (14). Thus, the signal conversion stage 16 includes the first and second resistors 17 and 18 connected in series, the third and fourth resistors 19 and 20 connected in series, and the first and second resistors 17 and 18, respectively. It is comprised by the short circuit transistor 21 for shorting one resistor 17. As shown in FIG.

여기서, 수신신호의 전계강도가 충분히 작은(대략 0) 것이라고 한다면 신호변환단(16)의 출력전압, 즉제어트랜지스터(14)의 베이스 전압은, 대략 0볼트이고, 제어 트랜지스터(14) 및 정전류 트랜지스터(13)는오프가 된다. 이 때문에, 스위칭 신호공급단(10)의 제7및 제8트랜지스터(11), (12)로 오프가 되고, 제1및 제2차동스위칭단(1), (4)을 구성하는 각 트랜지스터는 완전히 온 상태가 되어서, 모노럴 생태로 되므로입력단자(22)에서 차동증폭단(7)을 개재하여 제1및 제2차동 스위칭단(1), (4)에 인가되는 스테레오 복합신호는, 그대로 좌우 출력단자(23), (24)에 도출되어, 모노럴 수신이 달성된다.If the electric field strength of the received signal is sufficiently small (approximately 0), the output voltage of the signal conversion stage 16, that is, the base voltage of the control transistor 14 is approximately 0 volts, and the control transistor 14 and the constant current transistor are 13 is turned off. For this reason, the transistors that are turned off to the seventh and eighth transistors 11 and 12 of the switching signal supply stage 10, and each transistor constituting the first and second differential switching stages 1 and 4 are Since it is completely turned on and becomes a monaural ecology, the stereo composite signal applied to the first and second differential switching stages 1 and 4 via the differential amplifier stage 7 at the input terminal 22 is left and right output as it is. Derived at terminals 23 and 24, monaural reception is achieved.

다음에, 수신신호의 전계강도가 약간 커지면, IF단(15)에서 신호 변환단(16)에 공급되는 신호도 약간 커지며, 제어트랜지스터(14)의 베이스 전압은, 제1및 제2저항(17), (18)으로 분압된 값이 된다.Next, when the electric field strength of the received signal is slightly increased, the signal supplied from the IF terminal 15 to the signal conversion terminal 16 is also slightly increased, and the base voltage of the control transistor 14 is the first and second resistors 17. ) And (18).

그리고, 수신신호의 전계강도가 보다 커져서, IF단(15)에서 신호변환단(16)에 인가되는 신호전압을, 제3및 제4저항(19), (20)으로 분압된 값이, 단락 트랜지스터(21)의 베이스. 에미터간 동작개시 전압을 초과하면, 상기 단락 트랜지스터(21)가 온이되어, 제1저항(17)이 단락되고, 제어 트랜지스터(14)의 베이스 전압은 급격히 커져서, 대략 IF 단(15)에서 신호 변환단(16)에 공급되는 신호전압과 같게되며, 그 후, 상기 IF 단(15)에서 신호변환단(16)에 공급되는 신호 전압의 증대에 따라서 커진다. 제4도는 IF 단(15)에서 신호변환단(16)에 인가되는 신호(VM)와, 제어 트랜지스터(14)의 베이스 전압(VP)과의 관계를 표시한 특성도이다.Then, the electric field strength of the received signal is greater, and the value obtained by dividing the signal voltage applied from the IF stage 15 to the signal conversion stage 16 by the third and fourth resistors 19 and 20 is short-circuited. The base of the transistor 21. When the inter-emitter operation start voltage is exceeded, the short-circuit transistor 21 is turned on, the first resistor 17 is short-circuited, and the base voltage of the control transistor 14 is rapidly increased, so that the signal at the IF stage 15 is approximately increased. It becomes equal to the signal voltage supplied to the conversion stage 16, and then increases as the signal voltage supplied to the signal conversion stage 16 at the IF stage 15 increases. 4 is a characteristic diagram showing the relationship between the signal V M applied to the signal conversion terminal 16 at the IF terminal 15 and the base voltage V P of the control transistor 14.

한편, 제어 트랜지스터(14)의 베이스 전압이 서서히 증대해가면, 정전류 트랜지스터(13)의 콜렉터 전류도 서서히 증대하여, 스위칭 신호공급단(10)에서 제1및 제2차동 스위칭단(1), (4)에 공급되는 38KHz 스위칭 신호도 서서히 증대해 간다. 이 때문에, 상기 제1및 제3 차동 스위칭단(1), (4)에 있어서, 상기 38KHz 스위칭 신호의 입력단자(22)에서 차동 증폭단(7)을 개재하여 인가되는 복합신호가 급해지게 된다. 이것은, 완전한 분리도가 얻어지지 않는 상태에서 복합 신호를 스위칭하고 있는 것을 의미하고 그것은 상술한 바와 같은, 모노럴 수신 상태에서, 상기 제어신호 레벨의 증대에 수반하여, 완전 스테레오 수신상태로 이행되어 가는 것을 의미한다. 그리고 그 상태는, 스위칭 신호 공급단(10)에서 제1및 제2차동 스위칭단(1), (4)에 인가되는 38KHz 스위칭 신호가 소정치에 달할 때까지 계속한다. 그래서 상기 38KHz 스위칭 신호가 소정치에 도달한 뒤는, 제1및 제2차동 스위칭단(1), (4)이 완전 스위칭 동작을 행하여, 최대 분리도의 스테레오 수신이 달성된다.On the other hand, when the base voltage of the control transistor 14 gradually increases, the collector current of the constant current transistor 13 also gradually increases, so that the first and second differential switching stages 1, ( The 38KHz switching signal supplied to 4) also gradually increases. For this reason, in the first and third differential switching stages 1 and 4, the composite signal applied via the differential amplifier stage 7 at the input terminal 22 of the 38KHz switching signal is urgent. This means that the composite signal is switched in a state in which no complete separation is obtained, which means that in the monaural reception state as described above, with the increase of the control signal level, the transition to the full stereo reception state is achieved. do. The state continues until the 38KHz switching signal applied to the first and second differential switching stages 1 and 4 at the switching signal supply stage 10 reaches a predetermined value. Thus, after the 38 KHz switching signal reaches a predetermined value, the first and second differential switching stages 1 and 4 perform a full switching operation, so that stereo reception of maximum separation is achieved.

제5도에, 제어 트랜지스터(14)의 베이스전압(VP)과 분리도와의 관계를 표시한다. 그리고, 수신신호의 전계강도에 대응하는 신호전압(Vm)과, 분리도와의 관계는, 제4도 및 제5도로 부터, 제6도 일점쇄선(e)과 같이 표시된다. 즉, IF 단(15)에서 신호변환단(16)에 인가되는 신호전압이 제4도의 범위(c)에 있는 경우는, 제1및 제2 차동 스위칭단(1), (4)이 곱셈기로서 작용하므로, 분리도는 상기 신회 전압(VM)에 따라서 변화하고, (VM)=(VM1)이 되었을 때, 분리도는 소정분리도(제6도에 있어서는, 약 25dB)에서 완전 분리상태로 뛰어 넘어서, 범위(D)에 있는 경우는, 제1및 제2 차동 스위칭단(1), (4)이 완전 스위칭 상태가 되며, 완전 분리상태(제6도에 있어서는, 50dB)로 유지된다.5 shows the relationship between the base voltage V P and the isolation degree of the control transistor 14. The relationship between the signal voltage V m corresponding to the electric field intensity of the received signal and the degree of separation is shown as dashed-dotted lines e in Figs. That is, when the signal voltage applied from the IF stage 15 to the signal conversion stage 16 is in the range (c) of FIG. 4, the first and second differential switching stages 1 and 4 are multipliers. Therefore, the degree of separation varies with the new voltage V M , and when (V M ) = (V M1 ), the degree of separation becomes a complete separation at a predetermined degree of separation (about 25 dB in FIG. 6). If exceeding, in the range D, the first and second differential switching stages 1 and 4 are in a fully switched state and are kept in a completely separated state (50 dB in FIG. 6).

그리고 제6도에 범위(G)로 표시된 바와 같이, 분리도가 전체 강도에 따라서 변회하는 범위에서는, 제도의 경우와 마찬가지로, 서서히 스테레오 수신상태에서 모노럴 수신 상태로 절환되고, 실선(f)로 표시된 바와같이, S/N이 개선된다. 또, 제6도의 범위(F)에서는, 완전분리를 행할 수 있으므로, 완전 분리도 상태의 스테레오 수신범위가 확대한다는 이점을 갖는다.And as indicated by the range (G) in FIG. 6, in the range where the degree of separation varies according to the overall intensity, as in the case of drafting, it is gradually switched from the stereo reception state to the monaural reception state, and is indicated by the solid line f. Likewise, S / N is improved. Further, in the range F of FIG. 6, since complete separation can be performed, there is an advantage that the stereo reception range in the fully separated state is extended.

제7도는, 제3도에 표시한 신호변환단(16)의 다른 실시예를 표시한 것이다. 제7도에 있어서는, 제3도의 단락 트랜지스터(21) 대신에 릴레이(25)가 사용되고 있다. 그리고, 단자(26)에 인가되는 IF 단으로 부터의 신호가 작은 동안은, 상기 릴레이(25)가 오프되어 있으며, 출력단자(27)에 얻어지는 출력 전압은, 입력전압을 저항(28), (29)으로 분압하므로 얻어지고 있다. 그리고, 입력전압이 소정 레벨에 도달하면, 릴레이(25)가 작동하고, 릴레이 접점이 저항(28)을 단락하므로, 출력단자(27)에는, 입력 전압과 같은 전압이발생하게 된다. 따라서, 제7도의 회로는, 제4도에 표시된 특성을 얻을 수 있다.FIG. 7 shows another embodiment of the signal conversion stage 16 shown in FIG. In FIG. 7, the relay 25 is used instead of the short circuit transistor 21 of FIG. As long as the signal from the IF terminal applied to the terminal 26 is small, the relay 25 is turned off, and the output voltage obtained at the output terminal 27 uses the input voltage as the resistors 28 and ( It is obtained by partial pressure in 29). When the input voltage reaches a predetermined level, the relay 25 operates and the relay contact shorts the resistor 28, so that the same voltage as the input voltage is generated in the output terminal 27. Therefore, the circuit of FIG. 7 can obtain the characteristic shown in FIG.

제8도는, 제3도에 표시한 신호 변환단16)의 또 다른 실시 예를 표시한 것으로, 저항(30), (31)의 분압점과 단락 트랜지스터(32)의 베이스와의 사이에 시미트 트리거회로(33)를 접속한 점에 특징이 있는 것이다. 그래서, IF 단에서 단자(34)에 인가되는 입력 전압이 작은 동안은, 저항(30), (31)의 분압점이 저전압이기 때문에, 시미트 트리거 회로(33)가 작동하지 않고, 단락 트랜지스터(32)는 오프상태를 유지하므로, 출력단자(35)에는, 입력전압을 저항(36), (37)으로 분압된 전압이 얻어진다. 그리고, 입력 전압이 소정 레벨에 도달하면, 저항(30), (31)의 불압점의 전압이 소정 레벨이 되어, 시미트 트리거회로(33)가 작동해서 단락 트랜지스터(32)가 온하고, 출력단자(35)에는, 입력 전압과 대략 같은 전압이 생긴다. 따라서, 제8도의 회로는, 제4도에 표시된 특성이 얻어짐과 동시에, 시미트 트리거회로(33)를 가지고 있으므로, 제4도의 점(VM)을 정확히 규제할 수 있음과 동시에, 상승 부분을 수직으로 할 수 있다는 이점을 가지고 있다.FIG. 8 shows yet another embodiment of the signal conversion stage 16 shown in FIG. 3, which is a short circuit between the divided points of the resistors 30 and 31 and the base of the short-circuit transistor 32. FIG. This is characterized in that the trigger circuit 33 is connected. Therefore, while the input voltage applied to the terminal 34 at the IF terminal is small, since the voltage dividing points of the resistors 30 and 31 are low voltages, the shim trigger circuit 33 does not operate and the short-circuit transistor 32 Is maintained in the off state, so that the voltage obtained by dividing the input voltage into the resistors 36 and 37 is obtained at the output terminal 35. When the input voltage reaches a predetermined level, the voltages at the non-pressure points of the resistors 30 and 31 become a predetermined level, and the trigger trigger circuit 33 operates to turn on the short-circuit transistor 32 and output the output. The terminal 35 has a voltage approximately equal to the input voltage. Therefore, the circuit of FIG. 8 obtains the characteristics shown in FIG. 4 and has the shim trigger circuit 33, so that the point V M of FIG. It has the advantage of being vertical.

이상 설명한 바와 같이, 본 발명에 의한 스테레오 멀티 플렌스회로는, S/N 및 분리도에 관해서, 종래에 없는 특징을 갖는 것으로서, 특히 카아스테레오에 사용해서 가장 적합하 것이다.As described above, the stereo multiplex circuit according to the present invention has characteristics that are not conventional in terms of S / N and the degree of separation, and is particularly suitable for use in car stereos.

Claims (1)

수신신호의 전계강도에 따른 신호를 발생하는 제1신호 발생수단과, 상기 수신 신호로부터 좌우의 스테레오 신호를 분리하기 위한 분리수단과, 상기 제1신호 발생수단(16)의 출력신호를 받아서, 상기 분리수단의 분리도를 제어하기 위한 신호를 발생하는 제2신호 발생수단으로 이루어지고, 상기 제2신호 발생수단은, 상기 수신신호의 전계강도가 소정치로 저하되었을 때, 소정치 까지 급격히 저하하는 출력신호를 발생하여, 상기 분리수단의 분리도를 급격하게 소정치로 저하시키고, 상기 수신신호의 전계강도가 상기 소정치에서 더욱 저하할 때, 상기 소정치에서 서서히 저하하는 출력신호를 발생하여, 상기 분리수단의 분리도를 상기 소정치에서 서서히 저하시키도록 한 것을 특징으로 하는 스테레오 멀티플렉스 회로.Receiving first signal generating means for generating a signal according to the electric field strength of the received signal, separating means for separating left and right stereo signals from the received signal, and an output signal of the first signal generating means 16, And a second signal generating means for generating a signal for controlling the degree of separation of the separating means, wherein the second signal generating means outputs a sudden decrease to a predetermined value when the electric field strength of the received signal drops to a predetermined value. A signal is generated to rapidly reduce the separation of the separating means to a predetermined value, and when the electric field strength of the received signal further decreases from the predetermined value, an output signal that gradually decreases from the predetermined value is generated, thereby separating the separation. And the degree of separation of the means is gradually lowered from the predetermined value.
KR1019800003753A 1980-09-26 1980-09-26 Stereo multiplex circuit KR830001827B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019800003753A KR830001827B1 (en) 1980-09-26 1980-09-26 Stereo multiplex circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019800003753A KR830001827B1 (en) 1980-09-26 1980-09-26 Stereo multiplex circuit

Publications (1)

Publication Number Publication Date
KR830001827B1 true KR830001827B1 (en) 1983-09-12

Family

ID=19217818

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019800003753A KR830001827B1 (en) 1980-09-26 1980-09-26 Stereo multiplex circuit

Country Status (1)

Country Link
KR (1) KR830001827B1 (en)

Similar Documents

Publication Publication Date Title
US4157455A (en) FM stereophonic receiver having muting and mode changing
JPH01162020A (en) Fm radio receiver
US4063039A (en) Stereo noise reduction circuit
US4032717A (en) Circuit arrangement for a continuous adjustment of the base width in a stereo decoder
JPS5854692B2 (en) stereo multiplex circuit
KR830001827B1 (en) Stereo multiplex circuit
US4432097A (en) Tone control circuit
US4737991A (en) Audio multiplex television tuner
US4270103A (en) Amplifier having a variable propagation constant
US4408098A (en) Receiver with field-strength dependent noise reduction control
US4710962A (en) Signal control apparatus
GB2237463A (en) Automatic volume control system responding to ambient noise
US4691357A (en) Stereophonic receiving circuit providing improved switching characteristics between stereophonic and monaural modes
US2409058A (en) Control system for wave-signal receivers
US3332041A (en) Tone control circuit
US4280101A (en) Stereophonic signal demodulation circuit
US5043676A (en) Automatic level control circuit
EP0056270A1 (en) Aural signal demodulation apparatus for a television receiver
US4393354A (en) Crossover circuit for use in automatic gain control systems
JPS5832360Y2 (en) FM stereo receiving circuit
KR950013219A (en) Voice characteristic switching circuit according to broadcasting mode
JPS5853531B2 (en) stereo demodulation circuit
SU767945A1 (en) Automatic gain control circuit of multichannel receiver
JPS5931077Y2 (en) fm stereo receiver
JP3263622B2 (en) Field strength indication signal generation circuit