KR20240077529A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20240077529A
KR20240077529A KR1020220157509A KR20220157509A KR20240077529A KR 20240077529 A KR20240077529 A KR 20240077529A KR 1020220157509 A KR1020220157509 A KR 1020220157509A KR 20220157509 A KR20220157509 A KR 20220157509A KR 20240077529 A KR20240077529 A KR 20240077529A
Authority
KR
South Korea
Prior art keywords
layer
light emitting
refractive
refractive layer
long side
Prior art date
Application number
KR1020220157509A
Other languages
English (en)
Inventor
임재익
이성준
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020220157509A priority Critical patent/KR20240077529A/ko
Priority to US18/237,044 priority patent/US20240172536A1/en
Publication of KR20240077529A publication Critical patent/KR20240077529A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/85Arrangements for extracting light from the devices
    • H10K50/858Arrangements for extracting light from the devices comprising refractive means, e.g. lenses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/875Arrangements for extracting light from the devices
    • H10K59/879Arrangements for extracting light from the devices comprising refractive means, e.g. lenses
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/351Thickness

Landscapes

  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 기판; 상기 기판 상에 배치된 제1 발광부; 및 상기 제1 발광부를 에워싸도록 패터닝된 제1 굴절층;을 구비하고, 상기 제1 발광부는 제1 방향으로 연장된 제1 장변, 상기 제1 방향으로 연장된 제2 장변, 및 상기 제1 방향과 교차하는 제2 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고,상기 제1 장변은 제1 부분 및 제2 부분을 포함하고, 상기 제2 장변은 제3 부분 및 제4 부분을 포함하고, 상기 제1 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제2 부분과 상기 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이한, 표시 장치를 제공한다.

Description

표시 장치{Display apparatus}
본 발명은 표시 장치에 관한 것으로서, 더 상세하게는 시인성이 향상된 표시 장치에 관한 것이다.
표시 장치에 대한 수요가 확대됨에 따라 다양한 용도로 사용될 수 있는 표시 장치에 대한 필요성도 증대되고 있다. 이러한 추세에 따라 표시 장치가 점차 대형화되거나 박형화되는 경향이 있으며, 더 크고 더 얇은 표시 장치를 제공하면서도 정확하고 선명한 색상을 가지는 표시 장치에 대한 필요성도 함께 증대되고 있다.
본 발명의 실시예들은, 광 추출 효율이 향상된 표시 장치를 제공한다.
본 발명의 일 관점에 따르면, 기판, 상기 기판 상에 배치된 제1 발광부 및
상기 제1 발광부를 에워싸도록 패터닝된 제1 굴절층을 구비하고, 상기 제1 발광부는 제1 방향으로 연장된 제1 장변, 상기 제1 방향으로 연장된 제2 장변, 및 상기 제1 방향과 교차하는 제2 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고, 상기 제1 장변은 제1 부분 및 제2 부분을 포함하고, 상기 제2 장변은 제3 부분 및 제4 부분을 포함하고, 상기 제1 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제2 부분과 상기 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이한, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제3 부분과 그와 인접한 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제4 부분과 그와 인접한 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이할 수 있다.
본 실시예에 따르면, 상기 제1 발광부는 적색의 광을 방출할 수 있다.
본 실시예에 따르면, 상기 기판 상에 배치된 제2 발광부 및 상기 제2 발광부를 에워싸도록 패터닝된 상기 제1 굴절층을 포함할 수 있다.
본 실시예에 따르면, 상기 제2 발광부는 녹색의 광을 방출할 수 있다.
본 실시예에 따르면, 상기 기판 상에 배치된 2개의 제3 발광부 및 상기 제3 발광부를 에워싸도록 패터닝된 상기 제1 굴절층을 더 포함할 수 있다.
본 실시예에 따르면, 1개의 상기 제3 발광부는, 상기 제2 방향으로 연장된 제3 장변, 상기 제2 방향으로 연장된 제4 장변, 및 상기 제1 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고, 상기 제3 장변은 제5 부분 및 제6 부분을 포함하고, 상기 제4 장변은 제7 부분 및 제8 부분을 포함하고, 상기 제5 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리 및 상기 제6 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리는 서로 상이할 수 있다.
본 실시예에 따르면, 상기 제7 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리 및 상기 제8 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리는 서로 상이할 수 있다.
본 실시예에 따르면, 상기 제3 발광부는 청색의 광을 방출할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층의 두께는 1.5um 이상 5um 이하일 수 있다.
본 실시예에 따르면, 상기 제1 굴절층의 경사진 측면이 하부에 배치된 층과 이루는 각도는 30˚ 이상 90˚ 이하일 수 있다.
본 실시예에 따르면, 상기 제1 굴절층의 상에 직접적으로 배치된 제2 굴절층을 더 포함할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층 및 상기 제2 굴절층은 각각 제1 굴절률 및 제2 굴절률을 가지고, 상기 제1 굴절률은 상기 제2 굴절률보다 크며, 상기 제1 굴절률 및 상기 제2 굴절률의 차이는 0.04 이상 1 이하일 수 있다.
본 실시예에 따르면, 상기 기판 상에 배치된 3개의 제3 발광부를 더 포함할 수 있다.
본 발명의 다른 관점에 따르면, 기판, 상기 기판 상에 배치된 제1 발광부, 상기 제1 발광부를 밀봉하는 봉지층, 상기 봉지층 상에 배치되고, 제1 도전층 및 상기 제1 도전층을 덮는 제1터치절연층을 포함하는 입력감지층 및 상기 제1 발광부를 에워싸도록 패터닝된 제1 굴절층을 구비하고, 상기 제1 터치절연층 및 상기 제1 굴절층은 동일한 물질을 포함하는, 표시 장치가 제공된다.
본 실시예에 따르면, 상기 제1 발광부는 제1 방향으로 연장된 제1 장변, 상기 제1 방향으로 연장된 제2 장변, 및 상기 제1 방향과 교차하는 제2 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고, 상기 제1 장변은 제1 부분 및 제2 부분을 포함하고, 상기 제2 장변은 제3 부분 및 제4 부분을 포함하고, 상기 제1 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제2 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층 중에서 상기 제1 발광부의 상기 제1 장변의 상기 제1 부분을 에워싸는 부분의 끝단은 상기 제1 터치절연층과 접할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층 중에서 상기 제1 발광부의 상기 제2 장변의 상기 제4 부분을 에워싸는 부분의 끝단은 상기 제1 터치절연층과 접할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층 상에 직접적으로 배치된 제2 굴절층을 더 포함할 수 있다.
본 실시예에 따르면, 상기 제1 굴절층 및 상기 제2 굴절층은 각각 제1 굴절률 및 제2 굴절률을 가지고, 상기 제1 굴절률은 상기 제2 굴절률보다 크며, 상기 제1 굴절률 및 상기 제2 굴절률의 차이는 0.04 이상 1 이하일 수 있다.
본 발명의 실시예들에 의하면, 표시 장치의 광 추출 효율이 향상될 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 사시도이다.
도 2는 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 단면도이다.
도 3은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 평면도이다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 표시 장치에 포함될 수 있는 화소의 등가회로도이다.
도 6a 내지 도 6c 및 도 7은 본 발명의 일 실시예에 따른 단위발광부들이 표시영역에 배열된 것을 개략적으로 나타낸 평면도들이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 단면도이다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 단면도를 개략적으로 나타낸 것이다.
본 발명은 다양한 변환을 가할 수 있고 여러 가지 실시예를 가질 수 있는 바, 특정 실시예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 본 발명의 효과 및 특징, 그리고 그것들을 달성하는 방법은 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 다양한 형태로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 실시예들을 상세히 설명하기로 하며, 도면을 참조하여 설명할 때 동일하거나 대응하는 구성 요소는 동일한 도면부호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.
이하의 실시예에서, 제1, 제2 등의 용어는 한정적인 의미가 아니라 하나의 구성 요소를 다른 구성 요소와 구별하는 목적으로 사용되었다.
이하의 실시예에서, 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다.
이하의 실시예에서, 포함하다 또는 가지다 등의 용어는 명세서상에 기재된 특징, 또는 구성요소가 존재함을 의미하는 것이고, 하나 이상의 다른 특징들 또는 구성요소가 부가될 가능성을 미리 배제하는 것은 아니다.
이하의 실시예에서, 막, 영역, 구성 요소 등의 부분이 다른 부분 위에 또는 상에 있다고 할 때, 다른 부분의 바로 위에 있는 경우뿐만 아니라, 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 있는 경우도 포함한다.
도면에서는 설명의 편의를 위하여 구성 요소들이 그 크기가 과장 또는 축소될 수 있다. 예컨대, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다.
어떤 실시예가 달리 구현 가능한 경우에 특정한 공정 순서는 설명되는 순서와 다르게 수행될 수도 있다. 예를 들어, 연속하여 설명되는 두 공정이 실질적으로 동시에 수행될 수도 있고, 설명되는 순서와 반대의 순서로 진행될 수 있다.
본 명세서에서 "A 및/또는 B"은 A이거나, B이거나, A와 B인 경우를 나타낸다. 그리고, "A 및 B 중 적어도 하나"는 A이거나, B이거나, A와 B인 경우를 나타낸다.
이하의 실시예에서, 막, 영역, 구성 요소 등이 연결되었다고 할 때, 막, 영역, 구성 요소들이 직접적으로 연결된 경우, 또는/및 막, 영역, 구성요소들 중간에 다른 막, 영역, 구성 요소들이 개재되어 간접적으로 연결된 경우도 포함한다. 예컨대, 본 명세서에서 막, 영역, 구성 요소 등이 전기적으로 연결되었다고 할 때, 막, 영역, 구성 요소 등이 직접 전기적으로 연결된 경우, 및/또는 그 중간에 다른 막, 영역, 구성 요소 등이 개재되어 간접적으로 전기적 연결된 경우를 나타낸다.
x축, y축 및 z축은 직교 좌표계 상의 세 축으로 한정되지 않고, 이를 포함하는 넓은 의미로 해석될 수 있다. 예를 들어, x축, y축 및 z축은 서로 직교할 수도 있지만, 서로 직교하지 않는 서로 다른 방향을 지칭할 수도 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 사시도이다.
도 1을 참조하면, 본 발명의 일 실시예에 따른 표시 장치(1)는 표시영역(DA), 및 주변영역(PA)을 포함할 수 있다. 주변영역(PA)은 표시영역(DA)의 외곽에 표시영역(DA)을 둘러싸도록 배치될 수 있다. 주변영역(PA)은 표시영역(DA)에 인가할 전기적 신호를 전달하는 다양한 배선들, 및 구동회로부가 위치할 수 있다. 표시 장치(1)는 표시영역(DA)에 배치된 복수의 화소들에서 방출하는 광을 이용하여 소정의 영상을 제공할 수 있다. 도시되지는 않았으나, 표시 장치(1)는 주변영역(PA)의 일부 영역에서 벤딩영역을 포함하여 벤딩될 수 있다.
표시 장치(1)는 유기발광 표시 장치(Organic Light Emitting Display), 무기발광 표시 장치(Inorganic Light Emitting Display 또는 무기EL 표시 장치), 또는 양자점발광 표시 장치(Quantum dot Light Emitting Display)와 같은 표시 장치일 수 있다. 이하에서는 유기발광 표시 장치를 예로 하여 설명하겠다. 표시 장치(1)는 휴대폰(mobile phone), 노트북, 스마트 워치와 같은 다양한 종류의 전자 기기로 구현될 수 있다.
도 2는 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 단면도이다. 보다 구체적으로, 도 2는 도 1의 I-I' 선을 따라 취한 단면도에 해당한다.
도 2를 참조하면, 표시 장치(1)는 두께방향(z방향)으로 차례로 적층된 기판(100), 기판(100) 상의 화소층(PXL), 화소층(PXL)을 밀봉하는 봉지층(300), 봉지층(300) 상의 굴절층(500), 굴절층(500) 상에 편광층(600), 점착층(700), 및 윈도우(800)를 더 포함할 수 있다.
기판(100)은 글래스재를 포함하거나, 고분자 수지를 포함할 수 있다. 예를 들어, 기판(100)은 SiO2를 주성분으로 하는 글래스재를 포함하거나, 플렉서블 또는 벤더블 특성을 갖는 다양한 물질, 예를 들어, 강화 플라스틱과 같은 수지를 포함할 수 있다. 도시되지 않았으나, 기판(100)은 주변영역(PA)의 일부 영역에서 벤딩영역을 포함하여 벤딩될 수 있다.
기판(100) 상에는 화소층(PXL)이 배치될 수 있다. 화소층(PXL)은 화소마다 배치되는 표시소자들을 포함하는 표시소자층(DPL)과 화소마다 배치되는 화소회로와 절연층들을 포함하는 화소회로층(PCL)을 포함할 수 있다. 표시소자층(DPL)은 화소회로층(PCL)의 상부층에 배치되고, 화소회로와 표시소자 사이에 복수의 절연층들이 배치될 수 있다. 화소회로층(PCL)의 일부 배선들, 및 절연층들은 주변영역(PA)까지 연장될 수 있다.
봉지층(300)는 박막봉지층일 수 있다. 박막봉지층은 적어도 하나의 무기봉지층과 적어도 하나의 유기봉지층을 포함할 수 있다. 표시 장치(1)가 고분자 수지를 포함하는 기판(100), 및 무기봉지층과 유기봉지층을 포함하는 박막봉지층의 봉지층(300)를 구비하는 경우, 표시 장치(1)의 유연성(flexibility)을 향상시킬 수 있다.
굴절층(500)은 표시소자층(DPL)의 표시소자에서 방출되는 광의 경로를 조절하며, 표시 장치(1)의 출광 효율을 향상시킬 수 있다. 후술하는 바와 같이, 굴절층(500)은 표시소자에서 방출되는 광 경로를 변경하여 표시 장치(1)의 광 추출 효율을 높일 수 있다.
편광층(600)은 표시소자층(DPL)의 표시소자로부터 방출되는 빛을 편광축과 동일한 방향으로 진동하는 빛만 투과시키고, 그 외의 방향으로 진동하는 빛은 흡수하거나 반사시킬 수 있다. 편광층(600)은 위상지연자(retarder), 및/또는 편광자(polarizer)를 포함할 수 있다. 또한, 편광층(600)은 블랙매트릭스, 및/또는 컬러필터를 포함할 수 있다. 도시되지는 않았으나, 굴절층(500)과 편광층(600)은 광학 투명 점착제(OCA)와 같은 점착제에 의해 점착될 수도 있다.
편광층(600) 상에는 윈도우(800)가 배치되며, 이들 사이에는 광학 투명 점착제(OCA)와 같은 점착층(700)이 개재될 수 있다.
도 3은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 평면도이다.
도 3을 참조하면, 기판(100)은 표시영역(DA), 및 주변영역(PA)을 포함할 수 있다. 주변영역(PA)은 표시영역(DA)의 외곽에 위치하고, 표시영역(DA)을 둘러쌀 수 있다.
기판(100) 상부의 표시영역(DA)에는 제1 방향(x 방향, 행 방향), 및 제2 방향(y 방향, 열 방향)에 소정 패턴으로 배열된 복수의 화소(PX)들이 구비될 수 있다.
기판(100) 상부의 주변영역(PA)에는 각 화소(PX)에 스캔신호를 제공하는 스캔 드라이버(1100), 각 화소(PX)에 데이터신호를 제공하는 데이터 드라이버(1200), 및 제1 전원전압(ELVDD, 도 4, 및 도 5 참조), 및 제2 전원전압(ELVSS, 도 4, 및 도 5 참조)을 제공하기 위한 메인 전원배선들(미도시) 등이 배치될 수 있다. 기판(100) 상부의 주변영역(PA)에는 데이터선(DL)에 연결되는 복수의 신호패드(SP)들이 배치된 패드부(140)가 위치할 수 있다.
스캔 드라이버(1100)는 OSG(Oxide Semiconductor TFT Gate driver circuit) 또는 ASG(Amorphous Silicon TFT Gate driver circuit)를 포함할 수 있다. 도 3에서 스캔 드라이버(1100)는 기판(100)의 일 변에 인접하게 배치된 예를 도시하고 있으나, 실시예에 따라 스캔 드라이버(1100)는 기판(100)의 마주하는 두 변들에 각각 인접하게 배치될 수도 있다.
도 3은 기판(100) 상부에 배치된 신호패드(SP)들과 전기적으로 연결된 필름(1300) 상에 데이터 드라이버(1200)가 배치되는 COF(Chip On Film) 방식을 도시한다. 다른 실시예에 따르면, 데이터 드라이버(1200)는 COG(Chip On Glass) 또는 COP(Chip On Plastic) 방식으로 기판(100) 상부에 직접 배치될 수 있다. 데이터 드라이버(1200)는 FPCB(flexible Printed circuit board)에 전기적으로 연결될 수 있다.
도 4 및 도 5는 본 발명의 일 실시예에 따른 표시 장치에 포함될 수 있는 화소의 등가회로도이다.
도 4를 참조하면, 화소(PX)는 스캔선(SL)과 데이터선(DL)에 연결된 화소회로(PC) 및 화소회로(PC)에 연결된 표시소자를 포함한다. 화소회로(PC)는 박막트랜지스터, 및 스토리지 커패시터를 포함할 수 있으며, 표시소자는 유기발광다이오드(organic light-emitting diode, OLED)를 포함할 수 있다.
화소회로(PC)는 제1 박막트랜지스터(T1), 제2 박막트랜지스터(T2), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 각 화소(PX)는 유기발광다이오드(OLED)를 통해 예를 들어, 적색, 녹색, 청색 또는 백색의 빛을 방출할 수 있다. 제1 박막트랜지스터(T1), 및 제2 박막트랜지스터(T2)는 트랜지스터로 구현될 수 있다.
제2 박막트랜지스터(T2)는 스위칭 트랜지스터로서, 스캔선(SL) 및 데이터선(DL)에 연결될 수 있다. 제2 박막트랜지스터(T2)는 스캔선(SL)으로부터 입력되는 스캔신호에 따라 데이터선(DL)으로부터 입력된 데이터신호를 제1 박막트랜지스터(T1)로 전달할 수 있다. 스토리지 커패시터(Cst)는 제2 박막트랜지스터(T2)와 구동전압선(PL)에 연결되며, 제2 박막트랜지스터(T2)로부터 전달받은 데이터신호에 대응하는 전압과 구동전압선(PL)에 공급되는 제1 전원전압(ELVDD)의 차이에 해당하는 전압을 저장할 수 있다.
제1 박막트랜지스터(T1)는 구동 박막트랜지스터로서, 구동전압선(PL)과 스토리지 커패시터(Cst)에 연결될 수 있다. 제1 박막트랜지스터(T1)는 스토리지 커패시터(Cst)에 저장된 전압 값에 대응하여 구동전압선(PL)으로부터 유기발광다이오드(OLED)를 흐르는 구동전류(Ioled)를 제어할 수 있다.
유기발광다이오드(OLED)는 구동전류(Ioled)에 의해 소정의 휘도를 갖는 광을 방출할 수 있다. 유기발광다이오드(OLED)는 화소전극, 대향전극 및 화소전극과 대향전극 사이의 발광층을 포함하는 중간층을 포함할 수 있다. 유기발광다이오드(OLED)의 대향전극은 제2 전원전압(ELVSS)을 공급받을 수 있다.
도 4는 화소회로(PC)가 2개의 박막트랜지스터와 1개의 스토리지 커패시터를 포함하는 것을 설명하고 있으나, 본 발명은 이에 한정되지 않는다. 박막트랜지스터의 개수, 및 스토리지 커패시터의 개수는 화소회로(PC)의 설계에 따라 다양하게 변경될 수 있음은 물론이다.
다른 예로, 도 5를 참조하면, 하나의 화소(PX)는 화소회로(PC), 및 화소회로(PC)에 전기적으로 연결된 유기발광다이오드(OLED)를 포함할 수 있다.
화소회로(PC)는, 도 5에 도시된 바와 같이, 복수의 박막트랜지스터들(T1 내지 T7), 및 스토리지 커패시터(Cst)를 포함할 수 있다. 박막트랜지스터들(T1 내지 T7), 및 스토리지 커패시터(Cst)는 신호선들(SL, SL-1, SL+1, EL, DL), 제1 초기화전압선(VL1), 제2 초기화전압선(VL2), 및 구동전압선(PL)에 연결될 수 있다.
신호선들(SL, SL-1, SL+1, EL, DL)은 스캔신호(Sn)를 전달하는 스캔선(SL), 제1 초기화 박막트랜지스터(T4)에 이전 스캔신호(Sn-1)를 전달하는 이전 스캔선(SL-1), 제2 초기화 박막트랜지스터(T7)에 스캔신호(Sn)를 전달하는 이후 스캔선(SL+1), 동작제어 박막트랜지스터(T5), 및 발광제어 박막트랜지스터(T6)에 발광제어신호(En)를 전달하는 발광 제어선(EL), 스캔선(SL)과 교차하며 데이터신호(Dm)를 전달하는 데이터선(DL)을 포함할 수 있다. 구동전압선(PL)은 구동 박막트랜지스터(T1)에 구동전압(ELVDD)을 전달하며, 제1 초기화전압선(VL1)은 제1 초기화 박막트랜지스터(T4)에 초기화전압(Vint)을 전달하고, 제2 초기화전압선(VL2)은 제2 초기화 박막트랜지스터(T7)에 초기화전압(Vint)을 전달할 수 있다.
구동 박막트랜지스터(T1)의 구동 게이트전극(G1)은 스토리지 커패시터(Cst)의 하부전극(Cst1)에 연결되어 있고, 구동 박막트랜지스터(T1)의 구동 소스전극(S1)은 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결되어 있으며, 구동 박막트랜지스터(T1)의 구동 드레인전극(D1)은 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 화소전극과 전기적으로 연결되어 있다. 구동 박막트랜지스터(T1)는 스위칭 박막트랜지스터(T2)의 스위칭 동작에 따라 데이터신호(Dm)를 전달받아 유기발광다이오드(OLED)에 구동전류(IOLED)를 공급할 수 있다.
스위칭 박막트랜지스터(T2)의 스위칭 게이트전극(G2)은 스캔선(SL)에 연결되어 있고, 스위칭 박막트랜지스터(T2)의 스위칭 소스전극(S2)은 데이터선(DL)에 연결되어 있으며, 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극(D2)은 구동 박막트랜지스터(T1)의 구동 소스전극(S1)에 연결되어 있으면서 동작제어 박막트랜지스터(T5)를 경유하여 구동전압선(PL)에 연결될 수 있다. 스위칭 박막트랜지스터(T2)는 스캔선(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 데이터선(DL)으로 전달된 데이터신호(Dm)를 구동 박막트랜지스터(T1)의 구동 소스전극(S1)으로 전달하는 스위칭 동작을 수행할 수 있다.
보상 박막트랜지스터(T3)의 보상 게이트전극(G3)은 스캔선(SL)에 연결되어 있고, 보상 박막트랜지스터(T3)의 보상 소스전극(S3)은 구동 박막트랜지스터(T1)의 구동 드레인전극(D1)에 연결되어 있으면서 발광제어 박막트랜지스터(T6)를 경유하여 유기발광다이오드(OLED)의 화소전극과 연결되어 있고, 보상 박막트랜지스터(T3)의 보상 드레인전극(D3)은 스토리지 커패시터(Cst)의 하부전극(Cst1), 제1 초기화 박막트랜지스터(T4)의 제1 초기화 드레인전극(D4), 및 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 연결되어 있다. 보상 박막트랜지스터(T3)는 스캔선(SL)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)과 구동 드레인전극(D1)을 전기적으로 연결하여 구동 박막트랜지스터(T1)를 다이오드 연결시킬 수 있다.
제1 초기화 박막트랜지스터(T4)의 제1 초기화 게이트전극(G4)은 이전 스캔선(SL-1)에 연결되어 있고, 제1 초기화 박막트랜지스터(T4)의 제1 초기화 소스전극(S4)은 제1 초기화전압선(VL1)에 연결되어 있으며, 제1 초기화 박막트랜지스터(T4)의 제1 초기화 드레인전극(D4)은 스토리지 커패시터(Cst)의 하부전극(Cst1), 보상 박막트랜지스터(T3)의 보상 드레인전극(D3), 및 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 연결되어 있다. 제1 초기화 박막트랜지스터(T4)는 이전 스캔선(SL-1)을 통해 전달받은 이전 스캔신호(Sn-1)에 따라 턴-온되어 초기화전압(Vint)을 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)에 전달하여 구동 박막트랜지스터(T1)의 구동 게이트전극(G1)의 전압을 초기화시키는 초기화동작을 수행할 수 있다.
동작제어 박막트랜지스터(T5)의 동작제어 게이트전극(G5)은 발광 제어선(EL)에 연결되어 있으며, 동작제어 박막트랜지스터(T5)의 동작제어 소스전극(S5)은 구동전압선(PL)과 연결되어 있고, 동작제어 박막트랜지스터(T5)의 동작제어 드레인전극(D5)은 구동 박막트랜지스터(T1)의 구동 소스전극(S1) 및 스위칭 박막트랜지스터(T2)의 스위칭 드레인전극(D2)과 연결되어 있다.
발광제어 박막트랜지스터(T6)의 발광제어 게이트전극(G6)은 발광 제어선(EL)에 연결되어 있고, 발광제어 박막트랜지스터(T6)의 발광제어 소스전극(S6)은 구동 박막트랜지스터(T1)의 구동 드레인전극(D1) 및 보상 박막트랜지스터(T3)의 보상 소스전극(S3)에 연결되어 있으며, 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극(D6)은 제2 초기화 박막트랜지스터(T7)의 제2 초기화 소스전극(S7) 및 유기발광다이오드(OLED)의 화소전극에 전기적으로 연결되어 있다.
동작제어 박막트랜지스터(T5), 및 발광제어 박막트랜지스터(T6)는 발광 제어선(EL)을 통해 전달받은 발광제어신호(En)에 따라 동시에 턴-온되어, 구동전압(ELVDD)이 유기발광다이오드(OLED)에 전달되어 유기발광다이오드(OLED)에 구동전류(IOLED)가 흐르도록 할 수 있다.
제2 초기화 박막트랜지스터(T7)의 제2 초기화 게이트전극(G7)은 이후 스캔선(SL+1)에 연결되어 있고, 제2 초기화 박막트랜지스터(T7)의 제2 초기화 소스전극(S7)은 발광제어 박막트랜지스터(T6)의 발광제어 드레인전극(D6) 및 유기발광다이오드(OLED)의 화소전극에 연결되어 있으며, 제2 초기화 박막트랜지스터(T7)의 제2 초기화 드레인전극(D7)은 제2 초기화전압선(VL2)에 연결되어 있다.
한편, 스캔선(SL)과 이후 스캔선(SL+1)은 서로 전기적으로 연결됨으로써, 스캔선(SL)과 이후 스캔선(SL+1)에는 동일한 스캔신호(Sn)가 인가될 수 있다. 따라서, 제2 초기화 박막트랜지스터(T7)는 이후 스캔선(SL+1)을 통해 전달받은 스캔신호(Sn)에 따라 턴-온되어 유기발광다이오드(OLED)의 화소전극을 초기화시키는 동작을 수행할 수 있다.
스토리지 커패시터(Cst)의 상부전극(Cst2)은 구동전압선(PL)에 연결되어 있으며, 유기발광다이오드(OLED)의 공통전극은 공통전압(ELVSS)에 연결되어 있다. 이에 따라, 유기발광다이오드(OLED)는 구동 박막트랜지스터(T1)로부터 구동전류(IOLED)를 전달받아 발광함으로써 화상을 표시할 수 있다.
도 5에서는 보상 박막트랜지스터(T3)와 제1 초기화 박막트랜지스터(T4)가 듀얼 게이트전극을 갖는 것으로 도시하고 있으나, 보상 박막트랜지스터(T3)와 제1 초기화 박막트랜지스터(T4)는 한 개의 게이트전극을 가질 수 있다.
또한, 도 5에서는 하나의 화소회로(PC)에 대한 구조를 설명하고 있지만, 동일한 화소회로(PC)를 가지는 복수의 화소(PX)들이 복수의 행을 이루도록 배열되며, 이때 제1 초기화전압선(VL1), 이전 스캔선(SL-1), 제2 초기화전압선(VL2) 및 이후 스캔선(SL+1)은 이웃하는 화소들에서 공유될 수 있다.
예를 들어, 제1 초기화전압선(VL1)과 이전 스캔선(SL-1)은, 제2 방향(y방향)을 따라 배치된 다른 화소회로(PC)의 제2 초기화 박막트랜지스터에 전기적으로 연결될 수 있다. 따라서, 이전 스캔선(SL-1)에 인가되는 이전 스캔신호는 상기 다른 화소회로(PC)의 제2 초기화 박막트랜지스터에 이후 스캔신호로서 전달될 수 있다. 이와 마찬가지로, 제2 초기화전압선(VL2)과 이후 스캔선(SL+1)은, 도면을 기준으로 제2 방향(y방향)을 따라 인접하여 배치된 또 다른 화소회로(PC)의 제1 초기화 박막트랜지스터에 전기적으로 연결되어 이전 스캔신호와 초기화전압을 전달할 수 있다.
도 6a 내지 도 6c 및 도 7은 본 발명의 일 실시예에 따른 단위발광부들이 표시영역에 배열된 것을 개략적으로 나타낸 평면도들이다. 도 6b 및 도 6c는 각각 도 6a의 C 영역 및 D 영역을 확대한 단면도를 개략적으로 나타낸 것이다.
전술한 바와 같이, 표시 장치(1)의 표시영역(DA)에는 화소(PX)들이 일정한 배열로 배치될 수 있다. 화소(PX, 도 3 참조)들은 화소회로(PC, 도 4 참조) 및 유기발광다이오드(OLED, 도 4 참조)를 포함할 수 있다. 유기발광다이오드(OLED)는 화소전극(211, 도 8 참조), 중간층(231, 도 8 참조), 및 대향전극(251, 도 8 참조)을 포함할 수 있고, 유기발광다이오드(OLED)의 발광부(EA)는 중간층(231)이 배치된 영역으로서, 화소정의막(117)의 개구(117OP)에 의해 정의될 수 있다.
도 6a 내지 도 6c 및 도 7을 참조하면, 표시영역(DA)에 화소(PX)들의 발광부(EA)들이 일정한 배열로 배치된 것의 일부를 개략적으로 나타낸 것이다. 화소들은 제1 화소, 제2 화소, 및 제3 화소를 포함할 수 있다. 발광부(EA)는 제1 발광부(EA1), 제2 발광부(EA2), 및 제3 발광부(EA3)를 포함할 수 있다. 제1 발광부는 제1 화소의 발광부일 수 있고, 제2 발광부(EA2)는 제2 화소의 발광부일 수 있고, 및 제3 발광부(EA3)는 제3 화소의 발광부일 수 있다. 제1 화소, 제2 화소, 및 제3 화소는 각각 서로 다른 색상의 광을 방출할 수 있다. 다른 표현으로, 제1 발광부(EA1), 제2 발광부(EA2), 및 제3 발광부(EA3)는 각각 서로 다른 색상의 빛을 방출할 수 있다. 예를 들어, 제1 발광부(EA1)는 적색의 광을 방출할 수 있고, 제2 발광부(EA2)는 녹색의 광을 방출할 수 있고, 및 제3 발광부(EA3)는 청색의 광을 방출할 수 있다.
일 실시예에서, 제1 발광부(EA1), 제2 발광부(EA2), 및 제3 발광부(EA3)들은 단위발광부를 이룰 수 있다. 도 6a 내지 도 6c 및 도 7은 단위발광부의 배치도를 개략적으로 나타낸 것이다. 도 6a에 도시된 바와 같이, 단위발광부는 1개의 제1 발광부(EA1), 1개의 제2 발광부(EA2), 및 2개의 제3 발광부(EA3)들을 포함할 수 있다. 제1 발광부(EA1)는 좌측 상단에 배치될 수 있다. 제2 발광부(EA2)는 좌측 하단에 배치될 수 있다. 2개의 제3 발광부(EA3)들은 각각 우측 상단 및 우측 하단에 배치될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다.
일 실시예에서, 제1 발광부(EA1)는 직사각형의 형상으로 구비될 수 있다. 도 6b를 참조하면, 제1 발광부(EA1)는 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 연장된 제1 장변(A1), 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 연장된 제2 장변(A2), 및 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 연장된 단변(B1)들을 포함하는 직사각형의 형상으로 구비될 수 있다. 제3 발광부(EA3)도 직사각형의 형상으로 구비될 수 있다. 도 6c를 참조하면, 우측 하단의 제3 발광부(EA3)는 직사각형의 형상으로 구비될 수 있다. 우측 하단의 제3 발광부(EA3)는 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 연장된 제3 장변(A3), 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 연장된 제4 장변(A4), 및 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 연장된 단변(B2)들을 포함하는 직사각형의 형상으로 구비될 수 있다.
일 실시예에서, 제2 발광부(EA2) 및 제3 발광부(EA3)는 정사각형의 형상일 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다. 제2 발광부(EA2) 및 우측 상단에 배치된 제3 발광부(EA3)는 장변과 단변의 길이 차이가 작은 직사각형의 형상일 수 있다. 다른 표현으로, 제2 발광부(EA2) 및 우측 상단에 배치된 제3 발광부(EA3)는 정사각형에 가까운 직사각형의 형상일 수 있다.
제1 발광부(EA1), 제2 발광부(EA2), 및 제3 발광부(EA3)들을 상에는 제1 발광부(EA1), 제2 발광부(EA2), 및 제3 발광부(EA3)들을 각각 에워싸는 제1 굴절층(510)이 배치될 수 있다. 제2 발광부(EA2) 및 우측 상단의 제3 발광부(EA3)를 에워싸는 제1 굴절층(510)은 제2 발광부(EA2) 및 우측 상단의 제3 발광부(EA3)의 사각형의 형상이 포함하는 변들과 그와 인접한 제1 굴절층(510)이 이격된 최단거리가 동일하게 배치될 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다.
제1 발광부(EA1)의 직사각형 형상이 포함하는 제1 장변(A1)은 제1 부분(a1) 및 제2 부분(a2)을 포함할 수 있다. 또한, 제1 발광부(EA1)의 직사각형 형상이 포함하는 제2 장변(A2)은 제3 부분(a3) 및 제4 부분(a4)을 포함할 수 있다. 제1 굴절층(510)이 제1 발광부(EA1)를 에워싸도록 배치될 수 있다. 제1 장변(A1)의 제1 부분(a1)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t1) 및 제1 장변(A1)의 제2 부분(a2)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t2)는 서로 상이할 수 있다. 도 6b에는 제1 장변(A1)의 제1 부분(a1)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t1)가 제1 장변(A1)의 제2 부분(a2)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t2)보다 크게 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에서, 제1 장변(A1)의 제1 부분(a1)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t1)가 제1 장변(A1)의 제2 부분(a2)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t2)보다 작을 수 있다. 또한, 제2 장변(A2)의 제3 부분(a3)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t3) 및 제2 장변(A2)의 제4 부분(a4)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t4)는 서로 상이할 수 있다. 도 6b에는 제2 장변(A2)의 제3 부분(a3)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t3)가 제2 장변(A2)의 제4 부분(a4)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t4)보다 작게 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에서, 제2 장변(A2)의 제3 부분(a3)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t3)가 제2 장변(A2)의 제4 부분(a4)과 그와 인접한 제1 굴절층(510)이 제2 방향(예를 들어, y 방향 또는 -y 방향)으로 이격된 거리(t4)보다 클 수 있다.
제3 발광부(EA3)의 직사각형 형상이 포함하는 제3 장변(A3)은 제5 부분 (a5)및 제6 부분(a6)을 포함할 수 있다. 또한, 제3 발광부(EA3)의 직사각형 형상이 포함하는 제6 장변(A6)은 제7 부분(a7) 및 제8 부분(a8)을 포함할 수 있다. 제1 굴절층(510)이 직사각형 형상의 제3 발광부(EA3)를 에워싸도록 배치될 수 있다. 제3 장변(A3)의 제5 부분(a5)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t5) 및 제3 장변(A3)의 제6 부분(a6)과 그와 인접한 제1 굴절층이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t6)는 서로 상이할 수 있다. 도 6c에는 제3 장변(A3)의 제5 부분(a5)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t5)가 제3 장변(A3)의 제6 부분(a6)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t6)보다 작게 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에서, 제3 장변(A3)의 제5 부분(a5)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t5)가 제3 장변(A3)의 제6 부분(a6)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리보다 클 수 있다. 또한, 제4 장변(A4)의 제7 부분(a7)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t7) 및 제4 장변(A4)의 제8 부분(a8)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t8)는 서로 상이할 수 있다. 도 6c에는 제4 장변(A4)의 제7 부분(a7)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t7)가 제4 장변(A4)의 제8 부분(a8)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t8)보다 크게 도시되어 있으나, 본 발명이 이에 한정되는 것은 아니다. 다른 실시예에서, 제4 장변(A4)의 제7 부분(a7)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t7)가 제4 장변(A4)의 제8 부분(a8)과 그와 인접한 제1 굴절층(510)이 제1 방향(예를 들어, x 방향 또는 -x 방향)으로 이격된 거리(t8)보다 작을 수 있다.
도 7을 참조하면, 표시영역(DA)에 배치된 단위발광부는 3개의 제3 발광부(EA3)를 포함할 수 있다. 3개의 제3 발광부(EA3)는 우측 상단 및/또는 하단에 배치될 수 있다. 도 7의 단위발광부의 제1 발광부(EA1), 제2 발광부(EA2), 및 우측 상단의 제3 발광부(EA3)의 위치와 형상은 도 6a와 동일하게 구비될 수 있다. 우측 하단의 제3 발광부(EA3)들의 개수와 형상이 도 6a와 상이할 수 있다. 우측 하단에 배치된 2개의 제3 발광부(EA3)들은 도 6a의 우측 하단에 배치된 제3 발광부(EA3)를 분할한 것일 수 있으며, 제3 발광부(EA3)들은 정사각형에 가까운 형상으로 구비될 수 있다. 우측 하단의 제3 발광부(EA3)가 정사각형으로 구비되는 경우, 제3 발광부(EA3)의 정사각형 형상이 포함하는 변들과 제3 발광부(EA3)를 에워싸는 제1 굴절층(510)이 서로 이격된 최단거리는 동일 할 수 있다.
종래에는, 표시 장치에서 광 추출을 향상시키기 위해 발광부의 외곽에 배치되도록 제1 굴절층을 패터닝하고 제1 굴절층 상에 고굴절 평탄층(HRF)을 배치하였다. 발광부의 외곽에 제1 굴절층을 배치하여, 발광부에서 발광한 측면 광이 제1 굴절층의 경사면에서 반사되어 측면 광에서 정면 광으로 광 경로가 변경될 수 있었다. 발광부의 정면 광 출광을 향상시켜, 표시 장치의 광 추출 효율을 향상시킬 수 있었다.
하지만, 이러한 종래의 광 추출 효율 향상 구조는 제1 굴절층 상에 배치된 고굴절 평탄층의 단차에 기인한 얼룩이 시인되고, 고굴절 평탄층의 재료 또는 공정의 추가로 인해 가격이 상승되고, 펜타일 픽셀 구조에서만 광 추출 효율 향상이 검증되었다는 문제가 있었다. 따라서, 저 원가 모델에 적용이 어렵고, s-stripe의 화소 구조에서 종래의 광 추출 효율 향상 구조를 적용하기 어려웠다. s-stripe 화소 구조에서는 화소들이 구비하는 형상이 장변과 단변의 길이 가 서로 다른 직사각형의 형상일 수 있다.
본 발명의 일 실시예에서, 제1 굴절층(510)이 발광부(EA)의 외곽이 아닌 발광부(EA)를 덮도록 배치될 수 있다. 다른 표현으로, 발광부(EA)들을 각각 에워싸도록 배치될 수 있다. S-stripe 화소 구조에서 장변과 단변의 길이 차이가 큰 직사각형의 형상으로 구비된 화소(PX)의 발광부(EA)의 경우, 발광부(EA)의 직사각형 형상이 포함하는 장변을 둘러싸도록 배치된 제1 굴절층(510)의 일부는 장변으로부터 이격되어 배치될 수 있다. 제1 굴절층(510)의 일부가 발광부(EA)와 이격되어 배치됨으로써, 발광부(EA)의 직사각형 형상의 장변이 받는 제1 굴절층(510)의 영향이 작아질 수 있다. 발광부(EA)의 직사각형의 형상의 단변과 장변이 받는 제1 굴절층(510)의 영향이 비슷해질 수 있다. 따라서, s-stripe의 비대칭적인 화소의 구조에서도 광 추출 효율이 향상될 수 있다.
또한, s-stripe 화소 구조에서 장변과 단변의 차이가 큰 직사각형 형상의 화소의 발광부(EA)의 경우 이를 분할하여, 정사각형 형상의 모양에 가까운 형상을 가지는 발광부(EA)를 형성해 광 추출 효율을 향상시킬 수 있다.
일 실시예에서, 발광부(EA)들 사이에는 발광부(EA)들 각각을 에워싸는 제1 굴절층(510)과 이격되어 제3 터치절연층(430)이 배치될 수 있다. 제3 터치절연층(430)과 굴절층(510)은 동일한 층에 배치되는 층이고, 동일한 물질을 포함할 수 있다. 제3 터치절연층(430)은 직사각형 형상의 제1 발광부(EA1)를 에워싸는 제1 굴절층(510)의 일부영역과 직사각형 형상의 제3 발광부(EA3)를 에워싸는 제1 굴절층(510)의 일부영역에서 서로 접할 수 있다. 구체적으로, 제1 굴절층(510) 중에서 제1 발광부(EA1)의 제1 장변(A1)의 제1 부분(a1)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 접할 수 있다. 다른 표현으로, 제1 굴절층(510) 중에서 제1 발광부(EA1)의 제1 장변(A1)의 제1 부분(a1)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 일체로 구비될 수 있다. 또한, 제1 굴절층(510) 중에서 제1 발광부(EA1)의 제2 장변(A2)의 제4 부분(a4)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 접할 수 있다. 다른 표현으로, 제1 굴절층(510) 중에서 제1 발광부(EA1)의 제2 장변(A2)의 제4 부분(a4)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 일체로 구비될 수 있다. 제1 굴절층(510) 중에서 직사각형 형상의 제3 발광부(EA3)의 제3 장변(A3)의 제6 부분(a6)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 접할 수 있다. 다른 표현으로, 제1 굴절층(510) 중에서 직사각형 형상의 제3 발광부(EA3)의 제3 장변(A3)의 제6 부분(a6)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 일체로 구비될 수 있다. 제1 굴절층(510) 중에서 직사각형 형상의 제3 발광부(EA3)의 제4 장변(A4)의 제7 부분(a7)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 접할 수 있다. 다른 표현으로, 1 굴절층(510) 중에서 직사각형 형상의 제3 발광부(EA3)의 제4 장변(A4)의 제7 부분(a7)을 에워싸는 부분의 끝단(또는, 모서리)는 제3 터치절연층(430)과 일체로 구비될 수 있다.
도 8은 본 발명의 일 실시예에 따른 표시 장치를 개략적으로 도시한 단면도이다. 보다 구체적으로, 도 6a의 II-II' 선을 따라 취한 단면도에 해당한다
도 8을 참조하면, 기판(100) 상에는 불순물이 박막트랜지스터의 반도체층으로 침투하는 것을 방지하기 위해 형성된 버퍼층(111)이 배치될 수 있다.
기판(100)은 글라스재, 금속재 또는 플라스틱재 등과 같은 다양한 재료로 형성된 것일 수 있다. 일 실시예에 따르면, 기판(100)은 플렉서블 기판일 수 있는데, 예를 들어 폴리에테르술폰(polyethersulphone), 폴리아크릴레이트(polyacrylate), 폴리에테르이미드(polyetherimide), 폴리에틸렌나프탈레이트(polyethylene naphthalate), 폴리에틸렌테레프탈레이드(polyethylene terephthalate), 폴리페닐렌설파이드(polyphenylenesulfide), 폴리아릴레이트(polyarylate), 폴리이미드(polyimide), 폴리카보네이트(polycarbonate) 또는 셀룰로오스 아세테이트 프로피오네이트(cellulose acetate propionate)와 같은 고분자 수지를 포함할 수 있다.
버퍼층(111)은 실리콘나이트라이드 또는 실리콘옥사이드와 같은 무기 절연물을 포함할 수 있으며, 단층 또는 다층일 수 있다. 기판(100)과 버퍼층(111) 사이에는 배리어층(미도시)이 더 포함될 수 있다. 배리어층은 기판(100) 등으로부터의 불순물이 반도체층으로 침투하는 것을 방지하거나 최소화하는 역할을 할 수 있다. 배리어층은 산화물 또는 질화물과 같은 무기물, 또는 유기물, 또는 유무기 복합물을 포함할 수 있으며, 무기물과 유기물의 단층 또는 다층 구조로 이루어질 수 있다.
기판(100) 상에는 박막트랜지스터(TFT), 스토리지 커패시터(Cst), 및 박막트랜지스터(TFT)에 전기적으로 연결되는 유기발광다이오드(200)가 배치될 수 있다. 유기발광다이오드(200)가 박막트랜지스터(TFT)에 전기적으로 연결된다는 것은, 화소전극(211)이 박막트랜지스터(TFT)에 전기적으로 연결되는 것으로 이해될 수 있다. 박막트랜지스터(TFT)는 도 4, 및 도 5의 구동 박막트랜지스터(T1)일 수 있다.
박막트랜지스터(TFT)는 반도체층(132), 게이트전극(134), 소스전극(136S), 및 드레인전극(136D)을 포함할 수 있다. 반도체층(132)은 산화물 반도체물질을 포함할 수 있다. 반도체층(132)은 비정질실리콘, 다결정실리콘 또는 유기반도체물질을 포함할 수 있다. 게이트전극(134)은 인접층과의 밀착성, 적층되는 층의 표면 평탄성 그리고 가공성 등을 고려하여, 예를 들어 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 리튬(Li), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 구리(Cu) 중 하나 이상의 물질로 단층 또는 다층으로 구비될 수 있다.
반도체층(132)과 게이트전극(134) 사이에 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등의 무기물을 포함하는 제1 절연층(112)이 개재될 수 있다. 게이트전극(134)과 소스전극(136S) 및 드레인전극(136D) 사이에는 실리콘옥사이드, 실리콘나이트라이드 및/또는 실리콘옥시나이트라이드 등의 무기물을 포함하는 제2 절연층(113), 및 제3 절연층(114)이 배치될 수 있다. 소스전극(136S), 및 드레인전극(136D)은 제2 절연층(113), 및 제3 절연층(114)에 형성되는 컨택홀을 통하여 반도체층(132)에 각각 전기적으로 연결될 수 있다.
소스전극(136S), 및 드레인전극(136D)은 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 은(Ag), 마그네슘(Mg), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 리튬(Li), 칼슘(Ca), 몰리브덴(Mo), 티타늄(Ti), 텅스텐(W), 구리(Cu) 중 하나 이상의 물질로 단층 또는 다층으로 형성될 수 있다. 예컨대, 소스전극(136S), 및 드레인전극(136D)은 Ti/Al/Ti의 다층 구조로 이루어질 수 있다.
스토리지 커패시터(Cst)는 제2 절연층(113)을 사이에 두고 중첩되는 제1 전극(CE1)과 제2 전극(CE2)을 포함할 수 있다. 스토리지 커패시터(Cst)는 박막트랜지스터(TFT)와 중첩될 수 있다. 도 8에서 박막트랜지스터(TFT)의 게이트전극(134)이 스토리지 커패시터(Cst)의 제1 전극(CE1)인 것을 도시하고 있다. 다른 실시예로서, 스토리지 커패시터(Cst)는 박막트랜지스터(TFT)와 중첩하지 않을 수 있다. 즉, 스토리지 커패시터(Cst)의 제1 전극(CE1)은 박막트랜지스터(TFT)의 게이트전극(134)과 별개의 구성요소로서 제1 절연층(112) 상에 배치될 수 있다. 스토리지 커패시터(Cst)는 제3 절연층(114)으로 커버될 수 있다.
박막트랜지스터(TFT), 및 스토리지 커패시터(Cst)를 포함하는 화소회로는 제1 평탄화층(115), 및 제2 평탄화층(116)으로 커버될 수 있다. 제1 평탄화층(115) 및 제2 평탄화층(116)은 평탄화 절연층으로 유기절연층일 수 있다. 제1 평탄화층(115), 및 제2 평탄화층(116)은 Polymethylmethacrylate(PMMA)나 Polystylene(PS)과 같은 일반 범용고분자, 페놀계 그룹을 갖는 고분자 유도체, 아크릴계 고분자, 이미드계 고분자, 아릴에테르계 고분자, 아마이드계 고분자, 불소계고분자, p-자일렌계 고분자, 비닐알콜계 고분자 및 이들의 블렌드 등과 같은 유기 절연물을 포함할 수 있다. 일 실시예로, 제1 평탄화층(115), 및 제2 평탄화층(116)은 폴리이미드를 포함할 수 있다.
제2 평탄화층(116) 상부에 표시소자, 예를 들어 유기발광다이오드(200)가 배치될 수 있다. 유기발광다이오드(200)는 화소전극(211), 중간층(231), 및 대향전극(251)을 포함할 수 있다.
화소전극(211)은 제2 평탄화층(116) 상에 배치되며, 제1 평탄화층(115) 상의 연결전극(181)을 통해 박막트랜지스터(TFT)와 연결될 수 있다. 제1 평탄화층(115) 상에는 데이터선(DL), 구동전압선(PL) 등의 배선(183)이 배치될 수 있다.
화소전극(211)은 인듐틴옥사이드(ITO; indium tin oxide), 인듐징크옥사이드(IZO; indium zinc oxide), 징크옥사이드(ZnO; zinc oxide), 인듐옥사이드(In2O3: indium oxide), 인듐갈륨옥사이드(IGO; indium gallium oxide) 또는 알루미늄징크옥사이드(AZO; aluminum zinc oxide)와 같은 도전성 산화물을 포함할 수 있다. 다른 실시예로, 화소전극(211)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr) 또는 이들의 화합물을 포함하는 반사막을 포함할 수 있다. 또 다른 실시예로, 화소전극(211)은 전술한 반사막의 위/아래에 ITO, IZO, ZnO 또는 In2O3로 형성된 막을 더 포함할 수 있다. 예컨대, 화소전극(211)은 ITO/Ag/ITO로 구비될 수 있다.
제2 평탄화층(116) 상에는 화소정의막(117)이 배치될 수 있다. 화소정의막(117)은 화소전극(211)의 가장자리를 덮으며, 화소전극(211)의 일부가 노출되도록 하는 제1 개구(117OP)를 가짐으로써 화소를 정의하는 역할을 할 수 있다. 화소정의막(117)은 화소전극(211)의 가장자리와 대향전극(251) 사이의 거리를 증가시킴으로써, 화소전극(211)의 가장자리에서 아크 등이 발생하는 것을 방지하는 역할을 할 수 있다. 화소정의막(117)은 예를 들어 폴리이미드(PI; polyimide) 또는 HMDSO(hexamethyldisiloxane) 등과 같은 유기물로 형성될 수 있다.
중간층(231)은 발광층을 포함할 수 있다. 발광층은 소정의 색상의 빛을 방출하는 고분자 유기물 또는 저분자 유기물을 포함할 수 있다. 일 실시예로, 중간층(231)은 발광층의 아래에 배치된 제1 기능층 및/또는 발광층의 위에 배치된 제2 기능층을 포함할 수 있다. 제1 기능층 및/또는 제2 기능층은 복수의 화소전극(211)들에 걸쳐서 일체인 층을 포함할 수도 있고, 복수의 화소전극(211)들 각각에 대응하도록 패터닝된 층을 포함할 수도 있다.
제1 기능층은 단층 또는 다층일 수 있다. 예를 들어 제1 기능층이 고분자 유기물로 형성되는 경우, 제1 기능층은 단층구조인 홀 수송층(HTL: Hole Transport Layer)으로서, 폴리에틸렌 디히드록시티오펜(PEDOT: poly-(3,4)-ethylene-dihydroxy thiophene)이나 폴리아닐린(PANI: polyaniline)으로 형성될 수 있다. 제1 기능층이 저분자 유기물로 형성되는 경우, 제1 기능층은 홀 주입층(HIL: Hole Injection Layer)과 홀 수송층(HTL)을 포함할 수 있다.
제2 기능층은 언제나 구비되는 것은 아니다. 예를 들어, 제1 기능층과 발광층이 고분자 유기물로 형성되는 경우, 유기발광다이오드의 특성이 향상되도록, 제2 기능층을 형성하는 것이 바람직할 수 있다. 제2 기능층은 단층 또는 다층일 수 있다. 제2 기능층은 전자 수송층(ETL: Electron Transport Layer) 및/또는 전자 주입층(EIL: Electron Injection Layer)을 포함할 수 있다.
대향전극(251)은 중간층(231)을 사이에 두고 화소전극(211)과 마주보도록 배치될 수 있다. 대향전극(251)은 일함수가 낮은 도전성 물질로 이루어질 수 있다. 예를 들어, 대향전극(251)은 은(Ag), 마그네슘(Mg), 알루미늄(Al), 백금(Pt), 팔라듐(Pd), 금(Au), 니켈(Ni), 네오디뮴(Nd), 이리듐(Ir), 크로뮴(Cr), 리튬(Li), 칼슘(Ca) 또는 이들의 합금 등을 포함하는 (반)투명층을 포함할 수 있다. 또는, 대향전극(251)은 전술한 물질을 포함하는 (반)투명층 상에 ITO, IZO, ZnO 또는 In2O3과 같은 층을 더 포함할 수 있다.
대향전극(251)은 중간층(231)과 화소정의막(117)의 상부에 배치될 수 있다. 대향전극(251)은 표시영역(DA)에서 복수의 유기발광다이오드(200)들에 있어 일체(一體)로 형성되어 복수의 화소전극(211)들에 대향될 수 있다.
대향전극(251) 상에는 봉지층(300), 입력감지층(400), 굴절층(500), 편광층(600), 점착층(700), 및 윈도우(800)가 배치될 수 있다. 이에 대해서는 보다 자세히 후술하기로 한다.
도 9는 본 발명의 일 실시예에 따른 표시 장치의 단면도를 개략적으로 나타낸 것이다. 구체적으로, 도 6a의 Ⅲ-Ⅲ' 선에 따른 단면도를 개략적으로 나타낸 것이다.
일 실시예에서, 대향전극(251) 상에는 봉지층(300)이 배치될 수 있다. 봉지층(300)은 외부로부터의 수분이나 산소 등으로부터 유기발광다이오드(200)를 보호하는 역할을 할 수 있다. 봉지층(300)은 다층구조를 가질 수 있다. 봉지층(300)은 제1 무기봉지층(310), 유기봉지층(320), 및 제2 무기봉지층(330)을 포함할 수 있다. 봉지층(300)이 다층구조로 형성됨으로써 봉지층(300) 내에 크랙이 발생한다고 하더라도, 제1 무기봉지층(310)과 유기봉지층(320) 사이에서 또는 유기봉지층(320)과 제2 무기봉지층(330) 사이에서 크랙이 연결되지 않을 수 있어, 외부로부터의 수분이나 산소 등이 표시영역(DA)으로 침투하게 되는 경로가 형성되는 것을 방지하거나 최소화할 수 있다. 다른 실시예로, 유기봉지층의 개수와 무기봉지층의 개수 및 적층 순서는 변경될 수 있다.
제1 무기봉지층(310)은 대향전극(251)을 덮으며, 알루미늄옥사이드, 티타늄옥사이드, 탄탈륨옥사이드, 하프늄옥사이드, 징크옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드 하나 이상의 무기 절연물을 포함할 수 있다. 제1 무기봉지층(310)은 그 하부의 구조물을 따라 형성되므로 상면이 평탄하지 않을 수 있다.
유기봉지층(320)은 제1 무기봉지층(310)을 덮으며 충분한 두께를 가질 수 있다. 유기봉지층(320)의 상면은 표시영역(DA) 전반에 걸쳐서 실질적으로 평탄할 수 있다. 유기봉지층(320)은 폴리에틸렌테레프탈레이트, 폴리에틸렌나프탈레이트, 폴리카보네이트, 폴리이미드, 폴리에틸렌설포네이트, 폴리옥시메틸렌, 폴리아릴레이트, 헥사메틸디실록산, 아크릴계 수지(예를 들면, 폴리메틸메타크릴레이트, 폴리아크릴산 등) 또는 이의 임의의 조합을 포함할 수 있다.
제2 무기봉지층(330)은 유기봉지층(320)을 덮으며, 알루미늄옥사이드, 티타늄옥사이드, 탄탈륨옥사이드, 하프늄옥사이드, 징크옥사이드, 실리콘옥사이드, 실리콘나이트라이드, 실리콘옥시나이트라이드 하나 이상의 무기 절연물을 포함할 수 있다. 제2 무기봉지층(330)은 유기봉지층(320) 외측으로 연장되어 주변영역(PA)에서 제1 무기봉지층(310)과 컨택됨으로써, 유기봉지층(320)이 외부로 노출되지 않도록 할 수 있다.
한편, 봉지층(300)을 형성하는 과정에서 그 하부의 구조물들이 손상될 수도 있다. 예를 들어 제1 무기봉지층(310)을 형성하는 공정 시, 제1 무기봉지층(310)이 형성되는 그 직하의 층이 손상될 수 있다. 따라서 봉지층(300)을 형성하는 과정에서 하부의 구조물이 손상되는 것을 방지하기 위해, 대향전극(251)과 봉지층(300) 사이에 적어도 하나의 캡핑층 및/또는 보호층이 개재될 수 있다. 캡핑층 및/또는 보호층은 무기물을 포함할 수 있다.
유기발광다이오드(200) 상부, 예를 들어, 봉지층(300) 상부에는 입력감지층(400)이 배치될 수 있다. 입력감지층(400)은 외부의 입력, 예컨대 손가락 또는 스타일러스펜과 같은 물체의 터치 이벤트에 따른 좌표정보를 획득할 수 있다. 입력감지층(400)은 감지전극 및/또는 트레이스라인 등을 포함할 수 있다. 입력감지층(400)은 뮤추얼 캡 방식 또는 셀프 캡 방식으로 외부 입력을 감지할 수 있다.
입력감지층(400)은 감지전극 및/또는 트레이스라인 등을 포함하는 제1 도전층(MTL1)과 제2 도전층(MTL2)을 포함할 수 있다. 봉지층(300)과 제1 도전층(MTL1) 사이에는 제1 터치절연층(410)이 배치될 수 있고, 제1 도전층(MTL1)과 제2 도전층(MTL2) 사이에는 제2 터치절연층(420)이 배치될 수 있다. 제2 도전층(MTL2), 및 제2 터치절연층(420) 상에는 제3 터치절연층(430)이 배치될 수 있다.
제1 도전층(MTL1), 및 제2 도전층(MTL2)은 도전성 물질을 포함할 수 있다. 도전성 물질은 몰리브덴(Mo), 알루미늄(Al), 구리(Cu), 티타늄(Ti) 등을 포함할 수 있으며, 상기의 재료를 포함하는 다층 또는 단층으로 형성될 수 있다. 일부 실시예로서, 제1 도전층(MTL1), 및 제2 도전층(MTL2)은 티타늄층, 알루미늄층, 및 티타늄층이 순차적으로 적층(Ti/Al/Ti)된 구조를 가질 수 있다.
제1 터치절연층(410), 제2 터치절연층(420), 및 제3 터치절연층(430)은 무기절연물 및/또는 유기절연물을 포함할 수 있다. 무기절연물은 실리콘옥사이드, 실리콘옥시나이트라이드, 실리콘나이트라이 등을 포함할 수 있다. 유기절연물은 아크릴계, 이미드계 유기물을 포함할 수 있다.
제2 도전층(MTL2), 및 제2 터치절연층(420) 상에는 제3 터치절연층(430) 뿐만 아니라, 제1 굴절층(510)이 배치될 수 있다. 제3 터치절연층(430) 및 제1 굴절층(510)은 동일한 층에 배치되고, 동일한 물질을 포함할 수 있다. 제3 터치절연층(430)은 제2 도전층(MTL2)을 덮도록 배치될 수 있다. 제1 굴절층(510)은 발광부(EA)를 덮도록 배치될 수 있다. 다른 표현으로, 제1 굴절층(510)은 발광부(EA)를 에워싸도록 배치될 수 있다. 제1 굴절층(510)의 기판(100)의 수직인 방향(예를 들어, z 방향 또는 -z 방향)으로의 두께(L1)는 1.5um 이상 5um 이하일 수 있다. 제1 굴절층(510)의 측면은 경사가 지도록 형성될 수 있다. 제1 굴절층(510)의 측면과 하부에 배치된 층이 이루는 각도(510)는 30˚ 이상 90˚ 이하일 수 있다. 제1 굴절층(510)의 하부에는 제2 터치절연층(420)이 배치될 수 있으므로, 제1 굴절층(510)의 측면과 그 하부에 배치된 제2 터치절연층(420)이 이루는 각도(510)는 30˚ 이상 90˚ 이하일 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다.
제1 굴절층(510) 상에는 제2 굴절층(520)이 배치될 수 있다. 제2 굴절층(520)은 편광층(600) 하부에 배치되는 점착층일 수 있다. 점착층은 아크릴레이트계 수지, 실리콘계 수지, 우레탄계 수지, 에폭시계 수지, 고무계 수지 또는 폴리에스테르계 수지 중 적어도 하나를 포함할 수 있고, 동일 계열 수지 내에서 1종 또는 2 종 이상을 포함할 수 있다. 
제1 굴절층(510)은 제1 굴절률을 가질 수 있고, 제2 굴절층(520)은 제2 굴절률을 가질 수 있다. 제1 굴절층(510)의 제1 굴절률은 제2 굴절층(520)의 제2 굴절률보다 클 수 있다. 구체적으로, 제1 굴절층(510)의 제1 굴절률과 제2 굴절층(520)의 제2 굴절률의 차이는 0.04 이상 1 이하일 수 있다. 다만, 본 발명이 이에 한정되는 것은 아니다.
종래에는 제1 굴절층 상에 고굴절 평탄층(HRF)이 배치되었다. 본 발명의 일 실시예에서는, 제1 굴절층(510) 상에 고굴절 평탄층(HRF) 대신에 제2 굴절층(520)이 배치될 수 있다. 제2 굴절층(520)은 편광층(600) 하부에 배치되는 점착층일 수 있다. 제2 굴절층(520)으로 편광층(600) 하부에 배치되는 점착층을 사용하여, 고굴절 평탄층(HRF)의 재료 또는 공정에 따른 비용을 해결할 수 있고, 본 발명의 일 실시예에 따른 광 추출 효율 향상구조를 워치(Watch)등 저원가 필요 모델에 적용할 수 있다.
일 실시예에서, 제2 굴절층(520) 상에는 편광층(600)이 배치될 수 있다. 편광층(600)은 표시소자층(DPL)의 표시소자로부터 방출되는 빛을 편광축과 동일한 방향으로 진동하는 빛만 투과시키고, 그 외의 방향으로 진동하는 빛은 흡수하거나 반사시킬 수 있다. 편광층(600)은 위상지연자(retarder), 및/또는 편광자(polarizer)를 포함할 수 있다. 또한, 편광층(600)은 블랙매트릭스, 및/또는 컬러필터를 포함할 수 있다. 도시되지는 않았으나, 굴절층(500)과 편광층(600)은 광학 투명 점착제(OCA)와 같은 점착제에 의해 점착될 수도 있다.
편광층(600) 상에는 윈도우(800)가 배치되며, 이들 사이에는 광학 투명 점착제(OCA)와 같은 점착층(700)이 개재될 수 있다.
종래에는 표시 장치에서 광 추출을 향상시키기 위해 발광부의 외곽에 배치되도록 제1 굴절층을 패터닝하고, 제1 굴절층 상에 고굴절 평탄층을 배치하였다. 하지만, 이러한 종래의 광 추출 향상 구조는 s-stripe의 화소 구조에 적용이 어렵고, 고굴절 평탄층의 재료 또는 공정에 소용되는 비용 때문에 저원가 구조에 적용이 어려운 문제점이 있었다.
본 발명의 일 실시예에 따르면, 발광부(EA)들 각각을 에워싸도록 제1 굴절층(510)을 패터닝할 수 있다. s-stripe의 화소의 발광부(EA)가 비대칭적인 직사각형 형상인 경우, 발광부(EA)의 직사각형 형상이 포함하는 장변을 둘러싸도록 배치된 제1 굴절층(510)의 일부가 발광부(EA)와 이격되어 배치될 수 있다. 화소(PX)의 발광부(EA)의 직삭각형의 형상이 포함하는 장변을 둘러싸는 제1 굴절층(510)의 일부가 이격되어 배치됨으로써, 발광부(EA)의 장변이 제1 굴절층(510)으로부터 받는 영향을 줄일 수 있고, 이러한 구조로 인해서 s-stripe의 화소의 광 추출이 향상될 수 있다. 다른 표현으로, 발광부(EA)를 에워싸도록 제1 굴절층(510)을 비대칭적으로 패터닝하여 s-stripe의 화소의 광 추출이 향상될 수 있다
또한, 제1 굴절층(510) 상에는 고굴절 평탄층(HRF) 대신에 제2 굴절층(520)으로서 편광층(600) 하부에 배치된 점착층을 이용할 수 있다. 제2 굴절층(520)으로 점착층을 이용하여, 본 발명의 일 실시예에 따른 광 추출 향상 구조를 저 원가 모델에도 적용할 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 당해 기술분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.
1: 표시 장치
300: 봉지층
400: 입력감지층
510: 제1 굴절층
520: 제2 굴절층

Claims (20)

  1. 기판;
    상기 기판 상에 배치된 제1 발광부; 및
    상기 제1 발광부를 에워싸도록 패터닝된 제1 굴절층;을 구비하고,
    상기 제1 발광부는 제1 방향으로 연장된 제1 장변, 상기 제1 방향으로 연장된 제2 장변, 및 상기 제1 방향과 교차하는 제2 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고,
    상기 제1 장변은 제1 부분 및 제2 부분을 포함하고,
    상기 제2 장변은 제3 부분 및 제4 부분을 포함하고,
    상기 제1 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제2 부분과 상기 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이한, 표시 장치.
  2. 제1항에 있어서,
    상기 제3 부분과 그와 인접한 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제4 부분과 그와 인접한 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이한, 표시 장치.
  3. 제1항에 있어서,
    상기 제1 발광부는 적색의 광을 방출하는, 표시 장치.
  4. 제1항에 있어서,
    상기 기판 상에 배치된 제2 발광부; 및
    상기 제2 발광부를 에워싸도록 패터닝된 상기 제1 굴절층;을 포함하는, 표시장치.
  5. 제4항에 있어서,
    상기 제2 발광부는 녹색의 광을 방출하는, 표시 장치.
  6. 제1항에 있어서
    상기 기판 상에 배치된 2개의 제3 발광부; 및
    상기 제3 발광부를 에워싸도록 패터닝된 상기 제1 굴절층;을 더 포함하는, 표시 장치.
  7. 제6항에 있어서,
    1개의 상기 제3 발광부는 상기 제2 방향으로 연장된 제3 장변, 상기 제2 방향으로 연장된 제4 장변, 및 상기 제1 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고,
    상기 제3 장변은 제5 부분 및 제6 부분을 포함하고,
    상기 제4 장변은 제7 부분 및 제8 부분을 포함하고,
    상기 제5 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리 및 상기 제6 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리는 서로 상이한, 표시 장치.
  8. 제7항에 있어서,
    상기 제7 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리 및 상기 제8 부분과 상기 제1 굴절층이 상기 제1 방향으로 이격된 거리는 서로 상이한, 표시 장치.
  9. 제6항에 있어서,
    상기 제3 발광부는 청색의 광을 방출하는, 표시 장치.
  10. 제1항에 있어서,
    상기 제1 굴절층의 두께는 1.5um 이상 5um 이하인, 표시 장치.
  11. 제1항에 있어서,
    상기 제1 굴절층의 경사진 측면이 하부에 배치된 층과 이루는 각도는 30˚ 이상 90˚ 이하인, 표시 장치.
  12. 제1항에 있어서
    상기 제1 굴절층의 상에 직접적으로 배치된 제2 굴절층;을 더 포함하는, 표시 장치.
  13. 제12항에 있어서,
    상기 제1 굴절층 및 상기 제2 굴절층은 각각 제1 굴절률 및 제2 굴절률을 가지고,
    상기 제1 굴절률은 상기 제2 굴절률보다 크며,
    상기 제1 굴절률 및 상기 제2 굴절률의 차이는 0.04 이상 1 이하인, 표시 장치.
  14. 제1항에 있어서,
    상기 기판 상에 배치된 3개의 제3 발광부;를 더 포함하는, 표시 장치.
  15. 기판;
    상기 기판 상에 배치된 제1 발광부;
    상기 제1 발광부를 밀봉하는 봉지층;
    상기 봉지층 상에 배치되고, 제1 도전층 및 상기 제1 도전층을 덮는 제1 터치절연층을 포함하는 입력감지층; 및
    상기 제1 발광부를 에워싸도록 패터닝된 제1 굴절층;을 구비하고,
    상기 제1 터치절연층 및 상기 제1 굴절층은 동일한 물질을 포함하는, 표시 장치.
  16. 제15항에 있어서,
    상기 제1 발광부는 제1 방향으로 연장된 제1 장변, 상기 제1 방향으로 연장된 제2 장변, 및 상기 제1 방향과 교차하는 제2 방향으로 연장된 단변들을 포함하는 직사각형의 형상으로 구비되고,
    상기 제1 장변은 제1 부분 및 제2 부분을 포함하고,
    상기 제2 장변은 제3 부분 및 제4 부분을 포함하고,
    상기 제1 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리 및 상기 제2 부분과 상기 제1 굴절층이 상기 제2 방향으로 이격된 거리는 서로 상이한, 표시 장치.
  17. 제16항에 있어서,
    상기 제1 굴절층 중에서 상기 제1 발광부의 상기 제1 장변의 상기 제1 부분을 에워싸는 부분의 끝단은 상기 제1 터치절연층과 접하는, 표시 장치.
  18. 제16항에 있어서,
    상기 제1 굴절층 중에서 상기 제1 발광부의 상기 제2 장변의 상기 제4 부분을 에워싸는 부분의 끝단은 상기 제1 터치절연층과 접하는, 표시 장치.
  19. 제15항에 있어서,
    상기 제1 굴절층 상에 직접적으로 배치된 제2 굴절층;을 더 포함하는, 표시 장치.
  20. 제19항에 있어서,
    상기 제1 굴절층 및 상기 제2 굴절층은 각각 제1 굴절률 및 제2 굴절률을 가지고,
    상기 제1 굴절률은 상기 제2 굴절률보다 크며,
    상기 제1 굴절률 및 상기 제2 굴절률의 차이는 0.04 이상 1 이하인, 표시 장치.
KR1020220157509A 2022-11-22 2022-11-22 표시 장치 KR20240077529A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020220157509A KR20240077529A (ko) 2022-11-22 2022-11-22 표시 장치
US18/237,044 US20240172536A1 (en) 2022-11-22 2023-08-23 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020220157509A KR20240077529A (ko) 2022-11-22 2022-11-22 표시 장치

Publications (1)

Publication Number Publication Date
KR20240077529A true KR20240077529A (ko) 2024-06-03

Family

ID=91079833

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020220157509A KR20240077529A (ko) 2022-11-22 2022-11-22 표시 장치

Country Status (2)

Country Link
US (1) US20240172536A1 (ko)
KR (1) KR20240077529A (ko)

Also Published As

Publication number Publication date
US20240172536A1 (en) 2024-05-23

Similar Documents

Publication Publication Date Title
US9887256B2 (en) Display device
US11580319B2 (en) Display apparatus
KR20200090299A (ko) 디스플레이 패널 및 이를 포함한 디스플레이 장치
KR20200100238A (ko) 표시 패널
US11567595B2 (en) Display device
US11538888B2 (en) Display panel including a shield layer and display device including the same
US11605802B2 (en) Display apparatus having a refractive layer
KR20210073685A (ko) 디스플레이 장치
US11903278B2 (en) Display panel including an initialization voltage line and an auxiliary voltage line and display device including the same
US11507151B2 (en) Display apparatus
KR20220068308A (ko) 표시 장치
KR20210102558A (ko) 표시 장치
KR20210078638A (ko) 표시 장치 및 그 제조방법
CN111627955A (zh) 显示面板
KR20210087611A (ko) 표시 장치
KR20210030539A (ko) 디스플레이 장치 및 그 제조방법
US20210104593A1 (en) Display device
CN112909047A (zh) 显示装置
US20230103171A1 (en) Display apparatus
US20220344441A1 (en) Display apparatus
KR20240077529A (ko) 표시 장치
KR20210131508A (ko) 디스플레이 장치
KR20210060738A (ko) 표시 장치 및 그 제조방법
CN220402266U (zh) 显示装置
US20230058377A1 (en) Display apparatus