KR20230085520A - Electroluminescence Display Device And Driving Method Of The Same - Google Patents

Electroluminescence Display Device And Driving Method Of The Same Download PDF

Info

Publication number
KR20230085520A
KR20230085520A KR1020210173753A KR20210173753A KR20230085520A KR 20230085520 A KR20230085520 A KR 20230085520A KR 1020210173753 A KR1020210173753 A KR 1020210173753A KR 20210173753 A KR20210173753 A KR 20210173753A KR 20230085520 A KR20230085520 A KR 20230085520A
Authority
KR
South Korea
Prior art keywords
value
power supply
low
potential power
supply voltage
Prior art date
Application number
KR1020210173753A
Other languages
Korean (ko)
Inventor
이두헌
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020210173753A priority Critical patent/KR20230085520A/en
Publication of KR20230085520A publication Critical patent/KR20230085520A/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 명세서의 실시예에 따른 전계 발광 표시장치는 영상 데이터의 데이터전압과 저전위 전원 전압이 공급되는 복수의 픽셀들로 이루어진 화면; 및 상기 화면의 최대 휘도를 제어하기 위해 외부로부터 입력되는 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하되, 미리 설정된 특정 조건 하에서 상기 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위해, 상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 드라이버 집적회로를 포함한다.An electroluminescent display device according to an embodiment of the present specification includes a screen composed of a plurality of pixels to which a data voltage of image data and a low-potential power supply voltage are supplied; and varying the value of the low-potential power supply voltage according to a brightness value input from the outside to control the maximum luminance of the screen, but compensating for luminance deviation occurring when the value of the low-potential power supply voltage is interpolated under a specific preset condition. To do this, a driver integrated circuit for correcting the image data with a luminance compensation value according to the brightness value is included.

Description

전계 발광 표시장치와 그 구동방법{Electroluminescence Display Device And Driving Method Of The Same}Electroluminescence Display Device And Driving Method Of The Same}

이 명세서는 전계 발광 표시장치와 그 구동방법에 관한 것이다.This specification relates to an electroluminescent display device and a driving method thereof.

전계 발광 표시장치는 발광층의 재료에 따라 무기 발광 표시장치와 유기 발광 표시장치로 나뉘어진다. 전계 발광 표시장치의 각 서브 픽셀들은 스스로 발광하는 발광 소자를 포함하며, 영상 데이터의 계조에 따른 데이터전압으로 발광 소자의 발광량을 제어하여 휘도를 조절한다. The electroluminescent display device is divided into an inorganic light emitting display device and an organic light emitting display device according to the material of the light emitting layer. Each sub-pixel of the electroluminescent display device includes a light emitting element that emits light by itself, and the amount of light emitting element is controlled with a data voltage according to a gray level of image data to adjust luminance.

전계 발광 표시장치는 유저 입력에 맞는 광학 밴드를 선택하여 화면에서 구현되는 휘도 범위를 바꿀 수 있다. 이를 위해, 전계 발광 표시장치는 서로 다른 최대 휘도 범위를 정의하는 복수의 광학 밴드들을 구비하고, 각 광학 밴드에서 정의된 픽셀들의 최대 휘도를 제한하기 위하여 픽셀들에 공급될 저전위 전원 전압을 가변한다.The electroluminescent display device may change a luminance range implemented on a screen by selecting an optical band suitable for a user input. To this end, the electroluminescent display device includes a plurality of optical bands defining different maximum luminance ranges, and varies a low-potential power supply voltage to be supplied to the pixels in order to limit the maximum luminance of pixels defined in each optical band. .

저전위 전원 전압에 대한 변경은 전계 발광 표시장치에 포함된 전원부에서 수행된다. 그런데, 전원부에서 변경 가능한 저전위 전원 전압의 최소 단위가 한정되어 있어, 저전위 전원 전압의 변경시 원하는 타겟 휘도가 정확히 구현되기 어렵다Changing the low-potential power supply voltage is performed by a power supply unit included in the electroluminescent display device. However, since the minimum unit of the low-potential power supply voltage that can be changed in the power supply unit is limited, it is difficult to accurately realize the desired target luminance when the low-potential power supply voltage is changed.

따라서, 본 명세서는 광학 밴드에서 정의된 픽셀들의 최대 휘도를 제한하기 위해 픽셀들에 공급될 저전위 전원 전압을 가변할 때 생기는 휘도 편차를 보상하여, 원하는 타겟 휘도가 정확히 구현될 수 있도록 한 전계 발광 표시장치와 그 구동방법을 제공한다Therefore, in the present specification, in order to limit the maximum luminance of pixels defined in an optical band, a luminance deviation generated when a low-potential power supply voltage to be supplied to the pixels is varied is compensated so that a desired target luminance can be accurately implemented. A display device and its driving method are provided.

본 명세서의 실시예에 따른 전계 발광 표시장치는 영상 데이터의 데이터전압과 저전위 전원 전압이 공급되는 복수의 픽셀들로 이루어진 화면; 및 상기 화면의 최대 휘도를 제어하기 위해 외부로부터 입력되는 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하되, 미리 설정된 특정 조건 하에서 상기 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위해, 상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 드라이버 집적회로를 포함한다.An electroluminescent display device according to an embodiment of the present specification includes a screen composed of a plurality of pixels to which a data voltage of image data and a low-potential power supply voltage are supplied; and varying the value of the low-potential power supply voltage according to a brightness value input from the outside to control the maximum luminance of the screen, but compensating for luminance deviation occurring when the value of the low-potential power supply voltage is interpolated under a specific preset condition. To do this, a driver integrated circuit for correcting the image data with a luminance compensation value according to the brightness value is included.

본 명세서의 실시예에 따라 영상 데이터의 데이터전압과 저전위 전원 전압이 공급되는 복수의 픽셀들로 이루어진 화면을 갖는 전계 발광 표시장치의 구동방법은, 상기 화면의 최대 휘도를 제어하기 위해 외부로부터 입력되는 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하는 단계; 및 미리 설정된 특정 조건 하에서 상기 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위해, 상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 단계를 포함한다According to an embodiment of the present specification, a driving method of an electroluminescent display having a screen composed of a plurality of pixels to which a data voltage of image data and a low-potential power supply voltage are supplied is input from the outside to control the maximum luminance of the screen. varying the value of the low-potential power supply voltage according to the brightness value; and correcting the image data with a luminance compensation value according to the luminance value in order to compensate for a luminance deviation generated when the value of the low potential power supply voltage is interpolated under a preset specific condition.

본 실시예는 다음과 같은 효과가 있다.This embodiment has the following effects.

본 실시예는 광학 밴드에서 정의된 픽셀들의 최대 휘도를 제한하기 위해 픽셀들에 공급될 저전위 전원 전압을 가변할 때 생기는 휘도 편차를 영상 데이터에 대한 보정 동작을 통해 보상함으로써, 입력 밝기값에 따른 타겟 휘도를 정확히 구현할 수 있다.This embodiment compensates the luminance deviation generated when the low-potential power supply voltage to be supplied to the pixels is varied through a correction operation for image data in order to limit the maximum luminance of the pixels defined in the optical band. The target luminance can be accurately implemented.

본 명세서에 따른 효과는 이상에서 예시된 내용에 의해 제한되지 않으며, 더욱 다양한 효과들이 본 명세서 내에 포함되어 있다Effects according to this specification are not limited by the contents exemplified above, and more various effects are included in this specification.

도 1은 본 명세서의 실시예에 따른 전계 발광 표시장치를 보여주는 블록도이다.
도 2는 표시패널에 구비된 픽셀들의 일 배치 예를 보여 주는 도면이다.
도 3은 표시패널에 구비된 픽셀들의 다른 배치 예를 보여 주는 도면이다.
도 4는 도 1에 도시된 드라이브 IC 구성을 보여 주는 블록도이다.
도 5는 각 서브 픽셀의 픽셀 회로를 개략적으로 보여주는 도면이다.
도 6은 타겟 광학 밴드에 맞게 저전위 전원 전압과 데이터전압을 조정하기 위한 제반 회로 구성을 보여주는 도면이다.
도 7은 타겟 광학 밴드에 맞게 저전위 전원 전압과 데이터전압을 조정하는 방법을 보여주는 도면이다.
도 8a 및 도 8b는 유저로부터 입력되는 디지털 밝기값의 예를 보여주는 도면들이다.
도 9 및 도 10은 서로 다른 밴드 대표값에 대응되는 복수의 광학 밴드들의 예를 보여주는 도면들이다.
도 11은 미리 설정된 기준 광학 밴드에서 도출되는 저전위 전원 전압의 휘도 변곡점 전압을 보여주는 도면이다.
도 12는 도 11의 휘도 변곡점 전압에 가감되는 옵셋값으로 설정된 광학 밴드별 및 온도별 저전위 전원 전압의 전압 프로파일(이하, ELVSS 프로파일)을 보여주는 도면이다.
도 13은 광학 밴드들의 밴드 대표값들에 대응되는 저전위 전원 전압들을 선형 보간하여 얻어진 보간 결과를 보여주는 도면이다.
도 14 및 도 15는 저휘도 광학 밴드들에 대응되는 저전위 전원 전압들을 선형 보간하여 얻어진 밝기별 실제 휘도와 휘도 편차를 보여주는 도면들이다.
도 16은 저전위 전원 전압들이 선형 보간될 때 저전위 전원 전압의 최소 변경 단위의 제한으로 인해 생기는 휘도 에러를 보여주는 도면이다.
도 17 및 도 18은 저전위 전원 전압들의 선형 보간에 따른 휘도 에러를 보상하기 위해 룩업 테이블의 휘도 보상값으로 영상 데이터가 보정되는 콘셉을 보여주는 도면들이다
1 is a block diagram showing an electroluminescent display device according to an exemplary embodiment of the present specification.
2 is a diagram showing an example of an arrangement of pixels included in a display panel.
3 is a diagram showing another arrangement example of pixels included in a display panel.
FIG. 4 is a block diagram showing the configuration of a drive IC shown in FIG. 1 .
5 is a diagram schematically showing a pixel circuit of each sub-pixel.
6 is a diagram showing a circuit configuration for adjusting a low potential power supply voltage and a data voltage to suit a target optical band.
7 is a diagram illustrating a method of adjusting a low potential power supply voltage and a data voltage to fit a target optical band.
8A and 8B are diagrams showing examples of digital brightness values input from a user.
9 and 10 are diagrams showing examples of a plurality of optical bands corresponding to different band representative values.
11 is a diagram showing a luminance inflection point voltage of a low potential power supply voltage derived from a preset reference optical band.
FIG. 12 is a diagram showing a voltage profile (hereinafter referred to as an ELVSS profile) of a low-potential power supply voltage for each optical band and for each temperature set as an offset value added to or subtracted from the luminance inflection point voltage of FIG. 11 .
13 is a diagram showing an interpolation result obtained by linearly interpolating low-potential power supply voltages corresponding to band representative values of optical bands.
14 and 15 are diagrams showing actual luminance and luminance deviation for each brightness obtained by linearly interpolating low potential power supply voltages corresponding to low luminance optical bands.
16 is a diagram showing a luminance error caused by limitation of a minimum change unit of a low potential power supply voltage when the low potential power supply voltages are linearly interpolated.
17 and 18 are diagrams illustrating a concept in which image data is corrected with a luminance compensation value of a lookup table in order to compensate for a luminance error due to linear interpolation of low potential power supply voltages.

이하 첨부된 도면을 참조하여 바람직한 실시예들을 상세히 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 이 명세서 내용과 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 불필요하게 내용 이해를 흐리게 하거나 방해할 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다.Hereinafter, preferred embodiments will be described in detail with reference to the accompanying drawings. Like reference numbers throughout the specification indicate substantially the same elements. In the following description, if it is determined that a detailed description of a known function or configuration related to the content of this specification may unnecessarily obscure or obstruct understanding of the content, the detailed description will be omitted.

도 1 내지 도 4를 참조하면, 본 명세서의 전계 발광 표시장치(1000)는 표시패널(100)과, 표시패널 구동부(120, 300)를 포함한다.1 to 4 , the electroluminescent display device 1000 of the present specification includes a display panel 100 and display panel drivers 120 and 300 .

표시패널 구동부(120, 300)는 입력 영상 데이터를 화면(AR)의 픽셀들(P)에 기입하여 화면(AR) 상에 영상을 표시한다. 표시패널 구동부(120, 300)는 표시패널(100)의 게이트 라인들(GL1~GL2)에 게이트 신호를 공급하는 게이트 구동부(120), 영상 데이터를 데이터 신호의 전압(이하, "데이터 전압"이라 함)으로 변환하여 데이터 출력 채널들을 통해 데이터 라인들(DL1~DL6)에 공급하는 데이터 구동부(306), 및 데이터 구동부(306)와 게이트 구동부(120)의 동작 타이밍을 제어하는 타이밍 콘트롤러(303)를 포함한다. 데이터 구동부(306)와 타이밍 콘트롤러(303)는 드라이브 IC(Integrated Circuit, 300)에 집적될 수 있다.The display panel driver 120 or 300 displays an image on the screen AR by writing input image data to pixels P of the screen AR. The display panel drivers 120 and 300 are configured by the gate driver 120 that supplies gate signals to the gate lines GL1 to GL2 of the display panel 100 and transmits image data to a voltage of the data signal (hereinafter referred to as “data voltage”). a data driver 306 that converts the data into a data source) and supplies the data to the data lines DL1 to DL6 through data output channels, and a timing controller 303 that controls operation timings of the data driver 306 and the gate driver 120 includes The data driver 306 and the timing controller 303 may be integrated into a drive IC (Integrated Circuit, 300).

표시패널(100)의 화면(AR)은 데이터 라인들(DL1~DL6), 데이터 라인들(DL1~DL6)과 교차되는 게이트 라인들(GL1, GL2), 및 픽셀들(P)이 매트릭스 형태로 배치된 픽셀 어레이를 포함한다. 픽셀들(P)은 데이터 라인들(DL1~DL6)과 게이트 라인들(GL1, GL2)에 의해 정의된 매트릭스 형태로 픽셀 어레이에 배치된다. 픽셀들(P)은 인가받은 데이터 전압에 따라 영상을 표시한다.The screen AR of the display panel 100 includes data lines DL1 to DL6, gate lines GL1 and GL2 crossing the data lines DL1 to DL6, and pixels P in a matrix form. It includes an arranged pixel array. The pixels P are arranged in a pixel array in a matrix form defined by data lines DL1 to DL6 and gate lines GL1 and GL2. The pixels P display an image according to the applied data voltage.

픽셀들(P) 각각은 컬러 구현을 위하여 복수의 서브 픽셀들을 포함한다. 서브 픽셀들은 적색(Red, 이하 " R 서브 픽셀"이라 함), 녹색(Green, 이하 "G 서브 픽셀"이라 함), 및 청색(Blue, 이하 "B 서브 픽셀"이라 함)을 포함한다. 도시하지 않았으나 백색 서브 픽셀이 픽셀(P)에 더 포함될 수 있다. Each of the pixels P includes a plurality of sub-pixels for color implementation. The sub-pixels include Red (hereinafter referred to as "R sub-pixel"), Green (hereinafter referred to as "G sub-pixel"), and Blue (hereinafter referred to as "B sub-pixel"). Although not shown, a white sub-pixel may be further included in the pixel P.

서브 픽셀들 각각은 구동 소자의 전기적 특성 예를 들어, 문턱 전압을 센싱하여 구동 소자의 게이트 전압을 보상하는 내부 보상 회로를 포함할 수 있다.Each of the sub-pixels may include an internal compensation circuit that compensates for a gate voltage of the driving element by sensing electrical characteristics of the driving element, for example, a threshold voltage.

서브 픽셀들은 리얼(real) 컬러 픽셀(P) 또는, 펜타일(pentile) 픽셀(P)을 구성할 수 있다. 펜타일 픽셀(P)은 미리 설정된 픽셀 렌더링 알고리즘(pixel rendering algorithm)을 이용하여 도 2에 도시된 바와 같이 컬러가 다른 두 개의 서브 픽셀들을 하나의 픽셀(P)로 구동하여 리얼 컬러 픽셀 보다 높은 해상도를 구현할 수 있다. 픽셀 렌더링 알고리즘은 서브 픽셀들 각각에서 부족한 컬러 표현을 인접한 서브 픽셀에서 발광된 빛의 컬러로 보상한다.The sub-pixels may constitute a real color pixel (P) or a pentile pixel (P). As shown in FIG. 2, the pentile pixel (P) uses a preset pixel rendering algorithm to drive two sub-pixels of different colors as one pixel (P) to achieve a higher resolution than a real color pixel. can be implemented. The pixel rendering algorithm compensates for insufficient color expression in each sub-pixel with the color of light emitted from an adjacent sub-pixel.

리얼 컬러 픽셀(P)의 경우, 하나의 픽셀(P)이 도 3에 도시된 바와 같이 R, G 및 B 서브 픽셀들로 구성된다.In the case of a real color pixel P, one pixel P is composed of R, G, and B sub-pixels as shown in FIG. 3 .

픽셀 어레이의 해상도가 n*m 일 때, 픽셀 어레이는 n 개의 픽셀 컬럼(Column)과, 픽셀 컬럼과 교차되는 m 개의 픽셀 행들을 포함한다. 도 2 및 도 3에서, #1, #2는 픽셀 행의 번호를 나타낸다. 픽셀 컬럼은 Y축 방향을 따라 배치된 픽셀들(P)을 포함한다. 픽셀 행은 X축 방향을 따라 배치된 픽셀들(P)을 포함한다. 1 수평 기간(1H)은 1 프레임 기간을 m 개의 픽셀 행 개수로 나눈 시간이다. 게이트 구동부(120)가 게이트 신호를 제1 픽셀 행부터 제m 픽셀 행까지 순차적으로 출력하여 픽셀들(P)을 행 단위로 프로그레시브 스캔(progressive scan)할 수 있다. 1 픽셀 행의 서브 픽셀들 각각은 1 수평 기간 내에서 초기화, 센싱, 및 데이터 기입 순서로 동작할 수 있다.When the resolution of the pixel array is n*m, the pixel array includes n pixel columns and m pixel rows intersecting the pixel columns. 2 and 3, #1 and #2 represent pixel row numbers. The pixel column includes pixels P disposed along the Y-axis direction. The pixel row includes pixels P disposed along the X-axis direction. One horizontal period (1H) is the time obtained by dividing one frame period by the number of m pixel rows. The gate driver 120 may progressively scan the pixels P row by row by sequentially outputting gate signals from the first pixel row to the m th pixel row. Each of the subpixels of one pixel row may operate in the order of initialization, sensing, and data writing within one horizontal period.

표시패널(100)의 픽셀 어레이는 유리 기판, 금속 기판, 플라스틱 기판 상에 형성될 수 있다. 플라스틱 패널의 경우, 플라스틱 기판 상에 픽셀 어레이가 형성되어 플렉시블 패널로 구현될 수 있다. 플라스틱 패널은 백 플레이트(Back plate) 상에 접착된 유기 박막 필름 상에 픽셀 어레이를 포함한다. 픽셀 어레이 위에 터치 센서 어레이가 형성될 수 있다.The pixel array of the display panel 100 may be formed on a glass substrate, a metal substrate, or a plastic substrate. In the case of a plastic panel, a pixel array may be formed on a plastic substrate to be implemented as a flexible panel. A plastic panel includes a pixel array on an organic thin film adhered on a back plate. A touch sensor array may be formed over the pixel array.

백 플레이트는 PET(Polyethylene terephthalate) 기판일 수 있다. 백 플레이트 상에 유기 박막 필름이 형성된다. 유기 박막 필름 상에 픽셀 어레이와 터치 센서 어레이가 형성될 수 있다. 백 플레이트는 픽셀 어레이가 습도에 노출되지 않도록 유기 박막 필름을 향하는 투습을 차단한다. 유기 박막 필름은 얇은 PI(Polyimide) 필름 기판일 수 있다. 유기 박막 필름 상에 도시하지 않은 절연 물질로 다층의 버퍼막이 형성될 수 있다. 유기 박막 필름 상에 픽셀 어레이와 터치 센서 어레이에 인가되는 전원이나 신호를 공급하기 위한 배선들이 형성될 수 있다.The back plate may be a polyethylene terephthalate (PET) substrate. An organic thin film is formed on the back plate. A pixel array and a touch sensor array may be formed on the organic thin film. The back plate blocks the permeation of moisture towards the thin organic film so that the pixel array is not exposed to humidity. The organic thin film may be a thin polyimide (PI) film substrate. A multi-layered buffer film may be formed on the organic thin film with an insulating material (not shown). Wires for supplying power or signals applied to the pixel array and the touch sensor array may be formed on the organic thin film.

표시패널(100)의 기판에는 픽셀 어레이와 함께 게이트 구동부(120)가 실장될 수 있다. 표시패널(100)의 기판 상에 직접 형성되는 게이트 구동부(120)는 GIP(Gate in panel) 회로로 알려져 있다.The gate driver 120 may be mounted on the substrate of the display panel 100 together with the pixel array. The gate driver 120 directly formed on the substrate of the display panel 100 is known as a gate in panel (GIP) circuit.

게이트 구동부(120)는 표시패널(100)의 좌우측 베젤(bezel) 중 일측 베젤에 배치되어 게이트 라인들(GL1, GL2)에 싱글 피딩(single feeding) 방식으로 게이트 신호를 공급할 수 있다. 싱글 피딩 방식의 경우, 도 1에서 두 개의 게이트 구동부(120) 중 하나가 필요 없다.The gate driver 120 may be disposed on one of the left and right bezels of the display panel 100 to supply gate signals to the gate lines GL1 and GL2 in a single feeding method. In the case of a single feeding method, one of the two gate driving units 120 in FIG. 1 is not required.

게이트 구동부(120)는 표시패널(100)의 좌우측 베젤들 각각에 배치되어 게이트 라인들(GL1, GL2)에 더블 피딩 (double feeding) 방식으로 게이트 신호를 공급할 수 있다. 더블 피딩 방식의 경우, 하나의 게이트 라인의 양 측 끝단에서 게이트 신호가 동시에 인가될 수 있다.The gate driver 120 may be disposed on each of the left and right bezels of the display panel 100 to supply gate signals to the gate lines GL1 and GL2 in a double feeding method. In the case of the double feeding method, gate signals may be simultaneously applied from both ends of one gate line.

게이트 구동부(120)는 시프트 레지스터(Shift register)를 이용하여 드라이브 IC(300)로부터 공급되는 게이트 타이밍 신호에 따라 구동되어 게이트 라인들(GL1, GL2)에 게이트 신호(GATE1, GATE2)를 공급한다. 시프트 레지스터는 게이트 신호(GATE1, GATE2)를 시프트시킴으로써 게이트 신호(GATE1, GATE2)를 게이트 라인들(GL1, GL 2)에 순차적으로 공급할 수 있다. 게이트 신호(GATE1, GATE2)는 스캔 신호, 발광 제어 신호 등을 포함할 수 있다. The gate driver 120 is driven according to the gate timing signal supplied from the drive IC 300 using a shift register, and supplies the gate signals GATE1 and GATE2 to the gate lines GL1 and GL2. The shift register may sequentially supply the gate signals GATE1 and GATE2 to the gate lines GL1 and GL 2 by shifting the gate signals GATE1 and GATE2 . The gate signals GATE1 and GATE2 may include scan signals and emission control signals.

드라이브 IC(300)는 게이트 구동부(120)를 제어하기 위한 게이트 타이밍 신호를 출력할 수 있다. 드라이브 IC(300)는 데이터 출력 채널들을 통해 데이터 라인들(DL1~DL6)에 연결되어 데이터 라인들(DL1~DL6)에 데이터 전압(Vdata)을 공급한다.The drive IC 300 may output a gate timing signal for controlling the gate driver 120 . The drive IC 300 is connected to the data lines DL1 to DL6 through data output channels and supplies the data voltage Vdata to the data lines DL1 to DL6.

드라이브 IC(300)는 도 4에 도시된 바와 같이 호스트 시스템(200), 제1 메모리(301), 및 표시패널(100)에 연결될 수 있다. 드라이브 IC(300)는 데이터 연산부(308), 타이밍 콘트롤러(303), 및 데이터 구동부(306)를 포함할 수 있다. 드라이브 IC(300)는 제2 메모리(302), 감마 보상 전압 생성부(305), 전원부(304), 레벨 시프터 (Level shifter, 307) 등을 더 포함할 수 있다.As shown in FIG. 4 , the drive IC 300 may be connected to the host system 200 , the first memory 301 , and the display panel 100 . The drive IC 300 may include a data calculation unit 308 , a timing controller 303 , and a data driver 306 . The drive IC 300 may further include a second memory 302, a gamma compensation voltage generator 305, a power supply 304, a level shifter 307, and the like.

데이터 연산부(308)는 호스트 시스템(200)으로부터 영상 데이터(DATA)와 밝기값(Display Brightness Value, DBV)을 수신하고, 수신된 영상 데이터(DATA)를 미리 설정된 화질 알고리즘으로 변조하여 화질을 향상시킨다. 데이터 연산부(308)는 압축된 영상 데이터(DATA)를 디코딩(Decoding)하여 복원하는 데이터 복원부, 밝기값(DBV)에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정하는 휘도 조정부 등을 포함할 수 있다. 휘도 조정부는 미리 설정된 특정 조건 하에서 밝기값(DBV)에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정함으로써, 저전위 전원 전압(ELVSS)의 값이 보간될 때 생기는 휘도 편차를 보상한다.The data operation unit 308 receives image data (DATA) and a display brightness value (DBV) from the host system 200 and modulates the received image data (DATA) with a preset image quality algorithm to improve image quality. . The data operation unit 308 may include a data restoration unit that decodes and restores the compressed image data DATA, and a luminance adjustment unit that corrects the image data DATA with a luminance compensation value according to the brightness value DBV. can The luminance adjusting unit corrects the image data DATA with a luminance compensation value according to the brightness value DBV under a specific condition set in advance, thereby compensating for luminance deviation caused when the value of the low potential power supply voltage ELVSS is interpolated.

타이밍 콘트롤러(303)는 데이터 연산부(308)로부터 수신되는 영상 데이터(DATA)를 데이터 구동부(306)에 제공한다. 타이밍 콘트롤러(303)는 게이트 구동부(120)를 제어하기 위한 게이트 타이밍 신호와, 데이터 구동부(306)를 제어하기 위한 소스 타이밍 신호를 생성하여 게이트 구동부(120)와 데이터 구동부(306)의 동작 타이밍을 제어할 수 있다. 타이밍 콘트롤러(303)는 전원부(304)의 동작을 제어할 수 있다.The timing controller 303 provides the image data DATA received from the data operation unit 308 to the data driver 306 . The timing controller 303 generates a gate timing signal for controlling the gate driver 120 and a source timing signal for controlling the data driver 306 to control operation timing of the gate driver 120 and the data driver 306. You can control it. The timing controller 303 may control the operation of the power supply unit 304 .

전원부(304)는 직류-직류 변환기(DC-DC Converter)를 이용하여 표시패널(100)의 픽셀 어레이, 게이트 구동부(120), 및 드라이브 IC(300)의 구동에 필요한 전원을 생성한다. 직류-직류 변환기는 차지 펌프(Charge pump), 레귤레이터(Regulator), 벅 변환기(Buck Converter), 부스트 변환기(Boost Converter) 등을 포함할 수 있다. 전원부(304)는 호스트 시스템(200)으로부터의 직류 입력 전압을 조정하여 감마 기준 전압, 게이트 온 전압(VGL). 게이트 오프 전압(VGH), 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 초기화 전압(Vini) 등의 직류 전원을 생성할 수 있다.The power supply unit 304 generates power necessary for driving the pixel array of the display panel 100, the gate driver 120, and the drive IC 300 using a DC-DC converter. The DC-DC converter may include a charge pump, a regulator, a buck converter, a boost converter, and the like. The power supply unit 304 adjusts the DC input voltage from the host system 200 to obtain a gamma reference voltage and a gate-on voltage (VGL). Direct current power such as a gate-off voltage (VGH), a pixel driving voltage (ELVDD), a low-potential power supply voltage (ELVSS), and an initialization voltage (Vini) may be generated.

감마 기준 전압은 감마 보상 전압 생성부(305)에 공급된다. 게이트 온 전압(VGL)과 게이트 오프 전압(VGH)은 레벨 시프터(307)와 게이트 구동부(120)에 공급된다. 픽셀 구동 전압(ELVDD), 저전위 전원 전압(ELVSS), 초기화 전압(Vini) 등의 픽셀 전원은 서브 픽셀들에 공통으로 공급된다. 서브 픽셀들 각각은 발광 소자(EL)와 구동 소자(DT)를 포함한 픽셀 회로를 구성한다.The gamma reference voltage is supplied to the gamma compensation voltage generator 305 . The gate-on voltage VGL and the gate-off voltage VGH are supplied to the level shifter 307 and the gate driver 120 . Pixel power such as the pixel driving voltage ELVDD, the low potential power supply voltage ELVSS, and the initialization voltage Vini is commonly supplied to subpixels. Each of the subpixels constitutes a pixel circuit including a light emitting element EL and a driving element DT.

초기화 전압(Vini)은 픽셀 회로의 주요 노드들을 초기화하는 전압이다. 게이트 전압은 VGH = 8V, VGL = -7V로, 픽셀 전원은 VDD = 4.6V, VSS = -2V ~ -3V, Vini(또는 Vref) = -3V ~ -4V 로 설정될 수 있으나 이에 한정되지 않는다. 데이터 전압(Vdata)은 Vdata = 2V ~ 6V으로 설정될 수 있으나 이에 한정되지 않는다.The initialization voltage Vini is a voltage for initializing the main nodes of the pixel circuit. The gate voltage may be set to VGH = 8V, VGL = -7V, and the pixel power may be set to VDD = 4.6V, VSS = -2V to -3V, and Vini (or Vref) = -3V to -4V, but are not limited thereto. The data voltage Vdata may be set to Vdata = 2V to 6V, but is not limited thereto.

초기화 전압(Vini)은 데이터 전압(Vdata) 보다 낮고 발광 소자(EL)의 문턱 전압 보다 낮은 직류 전압으로 설정되어 발광 소자(EL)의 발광을 억제하고, 픽셀 회로의 주요 노드들을 초기화한다.The initialization voltage Vini is set to a DC voltage that is lower than the data voltage Vdata and lower than the threshold voltage of the light emitting element EL to suppress light emitting of the light emitting element EL and initializes main nodes of the pixel circuit.

전원부(304)는 타이밍 콘트롤러(303)의 제어하에 밝기값(DBV)에 따라 저전위 전원 전압(ELVSS)을 가변하여, 픽셀들(P)을 통해 구현되는 화면(AR)의 최대 휘도를 제한한다.The power supply unit 304 varies the low potential power supply voltage ELVSS according to the brightness value DBV under the control of the timing controller 303 to limit the maximum luminance of the screen AR implemented through the pixels P. .

레벨 시프터(307)는 타이밍 콘트롤러(303)로부터 게이트 타이밍 신호들을 수신하여 게이트 타이밍 신호들의 전압 레벨을 변경한다. 게이트 타이밍 신호는 스타트 펄스(start pulse, VST), 시프트 클럭 (shift clock, GCLK) 등의 게이트 타이밍 신호와, 게이트 온 전압(VGL) 및 게이트 오프 전압(VGH) 등의 게이트 전압을 포함한다. 스타트 펄스(VST)와 시프트 클럭(GCLK)은 게이트 온 전압(VGL)과 게이트 오프 전압(VGH) 사이에서 스윙한다.The level shifter 307 receives the gate timing signals from the timing controller 303 and changes the voltage level of the gate timing signals. The gate timing signal includes a gate timing signal such as a start pulse (VST) and a shift clock (GCLK), and a gate voltage such as a gate-on voltage (VGL) and a gate-off voltage (VGH). The start pulse (VST) and shift clock (GCLK) swing between the gate-on voltage (VGL) and the gate-off voltage (VGH).

레벨 시프터(307)는 타이밍 콘트롤러(303)로부터 수신된 게이트 타이밍 신호의 로우 레벨 전압(low level voltage)을 게이트 온 전압(VGL)으로 변환하고, 게이트 타이밍 신호의 하이 레벨 전압(high level voltage)을 게이트 오프 전압(VGH)으로 변환한다. 레벨 시프터(307)는 출력 채널들을 통해 게이트 타이밍 신호와 게이트 전압(VGH, VGL)을 출력하여 게이트 구동부(120)에 공급한다.The level shifter 307 converts a low level voltage of the gate timing signal received from the timing controller 303 into a gate-on voltage (VGL) and converts a high level voltage of the gate timing signal into a gate-on voltage (VGL). Converts to gate-off voltage (VGH). The level shifter 307 outputs a gate timing signal and gate voltages VGH and VGL through output channels and supplies them to the gate driver 120 .

데이터 구동부(306)는 디지털-아날로그 변환기(Digital to Analog converter, 이하 "DAC"라 함)를 이용하여 타이밍 콘트롤러(303)로부터 수신된 영상 데이터(디지털 신호)를 감마 보상 전압으로 변환하여 데이터 전압(Vdata)을 출력한다. 데이터 구동부(306)로부터 출력된 데이터 전압(Vdata)은 드라이브 IC(300)의 데이터 채널에 연결된 출력 버퍼를 통해 픽셀 어레이의 데이터 라인들(DL1~DL6)에 공급된다.The data driver 306 converts the image data (digital signal) received from the timing controller 303 into a gamma compensation voltage using a digital to analog converter (hereinafter referred to as “DAC”) to convert the data voltage ( Vdata) is output. The data voltage Vdata output from the data driver 306 is supplied to the data lines DL1 to DL6 of the pixel array through an output buffer connected to a data channel of the drive IC 300 .

감마 보상 전압 생성부(305)는 전원부(304)로부터의 감마 기준 전압을 분압 회로를 통해 분배하여 계조별 감마 보상 전압을 발생한다. 감마 보상 전압은 영상 데이터의 계조별로 전압이 설정된 아날로그 전압이다. 감마 보상 전압 생성부(305)로부터 출력된 감마 보상 전압은 데이터 구동부(306)에 제공된다.The gamma compensation voltage generation unit 305 divides the gamma reference voltage from the power supply unit 304 through a voltage divider circuit to generate gamma compensation voltages for each gray level. The gamma compensation voltage is an analog voltage whose voltage is set for each gray level of image data. The gamma compensation voltage output from the gamma compensation voltage generator 305 is provided to the data driver 306 .

제2 메모리(302)는 드라이브 IC(300)에 전원이 입력될 때 제1 메모리(301)로부터 수신된 휘도 보상값, 레지스터 설정값 등을 저장한다. 휘도 보상값은 미리 설정된 특정 조건 하에서 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위한 것이다. 휘도 보상값은 호스트 시스템(200)으로부터 입력되는 디지털 밝기 값(DBV)에 따라 선택된다.The second memory 302 stores luminance compensation values, register setting values, etc. received from the first memory 301 when power is supplied to the drive IC 300 . The luminance compensation value compensates for a luminance deviation generated when a value of a low-potential power supply voltage is interpolated under a predetermined specific condition. The luminance compensation value is selected according to the digital brightness value (DBV) input from the host system 200 .

레지스터 설정값은 데이터 구동부(306), 타이밍 콘트롤러(303), 감마 보상 전압 생성부(305), 전원부(34) 등의 동작과 파형의 타이밍, 전원부(34)의 출력 전압 레벨 등을 정의한다. 제1 메모리(301)는 플래시 메모리 (Flash memory)를 포함할 수 있다. 제2 메모리(302)는 SRAM(Static RAM)을 포함할 수 있다.The register setting values define the operation and waveform timing of the data driver 306, the timing controller 303, the gamma compensation voltage generator 305, the power supply 34, etc., the output voltage level of the power supply 34, and the like. The first memory 301 may include a flash memory. The second memory 302 may include Static RAM (SRAM).

호스트 시스템(200)은 TV(Television) 시스템, 셋톱박스, 네비게이션 시스템, 개인용 컴퓨터(PC), 홈 시어터 시 스템, 모바일 시스템, 웨어러블 시스템 중 어느 하나일 수 있다.The host system 200 may be any one of a television (TV) system, a set-top box, a navigation system, a personal computer (PC), a home theater system, a mobile system, and a wearable system.

모바일 시스템에서 호스트 시스템(200)은 AP(Application Processor)로 구현될 수 있다. 모바일 시스템에서 호스트 시스템(200)은 MIPI(Mobile Industry Processor Interface)를 통해 드라이브 IC(300)에 입력 영상 데이터를 전송할 수 있다. 호스트 시스템(200)은 가요성 인쇄 회로 예를 들면, FPC(Flexible Printed Circuit)(310)를 통해 드라이브 IC(300)에 연결될 수 있다.In a mobile system, the host system 200 may be implemented as an application processor (AP). In the mobile system, the host system 200 may transmit input image data to the drive IC 300 through MIPI (Mobile Industry Processor Interface). The host system 200 may be connected to the drive IC 300 through a flexible printed circuit (FPC) 310, for example.

도 5는 각 서브 픽셀의 픽셀 회로를 개략적으로 보여주는 도면이다.5 is a diagram schematically showing a pixel circuit of each sub-pixel.

도 5를 참조하면, 픽셀 회로는 제1 내지 제3 회로부들(10, 20, 30)과, 제1 내지 제3 연결부들(12, 23, 13)을 포함할 수 있다. 이 픽셀 회로에서 하나 이상의 구성 요소가 생략되거나 추가될 수 있다.Referring to FIG. 5 , the pixel circuit may include first to third circuit units 10 , 20 and 30 and first to third connection units 12 , 23 and 13 . One or more components may be omitted or added in this pixel circuit.

제1 회로부(10)는 픽셀 구동 전압(ELVDD)을 구동 소자(DT)에 공급한다. 구동 소자(DT)는 게이트(DRG), 소스(DRS), 및 드레인(DRD)을 포함한 트랜지스터로 구현될 수 있다. 제2 회로부(20)는 구동 소자(DT)의 게이트(DRG)에 연결된 커패시터(Cst)를 충전하고, 1 프레임 기간 동안 커패시터(Cst)의 전압을 유지한다. 제3 회로부(30)는 구동 소자(DT)를 통해 픽셀 구동 전압(ELVDD)으로부터 공급되는 전류를 발광 소자(EL)에 제공함으로써 전류가 빛으로 전환되게 한다. 제1 내지 제3 회로부들(10, 20, 30)은 구동 소자(DT)의 문턱 전압을 보상하기 위한 내부 보상 회로를 포함할 수 있다. 제3 회로부(30)는 구동 소자(DT)의 문턱 전압 또는 전기적 특성 변화를 실시간 센싱하는 센싱부에 연결될 수 있다.The first circuit unit 10 supplies the pixel driving voltage ELVDD to the driving element DT. The driving element DT may be implemented as a transistor including a gate DRG, a source DRS, and a drain DRD. The second circuit unit 20 charges the capacitor Cst connected to the gate DRG of the driving element DT and maintains the voltage of the capacitor Cst for one frame period. The third circuit unit 30 converts the current into light by providing the current supplied from the pixel driving voltage ELVDD to the light emitting element EL through the driving element DT. The first to third circuit units 10, 20, and 30 may include an internal compensation circuit for compensating the threshold voltage of the driving element DT. The third circuit unit 30 may be connected to a sensing unit that senses a change in the threshold voltage or electrical characteristics of the driving element DT in real time.

제1 연결부(12)는 제1 회로부(10)와 제2 회로부(20)를 연결한다. 제2 연결부(23)는 제2 회로부(20)와 제3 회로부(30)를 연결한다. 제3 연결부(13)는 제3 회로부(30)와 제1 회로부(10)를 연결한다. 제1 연결부(12), 제2 연결부(23), 제3 연결부(13) 각각은 하나 이상의 트랜지스터와 배선을 포함할 수 있다.The first connection part 12 connects the first circuit part 10 and the second circuit part 20 . The second connection part 23 connects the second circuit part 20 and the third circuit part 30 . The third connection part 13 connects the third circuit part 30 and the first circuit part 10 . Each of the first connection unit 12 , the second connection unit 23 , and the third connection unit 13 may include one or more transistors and wires.

도 6은 타겟 광학 밴드에 맞게 저전위 전원 전압과 데이터전압을 조정하기 위한 제반 회로 구성을 보여주는 도면이다. 도 7은 타겟 광학 밴드에 맞게 저전위 전원 전압과 데이터전압을 조정하는 방법을 보여주는 도면이다. 도 8a 및 도 8b는 유저로부터 입력되는 디지털 밝기값의 예를 보여주는 도면들이다. 도 9 및 도 10은 서로 다른 디지털 밝기값에 대응되는 복수의 광학 밴드들의 예를 보여주는 도면들이다.6 is a diagram showing a circuit configuration for adjusting a low potential power supply voltage and a data voltage to suit a target optical band. 7 is a diagram illustrating a method of adjusting a low potential power supply voltage and a data voltage to fit a target optical band. 8A and 8B are diagrams showing examples of digital brightness values input from a user. 9 and 10 are diagrams showing examples of a plurality of optical bands corresponding to different digital brightness values.

도 6 및 도 7을 참조하면, 호스트 시스템(200)은 유저 입력 또는 주변 환경의 조도값에 따라 밝기 모드를 조정할 수 있다.Referring to FIGS. 6 and 7 , the host system 200 may adjust a brightness mode according to a user input or an illumination value of a surrounding environment.

예를 들어, 호스트 시스템(200)은 도 8a 및 도 8b와 같이 유저 입력에 대응되는 디지털 밝기 값(Digital Brightness Value, DBV)을 드라이브 IC(300)로 전송할 수 있다. 호스트 시스템(200)은 조도 센서로부터 조도값을 획득하고, 조도값에 비례하는 밝기값(DBV)을 드라이브 IC(300)로 전송할 수 있다. 여기서, 밝기 값(DBV)은 밝기 모드의 최대 휘도를 정의한다.For example, the host system 200 may transmit a digital brightness value (DBV) corresponding to a user input to the drive IC 300 as shown in FIGS. 8A and 8B. The host system 200 may obtain an illuminance value from the illuminance sensor and transmit a brightness value (DBV) proportional to the illuminance value to the drive IC 300 . Here, the brightness value DBV defines the maximum luminance of the brightness mode.

드라이브 IC(300)의 데이터 연산부(308)는 밝기값(DBV) 중에서 서로 다른 밴드 대표값들에 대응되는 복수의 광학 밴드들과, 복수의 광학 밴드들에 대해 서로 다른 크기의 복수의 저전위 전원 전압(ELVSS)의 값들이 맵핑된 전압 프로파일(도 12 참조)을 포함한다. The data calculation unit 308 of the drive IC 300 includes a plurality of optical bands corresponding to different band representative values among the brightness values (DBV), and a plurality of low-potential power supplies having different sizes for the plurality of optical bands. The values of the voltage ELVSS include a mapped voltage profile (see FIG. 12 ).

예를 들어, 광학 밴드는 도 9 및 도 10에 도시된 바와 같이 서로 다른 밴드 대표값들(DBV)에 대응되는 제1 DBV 밴드(Band 1) 내지 제6 DBV 밴드(Band 6)을 포함할 수 있다. 밴드 대표값들(DBV)은 서로 다른 크기의 복수의 저전위 전원 전압(ELVSS)의 값들에 맵핑된다.For example, as shown in FIGS. 9 and 10 , the optical band may include a first DBV band (Band 1) to a sixth DBV band (Band 6) corresponding to different band representative values (DBV). there is. The band representative values DBV are mapped to values of a plurality of low potential power supply voltages ELVSS having different sizes.

제1 DBV 밴드(Band 1)는 '1023'의 밴드 대표값(DBV)과 제1 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 1000nit로 제한하고, 제2 DBV 밴드(Band 2)는 '851'의 밴드 대표값(DBV)과 제2 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 300nit로 제한하고, 제3 DBV 밴드(Band 3)는 '708'의 밴드 대표값(DBV)과 제3 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 200nit로 제한하고, 제4 DBV 밴드(Band 3)는 '602'의 밴드 대표값(DBV)과 제4 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 140nit로 제한할 수 있다. 제5 DBV 밴드(Band 5)는 '377'의 밴드 대표값(DBV)과 제5 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 50nit로 제한하고, 제6 DBV 밴드(Band 6)는 '218'의 밴드 대표값(DBV)과 제6 크기의 저전위 전원 전압(ELVSS)에 대응하여 최대 휘도를 15nit로 제한할 수 있다. The first DBV band (Band 1) limits the maximum luminance to 1000 nit in response to the band representative value (DBV) of '1023' and the low potential power supply voltage (ELVSS) of the first magnitude, and the second DBV band (Band 2) limits the maximum luminance to 300 nit in response to the band representative value (DBV) of '851' and the low potential power supply voltage (ELVSS) of the second magnitude, and the third DBV band (Band 3) is the band representative value of '708' The maximum luminance is limited to 200 nit in response to (DBV) and the low potential power supply voltage (ELVSS) of the third magnitude, and the fourth DBV band (Band 3) is the band representative value (DBV) of '602' and the fourth magnitude In response to the low potential power supply voltage (ELVSS), the maximum luminance can be limited to 140 nits. The fifth DBV band (Band 5) limits the maximum luminance to 50 nit in response to the band representative value (DBV) of '377' and the low potential power supply voltage (ELVSS) of the fifth magnitude, and the sixth DBV band (Band 6) may limit the maximum luminance to 15 nits in response to the band representative value (DBV) of '218' and the low potential power supply voltage (ELVSS) of the sixth magnitude.

저전위 전원 전압(ELVSS)의 크기가 클수록 동일한 데이터전압(Vdata)에 대응하여 구동 소자에서 흐르는 전류량이 감소하므로 서브 픽셀에서 구현되는 휘도가 감소한다. 따라서, 저전위 전원 전압(ELVSS)의 크기는 제1 DBV 밴드(Band 1) 내지 제6 DBV 밴드(Band 6) 순서로 감소한다. 즉, 저전위 전원 전압(ELVSS)의 크기는 제1 DBV 밴드(Band 1)에서 가장 작고, 제6 DBV 밴드(Band 6)에서 가장 크다.As the magnitude of the low-potential power supply voltage ELVSS increases, the amount of current flowing in the driving element decreases in response to the same data voltage Vdata, so the luminance implemented in the sub-pixel decreases. Accordingly, the level of the low potential power voltage ELVSS decreases in order from the first DBV band (Band 1) to the sixth DBV band (Band 6). That is, the level of the low potential power voltage ELVSS is the smallest in the first DBV band (Band 1) and the largest in the sixth DBV band (Band 6).

데이터 연산부(308)는 밝기값(DBV)에 따라 화면의 최대 휘도를 제한하기 위해 저전위 전원 전압(ELVSS)을 가변하고, 특정 조건에서 밝기값(DBV)에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정하는 휘도 조정부(400)를 포함할 수 있다.The data operation unit 308 varies the low potential power supply voltage ELVSS to limit the maximum luminance of the screen according to the brightness value DBV, and under a specific condition, the image data DATA as a luminance compensation value according to the brightness value DBV. ) may be included.

휘도 조정부(400)는 제2 메모리(302)에 저장된 전압 프로파일을 기반으로 하여 밝기값(DBV)에 따라 저전위 전원 전압(ELVSS)의 값을 가변한다. 휘도 조정부(400)는 제2 메모리(302)에 저장된 룩업 테이블(도 18 참조)을 기반으로 하여 특정 조건에서 밝기값(DBV)에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정한다.The luminance controller 400 varies the value of the low potential power supply voltage ELVSS according to the brightness value DBV based on the voltage profile stored in the second memory 302 . The luminance adjusting unit 400 corrects the image data DATA with a luminance compensation value according to the brightness value DBV under a specific condition based on a lookup table (see FIG. 18 ) stored in the second memory 302 .

휘도 조정부(400)는 호스트 시스템(200)으로부터 밝기 값(DBV)이 입력되면, 이 밝기 값(DBV)이 밴드 대표값들 중 어느 하나인지 여부를 판단한다(S71,S72). When the brightness value DBV is input from the host system 200, the luminance controller 400 determines whether the brightness value DBV is one of the band representative values (S71 and S72).

휘도 조정부(400)는 밝기 값(DBV)이 밴드 대표값들 중 어느 하나인 경우, 전압 프로파일에서 해당 밴드 대표값에 맵핑된 저전위 전원 전압(ELVSS)의 값을 선택하여 출력한다(S73).When the brightness value DBV is one of the band representative values, the luminance controller 400 selects and outputs a value of the low potential power source voltage ELVSS mapped to the corresponding band representative value in the voltage profile (S73).

휘도 조정부(400)는 밝기 값(DBV)이 제1 밴드 대표값과 제2 밴드 대표값 사이의 중간 밝기값인 경우, 제1 밴드 대표값과 제2 밴드 대표값이 미리 설정된 저휘도 밴드 구간(예컨대, 제5 DBV 밴드 및 제6 DBV 밴드)에 속하는지 여부를 판단한다(S74).When the brightness value DBV is an intermediate brightness value between the first band representative value and the second band representative value, the luminance adjusting unit 400 determines that the first band representative value and the second band representative value are preset in a low luminance band section ( For example, it is determined whether they belong to the fifth DBV band and the sixth DBV band) (S74).

예컨대, 도 10에서와 같이 제1 밴드 대표값과 제2 밴드 대표값이 각각 '218'과 '377'인 경우, 중간 밝기값은 '219~376'일 수 있다. 마찬가지로, 제1 밴드 대표값과 제2 밴드 대표값이 각각 '377'과 '602'인 경우, 중간 밝기값은 '378~601'일 수 있다. 마찬가지로, 제1 밴드 대표값과 제2 밴드 대표값이 각각 '851'과 '1023'인 경우, 중간 밝기값은 '852~1022'일 수 있다.For example, as shown in FIG. 10 , when the first band representative value and the second band representative value are '218' and '377', respectively, the intermediate brightness values may be '219 to 376'. Similarly, when the first band representative value and the second band representative value are '377' and '602', respectively, the intermediate brightness values may be '378 to 601'. Similarly, when the first band representative value and the second band representative value are '851' and '1023', respectively, the intermediate brightness values may be '852 to 1022'.

휘도 조정부(400)는 제1 밴드 대표값과 제2 밴드 대표값이 저휘도 밴드 구간에 속하지 않으면(즉, 제1 밴드 대표값과 제2 밴드 대표값이 저휘도 광학 밴드들 이외의 광학 밴드들에 대응되는 경우), 제1 밴드 대표값에 대응되는 제1 저전위 전원 전압값과 제2 밴드 대표값에 대응되는 제2 저전위 전원 전압값을 전압 프로파일로부터 읽어낸 후, 제1 저전위 전원 전압값과 제2 저전위 전원 전압값을 보간함으로써, 상기 중간 밝기값에 대응되는 저전위 전원 전압(ELVSS)의 값을 산출한다(S75). 이때, 휘도 조정부(400)는 중간 밝기값에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정하는 동작을 생략한다. 저휘도 DBV 밴드들 이외의 DBV 밴드들에서는 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차가 시인되지 않기 때문이다.The luminance adjusting unit 400 determines whether the first band representative value and the second band representative value do not belong to the low luminance band range (ie, the first band representative value and the second band representative value are optical bands other than the low luminance optical bands). ), after reading the first low-potential power supply voltage value corresponding to the first band representative value and the second low-potential power supply voltage value corresponding to the second band representative value from the voltage profile, the first low-potential power supply A value of the low potential power supply voltage ELVSS corresponding to the middle brightness value is calculated by interpolating the voltage value and the second low potential power supply voltage value (S75). At this time, the luminance controller 400 omits an operation of correcting the image data DATA with a luminance compensation value according to an intermediate brightness value. This is because the luminance deviation generated when the value of the low potential power supply voltage is interpolated is not recognized in DBV bands other than the low luminance DBV bands.

휘도 조정부(400)는 제1 밴드 대표값과 제2 밴드 대표값이 저휘도 밴드 구간에 속하면, 제1 밴드 대표값에 대응되는 제1 저전위 전원 전압값과 제2 밴드 대표값에 대응되는 제2 저전위 전원 전압값을 전압 프로파일로부터 읽어낸 후, 제1 저전위 전원 전압값과 제2 저전위 전원 전압값을 보간함으로써, 상기 중간 밝기값에 대응되는 저전위 전원 전압(ELVSS)의 값을 산출한다(S76). 그리고, 휘도 조정부(400)는 중간 밝기값에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정함으로써, 제1 저전위 전원 전압값과 제2 저전위 전원 전압값 간의 보간 과정에서 생기는 휘도 편차가 시인되지 않도록 보상한다(S77). 중간 밝기값에 따른 휘도 보상값은 제2 메모리(302)의 룩업 테이블(LUT)에 미리 저장되어 있다. 저휘도 DBV 밴드들에서는 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차가 쉽게 시인되기 때문에, 휘도 조정부(400)는 중간 밝기값에 따른 휘도 보상값으로 영상 데이터(DATA)를 보정함으로써, 상기 휘도 편차를 보상한다.When the first band representative value and the second band representative value belong to the low luminance band section, the luminance adjusting unit 400 determines the first low potential power supply voltage value corresponding to the first band representative value and the second band representative value. After reading the second low potential power supply voltage value from the voltage profile, the value of the low potential power supply voltage ELVSS corresponding to the middle brightness value is obtained by interpolating the first low potential power supply voltage value and the second low potential power supply voltage value. is calculated (S76). In addition, the luminance controller 400 corrects the image data DATA with a luminance compensation value according to the intermediate brightness value, thereby recognizing the luminance deviation generated in the interpolation process between the first low-potential power supply voltage value and the second low-potential power supply voltage value. Compensation is made so that it does not occur (S77). A luminance compensation value according to an intermediate brightness value is previously stored in a lookup table (LUT) of the second memory 302 . Since the luminance deviation generated when the value of the low potential power supply voltage is interpolated is easily recognized in the low luminance DBV bands, the luminance adjusting unit 400 corrects the image data DATA with a luminance compensation value according to the intermediate brightness value, Compensates for luminance deviation.

휘도 조정부(400)는 저전위 전원 전압(ELVSS)의 값을 전원부(304)로 출력하고, 영상 데이터(DTATm)를 데이터 구동부(306)로 출력한다. The luminance adjusting unit 400 outputs the value of the low potential power supply voltage ELVSS to the power supply unit 304 and outputs the image data DTATm to the data driver 306 .

전원부(304)는 휘도 조정부(400)로부터의 저전위 전원 전압(ELVSS)의 값에 맞는 저전위 전원 전압(ELVSS)을 생성하여 표시패널(100)로 출력한다. The power supply unit 304 generates a low potential power supply voltage ELVSS that matches the value of the low potential power supply voltage ELVSS from the luminance controller 400 and outputs it to the display panel 100 .

데이터 구동부(306)는 휘도 조정부(400)로부터의 영상 데이터(DTATm)를 감마 보상 전압에 맵핑시켜 데이터전압(Vdata)을 생성하고, 이 데이터전압(Vdata)을 표시패널(100)로 출력한다.The data driver 306 generates a data voltage Vdata by mapping the image data DTATm from the luminance controller 400 to a gamma compensation voltage, and outputs the data voltage Vdata to the display panel 100 .

도 11은 미리 설정된 기준 광학 밴드에서 도출되는 저전위 전원 전압의 휘도 변곡점 전압을 보여주는 도면이다. 도 12는 도 11의 휘도 변곡점 전압에 가감되는 옵셋값으로 설정된 광학 밴드별 및 온도별 저전위 전원 전압의 전압 프로파일(이하, ELVSS 프로파일)을 보여주는 도면이다. 그리고, 도 13은 광학 밴드들의 밴드 대표값들에 대응되는 저전위 전원 전압들을 선형 보간하여 얻어진 보간 결과를 보여주는 도면이다.11 is a diagram showing a luminance inflection point voltage of a low potential power supply voltage derived from a preset reference optical band. FIG. 12 is a diagram showing a voltage profile (hereinafter referred to as an ELVSS profile) of a low-potential power supply voltage for each optical band and for each temperature set as an offset value added to or subtracted from the luminance inflection point voltage of FIG. 11 . 13 is a diagram showing interpolation results obtained by linearly interpolating low-potential power supply voltages corresponding to band representative values of optical bands.

도 11 및 도 12를 참조하면, 저전위 전원 전압(ELVSS)의 전압 프로파일(이하, ELVSS 프로파일)은 미리 설정된 기준 광학 밴드(예컨대, Band 2)에서 도출되는 저전위 전원 전압(ELVSS)의 휘도 변곡점 전압(Knee Point voltage, A)을 기준으로 설정될 수 있다. 휘도 변곡점 전압(A)은, 저전위 전원 전압(ELVSS)이 -9V~0V로 변할 때의 휘도 측정 곡선과, 휘도 측정 곡선 상의 셋팅 지점들(PT1,PT2)로부터 연장된 휘도 가상 직선 간의 휘도 편차가 2% 이하인 지점의 전압으로 설정될 수 있다. 휘도 변곡점 전압(A)은 광학 밴드에 따라 가변되는 저전위 전원 전압들(ELVSS)을 최적화하기 위한 전압이다. 휘도 변곡점 전압(A)은 저전위 전원 전압(ELVSS)의 포화 영역(AR_SAT)과 선형 영역(AR_LIN)을 구분한다.Referring to FIGS. 11 and 12 , the voltage profile (hereinafter ELVSS profile) of the low potential power supply voltage ELVSS is the luminance inflection point of the low potential power supply voltage ELVSS derived from a preset reference optical band (eg, Band 2). It can be set based on the voltage (knee point voltage, A). The luminance inflection point voltage (A) is the luminance deviation between the luminance measurement curve when the low potential power supply voltage (ELVSS) changes from -9V to 0V and the luminance virtual straight line extending from the set points PT1 and PT2 on the luminance measurement curve. It can be set to the voltage at the point where is less than 2%. The luminance inflection point voltage A is a voltage for optimizing the low potential power supply voltages ELVSS that vary according to the optical band. The luminance inflection point voltage A distinguishes between a saturation region AR_SAT and a linear region AR_LIN of the low potential power supply voltage ELVSS.

ELVSS 프로파일은 휘도 변곡점 전압(A)에 가감되는 옵셋값으로 설정된 DBV 밴드별 및 온도별 저전위 전원 전압(ELVSS)의 전압 프로파일이다. 옵셋값과 그에 따른 저전위 전원 전압(ELVSS)의 크기는 제1 DBV 밴드(Band 1) 내지 제6 DBV 밴드(Band 6) 순서로 증가한다. 즉, 옵셋값의 크기는 제1 DBV 밴드(Band 1)에서 가장 작고, 제6 DBV 밴드(Band 6)에서 가장 크다. 또한, 동일한 DBV 밴드에서, 저전위 전원 전압(ELVSS)의 크기는 서로 다른 옵셋값에 의해 상온(25도)에서 가장 크고, 상온보다 낮은 온도 범위에서 온도가 낮아질수록 작아진다. ELVSS 프로파일이 온도별로 다르게 설정되면, 동일한 데이터전압(Vdata)에 대응하여 구동 소자에서 흐르는 전류량이 감소하여 생기는 온도별 휘도 편차가 더 보상될 수 있다.The ELVSS profile is a voltage profile of the low potential power supply voltage (ELVSS) for each DBV band and for each temperature set as an offset value added to or subtracted from the luminance inflection point voltage (A). The offset value and the corresponding magnitude of the low potential power supply voltage ELVSS increase in the order of the first DBV band (Band 1) to the sixth DBV band (Band 6). That is, the size of the offset value is the smallest in the first DBV band (Band 1) and the largest in the sixth DBV band (Band 6). Also, in the same DBV band, the magnitude of the low potential power supply voltage ELVSS is largest at room temperature (25 degrees) due to different offset values, and decreases as the temperature decreases in a temperature range lower than room temperature. If the ELVSS profile is set differently for each temperature, the luminance deviation for each temperature caused by a decrease in the amount of current flowing from the driving element in response to the same data voltage Vdata can be further compensated.

도 13은 DBV 밴드들의 밴드 대표값들에 대응되는 저전위 전원 전압들을 선형 보간하여 얻어진 보간 결과를 보여주는 도면이다.13 is a diagram showing interpolation results obtained by linearly interpolating low-potential power supply voltages corresponding to band representative values of DBV bands.

도 13을 참조하면, 전술한 휘도 조정부(400)는 밝기 값(DBV)이 서로 이웃한 서로 이웃한 제1 밴드 대표값과 제2 밴드 대표값 사이의 중간 밝기값인 경우, 제1 밴드 대표값에 대응되는 제1 저전위 전원 전압값과 제2 밴드 대표값에 대응되는 제2 저전위 전원 전압값을 ELVSS 프로파일로부터 읽어낸 후, 제1 저전위 전원 전압값과 제2 저전위 전원 전압값을 선형 보간함으로써, 상기 중간 밝기값에 대응되는 저전위 전원 전압값을 산출할 수 있다. Referring to FIG. 13 , the above-described luminance controller 400 determines the first band representative value when the brightness value DBV is an intermediate brightness value between the first and second band representative values adjacent to each other. After reading the first low-potential power supply voltage value corresponding to and the second low-potential power supply voltage value corresponding to the second band representative value from the ELVSS profile, the first low-potential power supply voltage value and the second low-potential power supply voltage value are By performing linear interpolation, a low-potential power supply voltage value corresponding to the intermediate brightness value may be calculated.

도 14 및 도 15는 저휘도 DBV 밴드들에 대응되는 저전위 전원 전압들을 선형 보간하여 얻어진 밝기별 실제 휘도와 휘도 편차를 보여주는 도면들이다. 14 and 15 are diagrams showing actual luminance and luminance deviation for each brightness obtained by linearly interpolating low potential power supply voltages corresponding to low luminance DBV bands.

도 14 및 도 15를 참조하면, 제1 밴드 대표값(예컨대, 218)에 대응되는 제1 저전위 전원 전압값과 제2 밴드 대표값(예컨대, 377)에 대응되는 제2 저전위 전원 전압값이 선형 보간될 때, 이 보간 결과가 선형성을 유지하지 못하고 전원부(304)의 출력 해상도 단위로 변하게 된다. 예를 들어, 전원부(304)에서 생성되는 저전위 전원 전압의 최소 변경 단위가 0.05V인 경우, 상기 보간 결과는 0.05V 단위로 변하게 되어 선형적인 휘도를 나타내지 못하게 된다. 이러한 휘도 에러는 저전위 전원 전압(ELVSS)의 차이에 따른 휘도 변화가 상대적으로 큰 저휘도 DBV 밴드들에서 두드러지게 시인된다. 한편, 고휘도 DBV 밴드들에서는 저전위 전원 전압(ELVSS)의 차이에 따른 휘도 변화가 상대적으로 작기 때문에 상기 휘도 에러는 문제되지 않는다.14 and 15, a first low-potential power supply voltage value corresponding to a first band representative value (eg, 218) and a second low-potential power supply voltage value corresponding to a second band representative value (eg, 377) When this linear interpolation is performed, the interpolation result does not maintain linearity and is changed in units of the output resolution of the power supply unit 304. For example, when the minimum change unit of the low-potential power supply voltage generated by the power supply unit 304 is 0.05V, the interpolation result is changed in units of 0.05V, so that linear luminance cannot be displayed. This luminance error is conspicuously recognized in low luminance DBV bands in which the luminance change according to the difference in the low potential power supply voltage (ELVSS) is relatively large. Meanwhile, in the high luminance DBV bands, the luminance error is not a problem because the luminance change according to the difference in the low potential power supply voltage ELVSS is relatively small.

도 16은 저전위 전원 전압들이 선형 보간될 때 저전위 전원 전압의 최소 변경 단위의 제한으로 인해 생기는 휘도 에러를 보여주는 도면이다.16 is a diagram showing a luminance error caused by limitation of a minimum change unit of a low potential power supply voltage when the low potential power supply voltages are linearly interpolated.

도 16을 참조하면, 저휘도 DBV 밴드들(Bands 5, 6)에서 제1 및 제2 저전위 전원 전압값들이 선형 보간되면, 중간 밝기값들(DBV)에 따른 보간 결과가 선형적으로 변하지 못하고 저전위 전원 전압의 최소 변경 단위(예컨대, 0.05V)로 스텝 바이 스텝 형태로 변한다. 이러한 보간 결과는 저전위 전원 전압의 최소 변경 단위에 따른 휘도 에러를 유발할 수 있다.Referring to FIG. 16, when the first and second low-potential power supply voltage values are linearly interpolated in the low-luminance DBV bands (Bands 5 and 6), the interpolation result according to the intermediate brightness values (DBV) does not change linearly. The low-potential power supply voltage is changed in a step-by-step manner with a minimum change unit (eg, 0.05V). Such an interpolation result may cause a luminance error according to a minimum change unit of the low potential power supply voltage.

도 17 및 도 18은 저전위 전원 전압들의 선형 보간에 따른 휘도 에러를 보상하기 위해 룩업 테이블의 휘도 보상값으로 영상 데이터가 보정되는 콘셉을 보여주는 도면들이다.17 and 18 are diagrams illustrating a concept in which image data is corrected with a luminance compensation value of a lookup table in order to compensate for a luminance error due to linear interpolation of low-potential power supply voltages.

도 17 및 도 18을 참조하면, 도 16에 도시된 휘도 에러는 ELVSS 프로파일과 룩업 테이블(LUT) 기반의 영상 데이터(DATA) 보정 동작을 통해 보상될 수 있다.Referring to FIGS. 17 and 18 , the luminance error shown in FIG. 16 may be compensated for through an image data (DATA) correction operation based on an ELVSS profile and a look-up table (LUT).

휘도 에러를 보상하기 위한 휘도 보상값은 영상 데이터의 계조별, 및 컬러별로 다르게 룩업 테이블(LUT)에 미리 저장됨으로써, 보상의 실효성 및 정확성을 높일 수 있다. 선형 보간시 저전위 전원 전압의 최소 변경 단위에 따른 주기적인 휘도 편차는 영상 데이터(DATA)에 대한 보정에 의해 보상될 수 있다. Luminance compensation values for compensating for luminance errors are pre-stored in the look-up table (LUT) differently for each gray level and each color of image data, thereby increasing effectiveness and accuracy of compensation. During linear interpolation, a periodic luminance deviation according to a minimum change unit of the low potential power supply voltage may be compensated for by correction of the image data DATA.

이상 설명한 내용을 통해 당업자라면 본 명세서의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 명세서의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Through the above description, those skilled in the art will know that various changes and modifications are possible without departing from the technical spirit of the present specification. Therefore, the technical scope of the present specification is not limited to the contents described in the detailed description of the specification, but should be determined by the claims.

10: 표시 패널 400: 휘도 조정부10: display panel 400: luminance adjusting unit

Claims (14)

영상 데이터의 데이터전압과 저전위 전원 전압이 공급되는 복수의 픽셀들로 이루어진 화면; 및
상기 화면의 최대 휘도를 제어하기 위해 외부로부터 입력되는 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하되, 미리 설정된 특정 조건 하에서 상기 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위해, 상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 드라이버 집적회로를 포함한 전계 발광 표시장치.
a screen composed of a plurality of pixels to which a data voltage of image data and a low-potential power supply voltage are supplied; and
In order to control the maximum luminance of the screen, the value of the low-potential power supply voltage is varied according to the brightness value input from the outside, but the luminance deviation generated when the value of the low-potential power supply voltage is interpolated under a specific pre-set condition is compensated for. an electroluminescent display device including a driver integrated circuit for correcting the image data with a luminance compensation value according to the brightness value.
제 1 항에 있어서,
상기 드라이버 집적회로는,
상기 밝기값 중에서 서로 다른 밴드 대표값들에 대응되는 복수의 광학 밴드들을 포함하고, 상기 복수의 광학 밴드들에 대해 서로 다른 크기의 복수의 저전위 전원 전압의 값들이 맵핑된 전압 프로파일을 기반으로 하여, 상기 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하는 전계 발광 표시장치.
According to claim 1,
The driver integrated circuit,
Based on a voltage profile including a plurality of optical bands corresponding to different band representative values among the brightness values and mapping values of a plurality of low potential power supply voltages having different sizes for the plurality of optical bands , The electroluminescence display device for varying the value of the low-potential power supply voltage according to the brightness value.
제 2 항에 있어서,
상기 드라이버 집적회로는,
상기 밝기값이 서로 이웃한 제1 밴드 대표값과 제2 밴드 대표값 사이의 중간 밝기값인 경우,
상기 제1 밴드 대표값에 대응되는 제1 저전위 전원 전압값과 상기 제2 밴드 대표값에 대응되는 제2 저전위 전원 전압값을 상기 전압 프로파일로부터 읽어낸 후, 상기 제1 저전위 전원 전압값과 상기 제2 저전위 전원 전압값을 보간하는 전계 발광 표시장치.
According to claim 2,
The driver integrated circuit,
When the brightness value is an intermediate brightness value between a first band representative value and a second band representative value adjacent to each other,
After reading the first low-potential power supply voltage value corresponding to the first band representative value and the second low-potential power supply voltage value corresponding to the second band representative value from the voltage profile, the first low-potential power supply voltage value and an electroluminescent display interpolating the second low-potential power voltage value.
제 3 항에 있어서,
상기 드라이버 집적회로는,
상기 제1 밴드 대표값과 상기 제2 밴드 대표값이 상기 복수의 광학 밴드들 중에서 미리 설정된 저휘도 광학 밴드들에 대응되는 경우,
상기 제1 저전위 전원 전압값과 상기 제2 저전위 전원 전압값 간의 보간 과정에서 생기는 휘도 편차를 보상하기 위해 상기 중간 밝기값에 따른 상기 휘도 보상값으로 상기 영상 데이터를 보정하는 전계 발광 표시장치.
According to claim 3,
The driver integrated circuit,
When the first band representative value and the second band representative value correspond to preset low luminance optical bands among the plurality of optical bands,
The electroluminescent display device correcting the image data with the luminance compensation value according to the intermediate brightness value in order to compensate for a luminance deviation generated in an interpolation process between the first low-potential power supply voltage value and the second low-potential power supply voltage value.
제 1 항에 있어서,
상기 휘도 보상값은 상기 영상 데이터의 계조별, 및 컬러별로 다르게 룩업 테이블에 미리 설정된 전계 발광 표시장치.
According to claim 1,
The luminance compensation value is previously set in a lookup table differently for each gradation and each color of the image data.
제 3 항에 있어서,
상기 드라이버 집적회로는,
상기 제1 밴드 대표값과 상기 제2 밴드 대표값이 상기 복수의 광학 밴드들 중에서 상기 저휘도 광학 밴드들 이외의 광학 밴드들에 대응되는 경우,
상기 중간 밝기값에 따른 상기 휘도 보상값으로 상기 영상 데이터를 보정하는 동작을 생략하는 전계 발광 표시장치.
According to claim 3,
The driver integrated circuit,
When the first band representative value and the second band representative value correspond to optical bands other than the low luminance optical bands among the plurality of optical bands,
and omitting an operation of correcting the image data with the luminance compensation value according to the intermediate brightness value.
제 2 항에 있어서,
상기 드라이버 집적회로는,
상기 밝기값이 상기 서로 다른 밴드 대표값들 중 어느 하나인 경우,
상기 서로 다른 밴드 대표값들 중 어느 하나에 맵핑된 저전위 전원 전압의 값을 상기 전압 프로파일로부터 읽어 내어 출력하는 전계 발광 표시장치.
According to claim 2,
The driver integrated circuit,
When the brightness value is any one of the different band representative values,
An electroluminescent display device for reading and outputting a value of the low potential power supply voltage mapped to one of the different band representative values from the voltage profile.
영상 데이터의 데이터전압과 저전위 전원 전압이 공급되는 복수의 픽셀들로 이루어진 화면을 갖는 전계 발광 표시장치의 구동방법에 있어서,
상기 화면의 최대 휘도를 제어하기 위해 외부로부터 입력되는 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하는 단계; 및
미리 설정된 특정 조건 하에서 상기 저전위 전원 전압의 값이 보간될 때 생기는 휘도 편차를 보상하기 위해, 상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 단계를 포함한 전계 발광 표시장치의 구동방법.
A method of driving an electroluminescent display device having a screen composed of a plurality of pixels to which a data voltage of image data and a low potential power supply voltage are supplied, comprising:
varying the value of the low-potential power supply voltage according to an externally input brightness value to control the maximum luminance of the screen; and
A method of driving an electroluminescent display device comprising the step of correcting the image data with a luminance compensation value according to the brightness value in order to compensate for a luminance deviation generated when the value of the low potential power supply voltage is interpolated under a predetermined specific condition.
제 8 항에 있어서,
상기 저전위 전원 전압의 값을 가변하는 단계는,
상기 밝기값 중에서 서로 다른 밴드 대표값들에 대응되는 복수의 광학 밴드들에 대해 서로 다른 크기의 복수의 저전위 전원 전압의 값들이 맵핑된 전압 프로파일을 기반으로 하여, 상기 밝기값에 따라 상기 저전위 전원 전압의 값을 가변하는 전계 발광 표시장치의 구동방법.
According to claim 8,
The step of varying the value of the low potential power supply voltage,
Based on a voltage profile in which values of a plurality of low potential power supply voltages having different sizes are mapped to a plurality of optical bands corresponding to different band representative values among the brightness values, the low potential according to the brightness values A method of driving an electroluminescent display device that varies the value of a power supply voltage.
제 9 항에 있어서,
상기 저전위 전원 전압의 값을 가변하는 단계는,
상기 밝기값이 서로 이웃한 제1 밴드 대표값과 제2 밴드 대표값 사이의 중간 밝기값인 경우,
상기 제1 밴드 대표값에 대응되는 제1 저전위 전원 전압값과 상기 제2 밴드 대표값에 대응되는 제2 저전위 전원 전압값을 상기 전압 프로파일로부터 읽어낸 후, 상기 제1 저전위 전원 전압값과 상기 제2 저전위 전원 전압값을 보간하는 단계를 포함하는 전계 발광 표시장치의 구동방법.
According to claim 9,
The step of varying the value of the low potential power supply voltage,
When the brightness value is an intermediate brightness value between a first band representative value and a second band representative value adjacent to each other,
After reading the first low-potential power supply voltage value corresponding to the first band representative value and the second low-potential power supply voltage value corresponding to the second band representative value from the voltage profile, the first low-potential power supply voltage value and interpolating the second low-potential power voltage value.
제 11 항에 있어서,
상기 밝기값에 따른 휘도 보상값으로 상기 영상 데이터를 보정하는 단계는,
상기 제1 밴드 대표값과 상기 제2 밴드 대표값이 상기 복수의 광학 밴드들 중에서 미리 설정된 저휘도 광학 밴드들에 대응되는 경우,
상기 제1 저전위 전원 전압값과 상기 제2 저전위 전원 전압값 간의 보간 과정에서 생기는 휘도 편차를 보상하기 위해 상기 중간 밝기값에 따른 상기 휘도 보상값으로 상기 영상 데이터를 보정하는 전계 발광 표시장치의 구동방법.
According to claim 11,
The step of correcting the image data with a luminance compensation value according to the brightness value,
When the first band representative value and the second band representative value correspond to preset low luminance optical bands among the plurality of optical bands,
An electroluminescent display device for compensating the image data with the luminance compensation value according to the intermediate brightness value in order to compensate for a luminance deviation generated in an interpolation process between the first low-potential power supply voltage value and the second low-potential power supply voltage value. driving method.
제 8 항에 있어서,
상기 휘도 보상값은 상기 영상 데이터의 계조별, 및 컬러별로 다르게 룩업 테이블에 미리 설정된 전계 발광 표시장치의 구동방법.
According to claim 8,
The luminance compensation value is previously set in a lookup table differently for each gradation and each color of the image data.
제 10 항에 있어서,
상기 제1 밴드 대표값과 상기 제2 밴드 대표값이 상기 복수의 광학 밴드들 중에서 상기 저휘도 광학 밴드들 이외의 광학 밴드들에 대응되는 경우,
상기 중간 밝기값에 따른 상기 휘도 보상값으로 상기 영상 데이터를 보정하는 동작을 생략하는 단계를 더 포함한 전계 발광 표시장치의 구동방법.
According to claim 10,
When the first band representative value and the second band representative value correspond to optical bands other than the low luminance optical bands among the plurality of optical bands,
and omitting an operation of correcting the image data with the luminance compensation value according to the intermediate brightness value.
제 9 항에 있어서,
상기 저전위 전원 전압의 값을 가변하는 단계는,
상기 밝기값이 상기 서로 다른 밴드 대표값들 중 어느 하나인 경우,
상기 서로 다른 밴드 대표값들 중 어느 하나에 맵핑된 저전위 전원 전압의 값을 상기 전압 프로파일로부터 읽어 내어 출력하는 전계 발광 표시장치의 구동방법.
According to claim 9,
The step of varying the value of the low potential power supply voltage,
When the brightness value is any one of the different band representative values,
A method of driving an electroluminescent display device for reading and outputting a value of a low potential power supply voltage mapped to one of the representative values of the different bands from the voltage profile.
KR1020210173753A 2021-12-07 2021-12-07 Electroluminescence Display Device And Driving Method Of The Same KR20230085520A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020210173753A KR20230085520A (en) 2021-12-07 2021-12-07 Electroluminescence Display Device And Driving Method Of The Same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020210173753A KR20230085520A (en) 2021-12-07 2021-12-07 Electroluminescence Display Device And Driving Method Of The Same

Publications (1)

Publication Number Publication Date
KR20230085520A true KR20230085520A (en) 2023-06-14

Family

ID=86744802

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020210173753A KR20230085520A (en) 2021-12-07 2021-12-07 Electroluminescence Display Device And Driving Method Of The Same

Country Status (1)

Country Link
KR (1) KR20230085520A (en)

Similar Documents

Publication Publication Date Title
KR102312348B1 (en) Display panel and electroluminescence display using the same
KR102611008B1 (en) Display device and driving method thereof
US9646533B2 (en) Organic light emitting display device
US11087698B2 (en) Display device
CN112349241B (en) Display device and driving method thereof
KR20140058283A (en) Display device and method of driving thereof
JP2009180765A (en) Display driving device, display apparatus and its driving method
KR102024852B1 (en) Organic light emitting display device and driving method thereof
US9747836B2 (en) Signal processing method, display device, and electronic apparatus
US11694634B2 (en) Display device and method for selecting gamma power
KR20150064460A (en) Organic light emitting display device and method for driving thereof
KR20190074847A (en) Image Quality Compensation Device And Method Of Display Device
KR102669844B1 (en) Display device
KR20190081809A (en) Tiled display and luminance compensation method thereof
US11847950B2 (en) Electroluminescent display apparatus and driving method thereof
US20230178033A1 (en) Data driving circuit and display device including the same
JP7402926B2 (en) Pixel circuit and display device including it
KR20180062585A (en) Real Time Compensation Circuit And Electroluminescent Display Device Including The Same
US7800562B2 (en) Display device
KR102387346B1 (en) Display Device and Driving Method thereof
KR20230085520A (en) Electroluminescence Display Device And Driving Method Of The Same
KR20180062587A (en) Real Time Compensation Circuit And Electroluminescent Display Device Including The Same
KR102676123B1 (en) Display device and driving method thereof
JP2015197477A (en) Signal processing method, display device, and electronic apparatus
KR20160035906A (en) Orgainc emitting diode display device and method for driving the same