KR20230004427A - 물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들 - Google Patents

물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들 Download PDF

Info

Publication number
KR20230004427A
KR20230004427A KR1020227023293A KR20227023293A KR20230004427A KR 20230004427 A KR20230004427 A KR 20230004427A KR 1020227023293 A KR1020227023293 A KR 1020227023293A KR 20227023293 A KR20227023293 A KR 20227023293A KR 20230004427 A KR20230004427 A KR 20230004427A
Authority
KR
South Korea
Prior art keywords
prach
time period
pattern
slots
specific time
Prior art date
Application number
KR1020227023293A
Other languages
English (en)
Inventor
주안 리우
리 티안
Original Assignee
지티이 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지티이 코포레이션 filed Critical 지티이 코포레이션
Publication of KR20230004427A publication Critical patent/KR20230004427A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/08Non-scheduled access, e.g. ALOHA
    • H04W74/0833Random access procedures, e.g. with 4-step access
    • H04W74/0841Random access procedures, e.g. with 4-step access with collision treatment
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/08Non-scheduled access, e.g. ALOHA
    • H04W74/0833Random access procedures, e.g. with 4-step access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/26025Numerology, i.e. varying one or more of symbol duration, subcarrier spacing, Fourier transform size, sampling rate or down-clocking
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2602Signal structure
    • H04L27/261Details of reference signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0053Allocation of signaling, i.e. of overhead other than pilot signals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0094Indication of how sub-channels of the path are allocated
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W72/00Local resource management
    • H04W72/04Wireless resource allocation
    • H04W72/044Wireless resource allocation based on the type of the allocated resource
    • H04W72/0446Resources in time domain, e.g. slots or frames
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/002Transmission of channel access control information
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W74/00Wireless channel access
    • H04W74/08Non-scheduled access, e.g. ALOHA
    • H04W74/0866Non-scheduled access, e.g. ALOHA using a dedicated channel for access
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0044Arrangements for allocating sub-channels of the transmission path allocation of payload

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 개시내용은 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성하기 위한 방법들, 시스템들 및 디바이스들을 설명한다. 하나의 방법은, 기지국에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑함으로써, 기지국에 의해, PRACH를 위한 신호 자원을 구성하는 단계를 포함한다. 다른 방법은, 사용자 장비에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑함으로써, 사용자 장비에 의해, PRACH를 위한 신호 자원을 구성하는 단계를 포함한다.

Description

물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들
본 개시내용은 일반적으로 무선 통신에 관한 것이다. 특히, 본 개시내용은 물리적 랜덤 액세스 채널(physical random access channel; PRACH)을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들에 관한 것이다.
무선 통신 기술들은 점점 더 접속되고 네트워킹된 사회를 향해 세상을 이동시키고 있다. 고속 및 저-레이턴시 무선 통신들은 사용자 장비와 무선 액세스 네트워크 노드들(기지국들을 포함하지만 이에 제한되지 않음) 사이의 효율적인 네트워크 자원 관리 및 할당에 의존한다. 신세대 네트워크는 고속, 저-레이턴시 및 초고신뢰성 통신 능력들을 제공하고 상이한 산업들 및 사용자들로부터의 요구들을 충족시킬 것으로 예상된다.
5세대 이동 통신 기술의 경우, 기지국 및/또는 사용자 장비는 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성할 필요가 있다. PRACH를 위한 신호 자원들을 구성하기 위해 기존 시스템에 대한 여러 쟁점/문제가 존재한다. 예를 들어, 쟁점들/문제들 중 일부는 높은 캐리어 주파수에서 더 넓은 채널 대역폭에 대한 새로운 서브캐리어 간격(subcarrier spacing; SCS)과 관련된다. 다른 하나의 쟁점/문제는 구성 규칙들이 새로 도입된 PRACH SCS에 대해 어떠할 것인지에 관한 것이다. 다른 하나의 쟁점/문제는 기지국 및/또는 사용자 장비가 특정 서브캐리어 간격에 응답하여 PRACH 슬롯 및 숫자를 어떻게 확인할지에 관한 것이다.
본 개시내용은 무선 통신의 성능을 개선하기 위해 기존 시스템과 연관된 쟁점들/문제들 중 적어도 일부를 해결할 수 있다.
본 문헌은 무선 통신을 위한, 더 구체적으로는 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성하기 위한 방법들, 시스템들 및 디바이스들에 관한 것이다.
일 실시예에서, 본 개시내용은 무선 통신을 위한 방법을 설명한다. 이 방법은, 기지국에 의해, 물리적 랜덤 액세스 채널(PRACH) 슬롯 패턴을 패턴 파라미터와 매핑함으로써 PRACH을 위한 신호 자원을 기지국에 의해 구성하는 단계를 포함한다.
다른 실시예에서, 본 개시내용은 무선 통신을 위한 방법을 설명한다. 이 방법은, 사용자 장비에 의해, 물리적 랜덤 액세스 채널(PRACH) 슬롯 패턴을 패턴 파라미터와 매핑함으로써 PRACH를 위한 신호 자원을 사용자 장비에 의해 구성하는 단계를 포함한다.
일부 다른 실시예들에서, 무선 통신을 위한 장치는 명령어들을 저장하는 메모리 및 메모리와 통신하는 처리 회로부(processing circuitry)를 포함할 수 있다. 처리 회로부가 명령어들을 실행할 때, 처리 회로부는 상기 방법들을 수행하도록 구성된다.
일부 다른 실시예들에서, 무선 통신을 위한 디바이스는 명령어들을 저장하는 메모리 및 메모리와 통신하는 처리 회로부를 포함할 수 있다. 처리 회로부가 명령어들을 실행할 때, 처리 회로부는 상기 방법들을 수행하도록 구성된다.
일부 다른 실시예들에서, 컴퓨터 판독가능 매체는, 컴퓨터에 의해 실행될 때, 컴퓨터로 하여금 상기 방법들을 수행하게 하는 명령어들을 포함한다.
상기 및 다른 양태들 및 그 구현들은 도면들, 설명들, 및 청구항들에서 더 상세하게 설명된다.
도 1은 하나의 무선 네트워크 노드 및 하나 이상의 사용자 장비를 포함하는 무선 통신 시스템의 예를 도시한다.
도 2는 네트워크 노드의 예를 도시한다.
도 3은 사용자 장비의 예를 도시한다.
도 4a는 무선 통신을 위한 방법의 흐름도를 도시한다.
도 4b는 무선 통신을 위한 방법의 흐름도를 도시한다.
도 5는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 6a는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 6b는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 6c는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7a는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7b는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7c는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7d는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7e는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7f는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7g는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7h는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7i는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7j는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7k는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7l은 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7m은 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7n은 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
도 7o는 무선 통신을 위한 예시적인 실시예의 개략도를 도시한다.
본 개시내용은 이제, 본 개시내용의 일부를 형성하고, 예시로서, 실시예들의 특정 예들을 도시하는 첨부 도면들을 참조하여 이하에서 상세하게 설명될 것이다. 그러나, 본 개시내용은 다양한 상이한 형태들로 구현될 수 있고, 따라서 커버되거나 청구된 주제는 이하에서 제시될 실시예들 중 임의의 것으로 제한되지 않는 것으로서 해석되도록 의도된다는 점에 유의해야 한다.
명세서 및 청구항들 전체에 걸쳐, 용어들은 명시적으로 언급된 의미를 넘어서 문맥에서 시사되거나 암시된 미묘한 의미들을 가질 수 있다. 마찬가지로, 본 명세서에서 사용되는 바와 같은 "일 실시예에서" 또는 "일부 실시예들에서"라는 문구는 반드시 동일한 실시예를 지칭하는 것은 아니고, 본 명세서에서 사용되는 바와 같은 "다른 실시예에서" 또는 "다른 실시예들에서"라는 문구는 반드시 상이한 실시예를 지칭하는 것은 아니다. 본 명세서에서 사용되는 바와 같은 "일 구현에서" 또는 "일부 구현들에서"라는 문구는 반드시 동일한 구현을 지칭하는 것은 아니고, 본 명세서에서 사용되는 바와 같은 "다른 구현에서" 또는 "다른 구현들에서"라는 문구는 반드시 상이한 구현을 지칭하는 것은 아니다. 예를 들어, 청구된 주제는 예시적인 실시예들 또는 구현들의 조합들을 전체적으로 또는 부분적으로 포함하는 것으로 의도된다.
일반적으로, 용어법은 적어도 부분적으로는 문맥에서의 사용법으로부터 이해될 수 있다. 예를 들어, 본 명세서에서 사용되는 바와 같은 "및", "또는" 또는 "및/또는"과 같은 용어들은 그러한 용어들이 사용되는 문맥에 적어도 부분적으로 의존할 수 있는 다양한 의미들을 포함할 수 있다. 통상적으로, "또는"은 A, B 또는 C와 같은 리스트를 연관시키는 데 사용되는 경우에 본 명세서에서 포괄적인 의미로 사용되는 A, B 및 C는 물론, 본 명세서에서 배타적인 의미로 사용되는 A, B 또는 C를 의미하는 것으로 의도된다. 또한, 본 명세서에서 사용되는 바와 같은 용어 "하나 이상의" 또는 "적어도 하나의"는 적어도 부분적으로는 문맥에 따라, 임의의 특징, 구조 또는 특성을 단수의 의미로 설명하는 데 사용될 수 있거나, 특징들, 구조들 또는 특성들의 조합들을 복수의 의미로 설명하는 데 사용될 수 있다. 유사하게, "a", "an" 또는 "the"와 같은 용어들은 또한 적어도 부분적으로는 문맥에 따라 단수의 사용을 전달하거나 복수의 사용을 전달하는 것으로 이해될 수 있다. 또한, 용어 "~에 기초하는" 또는 "~에 의해 결정되는"은 반드시 배타적인 인자들의 세트를 전달하는 것을 의도하지 않는 것으로 이해될 수 있으며, 대신에 또한 적어도 부분적으로는 문맥에 따라 반드시 명시적으로 설명되지는 않는 추가적인 인자들의 존재를 허용할 수 있다.
본 개시내용은 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성하기 위한 방법들 및 디바이스들을 설명한다.
신세대(new generation; NG) 이동 통신 시스템은 점점 더 접속되고 네트워킹된 사회를 향해 세상을 이동시키고 있다. 고속 및 저-레이턴시 무선 통신들은 사용자 장비와 무선 액세스 네트워크 노드들(무선 기지국들을 포함하지만 이에 제한되지 않음) 사이의 효율적인 네트워크 자원 관리 및 할당에 의존한다. 신세대 네트워크는 고속, 저-레이턴시 및 초고신뢰성 통신 능력들을 제공하고 상이한 산업들 및 사용자들로부터의 요구들을 충족시킬 것으로 예상된다.
본 개시내용은 초기 액세스 정보를 사용자 장비로 송신하기 위한 다양한 실시예들을 설명한다. 도 1은 무선 네트워크 노드(118) 및 하나 이상의 사용자 장비(user equipment; UE)(110)를 포함하는 무선 통신 시스템(100)을 도시한다. 무선 네트워크 노드는 이동 통신 맥락에서 노드 B(NB, 예를 gNB)일 수 있는 네트워크 기지국을 포함할 수 있다. UE 각각은 하나 이상의 무선 채널(115)을 통해 무선 네트워크 노드와 무선으로 통신할 수 있다. 예를 들어, 제1 UE(110)는 특정 기간 동안 복수의 무선 채널을 포함하는 채널을 통해 무선 네트워크 노드(118)와 무선으로 통신할 수 있다. 네트워크 기지국(118)은 UE(110)에 대해 PRACH 송신 파라미터들을 구성할 수 있다. UE(110)는 물리적 랜덤 액세스 채널(PRACH) 송신 파라미터들(예를 들어, PRACH 송신을 위한 PRACH 프리앰블 포맷, 시간 자원들, 및 주파수 자원들이지만, 이에 제한되지 않음)을 수신할 수 있다.
5세대 이동 통신 기술의 경우, 기지국 및/또는 사용자 장비는 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성할 필요가 있다. PRACH를 위한 신호 자원들을 구성하기 위해 기존 시스템에 대한 여러 쟁점/문제가 존재한다. 예를 들어, 쟁점들/문제들 중 일부는 높은 캐리어 주파수에서 더 넓은 채널 대역폭에 대한 새로운 서브캐리어 간격(SCS)과 관련된다. 다른 하나의 쟁점/문제는 구성 규칙들이 새로 도입된 PRACH SCS에 대해 어떠할 것인지에 관한 것이다. 다른 하나의 쟁점/문제는 기지국 및/또는 사용자 장비가 특정 서브캐리어 간격에 응답하여 PRACH 슬롯 및 숫자를 어떻게 확인할지에 관한 것이다. 본 개시내용은 무선 통신의 성능을 개선하기 위해 기존의 시스템과 연관된 쟁점들/문제들 중 적어도 일부를 해결할 수 있다.
다양한 실시예들에서, 파라미터는 UE 및/또는 기지국이 PRACH SCS, 예를 들어 60 kHz인 PRACH SCS 내의 슬롯을 확인하는 것을 보장하기 위해 사용될 수 있다. 파라미터는 다음 아이템들: '서브프레임 내의 PRACH 슬롯들의 수', '60 kHz 슬롯 내의 PRACH 슬롯들의 수', 또는
Figure pct00001
중 하나로서 지칭될 수 있다. 일 구현에서, 서브캐리어 간격 또는 랜덤 액세스 프리앰블들에 대한 서브캐리어 간격이 1.25 kHz, 5 kHz, 15 kHz, 또는 60 kHz 중 하나일 때,
Figure pct00002
는 0일 수 있고, 이는 PRACH 슬롯에 대한 제1 위치를 나타낼 수 있다.
다양한 실시예들에서, 파라미터는 UE 및/또는 기지국이 PRACH SCS, 예를 들어 120 kHz인 PRACH SCS 내의 슬롯을 확인하는 것을 보장하기 위해 사용될 수 있다. 파라미터는 다음의 아이템들: '서브프레임 내의 PRACH 슬롯들의 수', '60 kHz 슬롯 내의 PRACH 슬롯들의 수', 또는
Figure pct00003
중 하나로서 지칭될 수 있다. 일 구현에서, 서브캐리어 간격 또는 랜덤 액세스 프리앰블들에 대한 서브캐리어 간격이 30 kHz 또는 120 kHz 중 하나일 때,
Figure pct00004
는 1일 수 있고, 이는 PRACH 슬롯에 대한 제2 위치를 나타낼 수 있다.
다양한 실시예들에서, 하나 이상의 새로운 PRACH 서브캐리어 간격이 도입될 수 있고, UE 및/또는 기지국이 새로 도입된 PRACH SCS 내의 슬롯을 확인하는 것을 보장하기 위해 파라미터가 사용될 수 있다. 예를 들어, 파라미터는 PRACH를 위한 신호 자원들을 구성하기 위한 PRACH 슬롯 패턴을 매핑하기 위해 사용되는 PRACH 슬롯 패턴 또는
Figure pct00005
에 대한 패턴 파라미터일 수 있다. 일 구현에서, 다양한 실시예에서의 캐리어 주파수는 제1 주파수 범위(FR1) 및/또는 제2 주파수 범위(FR2)의 주파수 범위의 임의의 부분 또는 전부일 수 있다. 다른 구현에서, 다양한 실시예에서의 캐리어 주파수는 제3 주파수 범위(FR3), 예를 들어, 이에 제한되지는 않지만, FR2를 초과하는 더 높은 주파수 대역, 예를 들어, 52.6 GHz 내지 71 GHz일 수 있다.
도 2는 네트워크 기지국을 구현하기 위한 전자 디바이스(200)의 예를 도시한다. 예시적인 전자 디바이스(200)는 UE들 및/또는 다른 기지국들과의 통신을 송신/수신하기 위한 무선 송신/수신(Tx/Rx) 회로부(208)를 포함할 수 있다. 전자 디바이스(200)는 또한 기지국을 다른 기지국들 및/또는 코어 네트워크, 예를 들어, 광학 또는 유선 인터커넥트들, 이더넷, 및/또는 다른 데이터 송신 매체들/프로토콜들과 통신시키기 위한 네트워크 인터페이스 회로부(209)를 포함할 수 있다. 전자 디바이스(200)는 오퍼레이터 등과 통신하기 위한 입력/출력(input/output; I/O) 인터페이스(206)를 선택적으로 포함할 수 있다.
전자 디바이스(200)는 또한 시스템 회로부(204)를 포함할 수 있다. 시스템 회로부(204)는 프로세서(들)(221) 및/또는 메모리(222)를 포함할 수 있다. 메모리(222)는 운영 체제(224), 명령어들(226) 및 파라미터들(228)을 포함할 수 있다. 명령어들(226)은 프로세서들(221) 중 하나 이상이 네트워크 노드의 기능들을 수행하도록 구성될 수 있다. 파라미터들(228)은 명령어들(226)의 실행을 지원하는 파라미터들을 포함할 수 있다. 예를 들어, 파라미터들은 네트워크 프로토콜 설정들, 대역폭 파라미터들, 무선 주파수 매핑 할당들 및/또는 다른 파라미터들을 포함할 수 있다.
도 3은 단말 디바이스(300)(예를 들어, 사용자 장비(UE))를 구현하기 위한 전자 디바이스의 예를 도시한다. UE(300)는 이동 디바이스, 예를 들어, 스마트 폰 또는 차량에 배치된 이동 통신 모듈일 수 있다. UE(300)는 통신 인터페이스들(302), 시스템 회로부(304), 입력/출력 인터페이스들(I/O)(306), 디스플레이 회로부(308), 및 저장소(309)를 포함할 수 있다. 디스플레이 회로부는 사용자 인터페이스(310)를 포함할 수 있다. 시스템 회로부(304)는 하드웨어, 소프트웨어, 펌웨어, 또는 다른 로직/회로부의 임의의 조합을 포함할 수 있다. 시스템 회로부(304)는, 예를 들어, 하나 이상의 시스템 온 칩(systems on a chip; SoC), 주문형 집적 회로(application specific integrated circuits; ASIC), 개별 아날로그 및 디지털 회로, 및 다른 회로부로 구현될 수 있다. 시스템 회로부(304)는 UE(300)에서의 임의의 원하는 기능성의 구현의 일부일 수 있다. 그와 관련하여, 시스템 회로부(304)는 예로서 음악 및 비디오의 디코딩 및 재생, 예를 들어, MP3, MP4, MPEG, AVI, FLAC, AC3, 또는 WAV 디코딩 및 재생; 애플리케이션들을 실행하는 것; 사용자 입력들을 수락하는 것; 애플리케이션 데이터를 저장하고 검색하는 것; 하나의 예로서, 인터넷 접속성을 위한 셀룰러 전화 호출들 또는 데이터 접속들을 확립하고, 유지하고, 종료하는 것; 무선 네트워크 접속들, 블루투스 접속들, 또는 다른 접속들을 확립하고, 유지하고, 종료하는 것; 및 사용자 인터페이스(310) 상에 관련 정보를 디스플레이하는 것을 용이하게 하는 로직을 포함할 수 있다. 사용자 인터페이스(310) 및 입력/출력(I/O) 인터페이스들(306)은 그래픽 사용자 인터페이스, 터치 감지 디스플레이, 햅틱 피드백 또는 다른 햅틱 출력, 음성 또는 얼굴 인식 입력들, 버튼들, 스위치들, 스피커들 및 다른 사용자 인터페이스 요소들을 포함할 수 있다. I/O 인터페이스들(306)의 추가적인 예들은 마이크로폰들, 비디오 및 스틸 이미지 카메라들, 온도 센서들, 진동 센서들, 회전 및 배향 센서들, 헤드셋 및 마이크로폰 입력/출력 잭들, 범용 직렬 버스(Universal Serial Bus; USB) 커넥터들, 메모리 카드 슬롯들, 방사선 센서들(예를 들어, IR 센서들), 및 다른 타입들의 입력들을 포함할 수 있다.
도 3을 참조하면, 통신 인터페이스들(302)은 하나 이상의 안테나(314)를 통한 신호들의 송신 및 수신을 처리하는 무선 주파수(Radio Frequency; RF) 송신(Tx) 및 수신(Rx) 회로부(316)를 포함할 수 있다. 통신 인터페이스(302)는 하나 이상의 송수신기를 포함할 수 있다. 송수신기들은 변조/복조 회로부, 디지털-아날로그 변환기(digital to analog converters; DACs), 성형 테이블, 아날로그-디지털 변환기(analog to digital converters; ADCs), 필터, 파형 성형기, 필터, 전치 증폭기, 전력 증폭기 및/또는 하나 이상의 안테나를 통해 또는 (일부 디바이스들에 대해) 물리적(예를 들어, 유선) 매체를 통해 송신 및 수신하기 위한 다른 로직을 포함하는 무선 송수신기들일 수 있다. 송신 및 수신된 신호들은 포맷들, 프로토콜들, 변조들(예를 들어, QPSK, 16-QAM, 64-QAM, 또는 256-QAM), 주파수 채널들, 비트 레이트들, 및 인코딩들의 임의의 다양한 어레이를 따를 수 있다. 하나의 구체적인 예로서, 통신 인터페이스(302)는 2G, 3G, BT, WiFi, UMTS(Universal Mobile Telecommunkations System), HSPA(High Speed Packet Access)+, 4G/LTE(Long Term Evolution), 및 5G 표준 하에서 송신 및 수신을 지원하는 송수신기를 포함할 수 있다. 그러나, 이하에 설명되는 기술들은 3GPP(3rd Generation Partnership Project), GSM 협회, 3GPP2, IEEE, 또는 기타 파트너십 또는 표준 단체로부터 생기는지에 관계없이 다른 무선 통신 기술들에 적용 가능하다.
도 3을 참조하면, 시스템 회로부(304)는 하나 이상의 프로세서들(321) 및 메모리들(322)을 포함할 수 있다. 메모리(322)는 예를 들어 운영 체제(324), 명령어들(326), 및 파라미터들(328)을 저장한다. 프로세서(321)는 UE(300)에 대한 원하는 기능을 수행하기 위해 명령어들(326)을 실행하도록 구성된다. 파라미터들(328)은 명령어들(326)에 대한 구성 및 동작 옵션들을 제공하고 지정할 수 있다. 메모리(322)는 또한 UE(300)가 통신 인터페이스들(302)을 통해 송신할, 또는 수신한 임의의 BT, WiFi, 3G, 4G, 5G 또는 다른 데이터를 저장할 수 있다. 다양한 구현들에서, UE(300)에 대한 시스템 전력은 배터리 또는 변압기와 같은 전력 저장 디바이스에 의해 공급될 수 있다.
본 개시내용은 도 2-3에서 전술한 네트워크 기지국 및/또는 사용자 장비 상에서 부분적으로 또는 완전히 구현될 수 있는 아래의 여러 실시예를 설명한다.
도 4a를 참조하면, 본 개시내용은 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 기지국에 의해 구성하기 위한 방법(400)의 실시예들을 설명한다. 방법(400)은 단계 410: 기지국에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑하는 단계를 포함할 수 있다. 도 4b를 참조하면, 본 개시내용은 사용자 장비(UE)에 의해, 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성하기 위한 방법(450)의 실시예들을 설명한다. 방법(450)은 단계 455: UE에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑하는 단계를 포함할 수 있다.
패턴 파라미터를 갖는 PRACH 슬롯 패턴은 다음의 아이템들: PRACH 서브캐리어 간격(SCS), 특정 시간 기간(time duration), 또는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수 중 적어도 하나에 기초할 수 있다. 일 구현에서, 패턴 파라미터를 갖는 PRACH 슬롯 패턴은 다음과 같은 아이템들: PRACH 서브캐리어 간격(SCS), 특정 시간 기간, 또는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수 중 어느 하나에 기초할 수 있다. 다른 구현에서, 패턴 파라미터를 갖는 PRACH 슬롯 패턴은 다음의 아이템들: PRACH 서브캐리어 간격(SCS), 특정 시간 기간, 또는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수 중 임의의 2개에 기초할 수 있다. 다른 구현에서, 패턴 파라미터를 갖는 PRACH 슬롯 패턴은 다음의 아이템들: PRACH 서브캐리어 간격(SCS), 특정 시간 기간, 또는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수 모두에 기초할 수 있다.
다양한 실시예들에서, PRACH SCS는 MHz로 지칭될 수 있고; 특정 시간 기간(또는 특수 기간)은 N 마이크로초로 지칭될 수 있고; 그리고/또는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 Z로 지칭될 수 있다. 특정 시간 기간 내의 PRACH 슬롯들은 0에서 Z-1까지 증가하는 순서로 넘버링될 수 있다. 특정 시간 기간 내의 PRACH 슬롯들의 매핑의 패턴은 패턴 파라미터로 표시되거나 구성될 수 있다. 일 구현에서, 패턴 파라미터는
Figure pct00006
로 지칭될 수 있다. 패턴 파라미터는 적어도 하나의 PRACH 슬롯에 대응하는 적어도 하나의 값을 포함하고, 적어도 하나의 값은 Z보다 낮은 정수이다. 다른 구현에서, 특정 시간 기간에는 PRACH 슬롯들의 적어도 Q개의 위치가 있으며, 여기서 1≤Q≤Z이다.
일 구현에서, 패턴 파라미터를 갖는 PRACH 슬롯 패턴은 물리 계층의 파라미터 구성 테이블에서 주어지거나, 상위 계층 시그널링을 통해 주어질 수 있다. 다른 구현에서, 패턴 파라미터는 물리 계층의 파라미터 구성 테이블; 또는 상위 계층 시그널링 중 적어도 하나에 의해 구성될 수 있다.
다양한 실시예들에서, 패턴 파라미터는 다른 파라미터들과 독립적일 수 있다.
다양한 실시예들에서, PRACH SCS는 15 kHz, 30 kHz, 60 kHz, 120 kHz, 240 kHz, 480 kHz, 960 kHz 또는 1920*N kHz 중 적어도 하나를 포함하며, 여기서 N은 양의 정수이다.
다양한 실시예들에서, 특정 시간 기간은 다음과 같은 구현들 중 하나에 의해 표시될 수 있다. 한 구현에서, 특정 시간 기간은 1000 마이크로초, 500 마이크로초, 250 마이크로초, 125 마이크로초, 62.5 마이크로초, 또는 31.25 마이크로초 중 적어도 하나를 포함할 수 있다. 다른 구현에서, 특정 시간 기간은 15 kHz, 30 kHz, 60 kHz, 120 kHz, 240 kHz, 480 kHz, 960 kHz, 또는 1920*N kHz 중 적어도 하나인 SCS에 대한 단일 슬롯의 슬롯 기간을 포함하고, 여기서, N은 양의 정수이다. 또 다른 구현에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 Z이고, 여기서, Z는 양의 정수이며; 특정 시간 기간은 1000/Z 마이크로초이다.
다양한 실시예들에서, 특정 시간 기간 내의 PRACH 슬롯들의 매핑의 패턴은
Figure pct00007
로 지칭될 수 있는 패턴 파라미터로 표시되거나 구성될 수 있다. 패턴 파라미터는 단일 숫자 또는 K개의 숫자의 조합을 포함할 수 있으며, 여기서 1≤K≤Z이고, Z는 특정 시간 기간 내의 PRACH 슬롯들의 최대 수이다.
다양한 실시예들에서, 패턴 파라미터 내의 하나 이상의 숫자의 의미는 다음을 지칭할 수 있다.
'0'은 특정 시간 기간 내의 제1 위치를 지칭하고;
'1'은 특정 시간 기간 내의 제2 위치를 지칭하고;
'2'는 특정 시간 기간 내의 제3 위치를 지칭하고;
'3'은 특정 시간 기간 내의 제4 위치를 지칭하고;
'4'는 특정 시간 기간 내의 제5 위치를 지칭하고;
'5'는 특정 시간 기간 내의 제6 위치를 지칭하고;
'6'은 특정 시간 기간 내의 제7 위치를 지칭하고;
'7'은 특정 시간 기간 내의 제8 위치를 지칭하고;
'8'은 특정 시간 기간 내의 제9 위치를 지칭하고;
'9'는 특정 시간 기간 내의 제10 위치를 지칭하고;
'10'은 특정 시간 기간 내의 제11 위치를 지칭하고;
'11'은 특정 시간 기간 내의 제12 위치를 지칭하고;
'12'는 특정 시간 기간 내의 제13 위치를 지칭하고;
'13'은 특정 시간 기간 내의 제14 위치를 지칭하고;
'14'는 특정 시간 기간 내의 제15 위치를 지칭하고;
'15'는 특정 시간 기간 내의 제16 위치를 지칭하고;
'16'은 특정 시간 기간 내의 제17 위치를 지칭하고;
'17'은 특정 시간 기간 내의 제18 위치를 지칭하고;
'18'은 특정 시간 기간 내의 제19 위치를 지칭하고;
'19'는 특정 시간 기간 내의 제20 위치를 지칭하고;
'20'은 특정 시간 기간 내의 제21 위치를 지칭하고;
'21'은 특정 시간 기간 내의 제22 위치를 지칭하고;
'22'는 특정 시간 기간 내의 제23 위치를 지칭하고;
'23'은 특정 시간 기간 내의 제24 위치를 지칭하고;
'24'는 특정 시간 기간 내의 제25 위치를 지칭하고;
'25'는 특정 시간 기간 내의 제26 위치를 지칭하고;
'26'은 특정 시간 기간 내의 제27 위치를 지칭하고;
'27은 특정 시간 기간 내의 제28 위치를 지칭하고;
'28'은 특정 시간 기간 내의 제29 위치를 지칭하고;
'29'는 특정 시간 기간 내의 제30 위치를 지칭하고;
'30'은 특정 시간 기간 내의 제31 위치를 지칭하고;
'31'은 특정 시간 기간 내의 제32 위치를 지칭하고;
'32'는 특정 시간 기간 내의 제33 위치를 지칭하고;
'33'은 특정 시간 기간 내의 제34 위치를 지칭하고;
'34'는 특정 시간 기간 내의 제35 위치를 지칭하고;
'35'는 특정 시간 기간 내의 제36 위치를 지칭하고;
'36'은 특정 시간 기간 내의 제37 위치를 지칭하고;
'37'은 특정 시간 기간 내의 제38 위치를 지칭하고;
'38'은 특정 시간 기간 내의 제39 위치를 지칭하고;
'39'는 특정 시간 기간 내의 제40 위치를 지칭하고;
'40'은 특정 시간 기간 내의 제41 위치를 지칭하고;
'41'은 특정 시간 기간 내의 제42 위치를 지칭하고;
'42'는 특정 시간 기간 내의 제43 위치를 지칭하고;
'43'은 특정 시간 기간 내의 제44 위치를 지칭하고;
'44'는 특정 시간 기간 내의 제45 위치를 지칭하고;
'45'는 특정 시간 기간 내의 제46 위치를 지칭하고;
'46'은 특정 시간 기간 내의 제47 위치를 지칭하고;
'47'은 특정 시간 기간 내의 제48 위치를 지칭하고;
'48'은 특정 시간 기간 내의 제49 위치를 지칭하고;
'49'는 특정 시간 기간 내의 제50 위치를 지칭하고;
'50'은 특정 시간 기간 내의 제51 위치를 지칭하고;
'51'은 특정 시간 기간 내의 제52 위치를 지칭하고;
'52'는 특정 시간 기간 내의 제53 위치를 지칭하고;
'53'은 특정 시간 기간 내의 제54 위치를 지칭하고;
'54'는 특정 시간 기간 내의 제55 위치를 지칭하고;
'55'는 특정 시간 기간 내의 제56 위치를 지칭하고;
'56'은 특정 시간 기간 내의 제57 위치를 지칭하고;
'57'은 특정 시간 기간 내의 제58 위치를 지칭하고;
'58'은 특정 시간 기간 내의 제59 위치를 지칭하고;
'59'는 특정 시간 기간 내의 제60 위치를 지칭하고;
'60'은 특정 시간 기간 내의 제61 위치를 지칭하고;
'61'은 특정 시간 기간 내의 제62 위치를 지칭하고;
'62'는 특정 시간 기간 내의 제63 위치를 지칭하고;
'63'은 특정 시간 기간 내의 제64 위치를 지칭한다.
본 개시내용의 일 실시예에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 1일 수 있다. 도 5는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0} 또는
Figure pct00008
={0}을 포함한다.
본 개시내용의 다른 실시예에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 2일 수 있다. 도 6a는 특정 시간 기간 내의 제1 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0} 또는
Figure pct00009
={0}을 포함한다. 도 6b는 특정 시간 기간 내의 제2 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {1} 또는
Figure pct00010
={1}을 포함한다. 도 6c는 특정 시간 기간 내의 제1 위치 및 제2 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0, 1} 또는
Figure pct00011
={0, 1}을 포함한다.
본 개시내용의 다른 실시예에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 4일 수 있다. 도 7a는 특정 시간 기간 내의 제1 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0} 또는
Figure pct00012
={0}을 포함한다. 도 7b는 특정 시간 기간 내의 제2 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {1} 또는
Figure pct00013
={1}을 포함한다. 도 7c는 특정 시간 기간 내의 제3 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {2} 또는
Figure pct00014
={2}를 포함한다. 도 7d는 특정 시간 기간 내의 제4 위치에 매핑되는 하나의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {3} 또는
Figure pct00015
={3}을 포함한다.
도 7e는 특정 시간 기간 내의 제1 위치 및 제2 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {0, 1}, 또는
Figure pct00016
={0, 1}을 포함한다. 도 7f는 특정 시간 기간 내의 제1 위치 및 제3 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {0, 2}, 또는
Figure pct00017
={0, 2}를 포함한다. 도 7g는 특정 시간 기간 내의 제1 위치 및 제4 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {0, 3} 또는
Figure pct00018
={0, 3}을 포함한다. 도 7h는 특정 시간 기간 내의 제2 위치 및 제3 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {1, 2}, 또는
Figure pct00019
={1, 2}를 포함한다. 도 7i는 특정 시간 기간 내의 제2 위치 및 제4 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {1, 3}, 또는
Figure pct00020
={1, 3}을 포함한다. 도 7j는 특정 시간 기간 내의 제3 위치 및 제4 위치에 매핑되는 2개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하고, 패턴 파라미터는 {2, 3}, 또는
Figure pct00021
={2, 3}을 포함한다.
도 7k 는 특정 시간 기간 내에 제1 위치, 제2 위치, 및 제3 위치에 매핑되는 3개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0, 1, 2}, 또는
Figure pct00022
={0, 1, 2}를 포함한다. 도 7l은 특정 시간 기간 내에 제1 위치, 제3 위치, 및 제4 위치에 매핑되는 3개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0, 2, 3}, 또는
Figure pct00023
={0, 2, 3}을 포함한다. 도 7m은 특정 시간 기간 내에 제1 위치, 제2 위치, 및 제4 위치에 매핑되는 3개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0, 1, 3}, 또는
Figure pct00024
={0, 1, 3}을 포함한다. 도 7n은 특정 시간 기간 내에 제2 위치, 제3 위치, 및 제4 위치에 매핑되는 3개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {1, 2, 3}, 또는
Figure pct00025
={1, 2, 3}을 포함한다.
도 7o는 특정 시간 기간 내에 제1 위치, 제2 위치, 제3 위치, 및 제4 위치에 매핑되는 4개의 슬롯을 포함하는 PRACH 슬롯 패턴을 도시하며, 패턴 파라미터는 {0, 1, 2, 3}, 또는
Figure pct00026
={0, 1, 2, 3}을 포함한다.
본 개시내용의 다른 실시예에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 8일 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 하나의 슬롯만을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00027
는 {0}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제2 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00028
는 {1}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제3 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00029
는 {2}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제4 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00030
는 {3}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제5 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00031
는 {4}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제6 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00032
는 {5}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제7 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00033
는 {6}을 포함하고; 그리고/또는 PRACH 슬롯 패턴은 특정 시간 기간 내의 제8 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00034
는 {7}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 2개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1 위치 및 제2 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00035
는 {0, 1}을 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 2}, {0, 3}, {0, 4}, {0, 5}, {0, 6}, {0, 7}, {1, 2}, {1, 3}, {1, 4}, {1, 5}, {1, 6}, {1, 7}, {2, 3}, {2, 4}, {2, 5}, {2, 6}, {2, 7}, {3, 4}, {3, 5}, {3, 6}, {3, 7}, {4, 5}, {4, 6}, {4, 7}, {5, 6}, {5, 7}, 또는 {6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 3개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 및 제3 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00036
는 {0, 1, 2}를 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 1, 3}, {0, 1, 4}, {0, 1, 5}, {0, 1, 6}, {0, 1, 7}, {0, 2, 3}, {0, 2, 4}, {0, 2, 5}, {0, 2, 6}, {0, 2, 7}, {0, 3, 4}, {0, 3, 5}, {0, 3, 6}, {0, 3, 7}, {0, 4, 5}, {0, 4, 6}, {0, 4, 7}, {0, 5, 6}, {0, 5, 7}, {0, 6, 7}, {1, 2, 3}, {1, 2, 4}, {1, 2, 5}, {1, 2, 6}, {1, 2, 7}, {1, 3, 4}, {1, 3, 5}, {1, 3, 6}, {1, 3, 7}, {1, 4, 5}, {1, 4, 6}, {1, 4, 7}, {1, 5, 6}, {1, 5, 7}, {1, 6, 7}, {2, 3, 4}, {2, 3, 5}, {2, 3, 6}, {2, 3, 7}, {2, 4, 5}, {2, 4, 6}, {2, 4, 7}, {2, 5, 6}, {2, 5, 7}, {2, 6, 7}, {3, 4, 5}, {3, 4, 6}, {3, 4, 7}, {3, 5, 6}, {3, 5, 7}, {3, 6, 7}, {4, 5, 6}, {4, 5, 7}, {4, 6, 7}, 또는 {5, 6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 4개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 및 제4 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00037
는 {0, 1, 2, 3}을 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 1, 2, 4}, {0, 1, 2, 5}, {0, 1, 2, 6}, {0, 1, 2, 7}, {0, 1, 3, 4}, {0, 1, 3, 5}, {0, 1, 3, 6}, {0, 1, 3, 7}, {0, 1, 4, 5}, {0, 1, 4, 6}, {0, 1, 4, 7}, {0, 1, 5, 6}, {0, 1, 5, 7}, {0, 1, 6, 7}, {0, 2, 3, 4}, {0, 2, 3, 5}, {0, 2, 3, 6}, {0, 2, 3, 7}, {0, 2, 4, 5}, {0, 2, 4, 6}, {0, 2, 4, 7}, {0, 2, 5, 6}, {0, 2, 5, 7}, {0, 2, 6, 7}, {0, 3, 4, 5}, {0, 3, 4, 6}, {0, 3, 4, 7}, {0, 3, 5, 6}, {0, 3, 5, 7}, {0, 3, 6, 7}, {0, 4, 5, 6}, {0, 4, 5, 7}, {0, 4, 6, 7}, {0, 5, 6, 7}, {1, 2, 3, 4}, {1, 2, 3, 5}, {1, 2, 3, 6}, {1, 2, 3, 7}, {1, 2, 4, 5}, {1, 2, 4, 6}, {1, 2, 4, 7}, {1, 2, 5, 6}, {1, 2, 5, 7}, {1, 2, 6, 7}, {1, 3, 4, 5}, {1, 3, 4, 6}, {1, 3, 4, 7}, {1, 3, 5, 6}, {1, 3, 5, 7}, {1, 3, 6, 7}, {1, 4, 5, 6}, {1, 4, 5, 7}, {1, 4, 6, 7}, {1, 5, 6, 7}, {2, 3, 4, 5}, {2, 3, 4, 6}, {2, 3, 4, 7}, {2, 3, 5, 6}, {2, 3, 5, 7}, {2, 3, 6, 7}, {2, 4, 5, 6}, {2, 4, 5, 7}, {2, 4, 6, 7}, {2, 5, 6, 7}, {3, 4, 5, 6}, {3, 4, 5, 7}, {3, 4, 6, 7}, {3, 5, 6, 7}, 또는 {4, 5, 6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 5개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4 및 제5 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00038
는 {0, 1, 2, 3, 4}를 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 1, 2, 3, 5}, {0, 1, 2, 3, 6}, {0, 1, 2, 3, 7}, {0, 1, 2, 4, 5}, {0, 1, 2, 4, 6}, {0, 1, 2, 4, 7}, {0, 1, 2, 5, 6}, {0, 1, 2, 5, 7}, {0, 1, 2, 6, 7}, {0, 1, 3, 4, 5}, {0, 1, 3, 4, 6}, {0, 1, 3, 4, 7}, {0, 1, 3, 5, 6}, {0, 1, 3, 5, 7}, {0, 1, 3, 6, 7}, {0, 1, 4, 5, 6}, {0, 1, 4, 5, 7}, {0, 1, 4, 6, 7}, {0, 1, 5, 6, 7}, {0, 2, 3, 4, 5}, {0, 2, 3, 4, 6}, {0, 2, 3, 4, 7}, {0, 2, 3, 5, 6}, {0, 2, 3, 5, 7}, {0, 2, 3, 6, 7}, {0, 2, 4, 5, 6}, {0, 2, 4, 5, 7}, {0, 2, 4, 6, 7}, {0, 2, 5, 6, 7}, {0, 3, 4, 5, 6}, {0, 3, 4, 5, 7}, {0, 3, 4, 6, 7}, {0, 3, 5, 6, 7}, {0, 4, 5, 6, 7}, {1, 2, 3, 4, 5}, {1, 2, 3, 4, 6}, {1, 2, 3, 4, 7}, {1, 2, 3, 5, 6}, {1, 2, 3, 5, 7}, {1, 2, 3, 6, 7}, {1, 2, 4, 5, 6}, {1, 2, 4, 5, 7}, {1, 2, 4, 6, 7}, {1, 2, 5, 6, 7}, {1, 3, 4, 5, 6}, {1, 3, 4, 5, 7}, {1, 3, 4, 6, 7}, {1, 3, 5, 6, 7}, {1, 4, 5, 6, 7}, {2, 3, 4, 5, 6}, {2, 3, 4, 5, 7}, {2, 3, 4, 6, 7}, {2, 3, 5, 6, 7}, {2, 4, 5, 6, 7}, 또는 {3, 4, 5, 6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 6개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 및 제6 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00039
는 {0, 1, 2, 3, 4, 5}를 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 1, 2, 3, 4, 6}, {0, 1, 2, 3, 4, 7}, {0, 1, 2, 3, 5, 6}, {0, 1, 2, 3, 5, 7}, {0, 1, 2, 3, 6, 7}, {0, 1, 2, 4, 5, 6}, {0, 1, 2, 4, 5, 7}, {0, 1, 2, 4, 6, 7}, {0, 1, 2, 5, 6, 7}, {0, 1, 3, 4, 5, 6}, {0, 1, 3, 4, 5, 7}, {0, 1, 3, 4, 6, 7}, {0, 1, 3, 5, 6, 7}, {0, 1, 4, 5, 6, 7}, {0, 2, 3, 4, 5, 6}, {0, 2, 3, 4, 5, 7}, {0, 2, 3, 4, 6, 7}, {0, 2, 3, 5, 6, 7}, {0, 2, 4, 5, 6, 7}, {0, 3, 4, 5, 6, 7}, {1, 2, 3, 4, 5, 6}, {1, 2, 3, 4, 5, 7}, {1, 2, 3, 4, 6, 7}, {1, 2, 3, 5, 6, 7}, {1, 2, 4, 5, 6, 7}, {1, 3, 4, 5, 6, 7}, 또는 {2, 3, 4, 5, 6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 7개의 슬롯을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 및 제7 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00040
는 {0, 1, 2, 3, 4, 5, 6}을 포함한다. 유사하게, 다른 예들에서, PRACH 슬롯 패턴의 패턴 파라미터는 {0, 1, 2, 3, 4, 5, 7}, {0, 1, 2, 3, 4, 6, 7}, {0, 1, 2, 3, 5, 6, 7}, {0, 1, 2, 4, 5, 6, 7}, {0, 1, 3, 4, 5, 6, 7}, {0, 2, 3, 4, 5, 6, 7}, 또는 {1, 2, 3, 4, 5, 6, 7} 중 적어도 하나를 포함할 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 8개의 슬롯 모두를 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제7, 및 제8 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00041
는 {0, 1, 2, 3, 4, 5, 6, 7}을 포함한다.
본 개시내용의 다른 실시예에서, 특정 시간 기간 내의 PRACH 슬롯들의 최대 수는 16일 수 있다.
일부 구현들에서, PRACH 슬롯 패턴은 하나의 슬롯만을 포함할 수 있다. 예를 들어, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00042
는 {0}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제2 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00043
는 {1}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제3 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00044
는 {2}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제4 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00045
는 {3}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제5 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00046
는 {4}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제6 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00047
는 {5}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제7 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00048
는 {6}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제8 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00049
는 {7}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제9 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00050
는 {8}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제10 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00051
는 {9}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제11 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00052
는 {10}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제12 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00053
는 {11}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제13 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00054
는 {12}를 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제14 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00055
는 {13}을 포함하고; PRACH 슬롯 패턴은 특정 시간 기간 내의 제15 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00056
는 {14}를 포함하고; 그리고/또는 PRACH 슬롯 패턴은 특정 시간 기간 내의 제16 위치에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00057
는 {15}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 2개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B}의 세트를 포함하며, 여기서 A 및 B는 0 내지 15(포함)로부터 선택되는 상이한 정수들이다. {A, B}에 대해 120개의 상이한 조합이 있을 수 있으며, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2 및 B=4일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3 위치 및 제5 위치에 매핑될 수 있으며, 패턴 파라미터 또는
Figure pct00058
는 {2, 4}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 3개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C}의 세트를 포함한다. A, B, 및 C 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, 및 C 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C}에 대해 560개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, 및 C=5일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 및 제6 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00059
는 {2, 4, 5}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 4개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D}의 세트를 포함한다. A, B, C, 및 D 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, 및 D 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D}에 대해 1820개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, 및 D=6일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 및 제7 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00060
는 {2, 4, 5, 6}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 5개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E}의 세트를 포함한다. A, B, C, D, 및 E 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, 및 E 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E}에 대해 4368개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, D=6, 및 E=7일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 제7, 및 제8 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00061
는 {2, 4, 5, 6, 7}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 6개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F}의 세트를 포함한다. A, B, C, D, E, 및 F 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, 및 F 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F}에 대해 8008개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, D=6, E=7, 및 F=8일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 제7, 제8, 및 제9 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00062
는 {2, 4, 5, 6, 7, 8}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 7개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G}의 세트를 포함한다. A, B, C, D, E, F, 및 G 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, 및 G 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G}에 대해 11440개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, D=6, E=7, F=8, 및 G=9일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 제7, 제8, 제9, 및 제10 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00063
는 {2, 4, 5, 6, 7, 8, 9}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 8개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H}의 세트를 포함한다. A, B, C, D, E, F, G, 및 H 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, 및 H 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H}에 대해 12870개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, D=6, E=7, F=8, G=9, 및 H=10일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 제7, 제8, 제9, 제10 및 제11 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00064
는 {2, 4, 5, 6, 7, 8, 9, 10}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 9개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I}의 세트를 포함한다. A, B, C, D, E, F, G, H, 및 I 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, 및 I 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I}에 대해 11440개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=2, B=4, C=5, D=6, E=7, F=8, G=9, H=10, 및 I=11일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제3, 제5, 제6, 제7, 제8, 제9, 제10, 제11, 및 제12 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00065
는 {2, 4, 5, 6, 7, 8, 9, 10, 11}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 10개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, 및 J 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, 및 J 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J에 대해 8008개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=0, B=1, C=2, D=3, E=4, F=5, G=6, H=7, I=8, 및 J=9일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8, 제9, 및 제10 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00066
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 11개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, J, 및 K 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, J, 및 K 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J, K}에 대해 4368개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=0, B=1, C=2, D=3, E=4, F=5, G=6, H=7, I=8, J=9, 및 K=10일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8, 제9, 제10, 및 제11 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00067
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 12개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, J, K, 및 L 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, J, K, 및 L 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J, K, L에 대해 1820개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=0, B=1, C=2, D=3, E=4, F=5, G=6, H=7, I=8, J=9, K=10, 및 L=11일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8, 제9, 제10, 제11, 및 제12 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00068
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 13개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L, M}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, J, K, L, 및 M 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, J, K, L, 및 M 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J, K, L, M}에 대해 560개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=0, B=1, C=2, D=3, E=4, F=5, G=6, H=7, I=8, J=9, K=10, L=11, 및 M=12일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제1, 제8, 제9, 제10, 제11, 제12, 및 제13 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00069
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12}를 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 14개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L, M, N}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, J, K, L, M, 및 N 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, J, K, L, M, 및 N 모두는 0 내지 15(포함)로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J, K, L, M, N}에 대해 120개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 예를 들어, 이에 제한되지는 않지만, A=0, B=1, C=2, D=3, E=4, F=5, G=6, H=7, I=8, J=9, K=10, L=11, M=12 및 N=13일 때, PRACH 슬롯 패턴은 특정 시간 기간 내의 제1, 제2, 제3, 제4, 제5, 제6, 제7, 제8, 제9, 제10, 제11, 제12, 제13, 및 제14 위치들에 매핑될 수 있고, 패턴 파라미터 또는
Figure pct00070
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13}을 포함한다.
일부 구현들에서, PRACH 슬롯 패턴은 15개의 슬롯을 포함할 수 있고, 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L, M, N, O}의 세트를 포함한다. A, B, C, D, E, F, G, H, I, J, K, L, H N, 및 O 중 임의의 하나는 임의의 다른 값과 상이하고, A, B, C, D, E, F, G, H, I, J, K, L, H N, 및 O 모두는 0 내지 15로부터 선택되는 정수들이다. {A, B, C, D, E, F, G, H, I, J, K, L, M, N}에 대해 16개의 상이한 조합이 있을 수 있고, 이들 각각은 패턴 파라미터의 일례에 대응한다. 패턴 파라미터 또는
Figure pct00071
는 다음 중 적어도 하나를 포함할 수 있다:
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 8, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 7, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 6, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 5, 7, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 4, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 3, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 2, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 1, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
{0, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}, 또는
{1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}.
일부 구현들에서, PRACH 슬롯 패턴은 16개의 슬롯을 포함할 수 있다. 패턴 파라미터 또는
Figure pct00072
는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}를 포함할 수 있다.
본 개시내용은 무선 통신을 위한 방법, 장치 및 컴퓨터 판독 가능 매체를 설명한다. 본 개시내용은 물리적 랜덤 액세스 채널(PRACH)을 위한 신호 자원을 구성하는 것에 대한 문제들을 해결한다. 본 개시내용에서 설명되는 방법, 디바이스 및 컴퓨터 판독 가능 매체는 사용자 장비와 기지국 사이의 무선 송신의 성능을 촉진하여, 효율 및 전체 성능을 개선할 수 있다. 본 개시내용에서 설명되는 방법, 디바이스 및 컴퓨터 판독 가능 매체는 무선 통신 시스템들의 전체 효율을 개선할 수 있다.
본 명세서 전체에 걸쳐 특징들, 이점들, 또는 유사한 언어에 대한 언급은 본 솔루션으로 실현될 수 있는 특징들 및 이점들 모두가 그의 임의의 단일 구현에 포함되어야 하거나 포함된다는 것을 암시하지는 않는다. 오히려, 특징들 및 이점들을 언급하는 언어는 실시예와 관련하여 설명된 특정 특징, 이점, 또는 특성이 본 솔루션의 적어도 하나의 실시예에 포함된다는 것을 의미하는 것으로 이해된다. 따라서, 본 명세서 전체에 걸쳐 특징들 및 이점들, 및 유사한 언어의 논의는 동일한 실시예를 언급할 수 있지만, 반드시 그럴 필요는 없다.
또한, 본 솔루션의 설명된 특징들, 이점들 및 특성들은 하나 이상의 실시예에서 임의의 적합한 방식으로 조합될 수 있다. 관련 기술분야의 통상의 기술자는, 본 명세서의 설명에 비추어, 본 솔루션이 특정 실시예의 특정 특징들 또는 이점들 중 하나 이상 없이 실시될 수 있다는 것을 인식할 것이다. 다른 경우들에서, 본 솔루션의 모든 실시예들에 존재하지 않을 수 있는 추가적인 특징들 및 이점들이 특정 실시예들에서 인식될 수 있다.

Claims (41)

  1. 무선 통신을 위한 방법으로서,
    기지국에 의해, 물리적 랜덤 액세스 채널(physical random access channel; PRACH)을 위한 신호 자원을,
    상기 기지국에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑함으로써 구성하는 단계
    를 포함하는, 무선 통신을 위한 방법.
  2. 무선 통신을 위한 방법으로서,
    사용자 장비(user equipment; UE)에 의해, 물리적 랜덤 액세스 채널(PRACH)를 위한 신호 자원을,
    상기 UE에 의해, PRACH 슬롯 패턴을 패턴 파라미터와 매핑함으로써 구성하는 단계
    를 포함하는, 무선 통신을 위한 방법.
  3. 제1항 또는 제2항에 있어서,
    상기 패턴 파라미터를 갖는 상기 PRACH 슬롯 패턴은, PRACH 서브캐리어 간격(subcarrier spacing; SCS), 특정 시간 기간(time duration), 또는 상기 특정 시간 기간 내의 PRACH 슬롯들의 최대 수 중 적어도 하나에 기초하는 것인, 방법.
  4. 제3항에 있어서,
    상기 PRACH SCS는, 15 kHz, 30 kHz, 60 kHz, 120 kHz, 240 kHz, 480 kHz, 960 kHz 또는 1920*M kHz 중 적어도 하나를 포함하고, M은 양의 정수인 것인, 방법.
  5. 제3항에 있어서,
    상기 특정 시간 기간은, 1000 마이크로초, 500 마이크로초, 250 마이크로초, 125 마이크로초, 62.5 마이크로초, 또는 31.25 마이크로초 중 적어도 하나를 포함하는 것인, 방법.
  6. 제3항에 있어서,
    상기 특정 시간 기간은, 15 kHz, 30 kHz, 60 kHz, 120 kHz, 240 kHz, 480 kHz, 960 kHz 또는 1920*M kHz 중 적어도 하나인 SCS에 대한 단일 슬롯의 슬롯 기간을 포함하고, M은 양의 정수인 것인, 방법.
  7. 제3항에 있어서,
    상기 패턴 파라미터는,
    물리 계층의 파라미터 구성 테이블; 또는
    상위 계층 시그널링
    중 적어도 하나에 의해 구성되는 것인, 방법.
  8. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수는 Z이고, Z는 양의 정수이며;
    상기 특정 시간 기간은 1000/Z 마이크로초인 것인, 방법.
  9. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 1인 것에 응답하여, 상기 PRACH 슬롯 패턴은 하나의 슬롯을 포함하고 상기 패턴 파라미터는 {0}을 포함하는 것인, 방법.
  10. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 2인 것에 응답하여, 상기 PRACH 슬롯 패턴은 하나의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0} 또는 {1} 중 적어도 하나를 포함하는 것인, 방법.
  11. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 2인 것에 응답하여, 상기 PRACH 슬롯 패턴은 2개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1}을 포함하는 것인, 방법.
  12. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 4인 것에 응답하여, 상기 PRACH 슬롯 패턴은 하나의 슬롯을 포함하고 상기 패턴 파라미터는 {0}, {1}, {2}, 또는 {3} 중 적어도 하나를 포함하는 것인, 방법.
  13. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 4인 것에 응답하여, 상기 PRACH 슬롯 패턴은 2개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1}, {0, 2}, {0, 3}, {1, 2}, {1, 3}, 또는 {2, 3} 중 적어도 하나를 포함하는 것인, 방법.
  14. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 4인 것에 응답하여, 상기 PRACH 슬롯 패턴은 3개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2}, {0, 1, 3}, {0, 2, 3}, 또는 {1, 2, 3} 중 적어도 하나를 포함하는 것인, 방법.
  15. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 4인 것에 응답하여, 상기 PRACH 슬롯 패턴은 4개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3}을 포함하는 것인, 방법.
  16. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 하나의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0}, {1}, {2}, {3}, {4}, {5}, {6}, 또는 {7} 중 적어도 하나를 포함하는 것인, 방법.
  17. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 2개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1}, {0, 2}, {0, 3}, {0, 4}, {0, 5}, {0, 6}, {0, 7}, {1, 2}, {1, 3}, {1, 4}, {1, 5}, {1, 6}, {1, 7}, {2, 3}, {2, 4}, {2, 5}, {2, 6}, {2, 7}, {3, 4}, {3, 5}, {3, 6}, {3, 7}, {4, 5}, {4, 6}, {4, 7}, {5, 6}, {5, 7}, 또는 {6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  18. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 3개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2}, {0, 1, 3}, {0, 1, 4}, {0, 1, 5}, {0, 1, 6}, {0, 1, 7}, {0, 2, 3}, {0, 2, 4}, {0, 2, 5}, {0, 2, 6}, {0, 2, 7}, {0, 3, 4}, {0, 3, 5}, {0, 3, 6}, {0, 3, 7}, {0, 4, 5}, {0, 4, 6}, {0, 4, 7}, {0, 5, 6}, {0, 5, 7}, {0, 6, 7}, {1, 2, 3}, {1, 2, 4}, {1, 2, 5}, {1, 2, 6}, {1, 2, 7}, {1, 3, 4}, {1, 3, 5}, {1, 3, 6}, {1, 3, 7}, {1, 4, 5}, {1, 4, 6}, {1, 4, 7}, {1, 5, 6}, {1, 5, 7}, {1, 6, 7}, {2, 3, 4}, {2, 3, 5}, {2, 3, 6}, {2, 3, 7}, {2, 4, 5}, {2, 4, 6}, {2, 4, 7}, {2, 5, 6}, {2, 5, 7}, {2, 6, 7}, {3, 4, 5}, {3, 4, 6}, {3, 4, 7}, {3, 5, 6}, {3, 5, 7}, {3, 6, 7}, {4, 5, 6}, {4, 5, 7}, {4, 6, 7}, 또는 {5, 6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  19. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 4개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3}, {0, 1, 2, 4}, {0, 1, 2, 5}, {0, 1, 2, 6}, {0, 1, 2, 7}, {0, 1, 3, 4}, {0, 1, 3, 5}, {0, 1, 3, 6}, {0, 1, 3, 7}, {0, 1, 4, 5}, {0, 1, 4, 6}, {0, 1, 4, 7}, {0, 1, 5, 6}, {0, 1, 5, 7}, {0, 1, 6, 7}, {0, 2, 3, 4}, {0, 2, 3, 5}, {0, 2, 3, 6}, {0, 2, 3, 7}, {0, 2, 4, 5}, {0, 2, 4, 6}, {0, 2, 4, 7}, {0, 2, 5, 6}, {0, 2, 5, 7}, {0, 2, 6, 7}, {0, 3, 4, 5}, {0, 3, 4, 6}, {0, 3, 4, 7}, {0, 3, 5, 6}, {0, 3, 5, 7}, {0, 3, 6, 7}, {0, 4, 5, 6}, {0, 4, 5, 7}, {0, 4, 6, 7}, {0, 5, 6, 7}, {1, 2, 3, 4}, {1, 2, 3, 5}, {1, 2, 3, 6}, {1, 2, 3, 7}, {1, 2, 4, 5}, {1, 2, 4, 6}, {1, 2, 4, 7}, {1, 2, 5, 6}, {1, 2, 5, 7}, {1, 2, 6, 7}, {1, 3, 4, 5}, {1, 3, 4, 6}, {1, 3, 4, 7}, {1, 3, 5, 6}, {1, 3, 5, 7}, {1, 3, 6, 7}, {1, 4, 5, 6}, {1, 4, 5, 7}, {1, 4, 6, 7}, {1, 5, 6, 7}, {2, 3, 4, 5}, {2, 3, 4, 6}, {2, 3, 4, 7}, {2, 3, 5, 6}, {2, 3, 5, 7}, {2, 3, 6, 7}, {2, 4, 5, 6}, {2, 4, 5, 7}, {2, 4, 6, 7}, {2, 5, 6, 7}, {3, 4, 5, 6}, {3, 4, 5, 7}, {3, 4, 6, 7}, {3, 5, 6, 7}, 또는 {4, 5, 6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  20. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 5개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3, 4}, {0, 1, 2, 3, 5}, {0, 1, 2, 3, 6}, {0, 1, 2, 3, 7}, {0, 1, 2, 4, 5}, {0, 1, 2, 4, 6}, {0, 1, 2, 4, 7}, {0, 1, 2, 5, 6}, {0, 1, 2, 5, 7}, {0, 1, 2, 6, 7}, {0, 1, 3, 4, 5}, {0, 1, 3, 4, 6}, {0, 1, 3, 4, 7}, {0, 1, 3, 5, 6}, {0, 1, 3, 5, 7}, {0, 1, 3, 6, 7}, {0, 1, 4, 5, 6}, {0, 1, 4, 5, 7}, {0, 1, 4, 6, 7}, {0, 1, 5, 6, 7}, {0, 2, 3, 4, 5}, {0, 2, 3, 4, 6}, {0, 2, 3, 4, 7}, {0, 2, 3, 5, 6}, {0, 2, 3, 5, 7}, {0, 2, 3, 6, 7}, {0, 2, 4, 5, 6}, {0, 2, 4, 5, 7}, {0, 2, 4, 6, 7}, {0, 2, 5, 6, 7}, {0, 3, 4, 5, 6}, {0, 3, 4, 5, 7}, {0, 3, 4, 6, 7}, {0, 3, 5, 6, 7}, {0, 4, 5, 6, 7}, {1, 2, 3, 4, 5}, {1, 2, 3, 4, 6}, {1, 2, 3, 4, 7}, {1, 2, 3, 5, 6}, {1, 2, 3, 5, 7}, {1, 2, 3, 6, 7}, {1, 2, 4, 5, 6}, {1, 2, 4, 5, 7}, {1, 2, 4, 6, 7}, {1, 2, 5, 6, 7}, {1, 3, 4, 5, 6}, {1, 3, 4, 5, 7}, {1, 3, 4, 6, 7}, {1, 3, 5, 6, 7}, {1, 4, 5, 6, 7}, {2, 3, 4, 5, 6}, {2, 3, 4, 5, 7}, {2, 3, 4, 6, 7}, {2, 3, 5, 6, 7}, {2, 4, 5, 6, 7}, 또는 {3, 4, 5, 6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  21. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 6개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3, 4, 5}, {0, 1, 2, 3, 4, 6}, {0, 1, 2, 3, 4, 7}, {0, 1, 2, 3, 5, 6}, {0, 1, 2, 3, 5, 7}, {0, 1, 2, 3, 6, 7}, {0, 1, 2, 4, 5, 6}, {0, 1, 2, 4, 5, 7}, {0, 1, 2, 4, 6, 7}, {0, 1, 2, 5, 6, 7}, {0, 1, 3, 4, 5, 6}, {0, 1, 3, 4, 5, 7}, {0, 1, 3, 4, 6, 7}, {0, 1, 3, 5, 6, 7}, {0, 1, 4, 5, 6, 7}, {0, 2, 3, 4, 5, 6}, {0, 2, 3, 4, 5, 7}, {0, 2, 3, 4, 6, 7}, {0, 2, 3, 5, 6, 7}, {0, 2, 4, 5, 6, 7}, {0, 3, 4, 5, 6, 7}, {1, 2, 3, 4, 5, 6}, {1, 2, 3, 4, 5, 7}, {1, 2, 3, 4, 6, 7}, {1, 2, 3, 5, 6, 7}, {1, 2, 4, 5, 6, 7}, {1, 3, 4, 5, 6, 7}, 또는 {2, 3, 4, 5, 6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  22. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 7개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3, 4, 5, 6}, {0, 1, 2, 3, 4, 5, 7}, {0, 1, 2, 3, 4, 6, 7}, {0, 1, 2, 3, 5, 6, 7}, {0, 1, 2, 4, 5, 6, 7}, {0, 1, 3, 4, 5, 6, 7}, {0, 2, 3, 4, 5, 6, 7}, 또는 {1, 2, 3, 4, 5, 6, 7} 중 적어도 하나를 포함하는 것인, 방법.
  23. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 8인 것에 응답하여, 상기 PRACH 슬롯 패턴은 8개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3, 4, 5, 6, 7}을 포함하는 것인, 방법.
  24. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 하나의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0}, {1}, {2}, {3}, {4}, {5}, {6}, {7}, {8}, {9}, {10}, {11}, {12}, {13}, {14}, 또는 {15} 중 적어도 하나를 포함하는 것인, 방법.
  25. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 2개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B}의 세트를 포함하며, A 및 B는 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  26. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 3개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C}의 세트를 포함하며, A, B 및 C는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  27. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 4개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D}의 세트를 포함하며, A, B, C 및 D는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  28. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 5개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E}의 세트를 포함하며, A, B, C, D 및 E는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  29. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 6개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F}의 세트를 포함하며, A, B, C, D, E 및 F는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  30. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 7개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G}의 세트를 포함하며, A, B, C, D, E, F 및 G는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  31. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 8개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H}의 세트를 포함하며, A, B, C, D, E, F, G 및 H는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  32. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 9개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I}의 세트를 포함하며, A, B, C, D, E, F, G, H, 및 I는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  33. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 10개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J}의 세트를 포함하며, A, B, C, D, E, F, G, H, I, 및 J는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  34. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 11개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K}의 세트를 포함하며, A, B, C, D, E, F, G, H, I, J, 및 K는 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  35. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 12개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L}의 세트를 포함하며, A, B, C, D, E, F, G, H, I, J, K 및 L은 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  36. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 13개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L, M}의 세트를 포함하며, A, B, C, D, E, F, G, H, I, J, K, L 및 M은 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  37. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 14개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {A, B, C, D, E, F, G, H, I, J, K, L, M, N}의 세트를 포함하며, A, B, C, D, E, F, G, H, I, J, K, L, M 및 N은 모두 0 내지 15(포함)로부터 선택되는 상이한 정수들인 것인, 방법.
  38. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 15개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는,
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 8, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 7, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 6, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 5, 7, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 4, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 3, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 2, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 1, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15},
    {0, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}, 또는
    {1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}
    중 적어도 하나를 포함하는 것인, 방법.
  39. 제3항에 있어서,
    상기 특정 시간 기간 내의 상기 PRACH 슬롯들의 최대 수가 16인 것에 응답하여, 상기 PRACH 슬롯 패턴은 16개의 PRACH 슬롯을 포함하고 상기 패턴 파라미터는 {0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15}를 포함하는 것인, 방법.
  40. 프로세서 및 메모리를 포함하는 무선 통신 장치로서, 상기 프로세서는, 상기 메모리로부터 코드를 판독하고 제1항 내지 제39항 중 어느 한 항에 기재된 방법을 구현하도록 구성되는 것인, 프로세서 및 메모리를 포함하는 무선 통신 장치.
  41. 컴퓨터 판독가능 프로그램 매체 코드가 저장되어 있는 컴퓨터 프로그램 제품으로서, 상기 컴퓨터 판독가능 프로그램 매체 코드는, 프로세서에 의해 실행될 때, 상기 프로세서가 제1항 내지 제39항 중 어느 한 항에 기재된 방법을 구현하게 하는 것인, 컴퓨터 판독가능 프로그램 매체 코드가 저장되어 있는 컴퓨터 프로그램 제품.
KR1020227023293A 2020-12-10 2020-12-10 물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들 KR20230004427A (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/135070 WO2022120668A1 (en) 2020-12-10 2020-12-10 Methods, devices, and systems for configuring signal resource for physical random access channel

Publications (1)

Publication Number Publication Date
KR20230004427A true KR20230004427A (ko) 2023-01-06

Family

ID=81972858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020227023293A KR20230004427A (ko) 2020-12-10 2020-12-10 물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들

Country Status (7)

Country Link
US (1) US11963238B2 (ko)
EP (1) EP4070609A4 (ko)
JP (1) JP7360554B2 (ko)
KR (1) KR20230004427A (ko)
CN (2) CN117880036A (ko)
CA (1) CA3162090A1 (ko)
WO (1) WO2022120668A1 (ko)

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN115396076A (zh) * 2017-10-23 2022-11-25 华为技术有限公司 一种信号配置方法及相关设备
EP3714656A4 (en) * 2017-11-22 2020-11-18 ZTE Corporation COEXISTENCE OF VARIOUS RANDOM ACCESS RESOURCES AND ASSOCIATIONS
WO2019222415A1 (en) * 2018-05-16 2019-11-21 Commscope Technologies Llc Dynamic uplink reuse in a c-ran
CN112514501A (zh) * 2018-08-10 2021-03-16 苹果公司 用于多种服务类型的上行链路共存的下行链路控制信道信令
US20230199856A1 (en) * 2020-07-31 2023-06-22 Qualcomm Incorporated Random access channel transmission for frame based equipment (fbe) mode

Also Published As

Publication number Publication date
CA3162090A1 (en) 2022-06-16
CN116250196A (zh) 2023-06-09
WO2022120668A1 (en) 2022-06-16
EP4070609A4 (en) 2023-08-23
JP2023526712A (ja) 2023-06-23
US20230080148A1 (en) 2023-03-16
US11963238B2 (en) 2024-04-16
CN117880036A (zh) 2024-04-12
EP4070609A1 (en) 2022-10-12
JP7360554B2 (ja) 2023-10-12

Similar Documents

Publication Publication Date Title
CN114946142A (zh) 用于传输反馈信息的方法和设备
US20220360481A1 (en) Methods, devices, and systems for transmitting initial access signals or channels
US20230007651A1 (en) Methods and devices for configuring time domain resource allocation
KR20230004427A (ko) 물리적 랜덤 액세스 채널을 위한 신호 자원을 구성하기 위한 방법들, 디바이스들 및 시스템들
US20240215079A1 (en) Methods, devices, and systems for configuring signal resource for physical random access channel
US20240023170A1 (en) Methods, devices, and systems for calculating and configuring random access channel
WO2022000457A1 (en) Methods and devices for synchronizing uplink slot number in sidelink communication
WO2022170473A1 (en) Methods, devices, and systems for configuring random access channel occasion allocation
WO2023173346A1 (en) Methods, devices, and systems for time-frequency resource configuration
WO2023035170A1 (en) Methods, devices, and systems for determining synchronization signal raster
WO2023130241A1 (en) Methods, devices, and systems for configuring frame structure for sidelink communication between devices
WO2022217528A1 (en) Methods, devices, and systems for configuring group-based bandwidth part switch
WO2022032621A1 (en) Methods and devices for enhancing sounding reference signal transmittion
US20240114437A1 (en) Methods, devices, and systems for determining sync raster
CN117917132A (zh) 用于确定寻呼提前指示的位置的方法、设备和***

Legal Events

Date Code Title Description
A201 Request for examination