KR20190113430A - 메모리 컨트롤러 및 그 동작 방법 - Google Patents

메모리 컨트롤러 및 그 동작 방법 Download PDF

Info

Publication number
KR20190113430A
KR20190113430A KR1020180036108A KR20180036108A KR20190113430A KR 20190113430 A KR20190113430 A KR 20190113430A KR 1020180036108 A KR1020180036108 A KR 1020180036108A KR 20180036108 A KR20180036108 A KR 20180036108A KR 20190113430 A KR20190113430 A KR 20190113430A
Authority
KR
South Korea
Prior art keywords
memory
data
flush
command
memory device
Prior art date
Application number
KR1020180036108A
Other languages
English (en)
Other versions
KR102535627B1 (ko
Inventor
홍성관
이영식
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020180036108A priority Critical patent/KR102535627B1/ko
Priority to US16/215,121 priority patent/US10761728B2/en
Priority to CN201910013013.5A priority patent/CN110321070B/zh
Publication of KR20190113430A publication Critical patent/KR20190113430A/ko
Priority to US16/945,073 priority patent/US11137912B2/en
Application granted granted Critical
Publication of KR102535627B1 publication Critical patent/KR102535627B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • G06F3/0679Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/0223User address space allocation, e.g. contiguous or non contiguous base addressing
    • G06F12/023Free address space management
    • G06F12/0238Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory
    • G06F12/0246Memory management in non-volatile memory, e.g. resistive RAM or ferroelectric memory in block erasable memory, e.g. flash memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0804Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with main memory updating
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0866Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches for peripheral storage systems, e.g. disk cache
    • G06F12/0868Data transfer between cache memory and other subsystems, e.g. storage devices or host systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0656Data buffering arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0659Command handling arrangements, e.g. command buffers, queues, command scheduling
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0673Single storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F2003/0697Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers device management, e.g. handlers, drivers, I/O schedulers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/22Employing cache memory using specific memory technology
    • G06F2212/222Non-volatile memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/60Details of cache memory
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7201Logical to physical mapping or translation of blocks or pages
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/72Details relating to flash memory management
    • G06F2212/7203Temporary buffering, e.g. using volatile buffer or dedicated buffer blocks
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0483Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 기술은 전자 장치에 관한 것으로, 본 기술에 따른 플러시 요청을 처리하는 복수의 메모리 장치들을 제어하는 메모리 컨트롤러는 외부 호스트로부터 입력된 플러시 요청에 따라 플러시 커맨드를 생성하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 할당하는 커맨드 처리부, 쓰기 캐시 버퍼에 저장된 쓰기 데이터 중 상기 플러시 커맨드에 따라 저장될 데이터인 플러시 데이터를 결정하고, 상기 플러시 데이터의 크기 및 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트를 기초로 상기 플러시 데이터를 저장할 쓰기 시퀀스를 생성하는 시퀀스 생성부, 및 상기 쓰기 시퀀스 따라 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 프로그램 동작들을 수행하도록 상기 복수의 메모리 장치들을 제어하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 상기 커맨드 처리부에 제공하는 메모리 동작 제어부를 포함한다.

Description

메모리 컨트롤러 및 그 동작 방법{MEMORY CONTROLLER AND OPERATING METHOD THEREOF}
본 발명은 전자 장치에 관한 것으로, 보다 구체적으로 본 발명은 메모리 컨트롤러 및 그 동작 방법에 관한 것이다.
저장 장치는 컴퓨터, 스마트폰, 스마트패드 등과 같은 호스트 장치의 제어에 따라 데이터를 저장하는 장치이다. 저장 장치는 데이터를 저장하는 장치에 따라, 하드 디스크 드라이브(HDD, Hard Disk Drive)와 같이 자기 디스크에 데이터를 저장하는 장치와 솔리드 스테이트 드라이브(SSD, Solid State Drive), 메모리 카드 등과 같이 반도체 메모리, 특히 불휘발성 메모리에 데이터를 저장하는 장치를 포함한다.
저장 장치는 데이터가 저장되는 메모리 장치와 메모리 장치에 데이터를 저장하는 메모리 컨트롤러를 포함할 수 있다. 메모리 장치는 휘발성 메모리와 불휘발성 메모리로 구분될 수 있다. 여기서 불휘발성 메모리는 ROM (Read Only Memory), PROM (Programmable ROM), EPROM (Electrically Programmable ROM), EEPROM (Electrically Erasable and Programmable ROM), 플래시 메모리, PRAM (Phase-change RAM), MRAM (Magnetic RAM), RRAM (Resistive RAM), FRAM (Ferroelectric RAM) 등을 포함한다.
본 발명의 실시 예는 플러시 요청을 처리하는 메모리 컨트롤러 및 그 동작 방법을 제공한다.
본 발명의 실시 예에 따른 복수의 메모리 장치들을 제어하는 메모리 컨트롤러는, 외부 호스트로부터 입력된 플러시 요청에 따라 플러시 커맨드를 생성하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 할당하는 커맨드 처리부, 쓰기 캐시 버퍼에 저장된 쓰기 데이터 중 상기 플러시 커맨드에 따라 저장될 데이터인 플러시 데이터를 결정하고, 상기 플러시 데이터의 크기 및 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트를 기초로 상기 플러시 데이터를 저장할 쓰기 시퀀스를 생성하는 시퀀스 생성부, 및 상기 쓰기 시퀀스 따라 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 프로그램 동작들을 수행하도록 상기 복수의 메모리 장치들을 제어하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 상기 커맨드 처리부에 제공하는 메모리 동작 제어부를 포함한다.
본 발명의 실시 예에 따른 복수의 메모리 장치들을 제어하는 메모리 컨트롤러의 동작 방법은 외부 호스트로부터 수신된 플러시 요청에 따라 플러시 커맨드를 생성하고, 상기 플러시 커맨드에 슬롯 번호를 부여하는 단계, 상기 플러시 커맨드에 따라 상기 복수의 메모리 장치들에 저장될 데이터인 플러시 데이터를 결정하는 단계, 상기 플러시 데이터의 크기 및 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트를 기초로 상기 플러시 데이터를 저장할 쓰기 시퀀스를 생성하는 단계 및 상기 쓰기 시퀀스 따라 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 프로그램 동작들을 수행하도록 상기 복수의 메모리 장치들을 제어하는 단계를 포함한다.
본 기술에 따르면, 플러시 요청을 처리하는 메모리 컨트롤러 및 그 동작 방법이 제공된다.
도 1은 본 발명의 실시 예에 따른 저장 장치를 설명하기 위한 블록도이다.
도 2는 도 1의 메모리 컨트롤러와 복수의 메모리 장치들과의 연결관계를 예시적으로 보여주는 블록도이다.
도 3은 데이터 인터리빙에 따른 프로그램 동작 및 리드 동작을 설명하기 위한 타이밍도이다.
도 4는 도 1의 메모리 컨트롤러의 구성을 기능적으로 분류한 도면이다.
도 5는 본 발명의 일 실시 예에 따른 메모리 컨트롤러의 구성을 설명하기 위한 블록도이다.
도 6은 도 5의 메모리 컨트롤러가 플러시 요청을 처리하는 방법을 설명하기 위한 도면이다.
도 7은 본 발명의 실시 예에 따른 메모리 컨트롤러의 동작 방법을 설명하기 위한 순서도이다.
도 8은 도 1의 메모리 장치의 구조를 설명하기 위한 도면이다.
도 9는 도 7의 메모리 셀 어레이의 일 실시 예를 나타낸 도면이다.
도 10은 도 9의 메모리 블록들(BLK1~BLKz) 중 어느 하나의 메모리 블록(BLKa)을 보여주는 회로도이다.
도 11은 도 10의 메모리 블록들(BLK1~BLKz) 중 어느 하나의 메모리 블록(BLKb)의 다른 실시 예를 보여주는 회로도이다.
도 12는 도 1의 메모리 컨트롤러(200)의 다른 실시 예를 설명하기 위한 도면이다.
도 13은 본 발명의 실시 예에 따른 저장 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 14는 본 발명의 실시 예에 따른 저장 장치가 적용된 SSD(Solid State Drive) 시스템을 예시적으로 보여주는 블록도이다.
도 15는 본 발명의 실시 예에 따른 저장 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
본 명세서 또는 출원에 개시되어 있는 본 발명의 개념에 따른 실시 예들에 대해서 특정한 구조적 내지 기능적 설명들은 단지 본 발명의 개념에 따른 실시 예를 설명하기 위한 목적으로 예시된 것으로, 본 발명의 개념에 따른 실시 예들은 다양한 형태로 실시될 수 있으며 본 명세서 또는 출원에 설명된 실시 예들에 한정되는 것으로 해석되어서는 아니 된다.
본 발명의 개념에 따른 실시 예는 다양한 변경을 가할 수 있고 여러 가지 형태를 가질 수 있으므로 특정 실시 예들을 도면에 예시하고 본 명세서 또는 출원에 상세하게 설명하고자 한다. 그러나, 이는 본 발명의 개념에 따른 실시 예를 특정한 개시 형태에 대해 한정하려는 것이 아니며, 본 발명의 사상 및 기술 범위에 포함되는 모든 변경, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다.
제1 및/또는 제2 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 상기 구성 요소들은 상기 용어들에 의해 한정되어서는 안 된다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소로부터 구별하는 목적으로만, 예컨대 본 발명의 개념에 따른 권리 범위로부터 이탈되지 않은 채, 제1 구성요소는 제2 구성요소로 명명될 수 있고, 유사하게 제2 구성요소는 제1 구성요소로도 명명될 수 있다.
어떤 구성요소가 다른 구성요소에 "연결되어" 있다거나 "접속되어" 있다고 언급된 때에는, 그 다른 구성요소에 직접적으로 연결되어 있거나 또는 접속되어 있을 수도 있지만, 중간에 다른 구성요소가 존재할 수도 있다고 이해되어야 할 것이다. 반면에, 어떤 구성요소가 다른 구성요소에 "직접 연결되어" 있다거나 "직접 접속되어" 있다고 언급된 때에는, 중간에 다른 구성요소가 존재하지 않는 것으로 이해되어야 할 것이다. 구성요소들 간의 관계를 설명하는 다른 표현들, 즉 "~사이에"와 "바로 ~사이에" 또는 "~에 이웃하는"과 "~에 직접 이웃하는" 등도 마찬가지로 해석되어야 한다.
본 명세서에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 본 발명을 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 명세서에서, "포함하다" 또는 "가지다" 등의 용어는 서술된 특징, 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부분품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.
다르게 정의되지 않는 한, 기술적이거나 과학적인 용어를 포함해서 여기서 사용되는 모든 용어들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에 의해 일반적으로 이해되는 것과 동일한 의미를 가지고 있다. 일반적으로 사용되는 사전에 정의되어 있는 것과 같은 용어들은 관련 기술의 문맥상 가지는 의미와 일치하는 의미를 가지는 것으로 해석되어야 하며, 본 명세서에서 명백하게 정의하지 않는 한, 이상적이거나 과도하게 형식적인 의미로 해석되지 않는다.
실시 예를 설명함에 있어서 본 발명이 속하는 기술 분야에 익히 알려져 있고 본 발명과 직접적으로 관련이 없는 기술 내용에 대해서는 설명을 생략한다. 이는 불필요한 설명을 생략함으로써 본 발명의 요지를 흐리지 않고 더욱 명확히 전달하기 위함이다.
이하에서, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 실시 예를 첨부된 도면을 참조하여 설명하기로 한다.
도 1은 본 발명의 실시 예에 따른 저장 장치를 설명하기 위한 블록도이다.
도 1을 참조하면, 저장 장치(50)는 메모리 장치(100), 메모리 컨트롤러(200), 버퍼 메모리(300)를 포함할 수 있다.
저장 장치(50)는 휴대폰, 스마트폰, MP3 플레이어, 랩탑 컴퓨터, 데스크탑 컴퓨터, 게임기, TV, 테블릿 PC 또는 차량용 인포테인먼트(in-vehicle infotainment) 시스템 등과 같이 호스트(400)의 제어에 따라 데이터를 저장하는 장치일 수 있다.
메모리 장치(100)는 데이터를 저장할 수 있다. 메모리 장치(100)는 메모리 컨트롤러(200)의 제어에 응답하여 동작한다. 메모리 장치(100)는 데이터를 저장하는 복수의 메모리 셀들을 포함하는 메모리 셀 어레이를 포함할 수 있다. 메모리 셀 어레이는 복수의 메모리 블록들을 포함할 수 있다. 각 메모리 블록은 복수의 메모리 셀들을 포함할 수 있다. 하나의 메모리 블록은 복수의 페이지들을 포함할 수 있다. 실시 예에서, 페이지는 메모리 장치(100)에 데이터를 저장하거나, 메모리 장치(100)에 저장된 데이터를 리드하는 단위일 수 있다. 메모리 블록은 데이터를 지우는 단위일 수 있다. 실시 예에서, 메모리 장치(100)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR), RDRAM(Rambus Dynamic Random Access Memory), 낸드 플래시 메모리(NAND flash memory), 수직형 낸드 플래시 메모리(Vertical NAND), 노아 플래시 메모리(NOR flash memory), 저항성 램(resistive random access memory: RRAM), 상변화 메모리(phase-change memory: PRAM), 자기저항 메모리(magnetoresistive random access memory: MRAM), 강유전체 메모리(ferroelectric random access memory: FRAM), 스핀주입 자화반전 메모리(spin transfer torque random access memory: STT-RAM) 등이 될 수 있다. 본 명세서에서는 설명의 편의를 위해, 메모리 장치(100)가 낸드 플래시 메모리인 경우를 가정하여 설명한다.
실시 예에서, 메모리 장치(100)는 3차원 어레이 구조(three-dimensional array structure)로 구현될 수 있다. 본 발명은 전하 저장층이 전도성 부유 게이트(floating gate; FG)로 구성된 플래시 메모리 장치는 물론, 전하 저장층이 절연막으로 구성된 차지 트랩형 플래시(charge trap flash; CTF)에도 적용될 수 있다.
실시 예에서, 메모리 장치(100)에 포함된 각각의 메모리 셀들은 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC)로 구성될 수 있다. 또는 메모리 장치(100)에 포함된 각각의 메모리 셀들은 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트를 저장할 수 있는 쿼드 레벨 셀(Quad Level Cell; QLC)로 구성될 수 있다.
메모리 장치(100)는 메모리 컨트롤러(200)로부터 커맨드 및 어드레스를 수신하고, 메모리 셀 어레이 중 어드레스에 의해 선택된 영역을 액세스하도록 구성된다. 즉, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 대해 커맨드에 해당하는 동작을 수행할 수 있다. 예를 들면, 메모리 장치(100)는 쓰기 동작 (프로그램 동작), 리드 동작 및 소거 동작을 수행할 수 있다. 프로그램 동작 시에, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 데이터를 프로그램 할 것이다. 리드 동작 시에, 메모리 장치(100)는 어드레스에 의해 선택된 영역으로부터 데이터를 읽을 것이다. 소거 동작 시에, 메모리 장치(100)는 어드레스에 의해 선택된 영역에 저장된 데이터를 소거할 것이다.
메모리 컨트롤러(200)는 저장 장치(50)의 전반적인 동작을 제어할 수 있다.
저장 장치(50)에 전원이 인가되면, 메모리 컨트롤러(200)는 펌웨어(firmware, FW)를 실행할 수 있다. 메모리 장치(100)가 플래시 메모리 장치인 경우, 메모리 컨트롤러(200)는 호스트(400)와 메모리 장치(100)간의 통신을 제어하기 위한 플래시 변환 레이어(Flash Translation Layer, FTL)와 같은 펌웨어를 실행할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(400)로부터 데이터와 논리 블록 어드레스(Logical Block Address)를 입력 받고, 논리 어드레스(Logical Block Address, LBA)를 메모리 장치(100)에 포함된 데이터가 저장될 메모리 셀들의 주소를 나타내는 물리 블록 어드레스(PBA)로 변환할 수 있다. 또한 메모리 컨트롤러(200)은 논리 블록 어드레스(LBA)와 물리 어드레스(PBA) 간의 맵핑(mapping) 관계를 구성하는 물리-논리 어드레스 맵핑 테이블(logical-physical address mapping table)을 버퍼 메모리(300)에 저장할 수 있다.
메모리 컨트롤러(200)는 호스트(400)의 요청(request)에 따라 프로그램 동작, 리드 동작 또는 소거 동작 등을 수행하도록 메모리 장치(100)를 제어할 수 있다. 프로그램 동작 시, 메모리 컨트롤러(200)는 프로그램 커맨드, 물리 블록 어드레스(Physical Block Address, PBA) 및 데이터를 메모리 장치(100)에 제공할 수 있다. 리드 동작 시, 메모리 컨트롤러(200)는 리드 커맨드 및 물리 블록 어드레스(PBA)를 메모리 장치(100)에 제공할 수 있다. 소거 동작 시, 메모리 컨트롤러(200)는 소거 커맨드 및 물리 블록 어드레스(PBA)를 메모리 장치(100)에 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(400)로부터의 요청 없이, 자체적으로 프로그램 커맨드, 어드레스 및 데이터를 생성하고, 메모리 장치(100)에 전송할 수 있다. 예를 들면, 메모리 컨트롤러(200)는 웨어 레벨링(wear leveling)을 위한 프로그램 동작, 가비지 컬렉션(garbage collection)을 위한 프로그램 동작과 같은 배경(background) 동작들을 수행하기 위해 커맨드, 어드레스 및 데이터를 메모리 장치(100)로 제공할 수 있다.
실시 예에서, 메모리 컨트롤러(200)는 호스트(400)와 버퍼 메모리(300) 사이의 데이터 교환을 제어할 수 있다. 또는 메모리 컨트롤러(200)는 메모리 장치(100)의 제어를 위한 시스템 데이터를 일시적으로 버퍼 메모리(300)에 저장할 수 있다. 예를 들어, 메모리 컨트롤러(200)는 호스트(400)로부터 입력된 데이터를 버퍼 메모리(300)에 임시로 저장하고, 이후 버퍼 메모리(300)에 임시 저장된 데이터를 메모리 장치(100)로 전송할 수 있다.
다양한 실시 예에서, 버퍼 메모리(300)는 메모리 컨트롤러(200)의 동작 메모리, 캐시 메모리로 사용될 수 있다. 버퍼 메모리(300)는 메모리 컨트롤러(200)가 실행하는 코드들 또는 커맨드들을 저장할 수 있다. 또는 버퍼 메모리(300)는 메모리 컨트롤러(200)에 의해 처리되는 데이터를 저장할 수 있다.
실시 예에서, 버퍼 메모리(300)는 DDR SDRAM(Double Data Rate Synchronous Dynamic Random Access Memory), DDR4 SDRAM, LPDDR4(Low Power Double Data Rate4) SDRAM, GDDR(Graphics Double Data Rate) SDRAM, LPDDR(Low Power DDR) 또는 RDRAM(Rambus Dynamic Random Access Memory)과 같은 동적 랜덤 액세스 메모리(DRAM) 또는 정적 랜덤 액세스 메모리(SRAM)로 구현될 수 있다.
다양한 실시 예에서, 저장 장치(50)는 버퍼 메모리(300)를 포함하지 않을 수 있다. 이 경우, 저장 장치(50) 외부의 휘발성 메모리 장치들이 버퍼 메모리(300)의 역할을 수행할 수 있을 것이다.
실시 예에서, 메모리 컨트롤러(200)가 적어도 둘 이상의 메모리 장치(100)들을 제어할 수 있다. 이 경우, 메모리 컨트롤러(200)는 동작 성능의 향상을 위해 메모리 장치(100)들을 인터리빙 방식에 따라 제어할 수 있다.
호스트(400)는 USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (MultiMedia Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 저장 장치(50)와 통신할 수 있다.
저장 장치(50)는 호스트(400)와의 통신 방식인 호스트 인터페이스에 따라서 다양한 종류의 저장 장치들 중 어느 하나로 제조될 수 있다. 예를 들면, 저장 장치(50)는 SSD, MMC, eMMC, RS-MMC, micro-MMC 형태의 멀티 미디어 카드(multimedia card), SD, mini-SD, micro-SD 형태의 시큐어 디지털(secure digital) 카드, USB(universal storage bus) 저장 장치, UFS(universal flash storage) 장치, PCMCIA(personal computer memory card international association) 카드 형태의 저장 장치, PCI(peripheral component interconnection) 카드 형태의 저장 장치, PCI-E(PCI express) 카드 형태의 저장 장치, CF(compact flash) 카드, 스마트 미디어(smart media) 카드, 메모리 스틱(memory stick) 등과 같은 다양한 종류의 저장 장치들 중 어느 하나로 구성될 수 있다.
저장 장치(50)는 다양한 종류의 패키지(package) 형태들 중 어느 하나로 제조될 수 있다. 예를 들면, 저장 장치(50)는 POP(package on package), SIP(system in package), SOC(system on chip), MCP(multi chip package), COB(chip on board), WFP(wafer-level fabricated package), WSP(wafer-level stack package) 등과 같은 다양한 종류의 패키지 형태들 중 어느 하나로 제조될 수 있다.
도 2는 도 1의 메모리 컨트롤러와 복수의 메모리 장치들과의 연결관계를 예시적으로 보여주는 블록도이다.
도 2을 참조하면, 메모리 컨트롤러(200)는 복수의 채널(CH0 내지 CH3)들을 통해 복수의 메모리 장치들(메모리 장치_00 내지 메모리 장치_33)과 연결될 수 있다. 실시 예에서, 채널의 수 또는 각 채널에 연결되는 메모리 장치의 수는 다양하게 변경될 수 있음이 잘 이해될 것이다. 다만, 설명의 편의를 위해서 본 명세서에서는 메모리 컨트롤러(200)가 4개의 채널들을 통해 메모리 장치들에 연결되고, 각각의 채널에 4개의 메모리 장치들이 연결되는 것으로 가정한다.
채널0(CH0)에는 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03이 공통 연결될 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널 0(CH0)을 통해 메모리 컨트롤러(200)와 통신할 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03이 채널0(CH0)에 공통 연결되어 있으므로, 한번에 하나의 메모리 장치만이 메모리 컨트롤러(200)와 통신할 수 있을 것이다. 그러나, 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03이 각각 내부적으로 동작을 수행하는 것은 동시에 수행될 수 있다.
채널1(CH1)에는 메모리 장치_10, 메모리 장치_11, 메모리 장치_12 및 메모리 장치_13이 공통 연결될 수 있다. 메모리 장치_10, 메모리 장치_11, 메모리 장치_12 및 메모리 장치_13은 채널 1(CH1)을 통해 메모리 컨트롤러(200)와 통신할 수 있다. 메모리 장치_10, 메모리 장치_11, 메모리 장치_12 및 메모리 장치_13이 채널1(CH1)에 공통 연결되어 있으므로, 한번에 하나의 메모리 장치만이 메모리 컨트롤러(200)와 통신할 수 있을 것이다. 그러나, 메모리 장치_10, 메모리 장치_11, 메모리 장치_12 및 메모리 장치_13이 각각 내부적으로 동작을 수행하는 것은 동시에 수행될 수 있다.
채널2(CH2)에는 메모리 장치_20, 메모리 장치_21, 메모리 장치_22 및 메모리 장치_23이 공통 연결될 수 있다. 메모리 장치_20, 메모리 장치_21, 메모리 장치_22 및 메모리 장치_23은 채널 2(CH2)을 통해 메모리 컨트롤러(200)와 통신할 수 있다. 메모리 장치_20, 메모리 장치_21, 메모리 장치_22 및 메모리 장치_23이 채널2(CH2)에 공통 연결되어 있으므로, 한번에 하나의 메모리 장치만이 메모리 컨트롤러(200)와 통신할 수 있을 것이다. 그러나, 메모리 장치_20, 메모리 장치_21, 메모리 장치_22 및 메모리 장치_23이 각각 내부적으로 동작을 수행하는 것은 동시에 수행될 수 있다.
채널3(CH3)에는 메모리 장치_30, 메모리 장치_31, 메모리 장치_32 및 메모리 장치_33이 공통 연결될 수 있다. 메모리 장치_30, 메모리 장치_31, 메모리 장치_32 및 메모리 장치_33은 채널 3(CH3)을 통해 메모리 컨트롤러(200)와 통신할 수 있다. 메모리 장치_30, 메모리 장치_31, 메모리 장치_32 및 메모리 장치_33이 채널3(CH3)에 공통 연결되어 있으므로, 한번에 하나의 메모리 장치만이 메모리 컨트롤러(200)와 통신할 수 있을 것이다. 그러나, 메모리 장치_30, 메모리 장치_31, 메모리 장치_32 및 메모리 장치_33이 각각 내부적으로 동작을 수행하는 것은 동시에 수행될 수 있다.
복수의 메모리 장치들을 사용하는 저장 장치는 인터리브(Interleave) 방식을 사용한 데이터 통신인 데이터 인터리빙을 이용하여 성능을 향상시킬 수 있다. 데이터 인터리빙은 하나의 채널을 두 개 이상의 웨이들이 공유하는 구조에서, 웨이를 옮겨가며 데이터 읽기 또는 쓰기 동작을 수행하는 것일 수 있다. 데이터 인터리빙을 위하여, 메모리 장치들은 채널과 웨이(Way) 단위로 관리될 수 있다. 각 채널들에 연결되는 메모리 장치들의 병렬화를 극대화하기 위하여, 메모리 컨트롤러(200)는 연속적인 논리적 메모리 영역을 채널과 웨이로 분산하여 할당할 수 있다.
예를 들면, 메모리 컨트롤러(200)는 채널0(CH0)을 통해 메모리 장치_00으로 커맨드, 어드레스를 포함한 제어 신호 및 데이터를 전송할 수 있다. 메모리 장치_00이 전송된 데이터를 내부에 포함된 메모리 셀에 프로그램(Program)하는 동안, 메모리 컨트롤러(200)는 메모리 장치_01로 커맨드, 어드레스를 포함한 제어 신호 및 데이터를 전송하는 동작이다.
도 2에서, 복수의 메모리 장치들은 4개의 웨이들(WAY0 내지 WAY3)으로 구성될 수 있다. 웨이0(WAY0)은 메모리 장치_00, 메모리 장치_10, 메모리 장치_20 및 메모리 장치_30을 포함할 수 있다. 웨이1(WAY1)은 메모리 장치_01, 메모리 장치_11, 메모리 장치_21 및 메모리 장치_31을 포함할 수 있다. 웨이2(WAY2)은 메모리 장치_02, 메모리 장치_12, 메모리 장치_22 및 메모리 장치_32를 포함할 수 있다. 웨이3(WAY3)은 메모리 장치_03, 메모리 장치_13, 메모리 장치_23 및 메모리 장치_33을 포함할 수 있다.
각각의 채널(CH0 내지 CH3)은 해당 채널에 연결된 메모리 장치들이 공유하여 사용하는 신호들의 버스(Bus)일 수 있다.
도 2에서는 4채널/4웨이 구조에서의 데이터 인터리빙을 설명하였으나, 인터리빙의 효율은 채널 수가 많을수록 그리고 웨이(Way)의 수가 많을수록 효율적일 수 있다.
도 3은 데이터 인터리빙에 따른 프로그램 동작 및 리드 동작을 설명하기 위한 타이밍도이다.
도 3을 참조하면, (a)는 프로그램 동작을 설명하기 위한 도면이다. (b)는 리드 동작을 설명하기 위한 도면이다. 도 3에서, 설명의 편의상 도 2의 채널0(CH0)에 공통 연결된 메모리 장치_00 내지 메모리 장치_03에 대한 프로그램 동작(a) 및 리드 동작(b)이 수행되는 경우를 가정한다.
(a)를 참조하면, t0~t1에서, 메모리 장치_00에 대한 데이터 입력(DIN#00)이 수행될 수 있다. 메모리 장치_00은 데이터 입력(DIN#00)이 수행되는 동안 채널0(CH0)을 통해 프로그램 커맨드, 어드레스 및 데이터를 입력 받을 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널 0(CH0)에 공통 연결되어 있으므로, 메모리 장치_00에 대한 데이터 입력(DIN#00)이 수행되는 동안 나머지 메모리 장치들인 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다.
t1~t2에서, 메모리 장치_01 대한 데이터 입력(DIN#01)이 수행될 수 있다. 메모리 장치_01은 데이터 입력(DIN#01이 수행되는 동안 채널0(CH0)을 통해 프로그램 커맨드, 어드레스 및 데이터를 입력 받을 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널 0(CH0)에 공통 연결되어 있으므로, 메모리 장치_01 대한 데이터 입력(DIN#01)이 수행되는 동안 나머지 메모리 장치들인 메모리 장치_00, 메모리 장치_02 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다. 그러나, 메모리 장치_00은 t0~t1구간에서 데이터를 입력 받았으므로(DIN#00), t1부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#00).
t2~t3에서, 메모리 장치_02 대한 데이터 입력(DIN#02)이 수행될 수 있다. 메모리 장치_02는 데이터 입력(DIN#02)이 수행되는 동안 채널0(CH0)을 통해 프로그램 커맨드, 어드레스 및 데이터를 입력 받을 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널 0(CH0)에 공통 연결되어 있으므로, 메모리 장치_02 대한 데이터 입력(DIN#02)이 수행되는 동안 나머지 메모리 장치들인 메모리 장치_00, 메모리 장치_01 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다. 그러나, 메모리 장치_00은 t0~t1구간에서 데이터를 입력 받았으므로(DIN#00), t1부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#00). 또한, 메모리 장치_01은 t1~t2구간에서 데이터를 입력 받았으므로(DIN#01), t2부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#01).
t3~t4에서, 메모리 장치_03 대한 데이터 입력(DIN#03)이 수행될 수 있다. 메모리 장치_03는 데이터 입력(DIN#03)이 수행되는 동안 채널0(CH0)을 통해 프로그램 커맨드, 어드레스 및 데이터를 입력 받을 수 있다. 메모리 장치_00, 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널 0(CH0)에 공통 연결되어 있으므로, 메모리 장치_03 대한 데이터 입력(DIN#03)이 수행되는 동안 나머지 메모리 장치들인 메모리 장치_00, 메모리 장치_01 및 메모리 장치_02는 채널0(CH0)을 이용할 수 없을 것이다. 그러나, 메모리 장치_00은 t0~t1구간에서 데이터를 입력 받았으므로(DIN#00), t1부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#00). 또한, 메모리 장치_01은 t1~t2구간에서 데이터를 입력 받았으므로(DIN#01), t2부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#01). 또한, 메모리 장치_02은 t2~t3구간에서 데이터를 입력 받았으므로(DIN#02), t3부터 프로그램 동작을 수행할 수 있을 것이다(tPROG#02).
t4에서 메모리 장치_00의 프로그램 동작이 완료될 수 있다(tPROG#00).
이후, t4~t8에서는 t0~t4에서 수행된 것과 동일한 방식으로 메모리 장치_00 내지 메모리 장치_03에 대한 데이터 입력(DIN#00, DIN#01, DIN#02, DIN#03)이 수행될 수 있다.
(b)를 참조하면, t'0~t'2에서, 메모리 장치_00 내지 메모리 장치_03은 각각 내부적으로 특정 어드레스에 대응되는 데이터를 리드할 수 있다(tR#00 내지 tR#03). 실시 예에서, 메모리 장치_00 내지 메모리 장치_03은 페이지 단위로 데이터를 리드할 수 있을 것이다. 메모리 장치_00은 t'0~t'1동안 데이터를 리드하고(tR#00), 리드한 데이터를 채널0(CH0)을 통해 t'1~t'3 동안 메모리 컨트롤러로 출력할 수 있다(DOUT#00).
t'1~t'3에서 메모리 장치_00이 채널0(CH0)을 통해 데이터를 출력하므로(DOUT#00), 메모리 장치_01, 메모리 장치_02 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다.
t'3~t'4에서 메모리 장치_01은 리드한 데이터를 채널0(CH0)을 통해 메모리 컨트롤러로 출력할 수 있다(DOUT#01). t'3~t'4에서 메모리 장치_01이 채널0(CH0)을 통해 데이터를 출력하므로(DOUT#01), 메모리 장치_00, 메모리 장치_02 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다.
t'4~t'5에서 메모리 장치_02는 리드한 데이터를 채널0(CH0)을 통해 메모리 컨트롤러로 출력할 수 있다(DOUT#02). t'4~t'5에서 메모리 장치_02가 채널0(CH0)을 통해 데이터를 출력하므로(DOUT#02), 메모리 장치_00, 메모리 장치_01 및 메모리 장치_03은 채널0(CH0)을 이용할 수 없을 것이다.
t'5~t'6에서 메모리 장치_03은 리드한 데이터를 채널0(CH0)을 통해 메모리 컨트롤러로 출력할 수 있다(DOUT#03). t'5~t'6에서 메모리 장치_03이 채널0(CH0)을 통해 데이터를 출력하므로(DOUT#03), 메모리 장치_00, 메모리 장치_01 및 메모리 장치_02은 채널0(CH0)을 이용할 수 없을 것이다.
도 4는 도 1의 메모리 컨트롤러의 구성을 기능적으로 분류한 도면이다.
도 4를 참조하면, 메모리 컨트롤러(200)는 플래시 변환부(201), 호스트 컨트롤러(202) 및 플래시 컨트롤러(203)를 포함할 수 있다. 도 4에서, 메모리 컨트롤러(200)가 플래시 메모리 장치를 제어하는 경우를 예로 들어 설명한다. 즉, 도 1을 참조하여 설명된 메모리 장치(100)는 플래시 메모리 장치일 수 있다.
메모리 컨트롤러(200)는 기능적으로 3개의 계층들로 구분될 수 있다. 구체적으로, 호스트와의 인터페이스를 관리하는 호스트 인터페이스 레이어(Host Interface Layer, 이하 HIL), 플래시 메모리 장치와의 인터페이스를 관리하는 플래시 인터페이스 레이어(Flash Interface Layer, 이하 FIL) 및 두 레이어 사이의 변환을 관리하는 플래시 변환 레이어(Flash Translation Layer, 이하 FTL)로 구분될 수 있다.
메모리 컨트롤러(200)는 메모리 장치의 동작을 제어하기 위한 펌웨어(firmware, 이하 FW)를 실행할 수 있다. 실시 예에서, 메모리 장치가 실행하는 FW는 HIL, FTL 및 FIL에 각각 대응되는 펌웨어들로 구분될 수 있고, HIL, FTL 및 FIL은 이들 펌웨어들을 지칭하는 용어로 혼용될 수 있다.
HIL은 호스트 컨트롤러(202)로 구현될 수 있다. 호스트 컨트롤러(202)는 호스트와의 통신할 수 있다. 호스트 컨트롤러(202)는 실시 예에서, USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (MultiMedia Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 호스트와 통신할 수 있다. 호스트 컨트롤러(202)는 호스트로부터 수신한 요청들을 플래시 변환부(201)에 제공할 수 있다. 호스트 컨트롤러(202)는 호스트로부터 수신한 요청들의 수행 결과를 호스트에 제공할 수 있다. 실시 예에서, 호스트 컨트롤러(202)는 하드웨어로 구현될 수 있다.
FTL은 호스트와 플래시 메모리 장치 간의 통신을 제어하기 위한 전반적인 동작들을 수행하는 펌웨어일 수 있다. FTL은 플래시 변환부(201)로 구현될 수 있다.
플래시 변환부(201)는 호스트로부터의 요청(request)에 포함된 논리 어드레스(Logical Address)를 물리 어드레스(Physical Address)로 변환할 수 있다. 실시 예에서, 물리 어드레스(Physical Address)는 플래시 메모리 장치에 포함된 특정 메모리 영역을 지시하는 주소일 수 있다.
실시 예에서, 플래시 변환부(201)은 웨어-레벨링을 위한 동작들을 제어할 수 있다. 예를 들어, 플래시 변환부(201)은 플래시 메모리 장치들에 포함된 메모리 블록들에 대한 마모도(wear-level)를 관리할 수 있다. 메모리 블록에 대한 프로그램 및 소거 동작들에 의해 플래시 메모리 장치들의 메모리 셀들은 노화(aging)될 수 있다. 노화된 메모리 셀, 즉, 마모된 메모리 셀은 결함(예를 들면, 물리적 결함)을 야기할 수 있다. 따라서, 플래시 변환부(201)은 플래시 메모리 장치들의 특정 메모리 블록이 다른 메모리 블록들보다 빨리 마모되는 것을 방지하기 위해서 블록들 각각의 소거-쓰기 횟수(erase-write cycle)가 평준화 되도록 관리할 수 있다.
실시 예에서, 플래시 변환부(201)은 가비지 컬렉션(garbage collection)을 위한 동작들을 제어할 수 있다. 가비지 컬렉션은 사용 가능한 프리 블록들을 확보하기 위해, 복수의 메모리 블록들에 각각 포함된 유효 데이터(valid data)를 동일한 어드레스를 갖는 메모리 블록으로 모으는 백그라운드 동작일 수 있다.
FIL은 플래시 컨트롤러(203)으로 구현될 수 있다. 플래시 컨트롤러(203)는 플래시 메모리 장치와 통신할 수 있다. 플래시 컨트롤러(203)는 실시 예에서, 낸드 플래시 또는 노어 플래시 중 어느 하나의 통신 인터페이스를 통해 플래시 메모리 장치와 통신할 수 있다. 플래시 컨트롤러(203)는 플래시 변환부(201)로부터 수신된 요청들에 대응하는 커맨드들을 플래시 장치로 제공할 수 있다. 플래시 컨트롤러(203)는 플래시 메모리 장치가 수행한 커맨드들의 결과를 수신할 수 있다. 플래시 컨트롤러(203)는 하드웨어로 구현될 수 있다.
도 5는 본 발명의 일 실시 예에 따른 메모리 컨트롤러의 구성을 설명하기 위한 블록도이다.
도 6은 도 5의 메모리 컨트롤러가 플러시 요청을 처리하는 방법을 설명하기 위한 도면이다.
도 5 및 도 6을 참조하면, 메모리 컨트롤러(200)는 커맨드 처리부(210), 시퀀스 생성부(220), 쓰기 캐시 버퍼(230) 및 메모리 동작 제어부(240)를 포함할 수 있다.
커맨드 처리부(210)는 도 4를 참조하여 설명된 호스트 컨트롤러(202)를 통해 호스트로부터 요청(request)들을 수신하고, 수신된 요청에 대응하는 커맨드를 생성할 수 있다. 커맨드 처리부(210)는 생성된 커맨드에 슬롯 번호를 부여하여 커맨드 저장부(211)에 저장할 수 있다.
호스트로부터 입력된 요청(request)이 쓰기 요청(write request)인 경우, 커맨드 처리부(210)는 커맨드 저장부(211)에 쓰기 커맨드와 슬롯 번호를 저장할 수 있다.
쓰기 캐시 버퍼(230)는 쓰기 요청(write request)과 함께 입력된 쓰기 데이터(Write DATA)를 임시로 저장한다. 쓰기 캐시 버퍼(230)에 저장된 쓰기 데이터(Write DATA)는 플러시 커맨드가 입력되면, 메모리 장치들(DIE1~DIE8)에 저장될 것이다.
커맨드 처리부(210)는 플러시 요청을 호스트로부터 입력받을 수 있다. 플러시 요청은 쓰기 캐시 버퍼(230)에 임시로 저장된 데이터를 메모리 장치들(DIE1~DIE8)에 저장할 것을 지시하는 요청일 수 있다.
플러시 요청이 입력되면, 커맨드 처리부(210)는 플러시 커맨드를 생성하고, 플러시 커맨드에 슬롯 번호를 부여하여 커맨드 저장부(211)에 저장할 수 있다.
도 6에서, 메모리 컨트롤러(200)가 호스트로부터 슬롯 번호 1 내지 5에 해당하는 쓰기 요청이 제공 받고, 이후, 플러시 요청이 입력되었다고, 가정한다. 커맨드 처리부(210)는 플러시 커맨드에 슬롯 번호 6을 할당하여, 커맨드 저장부(211)에 저장한다.
쓰기 캐시 버퍼(230)에는 슬롯 번호 1 내지 5에 따라 입력된 쓰기 요청에 각각 대응하는 쓰기 데이터(Write DATA)가 논리 블록 어드레스에 따라 저장될 수 있다. 예를 들어, 슬롯 번호1의 쓰기 요청에 대응하는 쓰기 데이터는 DATA1이고 8KB의 크기를 가진다. 슬롯 번호2의 쓰기 요청에 대응하는 쓰기 데이터는 DATA2이고 16KB의 크기를 가진다. 슬롯 번호3의 쓰기 요청에 대응하는 쓰기 데이터는 DATA3이고 24KB의 크기를 가진다. 슬롯 번호4의 쓰기 요청에 대응하는 쓰기 데이터는 DATA4이고 8KB의 크기를 가진다. 슬롯 번호5의 쓰기 요청에 대응하는 쓰기 데이터는 DATA5이고 16KB의 크기를 가진다.
커맨드 처리부(210)는 플러시 커맨드의 슬롯 번호(슬롯 번호6)를 시퀀스 생성부(220)에 제공할 수 있다.
시퀀스 생성부(220)는 쓰기 캐시 버퍼(230)에 저장된 쓰기 데이터(Write DATA) 중 플러시 커맨드에 따라 메모리 장치들(DIE1~DIE8)에 저장될 데이터인 플러시 데이터(Flush DATA)를 결정할 수 있다.
슬롯 번호6의 플러시 커맨드는 슬롯 번호 1 내지 5의 쓰기 커맨드에 대응하는 쓰기 데이터들을 메모리 장치들에 저장할 것을 지시하는 커맨드일 수 있다. 따라서, 쓰기 캐시 버퍼(230)에 저장된 데이터 중 슬롯 번호 1 내지 5에 해당하는 쓰기 커맨드에 대응하는 데이터들이 플러시 데이터(Flush DATA)로 결정될 수 있다.
도 5에서, 설명의 편의상 메모리 컨트롤러(200)가 다이1(DIE1) 내지 다이 8(DIE8)의 메모리 장치들을 제어한다고 가정한다. 다이1(DIE1) 내지 다이4(DIE4)는 채널1(CH1)에 공통으로 연결되고, 다이5(DIE5) 내지 다이8(DIE8)은 채널2(CH2)에 공통으로 연결된다.
시퀀스 생성부(220)는 시퀀스 카운트 정보(221)를 기초로 플러시 데이터(Flush DATA)를 메모리 장치들에 저장하기 위한 쓰기 시퀀스를 생성할 수 있다. 예를 들어, 시퀀스 생성부(220)는 내부에 저장된 시퀀스 카운트 정보(221)를 기초로 플러시 데이터(Flush DATA)를 메모리 장치들에 저장할 쓰기 시퀀스를 생성한다. 시퀀스 카운트 정보(221)는 메모리 컨트롤러(200)가 제어하는 메모리 장치들의 시퀀스 카운트를 포함할 수 있다. 메모리 장치들은 쓰기 동작시에 메모리 컨트롤러(200)에 의해 선택되는 순서를 나타내는 시퀀스 카운트를 가질 수 있다. 시퀀스 카운트는 쓰기 동작시 선택되는 메모리 장치가 변경됨에 따라 증가하거나 감소할 수 있다.
시퀀스 생성부(220)는 플러시 데이터(Flush DATA)를 다이1(DIE1) 내지 다이8(DIE8)에 저장할 쓰기 시퀀스를 생성할 수 있다. 시퀀스 생성부(220)는 플러시 데이터의 크기와 각 메모리 장치의 시퀀스 카운트를 기초로 쓰기 시퀀스에 따라 가장 마지막에 데이터를 저장할 메모리 장치의 시퀀스 카운트인 최후 시퀀스 카운트(SEQC#)를 결정할 수 있다.
다시 도 6을 참조하면, 플러시 데이터는 모두 72KB의 데이터 크기를 갖는다. 하나의 메모리 장치에 데이터를 저장하는 프로그램 단위는 페이지 단위이고, 한 페이지의 크기가 8KB인 경우를 가정한다. 그러면, 플러시 데이터는 총 9개의 페이지에 저장될 수 있고, 플러시 데이터를 저장할 때 필요한 총 시퀀스 카운트는 9이다.
즉, 각 슬롯 번호에 해당하는 쓰기 커맨드들을 처리하기 위한 시퀀스 카운트가 결정되고, 플러시 커맨드의 시퀀스 카운트는 플러시 데이터인 슬롯 번호 1 내지 5의 쓰기 커맨드들의 시퀀스 카운트들을 합한 값일 수 있다. 최후 시퀀스 카운트(SEQC#)는 9이므로, 시퀀스 카운트 정보에 따르면, 마지막으로 데이터를 저장하는 메모리 장치는 다이1(DIE1)임을 알 수 있다.
시퀀스 생성부(220)는 메모리 동작 제어부(240)에 최후 시퀀스 카운트(SEQC#) 및 플러시 커맨드의 슬롯 번호(Slot#)를 제공할 수 있다.
메모리 동작 제어부(240)는 쓰기 시퀀스에 따라 최후 시퀀스 카운트(SEQC#)에 해당하는 메모리 장치에 쓰기 동작이 수행될 때까지 플러시 데이터(Flush DATA)를 메모리 장치들(DIE1~DIE8)에 저장할 수 있다.
최후 시퀀스 카운트(SEQC#)에 해당하는 메모리 장치에 쓰기 동작이 수행되면, 메모리 동작 제어부(240)는 동작이 완료된 플러시 커맨드의 슬롯 번호(finished Slot#)를 커맨드 처리부(210)에 제공할 수 있다.
커맨드 처리부(210)는 동작이 완료된 플러시 커맨드의 슬롯 번호(finished Slot#)에 따라 플러시 요청의 처리 결과를 호스트에 제공할 수 있다(Flush Response).
플러시 커맨드에 따라 시퀀스 생성부(220) 및 메모리 동작 제어부(240)가 플러시 데이터(Flush DATA)를 메모리 장치들(DIE1~DIE8)에 저장하는 동안 쓰기 요청(Write Request)가 입력될 수 있다. 종래 메모리 컨트롤러는 플러시 커맨드가 입력되는 동안에는 쓰기 캐시 버퍼(230)에 데이터를 저장하는 것을 중단하는 베리어(barrier)동작을 수행하여 성능 저하가 발생하였다.
그러나, 본 발명의 실시 예에 따르면, 메모리 동작 제어부(240)가 플러시 커맨드를 시퀀스 카운트를 이용하여 플러시 데이터(flush DATA) 메모리 장치들(DIE1~DIE8)에 저장하는 동안, 커맨드 처리부(210)는 이후 입력되는 쓰기 요청에 대한 커맨드를 계속해서 생성하고, 생성된 커맨드를 커맨드 저장부(211)에 저장할 수 있다. 또한, 플러시 커맨드에 따라 처리될 데이터인 플러시 데이터가 결정된 상태이므로, 이후 입력되는 쓰기 데이터(Write DATA)도 쓰기 캐시 버퍼(230)에 저장될 수 있다.
도 5에서 메모리 동작 제어부(240)는 도 4를 참조하여 설명된 플래시 컨트롤러(203)에 포함될 수 있다. 실시 예에서, 커맨드 처리부(210), 시퀀스 생성부(220)는 도 4를 참조하여 설명된 FTL에 포함될 수 있다. 따라서, 본 발명의 실시 예에 따르면, 플러시 커맨드에 따라 수행되는 쓰기 동작들에, FTL이 관여하지 않을 수 있으므로, 메모리 컨트롤러(200)는 플러시 커맨드의 입력에 따라 쓰기 캐시 버퍼에 데이터를 입력하는 것을 중단하는 베리어(barrier)동작을 수행하지 않을 수 있다.
도 7은 본 발명의 실시 예에 따른 메모리 컨트롤러의 동작 방법을 설명하기 위한 순서도이다.
도 7을 참조하면, S601단계에서, 호스트 컨트롤러(HCT, 202)는 외부 호스트로부터 플러시 요청을 수신할 수 있다.
S703단계에서, 호스트 컨트롤러(HCT, 202)는 외부 호스트로부터 수신한 플러시 요청에 따라 플러시 커맨드를 생성하고, 생성된 플러시 커맨드에 슬롯 번호를 할당한다.
호스트 컨트롤러(HCT, 202)는 플래시 변환부(201)에 플러시 커맨드가 입력되었음을 전달할 수 있다.
S705단계에서, 플래시 변환부(201)는 쓰기 캐시 버퍼에 저장된 쓰기 데이터들 중 플러시 커맨드에 따라 메모리 장치들로 저장할 쓰기 데이터인 플러시 데이터를 결정할 수 있다.
S707단계에서, 플래시 변환부(201)는 각 쓰기 요청들에 시퀀스 카운트를 할당하고, 그에 따라 결정되는 마지막 다이 번호(마지막 메모리 장치 번호)를 판단할 수 있다.
S709단계에서, 플래시 변환부(201)는 플러시 커맨드의 슬롯 번호, 시퀀스 카운트를 플래시 컨트롤러(FCT, 203)에 제공할 수 있다.
S711단계에서, 플래시 컨트롤러(FCT, 203)는 입력된 플러시 커맨드의 슬롯 번호, 시퀀스 카운트에 따라 플러시 데이터를 복수의 메모리 장치들로 프로그램 하도록 복수의 메모리 장치들을 제어할 수 있다.
S713단계에서, 플래시 컨트롤러(FCT, 203)는 호스트 컨트롤러(HCT, 202)에 프로그램 동작이 완료되었음을 나타내는 indication을 제공할 수 있다. 플래시 컨트롤러(FCT, 203)는 호스트 컨트롤러(HCT, 202)에 완료된 플러시 커맨드의 슬롯 번호를 제공할 수 있다.
S715단계에서, 호스트 컨트롤러(HCT, 202)는 플러시 요청이 수행완료 되었음을 나타내는 플러시 응답을 외부 호스트에 제공할 수 있다.
도 8은 도 1의 메모리 장치(100)의 구조를 설명하기 위한 도면이다.
도 8을 참조하면, 메모리 장치(100)는 메모리 셀 어레이(110), 주변 회로(120) 및 제어 로직(130)을 포함할 수 있다.
메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKz)을 포함한다. 복수의 메모리 블록들(BLK1~BLKz)은 행 라인들(RL)을 통해 어드레스 디코더(121)에 연결된다. 복수의 메모리 블록들(BLK1~BLKz)은 비트 라인들(BL1 내지 BLm)을 통해 읽기 및 쓰기 회로(123)에 연결된다. 복수의 메모리 블록들(BLK1~BLKz) 각각은 복수의 메모리 셀들을 포함한다. 실시 예로서, 복수의 메모리 셀들은 불휘발성 메모리 셀들이다. 복수의 메모리 셀들은 동일 워드라인에 연결된 메모리 셀들을 하나의 페이지로 정의된다. 즉 메모리 셀 어레이(110)는 다수의 페이지로 구성된다. 실시 예에서, 메모리 셀 어레이(110)에 포함된 복수의 메모리 블록들(BLK1~BLKz) 각각은 복수의 더미 셀들을 포함할 수 있다. 더미 셀들은 드레인 선택 트랜지스터와 메모리 셀들 사이와 소스 선택 트랜지스터와 메모리 셀들 사이에 적어도 하나 이상 직렬로 연결될 수 있다.
메모리 장치(100)의 메모리 셀들은 각각 하나의 데이터 비트를 저장하는 싱글 레벨 셀(Single Level Cell; SLC), 두 개의 데이터 비트들을 저장하는 멀티 레벨 셀(Multi Level Cell; MLC), 세 개의 데이터 비트들을 저장하는 트리플 레벨 셀(Triple Level Cell; TLC) 또는 네 개의 데이터 비트를 저장할 수 있는 쿼드 레벨 셀(Quad Level Cell; QLC)로 구성될 있다.
주변 회로(120)는 어드레스 디코더(121), 전압 발생기(122), 읽기 및 쓰기 회로(123) 및 데이터 입출력 회로(124)를 포함할 수 있다.
주변 회로(120)는 메모리 셀 어레이(110)를 구동한다. 예를 들어 주변 회로(120)는 프로그램 동작, 리드 동작 및 소거 동작을 수행하도록 메모리 셀 어레이(110)를 구동할 수 있다.
어드레스 디코더(121)는 행 라인들(RL)을 통해 메모리 셀 어레이(110)에 연결된다. 행 라인들(RL)은 드레인 선택 라인들, 워드 라인들, 소스 선택 라인들 및 공통 소스 라인을 포함할 수 있다. 실시 예에서, 워드 라인들은 노멀 워드 라인들과 더미 워드 라인들을 포함할 수 있다. 실시 예에서, 행 라인들(RL)은 파이프 선택 라인을 더 포함할 수 있다.
어드레스 디코더(121)는 제어 로직(130)의 제어에 응답하여 동작하도록 구성된다. 어드레스 디코더(121)는 제어 로직(130)으로부터 어드레스(ADDR)를 수신한다.
어드레스 디코더(121)는 수신된 어드레스(ADDR) 중 블록 어드레스를 디코딩하도록 구성된다. 어드레스 디코더(121)는 디코딩된 블록 어드레스에 따라 메모리 블록들(BLK1~BLKz) 중 적어도 하나의 메모리 블록을 선택한다. 어드레스 디코더(121)는 수신된 어드레스(ADDR) 중 행 어드레스를 디코딩하도록 구성된다. 어드레스 디코더(121)는 디코딩된 행 어드레스에 따라 전압 발생기(122)로부터 제공받은 전압들을 적어도 하나의 워드 라인(WL)에 인가하여 선택된 메모리 블록의 적어도 하나의 워드 라인을 선택할 수 있다.
프로그램 동작 시에, 어드레스 디코더(121)는 선택된 워드 라인에 프로그램 전압을 인가하고 비선택된 워드 라인들에 프로그램 전압보다 낮은 레벨의 패스 전압을 인가할 것이다. 프로그램 검증 동작 시에, 어드레스 디코더(121)는 선택된 워드 라인에 검증 전압을 인가하고 비선택된 워드 라인들에 검증 전압보다 높은 검증 패스 전압을 인가할 것이다.
리드 동작 시에, 어드레스 디코더(121)는 선택된 워드 라인에 읽기 전압을 인가하고, 비선택된 워드 라인들에 읽기 전압보다 높은 패스 전압을 인가할 것이다.
실시 예에서, 메모리 장치(100)의 소거 동작은 메모리 블록 단위로 수행된다. 소거 동작 시에 메모리 장치(100)에 입력되는 어드레스(ADDR)는 블록 어드레스를 포함한다. 어드레스 디코더(121)는 블록 어드레스를 디코딩하고, 디코딩된 블록 어드레스에 따라 하나의 메모리 블록을 선택할 수 있다. 소거 동작 시, 어드레스 디코더(121)는 선택된 메모리 블록에 입력되는 워드 라인들에 접지 전압을 인가할 수 있다.
실시 예에서, 어드레스 디코더(121)는 전달된 어드레스(ADDR) 중 열 어드레스를 디코딩하도록 구성될 수 있다. 디코딩된 열 어드레스(DCA)는 읽기 및 쓰기 회로(123)에 전달될 수 있다. 예시적으로, 어드레스 디코더(121)는 행 디코더, 열 디코더, 어드레스 버퍼 등과 같은 구성 요소들을 포함할 수 있다.
전압 발생기(122)는 메모리 장치(100)에 공급되는 외부 전원 전압을 이용하여 복수의 전압들을 발생하도록 구성된다. 전압 발생기(122)는 제어 로직(130)의 제어에 응답하여 동작한다.
실시 예로서, 전압 발생기(122)는 외부 전원 전압을 레귤레이팅하여 내부 전원 전압을 생성할 수 있다. 전압 발생기(122)에서 생성된 내부 전원 전압은 메모리 장치(100)의 동작 전압으로서 사용된다.
실시 예로서, 전압 발생기(122)는 외부 전원 전압 또는 내부 전원 전압을 이용하여 복수의 전압들을 생성할 수 있다. 전압 발생기(122)는 메모리 장치(100)에서 요구되는 다양한 전압들을 생성하도록 구성될 수 있다. 예를 들어, 전압 발생기(122)는 복수의 프로그램 전압들, 복수의 패스 전압들, 복수의 선택 읽기 전압들, 복수의 비선택 읽기 전압들을 생성할 수 있다.
예를 들면, 전압 발생기(122)는 내부 전원 전압을 수신하는 복수의 펌핑 커패시터들을 포함하고, 제어 로직(130)의 제어에 응답하여 복수의 펌핑 커패시터들을 선택적으로 활성화하여 복수의 전압들을 생성할 것이다.
생성된 복수의 전압들은 어드레스 디코더(121)에 의해 메모리 셀 어레이(110)에 공급될 수 있다.
읽기 및 쓰기 회로(123)는 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)을 포함한다. 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 각각 제 1 내지 제 m 비트 라인들(BL1~BLm)을 통해 메모리 셀 어레이(110)에 연결된다. 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 제어 로직 (130)의 제어에 응답하여 동작한다.
제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 데이터 입출력 회로(124)와 데이터를 통신한다. 프로그램 시에, 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 데이터 입출력 회로(124) 및 데이터 라인들(DL)을 통해 저장될 데이터(DATA)를 수신한다.
프로그램 동작 시, 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 선택된 워드 라인에 프로그램 펄스가 인가될 때, 저장될 데이터(DATA)를 데이터 입출력 회로(124)를 통해 수신한 데이터(DATA)를 비트 라인들(BL1~BLm)을 통해 선택된 메모리 셀들에 전달할 것이다. 전달된 데이터(DATA)에 따라 선택된 페이지의 메모리 셀들은 프로그램 된다. 프로그램 허용 전압(예를 들면, 접지 전압)이 인가되는 비트 라인과 연결된 메모리 셀은 상승된 문턱 전압을 가질 것이다. 프로그램 금지 전압(예를 들면, 전원 전압)이 인가되는 비트 라인과 연결된 메모리 셀의 문턱 전압은 유지될 것이다. 프로그램 검증 동작 시에, 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)은 선택된 메모리 셀들로부터 비트 라인들(BL1~BLm)을 통해 페이지 데이터를 읽는다.
리드 동작 시, 읽기 및 쓰기 회로(123)는 선택된 페이지의 메모리 셀들로부터 비트 라인들(BL)을 통해 데이터(DATA)를 읽고, 읽어진 데이터(DATA)를 데이터 입출력 회로(124)로 출력한다.
소거 동작 시에, 읽기 및 쓰기 회로(123)는 비트 라인들(BL)을 플로팅(floating) 시킬 수 있다. 실시 예로서, 읽기 및 쓰기 회로(123)는 열 선택 회로를 포함할 수 있다.
데이터 입출력 회로(124)는 데이터 라인들(DL)을 통해 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)에 연결된다. 데이터 입출력 회로(124)는 제어 로직(130)의 제어에 응답하여 동작한다.
데이터 입출력 회로(124)는 입력되는 데이터를 수신하는 복수의 입출력 버퍼들(미도시)을 포함할 수 있다. 프로그램 동작시, 데이터 입출력 회로(124)는 외부 컨트롤러(미도시)로부터 저장될 데이터(DATA)를 수신한다. 데이터 입출력 회로(124)는 리드 동작 시, 읽기 및 쓰기 회로(123)에 포함된 제 1 내지 제 m 페이지 버퍼들(PB1~PBm)로부터 전달된 데이터를 외부 컨트롤러로 출력한다.
제어 로직(130)은 어드레스 디코더(121), 전압 발생기(122), 읽기 및 쓰기 회로(123) 및 데이터 입출력 회로(124)에 연결될 수 있다. 제어 로직(130)은 메모리 장치(100)의 제반 동작을 제어하도록 구성될 수 있다. 제어 로직(130)은 외부 장치로부터 전달되는 커맨드(CMD)에 응답하여 동작할 수 있다.
도 9는 도 8의 메모리 셀 어레이의 일 실시 예를 나타낸 도면이다.
도 9를 참조하면, 메모리 셀 어레이(110)는 복수의 메모리 블록들(BLK1~BLKz)을 포함한다. 각 메모리 블록은 3차원 구조를 가질 수 있다. 각 메모리 블록은 기판 위에 적층된 복수의 메모리 셀들을 포함한다. 이러한 복수의 메모리 셀들은 +X 방향, +Y 방향 및 +Z 방향을 따라 배열된다. 각 메모리 블록의 구조는 도 10 및 도 11을 참조하여 더 상세히 설명된다.
도 10는 도 9의 메모리 블록들(BLK1~BLKz) 중 어느 하나의 메모리 블록(BLKa)을 보여주는 회로도이다.
도 10을 참조하면 메모리 블록(BLKa)은 복수의 셀 스트링들(CS11~CS1m, CS21~CS2m)을 포함한다. 실시 예로서, 복수의 셀 스트링들(CS11~CS1m, CS21~CS2m) 각각은 'U'자형으로 형성될 수 있다. 메모리 블록(BLKa) 내에서, 행 방향(즉 +X 방향)으로 m개의 셀 스트링들이 배열된다. 도 10에서, 열 방향(즉 +Y 방향)으로 2개의 셀 스트링들이 배열되는 것으로 도시되었다. 하지만 이는 설명의 편의를 위한 것으로서 열 방향으로 3개 이상의 셀 스트링들이 배열될 수 있음이 이해될 것이다.
복수의 셀 스트링들(CS11~CS1m, CS21~CS2m) 각각은 적어도 하나의 소스 선택 트랜지스터(SST), 제 1 내지 제 n 메모리 셀들(MC1~MCn), 파이프 트랜지스터(PT), 그리고 적어도 하나의 드레인 선택 트랜지스터(DST)을 포함한다.
선택 트랜지스터들(SST, DST) 및 메모리 셀들(MC1~MCn) 각각은 유사한 구조를 가질 수 있다. 실시 예로서, 선택 트랜지스터들(SST, DST) 및 메모리 셀들(MC1~MCn) 각각은 채널층, 터널링 절연막, 전하 저장막 및 블로킹 절연막을 포함할 수 있다. 실시 예로서, 채널층을 제공하기 위한 필라(pillar)가 각 셀 스트링(each cell string)에 제공될 수 있다. 실시 예로서, 채널층, 터널링 절연막, 전하 저장막 및 블로킹 절연막 중 적어도 하나를 제공하기 위한 필라가 각 셀 스트링에 제공될 수 있다.
각 셀 스트링의 소스 선택 트랜지스터(SST)는 공통 소스 라인(CSL)과 메모리 셀들(MC1~MCp) 사이에 연결된다.
실시 예로서, 동일한 행에 배열된 셀 스트링들의 소스 선택 트랜지스터들은 행 방향으로 신장되는 소스 선택 라인에 연결되고, 상이한 행에 배열된 셀 스트링들의 소스 선택 트랜지스터들은 상이한 소스 선택 라인들에 연결된다. 도 10에서, 제 1 행의 셀 스트링들(CS11~CS1m)의 소스 선택 트랜지스터들은 제 1 소스 선택 라인(SSL1)에 연결되어 있다. 제 2 행의 셀 스트링들(CS21~CS2m)의 소스 선택 트랜지스터들은 제 2 소스 선택 라인(SSL2)에 연결되어 있다.
다른 실시 예로서, 셀 스트링들(CS11~CS1m, CS21~CS2m)의 소스 선택 트랜지스터들은 하나의 소스 선택 라인에 공통 연결될 수 있다.
각 셀 스트링의 제 1 내지 제 n 메모리 셀들(MC1~MCn)은 소스 선택 트랜지스터(SST)와 드레인 선택 트랜지스터(DST) 사이에 연결된다.
제 1 내지 제 n 메모리 셀들(MC1~MCn)은 제 1 내지 제 p 메모리 셀들(MC1~MCp)과 제 p+1 내지 제 n 메모리 셀들(MCp+1~MCn)로 구분될 수 있다. 제 1 내지 제 p 메모리 셀들(MC1~MCp)은 +Z 방향과 역방향으로 순차적으로 배열되며, 소스 선택 트랜지스터(SST)와 파이프 트랜지스터(PT) 사이에서 직렬 연결된다. 제 p+1 내지 제 n 메모리 셀들(MCp+1~MCn)은 +Z 방향으로 순차적으로 배열되며, 파이프 트랜지스터(PT)와 드레인 선택 트랜지스터(DST) 사이에서 직렬 연결된다. 제 1 내지 제 p 메모리 셀들(MC1~MCp)과 제 p+1 내지 제 n 메모리 셀들(MCp+1~MCn)은 파이프 트랜지스터(PT)를 통해 연결된다. 각 셀 스트링의 제 1 내지 제 n 메모리 셀들(MC1~MCn)의 게이트들은 각각 제 1 내지 제 n 워드 라인들(WL1~WLn)에 연결된다.
각 셀 스트링의 파이프 트랜지스터(PT)의 게이트는 파이프 라인(PL)에 연결된다.
각 셀 스트링의 드레인 선택 트랜지스터(DST)은 해당 비트 라인과 메모리 셀들(MCp+1~MCn) 사이에 연결된다. 행 방향으로 배열되는 셀 스트링들은 행 방향으로 신장되는 드레인 선택 라인에 연결된다. 제 1 행의 셀 스트링들(CS11~CS1m)의 드레인 선택 트랜지스터들은 제 1 드레인 선택 라인(DSL1)에 연결된다. 제 2 행의 셀 스트링들(CS21~CS2m)의 드레인 선택 트랜지스터들은 제 2 드레인 선택 라인(DSL2)에 연결된다.
열 방향으로 배열되는 셀 스트링들은 열 방향으로 신장되는 비트 라인에 연결된다. 도 9에서, 제 1 열의 셀 스트링들(CS11, CS21)은 제 1 비트 라인(BL1)에 연결되어 있다. 제 m 열의 셀 스트링들(CS1m, CS2m)은 제 m 비트 라인(BLm)에 연결되어 있다.
행 방향으로 배열되는 셀 스트링들 내에서 동일한 워드 라인에 연결되는 메모리 셀들은 하나의 페이지를 구성한다. 예를 들면, 제 1 행의 셀 스트링들(CS11~CS1m) 중 제 1 워드 라인(WL1)과 연결된 메모리 셀들은 하나의 페이지를 구성한다. 제 2 행의 셀 스트링들(CS21~CS2m) 중 제 1 워드 라인(WL1)과 연결된 메모리 셀들은 다른 하나의 페이지를 구성한다. 드레인 선택 라인들(DSL1, DSL2) 중 어느 하나가 선택됨으로써 하나의 행 방향으로 배열되는 셀 스트링들이 선택될 것이다. 워드 라인들(WL1~WLn) 중 어느 하나가 선택됨으로써 선택된 셀 스트링들 중 하나의 페이지가 선택될 것이다.
다른 실시 예로서, 제 1 내지 제 m 비트 라인들(BL1~BLm) 대신 이븐 비트 라인들 및 오드 비트 라인들이 제공될 수 있다. 그리고 행 방향으로 배열되는 셀 스트링들(CS11~CS1m 또는 CS21~CS2m) 중 짝수 번째 셀 스트링들은 이븐 비트 라인들에 각각 연결되고, 행 방향으로 배열되는 셀 스트링들(CS11~CS1m 또는 CS21~CS2m) 중 홀수 번째 셀 스트링들은 오드 비트 라인들에 각각 연결될 수 있다.
실시 예로서, 제 1 내지 제 n 메모리 셀들(MC1~MCn) 중 적어도 하나 이상은 더미 메모리 셀로서 이용될 수 있다. 예를 들어, 적어도 하나 이상의 더미 메모리 셀들은 소스 선택 트랜지스터(SST)와 메모리 셀들(MC1~MCp) 사이의 전계(electric field)를 감소시키기 위해 제공된다. 또는, 적어도 하나 이상의 더미 메모리 셀들은 더미 메모리 셀들은 드레인 선택 트랜지스터(DST)와 메모리 셀들(MCp+1~MCn) 사이의 전계를 감소시키기 위해 제공된다. 더 많은 더미 메모리 셀들이 제공될수록, 메모리 블록(BLKa)에 대한 동작의 신뢰성이 향상되는 반면, 메모리 블록(BLKa)의 크기는 증가한다. 더 적은 메모리 셀들이 제공될수록, 메모리 블록(BLKa)의 크기는 감소하는 반면 메모리 블록(BLKa)에 대한 동작의 신뢰성은 저하될 수 있다.
적어도 하나 이상의 더미 메모리 셀들을 효율적으로 제어하기 위해, 더미 메모리 셀들 각각은 요구되는 문턱 전압을 가질 수 있다. 메모리 블록(BLKa)에 대한 소거 동작 이전 또는 이후에, 더미 메모리 셀들 중 전부 혹은 일부에 대한 프로그램 동작들이 수행될 수 있다. 프로그램 동작이 수행된 뒤에 소거 동작이 수행되는 경우, 더미 메모리 셀들의 문턱 전압은 각각의 더미 메모리 셀들에 연결된 더미 워드 라인들에 인가되는 전압을 제어함으로써 더미 메모리 셀들은 요구되는 문턱 전압을 가질 수 있다.
도 11은 도 9의 메모리 블록들(BLK1~BLKz) 중 어느 하나의 메모리 블록(BLKb)의 다른 실시 예를 보여주는 회로도이다.
도 11을 참조하면 메모리 블록(BLKb)은 복수의 셀 스트링들(CS11'~CS1m', CS21'~CS2m')을 포함한다. 복수의 셀 스트링들(CS11'~CS1m', CS21'~CS2m') 각각은 +Z 방향을 따라 신장된다. 복수의 셀 스트링들(CS11'~CS1m', CS21'~CS2m') 각각은, 메모리 블록(BLK1') 하부의 기판(미도시) 위에 적층된, 적어도 하나의 소스 선택 트랜지스터(SST), 제 1 내지 제 n 메모리 셀들(MC1~MCn) 그리고 적어도 하나의 드레인 선택 트랜지스터(DST)를 포함한다.
각 셀 스트링의 소스 선택 트랜지스터(SST)은 공통 소스 라인(CSL)과 메모리 셀들(MC1~MCn) 사이에 연결된다. 동일한 행에 배열된 셀 스트링들의 소스 선택 트랜지스터들은 동일한 소스 선택 라인에 연결된다. 제 1 행에 배열된 셀 스트링들(CS11'~CS1m')의 소스 선택 트랜지스터들은 제 1 소스 선택 라인(SSL1)에 연결된다. 제 2 행에 배열된 셀 스트링들(CS21'~CS2m')의 소스 선택 트랜지스터들은 제 2 소스 선택 라인(SSL2)에 연결된다. 다른 실시 예로서, 셀 스트링들(CS11'~CS1m', CS21'~CS2m')의 소스 선택 트랜지스터들은 하나의 소스 선택 라인에 공통 연결될 수 있다.
각 셀 스트링의 제 1 내지 제 n 메모리 셀들(MC1~MCn)은 소스 선택 트랜지스터(SST)과 드레인 선택 트랜지스터(DST) 사이에서 직렬 연결된다. 제 1 내지 제 n 메모리 셀들(MC1~MCn)의 게이트들은 각각 제 1 내지 제 n 워드 라인들(WL1~WLn)에 연결된다.
각 셀 스트링의 드레인 선택 트랜지스터(DST)는 해당 비트 라인과 메모리 셀들(MC1~MCn) 사이에 연결된다. 행 방향으로 배열되는 셀 스트링들의 드레인 선택 트랜지스터들은 행 방향으로 신장되는 드레인 선택 라인에 연결된다. 제 1 행의 셀 스트링들(CS11'~CS1m')의 드레인 선택 트랜지스터들은 제 1 드레인 선택 라인(DSL1)에 연결된다. 제 2 행의 셀 스트링들(CS21'~CS2m')의 드레인 선택 트랜지스터들은 제 2 드레인 선택 라인(DSL2)에 연결된다.
결과적으로, 각 셀 스트링에 파이프 트랜지스터(PT)가 제외된 것을 제외하면 도 11의 메모리 블록(BLKb)은 도 10의 메모리 블록(BLKa)과 유사한 등가 회로를 갖는다.
다른 실시 예로서, 제 1 내지 제 m 비트 라인들(BL1~BLm) 대신 이븐 비트 라인들 및 오드 비트 라인들이 제공될 수 있다. 그리고 행 방향으로 배열되는 셀 스트링들(CS11'~CS1m' 또는 CS21'~CS2m') 중 짝수 번째 셀 스트링들은 이븐 비트 라인들에 각각 연결되고, 행 방향으로 배열되는 셀 스트링들(CS11'~CS1m' 또는 CS21'~CS2m') 중 홀수 번째 셀 스트링들은 오드 비트 라인들에 각각 연결될 수 있다.
실시 예로서, 제 1 내지 제 n 메모리 셀들(MC1~MCn) 중 적어도 하나 이상은 더미 메모리 셀로서 이용될 수 있다. 예를 들어, 적어도 하나 이상의 더미 메모리 셀들은 소스 선택 트랜지스터(SST)와 메모리 셀들(MC1~MCn) 사이의 전계(electric field)를 감소시키기 위해 제공된다. 또는, 적어도 하나 이상의 더미 메모리 셀들은 더미 메모리 셀들은 드레인 선택 트랜지스터(DST)와 메모리 셀들(MC1~MCn) 사이의 전계를 감소시키기 위해 제공된다. 더 많은 더미 메모리 셀들이 제공될수록, 메모리 블록(BLKb)에 대한 동작의 신뢰성이 향상되는 반면, 메모리 블록(BLKb)의 크기는 증가한다. 더 적은 메모리 셀들이 제공될수록, 메모리 블록(BLKb)의 크기는 감소하는 반면 메모리 블록(BLKb)에 대한 동작의 신뢰성은 저하될 수 있다.
적어도 하나 이상의 더미 메모리 셀들을 효율적으로 제어하기 위해, 더미 메모리 셀들 각각은 요구되는 문턱 전압을 가질 수 있다. 메모리 블록(BLKb)에 대한 소거 동작 이전 또는 이후에, 더미 메모리 셀들 중 전부 혹은 일부에 대한 프로그램 동작들이 수행될 수 있다. 프로그램 동작이 수행된 뒤에 소거 동작이 수행되는 경우, 더미 메모리 셀들의 문턱 전압은 각각의 더미 메모리 셀들에 연결된 더미 워드 라인들에 인가되는 전압을 제어함으로써 더미 메모리 셀들은 요구되는 문턱 전압을 가질 수 있다.
도 12는 도 1의 메모리 컨트롤러(200)의 다른 실시 예를 설명하기 위한 도면이다.
메모리 컨트롤러(1000)는 호스트(Host) 및 메모리 장치에 연결된다. 호스트(Host)로부터의 요청에 응답하여, 메모리 컨트롤러(1000)는 메모리 장치를 액세스하도록 구성된다. 예를 들면, 메모리 컨트롤러(1000)는 메모리 장치의 쓰기, 읽기, 소거, 그리고 배경(background) 동작을 제어하도록 구성된다. 메모리 컨트롤러(1000)는 메모리 장치 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 메모리 컨트롤러(1000)는 메모리 장치를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다.
도 12를 참조하면, 메모리 컨트롤러(1000)는 프로세서부(Processor; 1010), 메모리 버퍼부(Memory Buffer; 1020), 에러 정정부(ECC; 1030), 호스트 인터페이스(Host Interface; 1040), 버퍼 제어부(Buffer Control Circuit; 1050), 메모리 인터페이스(Memory Interface; 1060) 그리고 버스(Bus; 1070)를 포함할 수 있다.
버스(1070)는 메모리 컨트롤러(1000)의 구성 요소들 사이에 채널(channel)을 제공하도록 구성될 수 있다.
프로세서부(1010)는 메모리 컨트롤러(1000)의 제반 동작을 제어하고, 논리 연산을 수행할 수 있다. 프로세서부(1010)는 호스트 인터페이스(1040)를 통해 외부의 호스트와 통신하고, 메모리 인터페이스(1060)를 통해 메모리 장치와 통신할 수 있다. 또한 프로세서부(1010)는 버퍼 제어부(1050)를 통해 메모리 버퍼부(1020)와 통신할 수 있다. 프로세서부(1010)는 메모리 버퍼부(1020)를 동작 메모리, 캐시 메모리(cache memory) 또는 버퍼 메모리(buffer memory)로 사용하여 저장 장치의 동작을 제어할 수 있다.
프로세서부(1010)는 플래시 변환 계층(FTL)의 기능을 수행할 수 있다. 프로세서부(1010)는 플래시 변환 계층(FTL)을 통해 호스트가 제공한 논리 블록 어드레스(logical block address, LBA)를 물리 블록 어드레스(physical block address, PBA)로 변환할 수 있다. 플래시 변환 계층(FTL)은 맵핑 테이블을 이용하여 논리 블록 어드레스(LBA)를 입력 받아, 물리 블록 어드레스(PBA)로 변환시킬 수 있다. 플래시 변환 계층의 주소 맵핑 방법에는 맵핑 단위에 따라 여러 가지가 있다. 대표적인 어드레스 맵핑 방법에는 페이지 맵핑 방법(Page mapping method), 블록 맵핑 방법(Block mapping method), 그리고 혼합 맵핑 방법(Hybrid mapping method)이 있다.
프로세서부(1010)는 호스트(Host)로부터 수신된 데이터를 랜더마이즈하도록 구성된다. 예를 들면, 프로세서부(1010)는 랜더마이징 시드(seed)를 이용하여 호스트(Host)로부터 수신된 데이터를 랜더마이즈할 것이다. 랜더마이즈된 데이터는 저장될 데이터로서 메모리 장치에 제공되어 메모리 셀 어레이에 프로그램된다.
프로세서부(1010)는 리드 동작 시 메모리 장치로부터 수신된 데이터를 디랜더마이즈하도록 구성된다. 예를 들면, 프로세서부(1010)는 디랜더마이징 시드를 이용하여 메모리 장치로부터 수신된 데이터를 디랜더마이즈할 것이다. 디랜더마이즈된 데이터는 호스트(Host)로 출력될 것이다.
실시 예로서, 프로세서부(1010)는 소프트웨어(software) 또는 펌웨어(firmware)를 구동함으로써 랜더마이즈 및 디랜더마이즈를 수행할 수 있다.
메모리 버퍼부(1020)는 프로세서부(1010)의 동작 메모리, 캐시 메모리 또는 버퍼 메모리로 사용될 수 있다. 메모리 버퍼부(1020)는 프로세서부(1010)가 실행하는 코드들 및 커맨드들을 저장할 수 있다. 메모리 버퍼부(1020)는 프로세서부(1010)에 의해 처리되는 데이터를 저장할 수 있다. 메모리 버퍼부(1020)는 SRAM(Static RAM), 또는 DRAM(Dynamic RAM)을 포함할 수 있다.
에러 정정부(1030)는 에러 정정을 수행할 수 있다. 에러 정정부(1030)는 메모리 인터페이스(1060)를 통해 메모리 장치에 기입될 데이터에 기반하여 에러 정정 인코딩(ECC encoding)을 수행할 수 있다. 에러 정정 인코딩 된 데이터는 메모리 인터페이스(1060)를 통해 메모리 장치로 전달될 수 있다. 에러 정정부(1030)는 메모리 장치로부터 메모리 인터페이스(1060)를 통해 수신되는 데이터에 대해 에러 정정 디코딩(ECC decoding)을 수행할 수 있다. 예시적으로, 에러 정정부(1030)는 메모리 인터페이스(1060)의 구성 요소로서 메모리 인터페이스(1060)에 포함될 수 있다.
호스트 인터페이스(1040)는 프로세서부(1010)의 제어에 따라, 외부의 호스트와 통신하도록 구성된다. 호스트 인터페이스(1040)는 USB (Universal Serial Bus), SATA (Serial AT Attachment), SAS (Serial Attached SCSI), HSIC (High Speed Interchip), SCSI (Small Computer System Interface), PCI (Peripheral Component Interconnection), PCIe (PCI express), NVMe (NonVolatile Memory express), UFS (Universal Flash Storage), SD (Secure Digital), MMC (MultiMedia Card), eMMC (embedded MMC), DIMM (Dual In-line Memory Module), RDIMM (Registered DIMM), LRDIMM (Load Reduced DIMM) 등과 같은 다양한 통신 방식들 중 적어도 하나를 이용하여 통신하도록 구성될 수 있다. 실시 예에서, 호스트 인터페이스(1040)는 도 3을 참조하여 설명된 호스트 컨트롤러(202)에 포함될 수 있다.
버퍼 제어부(1050)는 프로세서부(1010)의 제어에 따라, 메모리 버퍼부(1020)를 제어하도록 구성된다.
메모리 인터페이스(1060)는 프로세서부(1010)의 제어에 따라, 메모리 장치와 통신하도록 구성된다. 메모리 인터페이스(1060)는 채널을 통해 커맨드, 어드레스 및 데이터를 메모리 장치와 통신할 수 있다. 실시 예에서, 메모리 인터페이스(1060)는 도 3을 참조하여 설명된 플래시 컨트롤러(203)에 포함될 수 있다.
예시적으로, 메모리 컨트롤러(1000)는 메모리 버퍼부(1020) 및 버퍼 제어부(1050)를 포함하지 않을 수 있다.
예시적으로, 프로세서부(1010)는 코드들을 이용하여 메모리 컨트롤러(1000)의 동작을 제어할 수 있다. 프로세서부(1010)는 메모리 컨트롤러(1000)의 내부에 제공되는 불휘발성 메모리 장치(예를 들어, Read Only Memory)로부터 코드들을 로드할 수 있다. 다른 예로서, 프로세서부(1010)는 메모리 장치로부터 메모리 인터페이스(1060)를 통해 코드들을 로드(load)할 수 있다.
예시적으로, 메모리 컨트롤러(1000)의 버스(1070)는 제어 버스(control bus) 및 데이터 버스(data bus)로 구분될 수 있다. 데이터 버스는 메모리 컨트롤러(1000) 내에서 데이터를 전송하고, 제어 버스는 메모리 컨트롤러(1000) 내에서 커맨드, 어드레스와 같은 제어 정보를 전송하도록 구성될 수 있다. 데이터 버스와 제어 버스는 서로 분리되며, 상호간에 간섭하거나 영향을 주지 않을 수 있다. 데이터 버스는 호스트 인터페이스(1040), 버퍼 제어부(1050), 에러 정정부(1030) 및 메모리 인터페이스(1060)에 연결될 수 있다. 제어 버스는 호스트 인터페이스(1040), 프로세서부(1010), 버퍼 제어부(1050), 메모리 버퍼부(1020) 및 메모리 인터페이스(1060)에 연결될 수 있다.
도 13은 본 발명의 실시 예에 따른 저장 장치가 적용된 메모리 카드 시스템을 보여주는 블록도이다.
도 13을 참조하면, 메모리 카드 시스템(2000)은 메모리 컨트롤러(2100), 메모리 장치 (2200), 및 커넥터(2300)를 포함한다.
메모리 컨트롤러(2100)는 메모리 장치(2200)와 연결된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 액세스하도록 구성된다. 예를 들어, 메모리 컨트롤러(2100)는 메모리 장치(2200)의 읽기, 쓰기, 소거, 그리고 배경(background) 동작을 제어하도록 구성된다. 메모리 컨트롤러(2100)는 메모리 장치(2200) 및 호스트(Host) 사이에 인터페이스를 제공하도록 구성된다. 메모리 컨트롤러(2100)는 메모리 장치(2200)를 제어하기 위한 펌웨어(firmware)를 구동하도록 구성된다. 메모리 컨트롤러(2100)는 도 1을 참조하여 설명된 메모리 컨트롤러(200)와 동일하게 구현될 수 있다.
예시적으로, 메모리 컨트롤러(2100)는 램(RAM, Random Access Memory), 프로세싱 유닛(processing unit), 호스트 인터페이스(host interface), 메모리 인터페이스(memory interface), 에러 정정부와 같은 구성 요소들을 포함할 수 있다.
메모리 컨트롤러(2100)는 커넥터(2300)를 통해 외부 장치와 통신할 수 있다. 메모리 컨트롤러(2100)는 특정한 통신 규격에 따라 외부 장치(예를 들어, 호스트)와 통신할 수 있다. 예시적으로, 메모리 컨트롤러(2100)는 USB (Universal Serial Bus), MMC (multimedia card), eMMC(embeded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer small interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 다양한 통신 규격들 중 적어도 하나를 통해 외부 장치와 통신하도록 구성된다. 예시적으로, 커넥터(2300)는 상술된 다양한 통신 규격들 중 적어도 하나에 의해 정의될 수 있다.
예시적으로, 메모리 장치(2200)는 EEPROM (Electrically Erasable and Programmable ROM), 낸드 플래시 메모리, 노어 플래시 메모리, PRAM (Phase-change RAM), ReRAM (Resistive RAM), FRAM (Ferroelectric RAM), STT-MRAM(Spin-Torque Magnetic RAM) 등과 같은 다양한 불휘발성 메모리 소자들로 구현될 수 있다.
메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어, 메모리 카드를 구성할 수 있다. 예를 들면, 메모리 컨트롤러(2100) 및 메모리 장치(2200)는 하나의 반도체 장치로 집적되어 PC 카드(PCMCIA, personal computer memory card international association), 컴팩트 플래시 카드(CF), 스마트 미디어 카드(SM, SMC), 메모리 스틱, 멀티미디어 카드(MMC, RS-MMC, MMCmicro, eMMC), SD 카드(SD, miniSD, microSD, SDHC), 범용 플래시 기억장치(UFS) 등과 같은 메모리 카드를 구성할 수 있다.
도 14는 본 발명의 실시 예에 따른 저장 장치가 적용된 SSD(Solid State Drive) 시스템을 예시적으로 보여주는 블록도이다.
도 14를 참조하면, SSD 시스템(3000)은 호스트(3100) 및 SSD(3200)를 포함한다. SSD(3200)는 신호 커넥터(3001)를 통해 호스트(3100)와 신호(SIG)를 주고 받고, 전원 커넥터(3002)를 통해 전원(PWR)을 입력 받는다. SSD(3200)는 SSD 컨트롤러(3210), 복수의 플래시 메모리들(3221~322n), 보조 전원 장치(3230), 및 버퍼 메모리(3240)를 포함한다.
실시 예에서, SSD 컨트롤러(3210)는 도 1을 참조하여 설명된 메모리 컨트롤러(200)의 기능을 수행할 수 있다.
SSD 컨트롤러(3210)는 호스트(3100)로부터 수신된 신호(SIG)에 응답하여 복수의 플래시 메모리들(3221~322n)을 제어할 수 있다. 예시적으로, 신호(SIG)는 호스트(3100) 및 SSD(3200)의 인터페이스에 기반된 신호들일 수 있다. 예를 들어, 신호(SIG)는 USB (Universal Serial Bus), MMC (multimedia card), eMMC(embeded MMC), PCI (peripheral component interconnection), PCI-E (PCI-express), ATA (Advanced Technology Attachment), Serial-ATA, Parallel-ATA, SCSI (small computer small interface), ESDI (enhanced small disk interface), IDE (Integrated Drive Electronics), 파이어와이어(Firewire), UFS(Universal Flash Storage), WIFI, Bluetooth, NVMe 등과 같은 인터페이스들 중 적어도 하나에 의해 정의된 신호일 수 있다.
보조 전원 장치(3230)는 전원 커넥터(3002)를 통해 호스트(3100)와 연결된다. 보조 전원 장치(3230)는 호스트(3100)로부터 전원(PWR)을 입력받고, 충전할 수 있다. 보조 전원 장치(3230)는 호스트(3100)로부터의 전원 공급이 원활하지 않을 경우, SSD(3200)의 전원을 제공할 수 있다. 예시적으로, 보조 전원 장치(3230)는 SSD(3200) 내에 위치할 수도 있고, SSD(3200) 밖에 위치할 수도 있다. 예를 들면, 보조 전원 장치(3230)는 메인 보드에 위치하며, SSD(3200)에 보조 전원을 제공할 수도 있다.
버퍼 메모리(3240)는 SSD(3200)의 버퍼 메모리로 동작한다. 예를 들어, 버퍼 메모리(3240)는 호스트(3100)로부터 수신된 데이터 또는 복수의 플래시 메모리들(3221~322n)로부터 수신된 데이터를 임시 저장하거나, 플래시 메모리들(3221~322n)의 메타 데이터(예를 들어, 매핑 테이블)를 임시 저장할 수 있다. 버퍼 메모리(3240)는 DRAM, SDRAM, DDR SDRAM, LPDDR SDRAM, GRAM 등과 같은 휘발성 메모리 또는 FRAM, ReRAM, STT-MRAM, PRAM 등과 같은 불휘발성 메모리들을 포함할 수 있다.
도 15는 본 발명의 실시 예에 따른 저장 장치가 적용된 사용자 시스템을 보여주는 블록도이다.
도 15를 참조하면, 사용자 시스템(4000)은 애플리케이션 프로세서(4100), 메모리 모듈(4200), 네트워크 모듈(4300), 스토리지 모듈(4400), 및 사용자 인터페이스(4500)를 포함한다.
애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들, 운영체제(OS; Operating System), 또는 사용자 프로그램 등을 구동시킬 수 있다. 예시적으로, 애플리케이션 프로세서(4100)는 사용자 시스템(4000)에 포함된 구성 요소들을 제어하는 컨트롤러들, 인터페이스들, 그래픽 엔진 등을 포함할 수 있다. 애플리케이션 프로세서(4100)는 시스템-온-칩(SoC; System-on-Chip)으로 제공될 수 있다.
메모리 모듈(4200)은 사용자 시스템(4000)의 주 메모리, 동작 메모리, 버퍼 메모리, 또는 캐쉬 메모리로 동작할 수 있다. 메모리 모듈(4200)은 DRAM, SDRAM, DDR SDRAM, DDR2 SDRAM, DDR3 SDRAM, LPDDR SDARM, LPDDR3 SDRAM, LPDDR3 SDRAM 등과 같은 휘발성 랜덤 액세스 메모리 또는 PRAM, ReRAM, MRAM, FRAM 등과 같은 불휘발성 랜덤 액세스 메모리를 포함할 수 있다. 예시적으로 애플리케이션 프로세서(4100) 및 메모리 모듈(4200)은 POP(Package on Package)를 기반으로 패키지화되어 하나의 반도체 패키지로 제공될 수 있다.
네트워크 모듈(4300)은 외부 장치들과 통신을 수행할 수 있다. 예시적으로, 네트워크 모듈(4300)은 CDMA(Code Division Multiple Access), GSM(Global System for Mobile communication), WCDMA(wideband CDMA), CDMA-2000, TDMA(Time Dvision Multiple Access), LTE(Long Term Evolution), Wimax, WLAN, UWB, 블루투스, Wi-Fi 등과 같은 무선 통신을 지원할 수 있다. 예시적으로, 네트워크 모듈(4300)은 애플리케이션 프로세서(4100)에 포함될 수 있다.
스토리지 모듈(4400)은 데이터를 저장할 수 있다. 예를 들어, 스토리지 모듈(4400)은 애플리케이션 프로세서(4100)로부터 수신한 데이터를 저장할 수 있다. 또는 스토리지 모듈(4400)은 스토리지 모듈(4400)에 저장된 데이터를 애플리케이션 프로세서(4100)로 전송할 수 있다. 예시적으로, 스토리지 모듈(4400)은 PRAM(Phase-change RAM), MRAM(Magnetic RAM), RRAM(Resistive RAM), NAND flash, NOR flash, 3차원 구조의 NAND 플래시 등과 같은 불휘발성 반도체 메모리 소자로 구현될 수 있다. 예시적으로, 스토리지 모듈(4400)은 사용자 시스템(4000)의 메모리 카드, 외장형 드라이브 등과 같은 탈착식 저장 매체(removable drive)로 제공될 수 있다.
예시적으로, 스토리지 모듈(4400)은 복수의 불휘발성 메모리 장치들을 포함할 수 있고, 복수의 불휘발성 메모리 장치들은 도 8 내지 도 11을 참조하여 설명된 메모리 장치와 동일하게 동작할 수 있다. 스토리지 모듈(4400)은 도 1을 참조하여 설명된 저장 장치(50)와 동일하게 동작할 수 있다.
사용자 인터페이스(4500)는 애플리케이션 프로세서(4100)에 데이터 또는 명령어를 입력하거나 또는 외부 장치로 데이터를 출력하는 인터페이스들을 포함할 수 있다. 예시적으로, 사용자 인터페이스(4500)는 키보드, 키패드, 버튼, 터치 패널, 터치 스크린, 터치 패드, 터치 볼, 카메라, 마이크, 자이로스코프 센서, 진동 센서, 압전 소자 등과 같은 사용자 입력 인터페이스들을 포함할 수 있다. 사용자 인터페이스(4500)는 LCD (Liquid Crystal Display), OLED (Organic Light Emitting Diode) 표시 장치, AMOLED (Active Matrix OLED) 표시 장치, LED, 스피커, 모터 등과 같은 사용자 출력 인터페이스들을 포함할 수 있다.
본 발명의 상세한 설명에서는 구체적인 실시 예에 관하여 설명하였으나, 본 발명의 범위와 기술적 사상에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능하다. 그러므로 본 발명의 범위는 상술한 실시 예에 국한되어 정해져서는 안되며 후술하는 특허청구범위뿐만 아니라 이 발명의 특허청구범위와 균등한 것들에 의해 정해져야 한다.
이상과 같이 본 발명은 비록 한정된 실시 예와 도면에 의해 설명되었으나, 본 발명은 상기의 실시 예에 한정되는 것은 아니며, 본 발명이 속하는 분야에서 통상의 지식을 가진 자라면 이러한 기재로부터 다양한 수정 및 변형이 가능하다.
그러므로, 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 아니 되며, 후술하는 특허청구범위뿐 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.
상술한 실시 예들에서, 모든 단계는 선택적으로 수행의 대상이 되거나 생략의 대상이 될 수 있다. 또한 각 실시 예에서 단계들은 반드시 순서대로 일어날 필요는 없으며, 뒤바뀔 수 있다. 한편, 본 명세서와 도면에 개시된 본 명세서의 실시 예들은 본 명세서의 기술 내용을 쉽게 설명하고 본 명세서의 이해를 돕기 위해 특정 예를 제시한 것일 뿐이며, 본 명세서의 범위를 한정하고자 하는 것은 아니다. 즉 본 명세서의 기술적 사상에 바탕을 둔 다른 변형 예들이 실시 가능하다는 것은 본 명세서가 속하는 기술 분야에서 통상의 지식을 가진 자에게 자명한 것이다.
한편, 본 명세서와 도면에는 본 발명의 바람직한 실시 예에 대하여 개시하였으며, 비록 특정 용어들이 사용되었으나, 이는 단지 본 발명의 기술 내용을 쉽게 설명하고 발명의 이해를 돕기 위한 일반적인 의미에서 사용된 것이지, 본 발명의 범위를 한정하고자 하는 것은 아니다. 여기에 개시된 실시 예 외에도 본 발명의 기술적 사상에 바탕을 둔 다른 변형 예들이 실시 가능하다는 것은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 자명한 것이다.
50: 저장 장치
100: 메모리 장치
200: 메모리 컨트롤러
300: 버퍼 메모리
400: 호스트

Claims (15)

  1. 복수의 메모리 장치들을 제어하는 메모리 컨트롤러에 있어서,
    외부 호스트로부터 입력된 플러시 요청에 따라 플러시 커맨드를 생성하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 할당하는 커맨드 처리부;
    쓰기 캐시 버퍼에 저장된 쓰기 데이터 중 상기 플러시 커맨드에 따라 저장될 데이터인 플러시 데이터를 결정하고, 상기 플러시 데이터의 크기 및 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트를 기초로 상기 플러시 데이터를 저장할 쓰기 시퀀스를 생성하는 시퀀스 생성부; 및
    상기 쓰기 시퀀스 따라 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 프로그램 동작들을 수행하도록 상기 복수의 메모리 장치들을 제어하고, 상기 플러시 커맨드에 대응하는 슬롯 번호를 상기 커맨드 처리부에 제공하는 메모리 동작 제어부;를 포함하는 메모리 컨트롤러.
  2. 제 1항에 있어서, 상기 커맨드 처리부는,
    상기 프로그램 동작들이 수행되는 동안 입력되는 쓰기 요청에 해당하는 데이터를 상기 쓰기 캐시 버퍼에 저장하는 메모리 컨트롤러.
  3. 제 1항에 있어서, 상기 커맨드 처리부는,
    상기 외부 호스트로부터 입력되는 쓰기 요청에 대응하는 쓰기 커맨드를 생성하고, 상기 쓰기 커맨드에 슬롯 번호를 부여하여 저장하는 메모리 컨트롤러.
  4. 제 3항에 있어서, 상기 커맨드 처리부는,
    상기 쓰기 커맨드 및 상기 슬롯 번호를 저장하는 커맨드 저장부를 더 포함하는 메모리 컨트롤러.
  5. 제 1항에 있어서, 상기 플러시 요청은,
    이전에 입력된 상기 쓰기 요청에 해당하는 데이터를 상기 복수의 메모리 장치에 저장할 것을 지시하는 요청인 메모리 컨트롤러.
  6. 제 1항에 있어서, 상기 쓰기 캐시 버퍼는,
    정적 랜덤 엑세스 메모리인 메모리 컨트롤러.
  7. 제 1항에 있어서, 상기 시퀀스 생성부는,
    상기 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트인 시퀀스 카운트 정보를 더 포함하는 메모리 컨트롤러.
  8. 제 7항에 있어서, 상기 시퀀스 생성부는,
    상기 쓰기 시퀀스에 따라 가장 마지막에 데이터를 저장할 메모리 장치의 시퀀스 카운트인 최후 시퀀스 카운트를 결정하는 메모리 컨트롤러.
  9. 제 8항에 있어서, 상기 메모리 동작 제어부는,
    상기 최후 시퀀스 카운트에 해당하는 메모리 장치에 상기 프로그램 동작이 수행될 때까지 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 메모리 컨트롤러.
  10. 제 8항에 있어서, 상기 커맨드 처리부는,
    상기 메모리 동작 제어부로부터 상기 플러시 커맨드에 대응하는 슬롯 번호를 제공 받으면, 상기 외부 호스트로 상기 플러시 요청의 처리 결과를 제공하는 메모리 컨트롤러.
  11. 제 1항에 있어서, 상기 프로그램 동작들은,
    데이터 인터리빙 방식을 이용하여 수행되는 메모리 컨트롤러.
  12. 복수의 메모리 장치들을 제어하는 메모리 컨트롤러의 동작 방법에 있어서,
    외부 호스트로부터 수신된 플러시 요청에 따라 플러시 커맨드를 생성하고, 상기 플러시 커맨드에 슬롯 번호를 부여하는 단계;
    상기 플러시 커맨드에 따라 상기 복수의 메모리 장치들에 저장될 데이터인 플러시 데이터를 결정하는 단계;
    상기 플러시 데이터의 크기 및 미리 설정된 상기 복수의 메모리 장치들 각각의 고유한 시퀀스 카운트를 기초로 상기 플러시 데이터를 저장할 쓰기 시퀀스를 생성하는 단계; 및
    상기 쓰기 시퀀스 따라 상기 플러시 데이터를 상기 복수의 메모리 장치들에 저장하는 프로그램 동작들을 수행하도록 상기 복수의 메모리 장치들을 제어하는 단계;를 포함하는 메모리 컨트롤러의 동작 방법.
  13. 제 12항에 있어서, 상기 쓰기 시퀀스를 생성하는 단계는,
    상기 쓰기 시퀀스에 따라 가장 마지막에 데이터를 저장할 메모리 장치의 시퀀스 카운트인 최후 시퀀스 카운트를 결정하는 메모리 컨트롤러의 동작 방법.
  14. 제 13항에 있어서,
    상기 최후 시퀀스 카운트에 해당하는 메모리 장치에 대한 프로그램 동작이 완료되면, 상기 외부 호스트로 상기 플러시 요청의 처리 결과를 제공하는 단계;를 더 포함하는 메모리 컨트롤러의 동작 방법.
  15. 제 12항에 있어서, 상기 프로그램 동작들은,
    데이터 인터리빙 방식을 이용하여 수행되는 메모리 컨트롤러의 동작 방법.
KR1020180036108A 2018-03-28 2018-03-28 메모리 컨트롤러 및 그 동작 방법 KR102535627B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020180036108A KR102535627B1 (ko) 2018-03-28 2018-03-28 메모리 컨트롤러 및 그 동작 방법
US16/215,121 US10761728B2 (en) 2018-03-28 2018-12-10 Memory controller and method of operating the same
CN201910013013.5A CN110321070B (zh) 2018-03-28 2019-01-07 存储器控制器及其操作方法
US16/945,073 US11137912B2 (en) 2018-03-28 2020-07-31 Memory controller and method of operating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180036108A KR102535627B1 (ko) 2018-03-28 2018-03-28 메모리 컨트롤러 및 그 동작 방법

Publications (2)

Publication Number Publication Date
KR20190113430A true KR20190113430A (ko) 2019-10-08
KR102535627B1 KR102535627B1 (ko) 2023-05-24

Family

ID=68056177

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180036108A KR102535627B1 (ko) 2018-03-28 2018-03-28 메모리 컨트롤러 및 그 동작 방법

Country Status (3)

Country Link
US (2) US10761728B2 (ko)
KR (1) KR102535627B1 (ko)
CN (1) CN110321070B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11520519B2 (en) 2018-12-12 2022-12-06 SK Hynix Inc. Storage device and method of operating the same

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210000877A (ko) * 2019-06-26 2021-01-06 에스케이하이닉스 주식회사 메모리 시스템의 입출력 성능을 향상시키는 장치 및 방법
US11726869B2 (en) 2019-08-20 2023-08-15 Micron Technology, Inc. Performing error control operation on memory component for garbage collection
US11281578B2 (en) 2019-08-20 2022-03-22 Micron Technology, Inc. Garbage collection in a memory sub-system during a low battery state
US11282567B2 (en) 2019-08-20 2022-03-22 Micron Technology, Inc. Sequential SLC read optimization
US11281392B2 (en) * 2019-08-28 2022-03-22 Micron Technology, Inc. Garbage collection in a memory component using an adjusted parameter
CN112667529B (zh) * 2019-10-16 2024-02-13 戴尔产品有限公司 网络织物存储***
KR102456176B1 (ko) * 2020-05-21 2022-10-19 에스케이하이닉스 주식회사 메모리 컨트롤러 및 그 동작 방법
KR20220104486A (ko) * 2021-01-18 2022-07-26 에스케이하이닉스 주식회사 메모리 시스템, 그것의 동작 방법 및 컴퓨팅 시스템
KR20220105890A (ko) * 2021-01-21 2022-07-28 삼성전자주식회사 커맨드가 삽입된 데이터를 공유된 채널 양방향으로 전송할 수 있는 스토리지 장치 및 그것의 동작 방법
US11899941B2 (en) * 2021-11-11 2024-02-13 Samsung Electronics Co., Ltd. Storage device and operating method thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120108339A (ko) * 2011-03-23 2012-10-05 삼성전자주식회사 비휘발성 램과 휘발성 램을 버퍼 메모리로 사용하는 저장 장치
KR101295210B1 (ko) * 2012-04-27 2013-08-12 엔에이치엔비즈니스플랫폼 주식회사 데이터베이스 관리 방법 및 장치
KR20160150478A (ko) * 2015-06-22 2016-12-30 삼성전자주식회사 데이터 저장 장치와 이를 포함하는 데이터 처리 시스템
KR20170059658A (ko) * 2015-11-23 2017-05-31 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
KR20170111196A (ko) * 2016-03-25 2017-10-12 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법 및 그것을 포함하는 데이터 처리 시스템

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6581155B1 (en) * 1999-08-25 2003-06-17 National Semiconductor Corporation Pipelined, superscalar floating point unit having out-of-order execution capability and processor employing the same
US20110145489A1 (en) * 2004-04-05 2011-06-16 Super Talent Electronics, Inc. Hybrid storage device
US7934069B2 (en) * 2007-04-27 2011-04-26 Hewlett-Packard Development Company, L.P. Enabling and disabling cache in storage systems
KR20090102192A (ko) 2008-03-25 2009-09-30 삼성전자주식회사 메모리 시스템 및 그것의 데이터 저장 방법
KR20100082185A (ko) 2009-01-08 2010-07-16 삼성전자주식회사 플래시 메모리, 캐시 메모리, 그리고 제어기를 포함하는 사용자 장치
JP5414656B2 (ja) * 2010-12-01 2014-02-12 株式会社東芝 データ記憶装置、メモリ制御装置及びメモリ制御方法
US9727493B2 (en) * 2013-08-14 2017-08-08 Micron Technology, Inc. Apparatuses and methods for providing data to a configurable storage area
US10101918B2 (en) * 2015-01-21 2018-10-16 Sandisk Technologies Llc Systems and methods for generating hint information associated with a host command
KR20160112135A (ko) * 2015-03-18 2016-09-28 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작 방법
CN104778016B (zh) * 2015-04-23 2018-06-22 深圳市美贝壳科技有限公司 一种多存储设备环境下的自动存储控制方法
KR102612003B1 (ko) * 2016-07-11 2023-12-08 삼성전자주식회사 솔리드 스테이트 드라이브 장치 및 이를 포함하는 저장 시스템
KR102426107B1 (ko) * 2017-12-20 2022-07-28 에스케이하이닉스 주식회사 메모리 시스템 및 그것의 동작 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120108339A (ko) * 2011-03-23 2012-10-05 삼성전자주식회사 비휘발성 램과 휘발성 램을 버퍼 메모리로 사용하는 저장 장치
KR101295210B1 (ko) * 2012-04-27 2013-08-12 엔에이치엔비즈니스플랫폼 주식회사 데이터베이스 관리 방법 및 장치
KR20160150478A (ko) * 2015-06-22 2016-12-30 삼성전자주식회사 데이터 저장 장치와 이를 포함하는 데이터 처리 시스템
KR20170059658A (ko) * 2015-11-23 2017-05-31 에스케이하이닉스 주식회사 메모리 시스템 및 메모리 시스템의 동작방법
KR20170111196A (ko) * 2016-03-25 2017-10-12 에스케이하이닉스 주식회사 데이터 저장 장치 및 그것의 동작 방법 및 그것을 포함하는 데이터 처리 시스템

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11520519B2 (en) 2018-12-12 2022-12-06 SK Hynix Inc. Storage device and method of operating the same

Also Published As

Publication number Publication date
US11137912B2 (en) 2021-10-05
KR102535627B1 (ko) 2023-05-24
US20190303007A1 (en) 2019-10-03
CN110321070B (zh) 2023-11-03
US10761728B2 (en) 2020-09-01
US20200356273A1 (en) 2020-11-12
CN110321070A (zh) 2019-10-11

Similar Documents

Publication Publication Date Title
CN110069212B (zh) 存储装置及存储装置的操作方法
KR102535627B1 (ko) 메모리 컨트롤러 및 그 동작 방법
US11256614B2 (en) Memory controller for allocating logical address and method of operating the same
US10846002B2 (en) Memory controller to adjust the size of write data, operating method therof and storage device including the same
KR102535104B1 (ko) 저장 장치 및 그 동작 방법
KR20190107963A (ko) 저장 장치 및 그 동작 방법
US11543986B2 (en) Electronic system including host, memory controller and memory device and method of operating the same
KR20190100782A (ko) 스토리지 장치 및 그 동작 방법
KR20190131901A (ko) 저장 장치 및 그 동작 방법
KR20190123544A (ko) 저장 장치 및 그 동작 방법
KR20190120966A (ko) 저장 장치 및 그 동작 방법
KR20190127173A (ko) 저장 장치 및 그 동작 방법
US10606747B2 (en) Storage device and method of operating the same
KR20210014412A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20200114009A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20200145199A (ko) 저장 장치 및 그 동작 방법
US11194732B2 (en) Storage device and method of operating the same
KR20200099882A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20200076531A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20200066893A (ko) 메모리 컨트롤러 및 그 동작 방법
KR20190143311A (ko) 저장 장치 및 그 동작 방법
KR102456175B1 (ko) 저장 장치 및 그 동작 방법
KR20200095130A (ko) 메모리 컨트롤러 및 그 동작 방법
US11688464B2 (en) Storage device and method of operating the same
KR20200017034A (ko) 메모리 컨트롤러

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right