KR20190098287A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20190098287A
KR20190098287A KR1020180016964A KR20180016964A KR20190098287A KR 20190098287 A KR20190098287 A KR 20190098287A KR 1020180016964 A KR1020180016964 A KR 1020180016964A KR 20180016964 A KR20180016964 A KR 20180016964A KR 20190098287 A KR20190098287 A KR 20190098287A
Authority
KR
South Korea
Prior art keywords
pixels
scan
bus
transistor
pixel
Prior art date
Application number
KR1020180016964A
Other languages
English (en)
Other versions
KR102472141B1 (ko
Inventor
김일주
박경순
정준기
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020180016964A priority Critical patent/KR102472141B1/ko
Priority to US16/274,095 priority patent/US10964269B2/en
Publication of KR20190098287A publication Critical patent/KR20190098287A/ko
Application granted granted Critical
Publication of KR102472141B1 publication Critical patent/KR102472141B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

본 발명의 실시예에 의한 표시 장치는, 각각이 제1 방향을 따라 배열된 화소들을 포함하는 화소열들; 상기 제1 방향을 따라 연장되어 형성되는 제1 버스 배선들; 및 상기 제1 방향을 따라 연장되어 형성되는 제2 버스 배선들을 포함하고, 상기 화소들은 상기 제1 버스 배선들과 전기적으로 연결되는 제1 화소들, 및 상기 제2 버스 배선들과 전기적으로 연결되는 제2 화소들을 포함하며, 상기 제1 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치하고, 상기 제2 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치할 수 있다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다.
최근, 다양한 표시 장치들이 개발되고 있다. 표시 장치로는 액정표시장치(Liquid Crystal Display), 플라즈마 표시 장치(Plasma Display Device), 유기 전계 발광 표시 장치(Organic Light Emitting Display Device) 등이 있다.
이러한 표시 장치는 표시 패널과 표시 패널을 구동하기 위한 구동부들을 구비한다. 표시 패널은 주사선들과 데이터선들에 연결되며 매트릭스 형태로 배열된 화소들을 포함한다. 화소들 각각은 주사선의 주사 신호에 응답하여 데이터선의 데이터 전압을 공급받으며, 공급된 데이터 전압에 따라 계조를 표현함으로써 화상을 표시한다.
본 발명은 표시품질이 향상된 표시 장치를 제공하는 것을 목적으로 한다.
본 발명의 실시예에 의한 표시 장치는, 각각이 제1 방향을 따라 배열된 화소들을 포함하는 화소열들; 상기 제1 방향을 따라 연장되어 형성되는 제1 버스 배선들; 및 상기 제1 방향을 따라 연장되어 형성되는 제2 버스 배선들을 포함하고, 상기 화소들은 상기 제1 버스 배선들과 전기적으로 연결되는 제1 화소들, 및 상기 제2 버스 배선들과 전기적으로 연결되는 제2 화소들을 포함하며, 상기 제1 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치하고, 상기 제2 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치할 수 있다.
또한, 상기 제1 버스 배선들은 상기 제1 화소들로 제1 주사 신호를 전달하고, 상기 제2 버스 배선들은 상기 제2 화소들로 제2 주사 신호를 전달할 수 있다.
또한, 상기 화소열들 중 어느 하나의 화소열에서 상기 제1 화소들과 상기 제2 화소들이 번갈아 배열될 수 있다.
또한, 상기 제1 버스 배선들 각각에 연결된 복수의 제1 브릿지 패턴들; 및 상기 제2 버스 배선들 각각에 연결된 복수의 제2 브릿지 패턴들을 더 포함할 수 있다.
또한, 상기 제1 화소들 및 상기 제2 화소들 각각은 복수의 서브 화소들을 포함할 수 있다.
또한, 상기 복수의 제1 브릿지 패턴들 및 상기 복수의 제2 브릿지 패턴들 각각은, 서로 인접한 서브 화소들 사이에 위치할 수 있다.
또한, 상기 제1 화소들은 상기 제1 브릿지 패턴들을 통해 상기 제1 주사 신호를 공급받고, 상기 제2 화소들은 상기 제2 브릿지 패턴들을 통해 상기 제2 주사 신호를 공급받을 수 있다.
또한, 상기 제1 주사 신호의 일부는 상기 제2 주사 신호의 일부와 중첩할 수 있다.
또한, j(j는 2 이상의 자연수)번째 제1 버스 배선과 j번째 제2 버스 배선은, j번째 화소열과 j+1번째 화소열 사이에 제공될 수 있다.
또한, 상기 j번째 제1 버스 배선은, 상기 j번째 제2 버스 배선과 상기 j번째 화소열 사이에 위치할 수 있다.
또한, 상기 j번째 화소열에 포함되는 제1 화소들은 j-1번째 제1 버스 배선에 연결된 제1 브릿지 패턴 및 j번째 제1 버스 배선에 연결된 제1 브릿지 패턴에 연결될 수 있다.
또한, 상기 j번째 화소열에 포함되는 제2 화소들은 j-1번째 제2 버스 배선에 연결된 제2 브릿지 패턴 및 j번째 제2 버스 배선에 연결된 제2 브릿지 패턴에 연결될 수 있다.
또한, 서로 나란하게 배열된 제1 화소의 서브 화소들은 어느 하나의 제1 브릿지 패턴을 통해 상기 제1 주사 신호를 공급받을 수 있다.
또한, 서로 나란하게 배열된 제2 화소의 서브 화소들은 어느 하나의 제2 브릿지 패턴을 통해 상기 제2 주사 신호를 공급받을 수 있다.
또한, 상기 제1 화소들은 제2 방향을 따라 배열되고, 상기 제2 화소들은 상기 제2 방향을 따라 배열될 수 있다.
본 발명에 의하면 표시품질이 향상된 표시 장치를 제공할 수 있다.
도 1a은 본 발명의 일 실시예에 의한 표시 장치의 구성을 나타낸 도면이다.
도 1b는 본 발명의 다른 실시예에 의한 표시 장치의 구성을 나타낸 도면이다.
도 2는 도 1a에 도시된 서브 화소의 일 실시예를 나타낸 도면이다.
도 3은 도 2에 도시된 서브 화소의 구동 방법을 나타내는 도면이다.
도 4는 도 1a에 도시된 제어 신호 생성부, 주사 구동부 및 발광 구동부로부터 출력되는 신호들의 출력 타이밍을 설명하기 위한 파형도이다.
도 5 내지 도 7은 본 발명의 실시예에 의한 버스 배선들을 나타낸 평면도이다.
기타 실시예들의 구체적인 사항들은 상세한 설명 및 도면들에 포함되어 있다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 수 있으며, 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 본 발명과 관계없는 부분은 본 발명의 설명을 명확하게 하기 위하여 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
이하, 본 발명의 실시예들과 관련된 도면들을 참고하여, 본 발명의 실시예에 의한 표시 장치에 대해 설명하도록 한다. 이하에서는 표시 장치가 유기 발광 표시 장치인 것으로 상정하여 설명하나, 본 발명이 이에 제한되는 것은 아니다.
도 1a은 본 발명의 일 실시예에 의한 표시 장치의 구성을 나타낸 도면이다.
도 1a을 참조하면, 본 발명의 일 실시예에 의한 표시 장치(10)는 화소들(PXL1, PXL2)과 표시 구동부를 포함할 수 있다.
표시 구동부는, 제1 주사 구동부(211), 제2 주사 구동부(212), 발광 구동부(220), 데이터 구동부(230), 디멀티플렉서(231), 제어신호 생성부(240) 및 타이밍 제어부(250)를 포함할 수 있다.
제1 화소들(PXL1)은 제1 주사선들(S11~S1n)에 연결될 수 있다. 이와 같은 제1 화소들(PXL1)은 제1 주사선들(S11~S1n)로부터 주사신호가 공급될 때 데이터선들(D1~Dm)로부터 데이터신호를 공급받는다.
도 1a에서는 편의상 제1 화소들(PXL1) 각각에 어느 하나의 주사선이 연결된 것으로 도시되었으나, 제1 화소들(PXL1) 각각에는 복수 개의 주사선이 연결될 수 있다. 예를 들어, i번째 수평라인에 위치된 제1 화소(PXL1)에는 i번째 제1 주사선(S1i)과 i-1번째 제1 주사선(S1i-1)이 연결될 수 있다. 이 경우, 첫 번째 수평라인에 위치된 제1 화소들(PXL1)에 연결하기 위한 것으로, 첫 번째 제1 주사선(S11) 외 별도의 주사선이 더 구비될 수 있다.
데이터신호를 공급받은 제1 화소들(PXL1)은 제1 전원(ELVDD)으로부터 유기 발광 다이오드(미도시)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어할 수 있으며, 이때 상기 유기 발광 다이오드는 상기 전류량에 대응하는 휘도의 빛을 생성할 수 있다.
제1 화소들(PXL1)은 제2 방향(DR2)을 따라 배열될 수 있다. 다만 본 발명이 이에 제한되는 것은 아니며, 제1 화소들(PXL1)은 제2 방향(DR2)에 비스듬한 방향을 따라 배열될 수도 있다.
제1 화소들(PXL1)은 제1 내지 제4 서브 화소(SP1~SP4)를 포함할 수 있다.
제2 화소들(PXL2)은 제2 주사선들(S21~S2n)에 연결될 수 있다. 이와 같은 제2 화소들(PXL2)은 제2 주사선들(S21~S2n)로부터 주사신호가 공급될 때 데이터선들(D1~Dm)로부터 데이터신호를 공급받는다.
도 1a에서는 편의상 제2 화소들(PXL2) 각각에 어느 하나의 주사선이 연결된 것으로 도시되었으나, 제2 화소들(PXL2) 각각에는 복수 개의 주사선이 연결될 수 있다. 예를 들어, i번째 수평라인에 위치된 제2 화소(PXL2)에는 i번째 제2 주사선(S2i)과 i-1번째 제2 주사선(S2i-1)이 연결될 수 있다. 이 경우, 첫 번째 수평라인에 위치된 제2 화소들(PXL2)에 연결하기 위한 것으로, 첫 번째 제2 주사선(S21) 외 별도의 주사선이 더 구비될 수 있다.
데이터신호를 공급받은 제2 화소들(PXL2)은 제1 전원(ELVDD)으로부터 유기 발광 다이오드(미도시)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어할 수 있으며, 이때 상기 유기 발광 다이오드는 상기 전류량에 대응하는 휘도의 빛을 생성할 수 있다.
제2 화소들(PXL2)은 제2 방향(DR2)을 따라 배열될 수 있다. 다만 본 발명이 이에 제한되는 것은 아니며, 제2 화소들(PXL2)은 제2 방향(DR2)에 비스듬한 방향을 따라 배열될 수도 있다.
도 1a에 도시된 것과 같이, 제1 방향(DR1)을 따라 제1 화소들(PXL1) 및 제2 화소들(PXL2)이 번갈아 배열될 수 있다.
제2 화소들(PXL2)은 제1 내지 제4 서브 화소(SP1~SP4)를 포함할 수 있다. 제2 화소들(PXL1) 및 제2 화소들(PXL2)에 포함되는 서브 화소들(SP1~SP4)은 매트릭스 형태로 배열될 수 있다.
여기서, 제1 내지 제4 서브 화소(SP1~SP4) 각각은, 적색, 녹색 및 청색 중 어느 하나로 발광하는 것일 수 있다. 예를 들어, 제1 서브 화소(SP1)는 적색으로 발광하고, 제2 서브 화소(SP2) 및 제4 서브 화소(SP4)는 녹색으로 발광하며, 제3 서브 화소(SP3)는 청색으로 발광할 수 있다.
다만 본 발명이 이에 제한되는 것은 아니며, 제1 내지 제4 서브 화소(SP1~SP4)의 발광 색은 다양하게 변경될 수 있다. 또한, 제1 내지 제4 서브 화소(SP1~SP4)는 적색, 녹색 및 청색 외 다른 색으로 발광할 수도 있다.
타이밍 제어부(250)는 외부로부터 입력된 신호들에 기초하여 주사 구동제어신호(SCS1, SCS2), 데이터 구동제어신호(DCS), 디먹스 스위칭 제어 신호(DMCS) 및 발광 구동제어신호(ECS)를 생성할 수 있다.
또한, 타이밍 제어부(250)는 외부에서 입력되는 영상 데이터를 데이터 구동부(230)의 사양에 맞는 영상 데이터(DATA)로 변환하여, 데이터 구동부(230)로 공급할 수 있다.
타이밍 제어부(250)에서 생성된 제1 주사 구동제어신호(SCS1)는 제1 주사 구동부(211)로 공급되고, 제2 주사 구동제어신호(SCS2)는 제2 주사 구동부(212)로 공급되며, 데이터 구동제어신호(DCS)는 데이터 구동부(230)로 공급되고, 디먹스 스위칭 제어 신호(DMCS)는 제어 신호 생성부(240)로 공급되며, 발광 구동제어신호(ECS)는 발광 구동부(220)로 공급된다.
제1 주사 구동부(211)는 타이밍 제어부(250)로부터의 제1 주사 제어신호(SCS1)에 대응하여 제1 주사선들(S11~S1n)로 주사신호들을 공급할 수 있다.
예를 들어, 제1 주사 구동부(211)는 제1 주사선들(S11~S1n)로 제1 주사 신호들을 순차적으로 공급할 수 있다. 제1 주사선들(S11~S1n)로 제1 주사 신호들이 순차적으로 공급되면 제1 화소들(PXL1)이 수평라인 단위로 순차적으로 선택될 수 있다.
제2 주사 구동부(212)는 타이밍 제어부(250)로부터의 제2 주사 제어신호(SCS2)에 대응하여 제2 주사선들(S21~S2n)로 주사신호를 공급할 수 있다.
예를 들어, 제2 주사 구동부(212)는 제2 주사선들(S21~S2n)로 제2 주사신호들을 순차적으로 공급할 수 있다. 제2 주사선들(S21~S2n)로 제2 주사신호들이 순차적으로 공급되면 제2 화소들(PXL2)이 수평라인 단위로 순차적으로 선택된다.
이때, 제1 주사 신호 및 제2 주사 신호는, 해당 트랜지스터가 턴-온될 수 있는 전압으로 설정될 수 있다.
발광 구동부(220)는 발광 구동제어신호(ECS)에 대응하여 발광 제어선(E1~En)들로 발광 제어신호를 공급할 수 있다. 일례로, 발광 구동부(220)는 발광 제어선(E1~En)들로 발광 제어신호를 순차적으로 공급할 수 있다.
데이터 구동부(230)는 데이터 제어신호(DCS)에 대응하여 데이터신호를 생성할 수 있다. 데이터 구동부(230)는 데이터 신호를 출력하기 위한 출력 채널들(CH1~CHh)을 포함할 수 있다. 출력 채널들(CH1~CHh)의 개수는 데이터선들(D1 ~ Dm) 보다 작을 수 있다.
제어 신호 생성부(240)는 데이터 구동부(230)로부터 입력 받은 데이터 신호를 디멀티플렉싱하여 데이터선들(D1~Dm)로 분배할 수 있다. 이를 위하여 제어 신호 생성부(240)는 복수의 스위치들(DMS11~DMSh42)을 포함할 수 있다.
복수의 스위치들(DMS11~DMSh42) 각각은 어느 하나의 출력 채널과 어느 하나의 데이터선 사이에 연결될 수 있다. 또한, 복수의 스위치들(DMS11~DMSh42) 각각은 제어 신호 생성부(240)로부터 공급되는 제어 신호에 따라 턴 온될 수 있다.
도 1a에서는 하나의 출력 채널에 두 개의 스위치가 연결된 것이 도시되었으나 본 발명이 이에 제한되는 것은 아니며, 하나의 출력 채널에 연결되는 스위치의 개수는 다양하게 변경될 수 있다.
데이터선들(D1~Dm)로 공급된 데이터신호는 주사신호에 의하여 선택된 화소들(PXL1, PXL2)로 공급된다.
도 1a에서는 주사 구동부들(211, 212), 발광 구동부(220), 데이터 구동부(230), 제어 신호 생성부(240) 및 타이밍 제어부(250)를 개별적으로 도시하였으나, 상기 구성 요소들 중 적어도 일부는 필요에 따라 통합될 수 있다.
또한, 주사 구동부들(211, 212), 발광 구동부(220), 데이터 구동부(230), 제어 신호 생성부(240) 및 타이밍 제어부(250)는 칩 온 글래스(Chip On Glass), 칩 온 플라스틱(Chip On Plastic), 테이프 캐리어 패키지(Tape Carrier Package), 칩 온 필름(Chip On Film) 등과 다양한 방식에 의하여 설치될 수 있다.
도 1b는 본 발명의 다른 실시예에 의한 표시 장치의 구성을 나타낸 도면이다. 도 1b에서는 상술한 실시예와 비교하여 변경된 부분을 중심으로 설명을 진행하며, 상술한 실시예와 중복되는 부분에 대해서는 설명을 생략하도록 한다. 이에 따라, 이하에서는 제1 데이터선 및 제2 데이터선에 중점을 두어 설명하도록 한다.
도 1b를 참조하면, 데이터 구동부(230)는 디멀티플렉서(231')로 데이터 신호를 공급할 수 있다.
디멀티플렉서(231')는 제1 데이터선들(D11~D1m)과 제2 데이터선들(D21~D2m)에 연결될 수 있다. 여기서, 디멀티플렉서(231')는 4:1 디멀티플렉서일 수 있다.
화소들(PXL1, PXL2)은 제1 데이터선들(D11~D1m) 또는 제2 데이터선들(D21~D2m)에 연결될 수 있다.
예를 들어, 하나의 수직 라인에 배열된 화소들(PXL1, PXL2)의 양 측에 제1 데이터선들(D11~D1m) 중 어느 하나와 제2 데이터선들(D21~D2m) 중 어느 하나가 제공될 수 있다.
하나의 수직 라인에 배열된 화소들(PXL1, PXL2)에 있어서, 홀수 번째 수평 라인에 위치된 화소들(PXL1, PXL2)에 제1 데이터선(D11~D1m)이 연결된 경우, 나머지 화소들(PXL1, PXL2), 즉 짝수 번째 수평 라인에 위치된 화소들(PXL1, PXL2)에는 제2 데이터선(D21~D2m)이 연결될 수 있다.
다만, 화소들(PXL1, PXL2)과 제1 데이터선들(D11~D1m)과 제2 데이터선들(D21~D2m)의 연결 구조가 도 1b에 도시된 것에 제한되는 것은 아니며, 화소들(PXL1, PXL2)과 제1 데이터선들(D11~D1m)과 제2 데이터선들(D21~D2m)의 연결 구조는 다양하게 변경될 수 있다.
도 2는 도 1a에 도시된 서브 화소의 일 실시예를 나타낸 도면이다.
도 2에서는 설명의 편의성을 위하여 j번째 제1 주사선(S1j) 및 제m 데이터선(Dm)과 접속된 제4 서브 화소(SP4)를 도시하기로 한다.
도 2를 참조하면, 본 발명의 실시예에 의한 제4 서브 화소(SP4)는 유기 발광 다이오드(OLED), 제1 트랜지스터(T1) 내지 제7 트랜지스터(T7) 및 스토리지 커패시터(Cst)를 구비한다.
유기 발광 다이오드(OLED)의 애노드는 제6 트랜지스터(T6)를 경유하여 제1 트랜지스터(T1)에 접속되고, 캐소드는 제2 전원(ELVSS)에 접속된다. 이와 같은 유기 발광 다이오드(OLED)는 제1 트랜지스터(T1)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
유기 발광 다이오드(OLED)로 전류가 흐를 수 있도록 제1 전원(ELVDD)은 제2 전원(ELVSS)보다 높은 전압으로 설정될 수 있다.
제7 트랜지스터(T7)는 초기화 전원(Vint)과 유기 발광 다이오드(OLED)의 애노드 사이에 접속된다. 그리고, 제7 트랜지스터(T7)의 게이트 전극은 j번째 제1 주사선(S1j)에 접속된다. 이와 같은 제7 트랜지스터(T7)는 j번째 제1 주사선(S1j)으로 스캔 신호가 공급될 때 턴-온되어 초기화 전원(Vint)의 전압을 유기 발광 다이오드(OLED)의 애노드로 공급한다. 여기서, 초기화 전원(Vint)은 데이터 신호보다 낮은 전압으로 설정될 수 있다.
제6 트랜지스터(T6)는 제1 트랜지스터(T1)와 유기 발광 다이오드(OLED) 사이에 접속된다. 그리고, 제6 트랜지스터(T6) 게이트 전극은 j번째 제1 발광선(E1j)에 접속된다. 이와 같은 제6 트랜지스터(T6)는 j번째 제1 발광선(E1j)으로 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온된다.
제5 트랜지스터(T5)는 제1 전원(ELVDD)과 제1 트랜지스터(T1) 사이에 접속된다. 그리고, 제5 트랜지스터(T5)의 게이트 전극은 j번째 제1 발광선(E1j)에 접속된다. 이와 같은 제5 트랜지스터(T5)는 j번째 제1 발광선(E1j)으로 발광 제어 신호가 공급될 때 턴-오프되고, 그 외의 경우에 턴-온된다.
제1 트랜지스터(T1; 구동 트랜지스터)의 제1 전극은 제5 트랜지스터(T5)를 경유하여 제1 전원(ELVDD)에 접속되고, 제2 전극은 제6 트랜지스터(T6)를 경유하여 유기 발광 다이오드(OLED)의 애노드에 접속된다. 그리고, 제1 트랜지스터(T1)의 게이트 전극은 제1 노드(N1)에 접속된다. 이와 같은 제1 트랜지스터(T1)는 제1 노드(N1)의 전압에 대응하여 제1 전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어한다.
제3 트랜지스터(T3)는 제1 트랜지스터(T1)의 제2 전극과 제1 노드(N1) 사이에 접속된다. 그리고, 제3 트랜지스터(T3)의 게이트 전극은 j번째 제1 주사선(S1j)에 접속된다. 이와 같은 제3 트랜지스터(T3)는 j번째 제1 주사선(S1j)으로 스캔 신호가 공급될 때 턴-온되어 제1 트랜지스터(T1)의 제2 전극과 제1 노드(N1)를 전기적으로 접속시킨다. 따라서, 제3 트랜지스터(T3)가 턴-온 될 때 제1 트랜지스터(T1)는 다이오드 형태로 접속된다.
제4 트랜지스터(T4)는 제1 노드(N1)와 초기화 전원(Vint) 사이에 접속된다. 그리고, 제4 트랜지스터(T4)의 게이트 전극은 j-1번째 제1 주사선(S1j-1)에 접속된다. 이와 같은 제4 트랜지스터(T4)는 j-1번째 제1 주사선(S1j-1)으로 스캔 신호가 공급될 때 턴-온되어 제1 노드(N1)로 초기화 전원(Vint)의 전압을 공급한다.
제2 트랜지스터(T2)는 제m 데이터선(Dm)과 제1 트랜지스터(T1)의 제1 전극 사이에 접속된다. 그리고, 제2 트랜지스터(T2)의 게이트 전극은 j번째 제1 주사선(S1j)에 접속된다. 이와 같은 제2 트랜지스터(T2)는 j번째 제1 주사선(S1j)으로 스캔 신호가 공급될 때 턴-온되어 제m 데이터선(Dm)과 제1 트랜지스터(T1)의 제1 전극을 전기적으로 접속시킨다.
스토리지 커패시터(Cst)는 제1 전원(ELVDD)과 제1 노드(N1) 사이에 접속된다. 이와 같은 스토리지 커패시터(Cst)는 데이터 신호 및 제1 트랜지스터(T1)의 문턱전압에 대응하는 전압을 저장한다.
한편, 도 2에 도시된 화소 구조는 본 발명의 일 실시예일뿐이므로, 본 발명의 제4 서브 화소(SP4)가 상기 화소 구조에 한정되는 것은 아니다. 실제로, 제4 서브 화소(SP4)는, 유기 발광 다이오드(OLED)로 전류를 공급할 수 있는 회로 구조로서, 현재 공지된 다양한 구조 중 어느 하나로 선택될 수 있다.
제1 전원(ELVDD)은 고전위 전원이고, 제2 전원(ELVSS)은 저전위 전원일 수 있다.
예를 들어, 제1 전원(ELVDD)은 양전압으로 설정되고, 제2 전원(ELVSS)은 음전압 또는 그라운드 전압으로 설정될 수 있다.
나머지 서브 화소들(SP1, SP2, SP3)은 제4 서브 화소(SP4)와 동일한 회로로 구현될 수 있다. 따라서, 나머지 서브 화소들(SP1, SP2, SP3)에 대하여 상세한 설명은 생략하기로 한다.
도 3은 도 2에 도시된 서브 화소의 구동 방법을 나타내는 도면이다.
도 3을 참조하면, 먼저 j번째 발광선(Ej)으로 j번째 발광신호(Fj)가 공급된다. j번째 발광선(Ej)으로 j번째 발광신호(Fj)가 공급되면 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴-오프된다. 이때, 제4 서브 화소(SP4)는 비발광 상태로 설정된다.
이후, j-1번째 제1 주사선(Sj-1)으로 j-1번째 제1 주사신호(Gj-1)가 공급되어 제4 트랜지스터(T4)가 턴-온된다. 제4 트랜지스터(T4)가 턴-온되면 초기화전원(Vint)의 전압이 제1 노드(N1)로 공급된다. 그러면, 제1 노드(N1)는 초기화전원(Vint)의 전압으로 초기화된다.
제1 노드(N1)가 초기화전원(Vint)의 전압으로 초기화된 후 j번째 제1 주사선(S1j)으로 j번째 제1 주사신호(G1j)가 공급된다. j번째 제1 주사선(Sj)으로 j번째 제1 주사신호(Gj)가 공급되면 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제7 트랜지스터(T7)가 턴-온된다.
제7 트랜지스터(T7)가 턴-온되면 초기화전원(Vint)의 전압이 유기 발광 다이오드(OLED)의 애노드 전극으로 공급된다. 그러면, 유기 발광 다이오드(OLED)에 기생적으로 형성된 기생 커패시터가 방전되고, 이에 따라 블랙 표현 능력을 향상시킬 수 있다.
상세히 설명하면, 유기 발광 다이오드(OLED)의 기생 커패시터는 이전 프레임에 공급된 전류에 대응하여 소정 전압으로 충전된다. 현재 프레임에서 블랙 계조를 구현하는 경우, 유기 발광 다이오드(OLED)는 비발광 상태를 유지하여야 한다. 여기서, 유기 발광 다이오드(OLED)의 기생 커패시터가 충전 상태를 유지하는 경우 제1 트랜지스터(T1)의 누설전류에 의하여 유기 발광 다이오드(OLED)가 미세 발광할 수 있다.
반면에, 유기 발광 다이오드(OLED)의 기생 커패시터가 방전되는 경우 제1 트랜지스터(T1)의 누설전류는 유기 발광 다이오드(OLED)의 기생 커패시터를 선충전하고, 이에 따라 유기 발광 다이오드(OLED)는 비발광 상태를 유지한다.
제3 트랜지스터(T3)가 턴-온되면 제1 트랜지스터(T1)가 다이오드 형태로 접속된다.
제2 트랜지스터(T2)가 턴-온되면 데이터선(Dm)으로부터의 데이터신호가 제1 트랜지스터(T1)의 제1 전극으로 공급된다. 이때, 제1 노드(N1)가 데이터신호보다 낮은 초기화전원(Vint)의 전압으로 초기화되었기 때문에 제1 트랜지스터(T1)가 턴-온된다. 제1 트랜지스터(T1)가 턴-온되면 데이터신호에서 제1 트랜지스터(T1)의 문턱전압을 감한 전압이 제1 노드(N1)에 인가된다. 스토리지 커패시터(Cst)는 제1 노드(N1)에 인가된 데이터신호 및 제1 트랜지스터(T1)의 문턱전압에 대응하는 전압을 저장한다.
스토리지 커패시터(Cst)에 데이터신호 및 제1 트랜지스터(T1)의 문턱전압에 대응하는 전압이 저장된 후 발광선(Ej)으로 발광신호(Fj)의 공급이 중단된다.
j번째 발광선(Ej)으로 j번째 발광신호(Fj)의 공급이 중단되면 제5 트랜지스터(T5) 및 제6 트랜지스터(T6)가 턴-온된다. 그러면, 제1 전원(ELVDD)으로부터 제5 트랜지스터(T5), 제1 트랜지스터(T1), 제6 트랜지스터(T6) 및 유기 발광 다이오드(OLED)를 경유하여 제2 전원(ELVSS)으로 이어지는 전류 경로가 형성된다.
이 때, 제1 트랜지스터(T1)는 제1 노드(N1)의 전압에 대응하여 제1 전원(ELVDD)으로부터 유기 발광 다이오드(OLED)를 경유하여 제2 전원(ELVSS)으로 흐르는 전류량을 제어한다. 유기 발광 다이오드(OLED)는 제1 트랜지스터(T1)로부터 공급되는 전류량에 대응하여 소정 휘도의 빛을 생성한다.
j번째 발광선(Ej)으로 공급되는 j번째 발광신호(Fj)는 데이터 신호가 제4 서브 화소(SP4)에 충전되는 기간 동안 제4 서브 화소(SP4)가 비발광 상태로 설정되도록 적어도 하나의 주사신호와 중첩되도록 공급된다. 이와 같은 발광신호의 공급 타이밍은 현재 공지된 다양한 방법으로 설정될 수 있다.
도 4는 도 1a에 도시된 제어 신호 생성부, 주사 구동부 및 발광 구동부로부터 출력되는 신호들의 출력 타이밍을 설명하기 위한 파형도이다.
도 4에서는 설명의 편의를 위하여, 일부의 주사 신호들 및 일부의 발광 제어 신호들만을 도시하도록 한다.
도 4를 참조하면, 제1 제어 신호(CLA)는 2 수평 기간(2H)을 주기로 하여 반복적으로 공급될 수 있다. 제1 제어 신호(CLA)가 공급될 때 제1 화소들(PXL1)에 데이터 신호가 공급될 수 있다.
제2 제어 신호(CLB)는 제1 제어 신호(CLA)가 1 수평 기간(1H)만큼 쉬프트된 것일 수 있다. 제1 제어 신호(CLA)와 제2 제어 신호(CLB)는 서로 중첩하지 않도록 공급될 수 있다. 제2 제어 신호(CLB)가 공급될 때 제2 화소들(PXL2)로 데이터 신호가 공급될 수 있다.
제1 주사 신호들은 서로 중첩되지 않도록 순차적으로 공급될 수 있다. 도 4에 도시된 것과 같이, j-1 번째 제1 주사 신호(G1j-1)가 공급된 후 j 번째 제1 주사 신호(G1j)가 공급될 수 있으며, 각각의 제1 주사 신호는 약 2 수평기간(2H) 동안 공급될 수 있다.
제2 주사 신호들은 서로 중첩되지 않도록 순차적으로 공급될 수 있다. 도 4에 도시된 것과 같이, j-1 번째 제2 주사 신호(G2j-1)가 공급된 후 j 번째 제2 주사 신호(G2j)가 공급될 수 있으며, 각각의 제2 주사 신호는 약 2 수평기간(2H) 동안 공급될 수 있다.
제2 주사 신호들은 제1 주사 신호들이 1 수평 기간(1H)만큼 쉬프트된 것일 수 있다. 예를 들어, 도 4에 도시된 것과 같이 j 번째 제1 주사 신호(G1j)가 공급된 후 1 수평 기간(1H) 후에 j 번째 제2 주사 신호(G2j)가 공급되며, 이에 따라 j 번째 제1 주사 신호(G1j)와 j 번째 제2 주사 신호(G2j)는 소정의 기간 동안 중첩될 수 있다.
만일 제2 제어 신호(CLB)가 공급될 때 데이터 신호를 공급받는 제2 화소들(PXL2)이 제1 화소들(PXL1)과 같이 제1 주사선에 연결되어 제1 주사 신호를 공급받는 경우, 제2 화소들(PXL2)의 제1 노드(N1) 및 유기 발광 다이오드(OLED)의 애노드 전극이 초기화되고 제1 노드(N1)에 제1 트랜지스터(T1)의 문턱 전압이 보상되는 시간이 충분히 확보되지 못하는 문제점이 있다.
다만 본 발명의 실시예에 따른 표시 장치에서는 제2 화소들(PXL2)에 연결되는 별도의 제2 주사선을 구비하여 주사 신호를 공급함으로써 상술한 문제점을 해결할 수 있다.
도 5 내지 도 7은 본 발명의 실시예에 의한 버스 배선들을 나타낸 평면도이다.
도 5에서는 설명의 편의를 위하여 j-1번째 버스 배선들, j번째 버스 배선들 및 j-1번째 버스 배선들과 j번째 버스 배선들 사이에 위치한 제1 화소 및 제2 화소만을 도시하도록 한다.
앞서 설명한 제1 주사선(S11~S1n)들 각각은 제1 버스 배선과 복수의 브릿지 패턴들을 포함할 수 있다. 예를 들어, j번째 제1 주사선(S1j)은 j번째 수평 라인에 위치한 j번째 제1 버스 배선(SB1j)과 j번째 제1 버스 배선(SB1j)에 전기적으로 연결된 제1 브릿지 패턴(BP1)들을 포함할 수 있다.
또한, 제2 주사선(S21~S2n)들 각각은 제2 버스 배선과 복수의 브릿지 패턴들을 포함할 수 있다. 예를 들어, j번째 제2 주사선(S2j)은 j번째 수평 라인에 위치한 j번째 제2 버스 배선(SB2j)과 j번째 제2 버스 배선(SB2j)에 전기적으로 연결된 제2 브릿지 패턴(BP2)들을 포함할 수 있다.
제1 버스 배선들(SB1j-1, SB1j)은 제1 방향(DR1)을 따라 연장되어 형성될 수 있다. 또한, 제1 버스 배선들(SB1j-1, SB1j)은 제2 방향(DR2)을 따라 배열될 수 있다.
제1 버스 배선들(SB1j-1, SB1j)에 공급된 제1 주사 신호들은 인접한 제1 화소들(PXL1)로 공급될 수 있다. 이를 위하여, j번째 제1 버스 배선(SB1j)으로 j번째 제1 주사 신호가 공급될 수 있다.
제2 버스 배선들(SB2j-1, SB2j)은 제1 방향(DR1)을 따라 연장되어 형성될 수 있다. 또한, 제2 버스 배선들(SB2j-1, SB2j)은 제2 방향(DR2)을 따라 배열될 수 있다.
제2 버스 배선들(SB2j-1, SB2j)에 공급된 제2 주사 신호들은 인접한 제2 화소들(PXL2)로 공급될 수 있다. 이를 위하여, j번째 제2 버스 배선(SB2j)으로 j번째 제2 주사 신호가 공급될 수 있다.
하나의 제1 버스 배선(SB1j)과 하나의 제2 버스 배선(SB2j)은 인접한 화소 열들 사이에서 서로 나란하게 위치할 수 있다.
제1 버스 배선들(SB1j-1, SB1j) 각각에는 제1 브릿지 패턴(BP1)들이 연결될 수 있다. 제1 브릿지 패턴(BP1)은 인접한 서브 화소들 사이에 위치할 수 있다. 예를 들어, 제1 브릿지 패턴(BP1)은 제1 서브 화소(SP1)와 제2 서브 화소(SP2)에 위치하고, 제3 서브 화소(SP3)와 제4 서브 화소(SP4) 사이에 위치할 수 있다.
제1 브릿지 패턴(BP1)은 각 서브 화소의 제4 트랜지스터(T4)의 게이트 전극에 대응하는 게이트 전극 패턴(GE1)에 전기적으로 연결될 수 있다. 또한, 제1 브릿지 패턴(BP1)은 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제7 트랜지스터(T7)의 게이트 전극에 대응하는 게이트 전극 패턴(GE2)에 전기적으로 연결될 수 있다.
제1 브릿지 패턴(BP1)은 서로 인접한 두 개의 서브 화소들에 공통적으로 포함되는 게이트 전극 패턴(GE1, GE2)의 중심부에 연결될 수 있다.
j번째 화소열에 위치한 제1 화소들(PXL1)은, 제1 브릿지 패턴(BP1)들을 통해 j-1번째 제1 버스 배선으로 공급된 j-1번째 제1 주사 신호와 j번째 제1 버스 배선으로 공급된 j번째 제1 주사 신호를 공급받을 수 있다.
제2 버스 배선들(SB2j-1, SB2j) 각각에는 제2 브릿지 패턴(BP2)들이 연결될 수 있다. 제2 브릿지 패턴(BP2)은 인접한 서브 화소들 사이에 위치할 수 있다. 예를 들어, 제2 브릿지 패턴(BP2)은 제1 서브 화소(SP1)와 제2 서브 화소(SP2)에 위치하고, 제3 서브 화소(SP3)와 제4 서브 화소(SP4) 사이에 위치할 수 있다.
제2 브릿지 패턴(BP2)은 각 서브 화소의 제4 트랜지스터(T4)의 게이트 전극에 대응하는 게이트 전극 패턴(GE1)에 전기적으로 연결될 수 있다. 또한, 제2 브릿지 패턴(BP2)은 제2 트랜지스터(T2), 제3 트랜지스터(T3) 및 제7 트랜지스터(T7)의 게이트 전극에 대응하는 게이트 전극 패턴(GE2)에 전기적으로 연결될 수 있다.
제2 브릿지 패턴(BP2)은 서로 인접한 두 개의 서브 화소들에 공통적으로 포함되는 게이트 전극 패턴(GE1, GE2)의 중심부에 연결될 수 있다.
j번째 화소열에 위치한 제2 화소들(PXL2)은, 제2 브릿지 패턴(BP2)들을 통해 j-1번째 제2 버스 배선으로 공급된 j-1번째 제2 주사 신호와 j번째 제2 버스 배선으로 공급된 j번째 제2 주사 신호를 공급받을 수 있다.
도 6을 참조하면, 본 발명의 다른 실시예에서는, 제1 버스 배선들(SB1j-1, SB1j) 각각에는 제1 브릿지 패턴(BP1)들이 연결될 수 있다. 제1 브릿지 패턴(BP1)은 인접한 서브 화소들 사이에 위치할 수 있다.
제1 브릿지 패턴(BP1)은 서로 인접한 두 개의 서브 화소들에 공통적으로 포함되는 게이트 전극 패턴(GE1, GE2)의 일 단부에 연결될 수 있다.
제2 버스 배선들(SB2j-1, SB2j) 각각에는 제2 브릿지 패턴(BP2)들이 연결될 수 있다. 제2 브릿지 패턴(BP2)은 인접한 서브 화소들 사이에 위치할 수 있다.
제2 브릿지 패턴(BP2)은 서로 인접한 두 개의 서브 화소들에 공통적으로 포함되는 게이트 전극 패턴(GE1, GE2)의 일 단부에 연결될 수 있다.
도 7을 참조하면, 본 발명의 다른 실시예에서는, 도 5 및 도 6에 도시된 것처럼 제1 브릿지 패턴(BP1) 및 제2 브릿지 패턴(BP2)이 하나의 수직라인을 따라 배열된 것과 달리, 제1 브릿지 패턴(BP1) 및 제2 브릿지 패턴(BP2)은 지그재그 형태로 배열될 수도 있다.
도 5 내지 도 7에 도시된 바와 같이, 버스 배선과 브릿지 패턴을 이용함으로써 고해상도의 표시 장치에서도 제1 주사선과 제2 주사선을 모두 이용할 수 있다.
본 발명이 속하는 기술분야의 통상의 지식을 가진 자는 본 발명이 그 기술적 사상이나 필수적인 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다. 그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구의 범위에 의하여 나타내어지며, 특허청구의 범위의 의미 및 범위 그리고 그 균등 개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
PXL1: 제1 화소
PXL2: 제2 화소
SP1~SP4: 서브 화소
S11~S1n: 제1 주사선
S21~S2n: 제2 주사선
SB1j-1, SB1j: 제1 버스 배선
SB2j-1, SB2j: 제2 버스 배선
BP1: 제1 브릿지 패턴
BP2: 제2 브릿지 패턴

Claims (15)

  1. 각각이 제1 방향을 따라 배열된 화소들을 포함하는 화소열들;
    상기 제1 방향을 따라 연장되어 형성되는 제1 버스 배선들; 및
    상기 제1 방향을 따라 연장되어 형성되는 제2 버스 배선들을 포함하고,
    상기 화소들은 상기 제1 버스 배선들과 전기적으로 연결되는 제1 화소들, 및 상기 제2 버스 배선들과 전기적으로 연결되는 제2 화소들을 포함하며,
    상기 제1 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치하고,
    상기 제2 버스 배선들 각각은 상기 화소열들 중 대응되는 화소열의 일측에 위치하는 표시 장치.
  2. 제1항에 있어서,
    상기 제1 버스 배선들은 상기 제1 화소들로 제1 주사 신호를 전달하고,
    상기 제2 버스 배선들은 상기 제2 화소들로 제2 주사 신호를 전달하는 표시 장치.
  3. 제1항에 있어서,
    상기 화소열들 중 어느 하나의 화소열에서 상기 제1 화소들과 상기 제2 화소들이 번갈아 배열되는 표시 장치.
  4. 제2항에 있어서,
    상기 제1 버스 배선들 각각에 연결된 복수의 제1 브릿지 패턴들; 및
    상기 제2 버스 배선들 각각에 연결된 복수의 제2 브릿지 패턴들을 더 포함하는 표시 장치.
  5. 제4항에 있어서,
    상기 제1 화소들 및 상기 제2 화소들 각각은 복수의 서브 화소들을 포함하는 표시 장치.
  6. 제5항에 있어서,
    상기 복수의 제1 브릿지 패턴들 및 상기 복수의 제2 브릿지 패턴들 각각은, 서로 인접한 서브 화소들 사이에 위치하는 표시 장치.
  7. 제4항에 있어서,
    상기 제1 화소들은 상기 제1 브릿지 패턴들을 통해 상기 제1 주사 신호를 공급받고,
    상기 제2 화소들은 상기 제2 브릿지 패턴들을 통해 상기 제2 주사 신호를 공급받는 표시 장치.
  8. 제2항에 있어서,
    상기 제1 주사 신호의 일부는 상기 제2 주사 신호의 일부와 중첩하는 표시 장치.
  9. 제4항에 있어서,
    j(j는 2 이상의 자연수)번째 제1 버스 배선과 j번째 제2 버스 배선은, j번째 화소열과 j+1번째 화소열 사이에 제공되는 표시 장치.
  10. 제9항에 있어서,
    상기 j번째 제1 버스 배선은, 상기 j번째 제2 버스 배선과 상기 j번째 화소열 사이에 위치하는 표시 장치.
  11. 제9항에 있어서,
    상기 j번째 화소열에 포함되는 제1 화소들은 j-1번째 제1 버스 배선에 연결된 제1 브릿지 패턴 및 j번째 제1 버스 배선에 연결된 제1 브릿지 패턴에 연결되는 표시 장치.
  12. 제9항에 있어서,
    상기 j번째 화소열에 포함되는 제2 화소들은 j-1번째 제2 버스 배선에 연결된 제2 브릿지 패턴 및 j번째 제2 버스 배선에 연결된 제2 브릿지 패턴에 연결되는 표시 장치.
  13. 제5항에 있어서,
    서로 나란하게 배열된 제1 화소의 서브 화소들은 어느 하나의 제1 브릿지 패턴을 통해 상기 제1 주사 신호를 공급받는 표시 장치.
  14. 제5항에 있어서,
    서로 나란하게 배열된 제2 화소의 서브 화소들은 어느 하나의 제2 브릿지 패턴을 통해 상기 제2 주사 신호를 공급받는 표시 장치.
  15. 제1항에 있어서,
    상기 제1 화소들은 제2 방향을 따라 배열되고, 상기 제2 화소들은 상기 제2 방향을 따라 배열되는 표시 장치.
KR1020180016964A 2018-02-12 2018-02-12 표시 장치 KR102472141B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020180016964A KR102472141B1 (ko) 2018-02-12 2018-02-12 표시 장치
US16/274,095 US10964269B2 (en) 2018-02-12 2019-02-12 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020180016964A KR102472141B1 (ko) 2018-02-12 2018-02-12 표시 장치

Publications (2)

Publication Number Publication Date
KR20190098287A true KR20190098287A (ko) 2019-08-22
KR102472141B1 KR102472141B1 (ko) 2022-12-01

Family

ID=67542352

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020180016964A KR102472141B1 (ko) 2018-02-12 2018-02-12 표시 장치

Country Status (2)

Country Link
US (1) US10964269B2 (ko)
KR (1) KR102472141B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111477180B (zh) 2020-04-21 2024-04-12 京东方科技集团股份有限公司 一种显示面板及其驱动方法、显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040239605A1 (en) * 2003-05-26 2004-12-02 Toppoly Optoelectronics Corp. Device and method for driving polarity inversion of electrodes of LCD panel
KR20060104848A (ko) * 2005-03-31 2006-10-09 삼성에스디아이 주식회사 발광표시장치 및 그의 구동방법
KR20070114646A (ko) * 2006-05-29 2007-12-04 소니 가부시끼 가이샤 화상표시장치
KR20080102677A (ko) * 2007-05-21 2008-11-26 엘지디스플레이 주식회사 액정표시장치의 구동회로
KR20120044509A (ko) * 2010-10-28 2012-05-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970009405B1 (en) * 1991-10-05 1997-06-13 Fujitsu Ltd Active matrix type display device
JP3504496B2 (ja) * 1998-05-11 2004-03-08 アルプス電気株式会社 液晶表示装置の駆動方法および駆動回路
KR101171176B1 (ko) * 2004-12-20 2012-08-06 삼성전자주식회사 박막 트랜지스터 표시판 및 표시 장치
CN101995708B (zh) * 2009-08-19 2013-04-03 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法
KR102243267B1 (ko) 2013-11-26 2021-04-23 삼성디스플레이 주식회사 표시 장치
US10121443B2 (en) * 2017-02-13 2018-11-06 Innolux Corporation Display panel and display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20040239605A1 (en) * 2003-05-26 2004-12-02 Toppoly Optoelectronics Corp. Device and method for driving polarity inversion of electrodes of LCD panel
KR20060104848A (ko) * 2005-03-31 2006-10-09 삼성에스디아이 주식회사 발광표시장치 및 그의 구동방법
KR20070114646A (ko) * 2006-05-29 2007-12-04 소니 가부시끼 가이샤 화상표시장치
KR20080102677A (ko) * 2007-05-21 2008-11-26 엘지디스플레이 주식회사 액정표시장치의 구동회로
KR20120044509A (ko) * 2010-10-28 2012-05-08 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법

Also Published As

Publication number Publication date
US20190251908A1 (en) 2019-08-15
US10964269B2 (en) 2021-03-30
KR102472141B1 (ko) 2022-12-01

Similar Documents

Publication Publication Date Title
TWI395182B (zh) 像素結構、利用其之有機發光顯示器及表現黑色層次之方法
KR101812215B1 (ko) 표시 장치
US9685116B2 (en) Display device using a demultiplexer circuit
US8723763B2 (en) Threshold voltage correction for organic light emitting display device and driving method thereof
US9224335B2 (en) Organic light emitting diode display device and method for driving the same
EP3093836B1 (en) Display device and method of repairing the same
KR100604054B1 (ko) 발광 표시장치
US20090225009A1 (en) Organic light emitting display device and associated methods
KR101331750B1 (ko) 유기전계발광표시장치
KR102035718B1 (ko) 유기전계발광 표시장치 및 그의 구동방법
US20120019500A1 (en) Organic light emitting display device
US20200043406A1 (en) Display device
CN101556762B (zh) 图像显示装置以及图像显示装置的驱动方法
KR20070102861A (ko) 유기전계발광 표시장치 및 그의 구동방법
KR20180117761A (ko) 유기발광 표시장치
KR20160008705A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR102608779B1 (ko) 표시장치와 그 구동 방법
KR20190142469A (ko) 화소 및 이를 포함하는 표시 장치
US20210280141A1 (en) Display device
KR102437684B1 (ko) 표시장치
KR102563109B1 (ko) 디스플레이 장치
KR20200036415A (ko) 표시 장치
KR102397991B1 (ko) 표시장치
KR102472141B1 (ko) 표시 장치
KR101837198B1 (ko) 유기발광 표시장치

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right