KR20180025016A - Display device and the method for driving the same - Google Patents

Display device and the method for driving the same Download PDF

Info

Publication number
KR20180025016A
KR20180025016A KR1020160112177A KR20160112177A KR20180025016A KR 20180025016 A KR20180025016 A KR 20180025016A KR 1020160112177 A KR1020160112177 A KR 1020160112177A KR 20160112177 A KR20160112177 A KR 20160112177A KR 20180025016 A KR20180025016 A KR 20180025016A
Authority
KR
South Korea
Prior art keywords
printed circuit
circuit board
voltage
driving voltage
driving
Prior art date
Application number
KR1020160112177A
Other languages
Korean (ko)
Other versions
KR102625945B1 (en
Inventor
권오종
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160112177A priority Critical patent/KR102625945B1/en
Publication of KR20180025016A publication Critical patent/KR20180025016A/en
Application granted granted Critical
Publication of KR102625945B1 publication Critical patent/KR102625945B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/043Compensation electrodes or other additional electrodes in matrix displays related to distortions or compensation signals, e.g. for modifying TFT threshold voltage in column driver
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Embodiments of the present invention relate to a display device and a driving method thereof, and more particularly, to a display device which includes a display panel driven by a driving voltage, a driving voltage monitoring circuit which corrects the driving voltage by monitoring the driving voltage actually applied to the display panel, and a driving voltage supply circuit for outputting the corrected driving voltage. According to the embodiments of the present invention, the driving voltage can be stably and uniformly supplied to the display panel at a desired voltage value. In particular, even if a device size or resolution is increased or a power supply system becomes complicated, the drive voltage can be uniformly and stably supplied to the display panel.

Description

표시장치 및 그 구동방법{DISPLAY DEVICE AND THE METHOD FOR DRIVING THE SAME}DISPLAY DEVICE AND METHOD FOR DRIVING THE SAME

본 실시예들은 표시장치 및 그 구동방법에 관한 것이다. The present embodiments relate to a display device and a driving method thereof.

정보화 사회가 발전함에 따라 화상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있으며, 근래에는 액정표시장치(LCD: Liquid Crystal Display Device), 플라즈마 표시장치(PDP: Plasma Display Panel), 표시장치(OLED: Organic Light Emitting Display Device) 등과 같은 여러 가지 표시장치가 활용되고 있다. 2. Description of the Related Art [0002] As an information-oriented society develops, demands for a display device for displaying an image have increased in various forms. Recently, a liquid crystal display device (LCD), a plasma display panel (PDP) Various display devices such as an organic light emitting display (OLED) device are being utilized.

이러한 표시장치는 패널 구동에 필요한 구동전압을 표시패널로 공급하기 위한 구동전압 공급원과, 구동전압 공급원에서 표시패널까지 구동전압을 전달하기 위한 구동전압 전달 구성들을 포함한다. Such a display apparatus includes a drive voltage supply source for supplying a drive voltage required for driving the panel to the display panel, and drive voltage transfer arrangements for transferring a drive voltage from the drive voltage supply source to the display panel.

정상적인 패널 구동을 위해서는, 구동전압 전달 구성들을 따라 구동전압이 전달되는 과정에서, 큰 전압강하 없이 원하는 전압 값으로 전달되어 표시패널로 인가되어야 한다. For normal panel driving, the driving voltage must be transmitted to the display panel with a desired voltage value without a large voltage drop in the course of driving voltage transfer structures.

하지만, 실제적으로, 구동전압 전달 구성들을 따라 구동전압이 전달되는 과정에서, 구동전압의 전압강하가 발생하고 있다.However, in practice, a voltage drop of the driving voltage occurs in the process of transferring the driving voltage according to the driving voltage transfer configurations.

이러한 구동전압의 전압강하는 정상적인 패널 구동이 이루어지지 않도록 하여, 화상 품질을 크게 저하시킬 수 있다. Such a voltage drop of the driving voltage prevents normal panel driving, thereby significantly lowering the image quality.

구동전압의 전압강하에 따른 화상 품질 저하 현상은 장치 사이즈 또는 해상도가 커지거나 전원 시스템이 복잡해질수록 더욱 심화될 수 있다. The image quality degradation due to the voltage drop of the driving voltage can be further increased as the device size or resolution becomes larger or the power supply system becomes more complicated.

하지만, 구동전압 전달 경로의 길이가 더욱 길어지고 있는 현 추세에서, 패널 구동을 정상적이고 안정적으로 해줄 수 있도록, 구동전압을 원하는 전압 값으로 표시패널로 안정적으로 균일하게 공급해주는데 상당한 어려움이 있는 실정이다. However, in the current trend that the length of the drive voltage transmission path is getting longer, there is a considerable difficulty in stably and uniformly supplying the drive voltage to the display panel with a desired voltage value so that the panel drive can be normally and stably performed .

본 실시예들의 목적은, 구동전압을 원하는 전압 값으로 표시패널로 안정적으로 균일하게 공급해줄 수 있는 표시장치 및 그 구동방법을 제공하는 데 있다. It is an object of the present embodiments to provide a display device and a driving method thereof that can stably and uniformly supply a driving voltage to a display panel at a desired voltage value.

본 실시예들의 다른 목적은, 표시패널로 실제 인가되는 구동전압을 모니터링 하여 구동전압을 보정할 수 있는 표시장치 및 그 구동방법을 제공하는 데 있다. It is another object of the present embodiments to provide a display device and a driving method thereof that can correct a driving voltage by monitoring a driving voltage actually applied to the display panel.

본 실시예들의 또 다른 목적은, 장치 사이즈 또는 해상도가 커지거나 전원 시스템이 복잡해지더라도, 구동전압을 균일하게 안정적으로 표시패널로 공급해줄 수 있는 표시장치 및 그 구동방법을 제공하는 데 있다.  Another object of the present invention is to provide a display device and a method of driving the same that can uniformly and stably supply a driving voltage to a display panel even when the device size or resolution becomes large or the power supply system becomes complicated.

일 측면에서, 본 실시예들은, 다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 다수의 데이터 라인 및 다수의 게이트 라인에 의해 정의된 다수의 서브픽셀이 배열된 표시패널과, 표시패널의 일 측에 전기적으로 연결된 하나 이상의 소스 인쇄회로기판과, 하나 이상의 제1 케이블을 통해, 소스 인쇄회로기판과 전기적으로 연결된 인터페이스 인쇄회로기판과, 하나 이상의 제2 케이블을 통해, 인터페이스 인쇄회로기판과 전기적으로 연결된 컨트롤 인쇄회로기판과, 컨트롤 인쇄회로기판과 전기적으로 연결된 파워 보드와, 파워 보드 상에 위치하며 구동전압을 출력하는 구동전압 공급회로를 포함하는 표시장치를 제공할 수 있다. In one aspect, the present embodiments provide a display panel in which a plurality of data lines and a plurality of gate lines are arranged, in which a plurality of subpixels defined by a plurality of data lines and a plurality of gate lines are arranged, An interface printed circuit board electrically connected to the source printed circuit board via the at least one first cable and at least one second printed circuit board electrically connected to the interface printed circuit board via the at least one second cable, There can be provided a display device including a connected control printed circuit board, a power board electrically connected to the control printed circuit board, and a drive voltage supply circuit located on the power board and outputting a drive voltage.

이러한 표시장치에서, 구동전압 공급회로에서 출력된 구동전압은, 표시패널에 배열된 각 서브픽셀의 구동을 위하여 모든 서브픽셀로 공통으로 인가되는 공통전압일 수 있다. In such a display device, the driving voltage output from the driving voltage supply circuit may be a common voltage commonly applied to all subpixels for driving each subpixel arranged in the display panel.

이러한 표시장치에서, 구동전압 공급회로에서 출력된 구동전압은, 파워 보드, 컨트롤 인쇄회로기판, 인터페이스 인쇄회로기판 및 소스 인쇄회로기판을 거쳐 표시패널로 인가될 수 있다. In such a display device, the drive voltage output from the drive voltage supply circuit may be applied to the display panel via the power board, the control printed circuit board, the interface printed circuit board, and the source printed circuit board.

표시장치는, 표시패널로의 구동전압 입력 지점에서 구동전압의 전압 값을 모니터링 하고, 모니터링 된 전압 값과 희망 전압 값을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로를 더 포함할 수 있다. The display apparatus may further include a drive voltage monitoring circuit that monitors a voltage value of the drive voltage at a drive voltage input point to the display panel and determines a drive voltage correction value by comparing the monitored voltage value with a desired voltage value .

표시장치는, 소스 인쇄회로기판으로부터 인터페이스 인쇄회로기판 및 컨트롤 인쇄회로기판을 거쳐 파워 보드까지 배치된 구동전압 모니터링 라인을 더 포함할 수 있다. The display device may further include a drive voltage monitoring line disposed from the source printed circuit board through the interface printed circuit board and the control printed circuit board to the power board.

이에 따라, 구동전압 공급회로는 구동전압 보정 값에 따라 구동전압을 보정하여 출력할 수 있다. Thus, the driving voltage supply circuit can correct the driving voltage according to the driving voltage correction value and output it.

다른 측면에서, 본 실시예들은, 다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 다수의 데이터 라인 및 다수의 게이트 라인에 의해 정의되며 구동전압에 의해 구동되는 다수의 서브픽셀이 배열된 표시패널을 포함하는 표시장치의 구동방법을 제공할 수 있다. In another aspect, the present embodiments provide a display panel in which a plurality of data lines and a plurality of gate lines are arranged, and a plurality of subpixels, which are defined by a plurality of data lines and a plurality of gate lines, And a driving method of the display device.

이러한 구동방법은, 구동전압을 표시패널로 공급하는 단계와, 표시패널로 공급되는 구동전압을 모니터링 하는 단계와, 모니터링 결과에 따라 구동전압을 보정하는 단계를 포함할 수 있다. This driving method may include supplying the driving voltage to the display panel, monitoring the driving voltage supplied to the display panel, and correcting the driving voltage according to the monitoring result.

또 다른 측면에서, 본 실시예들은, 다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 다수의 데이터 라인 및 다수의 게이트 라인에 의해 정의된 다수의 서브픽셀이 배열되는 표시패널과, 일 단이 표시패널의 일 측에 전기적으로 연결된 회로 필름과 회로 필름 상에 실장 된 소스 드라이버 집적회로와, 회로 필름의 타 단과 전기적으로 연결된 소스 인쇄회로기판과, 하나 이상의 케이블을 통해, 소스 인쇄회로기판과 전기적으로 연결된 컨트롤 인쇄회로기판과, 표시패널에 공급할 구동전압을 출력하는 구동전압 공급회로를 포함하는 표시장치를 제공할 수 있다. In another aspect, the present embodiments provide a display panel in which a plurality of data lines and a plurality of gate lines are arranged, in which a plurality of subpixels defined by a plurality of data lines and a plurality of gate lines are arranged, A source driver integrated circuit mounted on the circuit film and a circuit film electrically connected to one side of the display panel; a source printed circuit board electrically connected to the other end of the circuit film; and at least one cable electrically connected to the source printed circuit board And a driving voltage supply circuit for outputting a driving voltage to be supplied to the display panel.

이러한 표시장치에서, 구동전압 공급회로에서 출력된 구동전압은, 표시패널에 배열된 각 서브픽셀의 구동을 위하여 모든 서브픽셀로 공통으로 인가되는 공통전압일 수 있다. In such a display device, the driving voltage output from the driving voltage supply circuit may be a common voltage commonly applied to all subpixels for driving each subpixel arranged in the display panel.

이러한 표시장치에서, 구동전압 공급회로에서 출력된 구동전압은, 컨트롤 인쇄회로기판 및 소스 인쇄회로기판을 거쳐 표시패널로 입력될 수 있다. In such a display device, the drive voltage output from the drive voltage supply circuit can be input to the display panel via the control printed circuit board and the source printed circuit board.

이러한 표시장치는, 표시패널로의 구동전압 입력 지점에서 구동전압의 전압 값을 모니터링 하고, 모니터링 된 전압 값과 희망 전압 값을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로를 더 포함할 수 있다. The display device may further include a drive voltage monitoring circuit that monitors a voltage value of the drive voltage at a drive voltage input point to the display panel and determines a drive voltage correction value by comparing the monitored voltage value with a desired voltage value have.

구동전압 공급회로는 구동전압 보정 값에 따라 구동전압을 보정하여 출력할 수 있다. The driving voltage supply circuit can correct the driving voltage according to the driving voltage correction value and output it.

이상에서 설명한 바와 같은 본 실시예들에 의하면, 구동전압을 원하는 전압 값으로 표시패널로 안정적으로 균일하게 공급해줄 수 있는 표시장치 및 그 구동방법을 제공하는 효과가 있다. According to the embodiments described above, it is possible to provide a display device and a method of driving the same that can stably and uniformly supply a driving voltage to a display panel at a desired voltage value.

또한, 본 실시예들에 의하면, 표시패널로 실제 인가되는 구동전압을 모니터링 하여 구동전압을 보정할 수 있는 표시장치 및 그 구동방법을 제공하는 효과가 있다. In addition, according to the embodiments, there is an effect of providing a display device and a driving method thereof that can correct a driving voltage by monitoring a driving voltage actually applied to the display panel.

또한, 본 실시예들에 의하면, 장치 사이즈 또는 해상도가 커지거나 전원 시스템이 복잡해지더라도, 구동전압을 균일하게 안정적으로 표시패널로 공급해줄 수 있는 표시장치 및 그 구동방법을 제공하는 효과가 있다.Further, according to the embodiments, there is an effect of providing a display device and a driving method thereof that can supply the driving voltage uniformly and stably to the display panel even when the device size or resolution becomes large or the power supply system becomes complicated.

도 1은 본 실시예들에 따른 표시장치의 개략적인 시스템 구성도이다.
도 2는 본 실시예들에 따른 표시장치의 서브픽셀 구조의 예시도이다.
도 3은 본 실시예들에 따른 표시장치의 서브픽셀 구조의 다른 예시도이다.
도 4는 본 실시예들에 따른 표시장치의 시스템 구현 예시도이다.
도 5는 본 실시예들에 따른 표시장치에서 구동전압 전달 경로와 구동전압 전달 경로 상의 구동전압의 전압강하를 나타낸 도면이다.
도 6은 본 실시예들에 따른 표시장치에서 구동전압 전달 경로 상의 구동전압의 전압강하를 보상하기 위한 회로를 나타낸 도면이다.
도 7은 본 실시예들에 따른 표시장치에서 구동전압 전달 경로 상의 구동전압의 전압강하 보상을 위한 구동전압 모니터링 경로와, 구동전압의 전압강하 보상에 따라 보정된 구동전압을 나타낸 도면이다.
도 8은 본 실시예들에 따른 표시장치에서 구동전압 전달 경로 상의 구동전압의 전압강하를 보상하기 위한 구동방법에 대한 흐름도이다.
1 is a schematic system configuration diagram of a display apparatus according to the present embodiments.
2 is an exemplary view of a sub-pixel structure of a display device according to the present embodiments.
3 is another example of the sub-pixel structure of the display device according to the present embodiments.
4 is a system implementation example of the display device according to the present embodiments.
5 is a diagram illustrating a driving voltage transmission path and a voltage drop of a driving voltage on a driving voltage transmission path in the display device according to the present embodiments.
6 is a circuit diagram for compensating for the voltage drop of the driving voltage on the driving voltage transmission path in the display device according to the present embodiments.
FIG. 7 is a diagram illustrating a driving voltage monitoring path for compensating for a voltage drop of a driving voltage on a driving voltage transmission path in a display device according to the present embodiment, and a driving voltage corrected according to voltage drop compensation of the driving voltage.
8 is a flowchart of a driving method for compensating for the voltage drop of the driving voltage on the driving voltage transmission path in the display device according to the present embodiments.

이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성요소들에 참조부호를 부가함에 있어서, 동일한 구성요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다.Hereinafter, some embodiments of the present invention will be described in detail with reference to exemplary drawings. In the drawings, like reference numerals are used to denote like elements throughout the drawings, even if they are shown on different drawings. In the following description of the present invention, a detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear.

또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제 1, 제 2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다. 어떤 구성 요소가 다른 구성요소에 "연결", "결합" 또는 "접속"된다고 기재된 경우, 그 구성 요소는 그 다른 구성요소에 직접적으로 연결되거나 또는 접속될 수 있지만, 각 구성 요소 사이에 다른 구성 요소가 "개재"되거나, 각 구성 요소가 다른 구성 요소를 통해 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다.In describing the components of the present invention, terms such as first, second, A, B, (a), and (b) may be used. These terms are intended to distinguish the components from other components, and the terms do not limit the nature, order, order, or number of the components. When a component is described as being "connected", "coupled", or "connected" to another component, the component may be directly connected or connected to the other component, Quot; intervening "or that each component may be" connected, "" coupled, "or " connected" through other components.

도 1은 본 실시예들에 따른 표시장치(100)의 개략적인 시스템 구성도이다. 1 is a schematic system configuration diagram of a display apparatus 100 according to the present embodiments.

도 1을 참조하면, 본 실시예들에 따른 표시장치(100)는, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)이 배치되고, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)에 의해 정의되는 다수의 서브픽셀(SP: Sub Pixel)이 배열된 표시패널(110)과, 다수의 데이터 라인(DL)을 구동하는 데이터 드라이버(120)와, 다수의 게이트 라인(GL)을 구동하는 게이트 드라이버(130)와, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하는 타이밍 컨트롤러(140) 등을 포함한다. Referring to FIG. 1, the display device 100 according to the present embodiment includes a plurality of data lines DL and a plurality of gate lines GL, and a plurality of data lines DL and a plurality of gate lines GL. A display panel 110 in which a plurality of sub pixels (SP) defined by a plurality of gate lines GL (GL) are arranged, a data driver 120 driving a plurality of data lines DL, A timing controller 140 for controlling the data driver 120 and the gate driver 130, and the like.

타이밍 컨트롤러(140)는, 데이터 드라이버(120) 및 게이트 드라이버(130)로 각종 제어신호를 공급하여, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어할 수 있다. The timing controller 140 may supply various control signals to the data driver 120 and the gate driver 130 to control the data driver 120 and the gate driver 130. [

이러한 타이밍 컨트롤러(140)는, 각 프레임에서 구현하는 타이밍에 따라 스캔을 시작하고, 외부에서 입력되는 입력 영상 데이터를 데이터 드라이버(120)에서 사용하는 데이터 신호 형식에 맞게 전환하여 전환된 영상 데이터를 출력하고, 스캔에 맞춰 적당한 시간에 데이터 구동을 통제한다. The timing controller 140 starts scanning according to the timing implemented in each frame, switches the input image data inputted from the outside according to the data signal format used by the data driver 120, and outputs the converted image data And controls the data driving at a suitable time according to the scan.

이러한 타이밍 컨트롤러(140)는, 다른 제어 기능도 더 수행하는 제어장치일 수 있다. The timing controller 140 may be a control device that further performs other control functions.

이러한 타이밍 컨트롤러(140)는, 데이터 드라이버(120)와 별도의 부품으로 구현될 수도 있고, 데이터 드라이버(120)와 함께 집적회로로 구현될 수 있다. The timing controller 140 may be implemented as a separate component from the data driver 120, or may be implemented as an integrated circuit together with the data driver 120.

데이터 드라이버(120)는, 다수의 데이터 라인(DL)으로 데이터 전압을 공급함으로써, 다수의 데이터 라인(DL)을 구동한다. 여기서, 데이터 드라이버(120)는 '소스 드라이버'라고도 한다. The data driver 120 drives the plurality of data lines DL by supplying data voltages to the plurality of data lines DL. Here, the data driver 120 is also referred to as a 'source driver'.

이러한 데이터 드라이버(120)는, 적어도 하나의 소스 드라이버 집적회로(SDIC: Source Driver Integrated Circuit)를 포함하여 다수의 데이터 라인(DL)을 구동할 수 있다. The data driver 120 may include at least one source driver integrated circuit (SDIC) to drive a plurality of data lines DL.

각 소스 드라이버 집적회로(SDIC)는, 쉬프트 레지스터(Shift Register), 래치 회로(Latch Circuit), 디지털 아날로그 컨버터(DAC: Digital to Analog Converter), 출력 버퍼(Output Buffer) 등을 포함할 수 있다. Each source driver integrated circuit (SDIC) may include a shift register, a latch circuit, a digital to analog converter (DAC), an output buffer, and the like.

각 소스 드라이버 집적회로(SDIC)는, 경우에 따라서, 아날로그 디지털 컨버터(ADC: Analog to Digital Converter)를 더 포함할 수 있다. Each source driver integrated circuit (SDIC) may further include an analog to digital converter (ADC), as the case may be.

게이트 드라이버(130)는, 다수의 게이트 라인(GL)으로 스캔 신호를 순차적으로 공급함으로써, 다수의 게이트 라인(GL)을 순차적으로 구동한다. 여기서, 게이트 드라이버(130)는 '스캔 드라이버'라고도 한다. The gate driver 130 sequentially supplies the scan signals to the plurality of gate lines GL to sequentially drive the plurality of gate lines GL. Here, the gate driver 130 is also referred to as a " scan driver ".

이러한 게이트 드라이버(130)는, 적어도 하나의 게이트 드라이버 집적회로(GDIC: Gate Driver Integrated Circuit)를 포함할 수 있다. The gate driver 130 may include at least one gate driver integrated circuit (GDIC).

각 게이트 드라이버 집적회로(GDIC)는 쉬프트 레지스터(Shift Register), 레벨 쉬프터(Level Shifter) 등을 포함할 수 있다. Each gate driver IC (GDIC) may include a shift register, a level shifter, and the like.

게이트 드라이버(130)는, 타이밍 컨트롤러(140)의 제어에 따라, 온(On) 전압 또는 오프(Off) 전압의 스캔 신호를 다수의 게이트 라인(GL)으로 순차적으로 공급한다. The gate driver 130 sequentially supplies the scan signals of the On voltage or the Off voltage to the plurality of gate lines GL under the control of the timing controller 140.

데이터 드라이버(120)는, 게이트 드라이버(130)에 의해 특정 게이트 라인이 열리면, 타이밍 컨트롤러(140)로부터 수신한 영상 데이터를 아날로그 형태의 데이터 전압으로 변환하여 다수의 데이터 라인(DL)으로 공급한다. When a specific gate line is opened by the gate driver 130, the data driver 120 converts the image data received from the timing controller 140 into an analog data voltage and supplies the data voltage to a plurality of data lines DL.

데이터 드라이버(120)는, 도 1에서와 같이, 표시패널(110)의 일측(예: 상측 또는 하측)에만 위치할 수도 있고, 경우에 따라서는, 구동 방식, 패널 설계 방식 등에 따라 표시패널(110)의 양측(예: 상측과 하측)에 모두 위치할 수도 있다. 1, the data driver 120 may be located only on one side (e.g., on the upper side or the lower side) of the display panel 110, and in some cases, on the display panel 110 (E.g., the upper side and the lower side).

게이트 드라이버(130)는, 도 1에서와 같이, 표시패널(110)의 일 측(예: 좌측 또는 우측)에만 위치할 수도 있고, 경우에 따라서는, 구동 방식, 패널 설계 방식 등에 따라 표시패널(110)의 양측(예: 좌측과 우측)에 모두 위치할 수도 있다. 1, the gate driver 130 may be located only on one side (e.g., the left side or the right side) of the display panel 110, and in some cases, depending on the driving method, (E.g., the left side and the right side).

전술한 타이밍 컨트롤러(140)는, 입력 영상 데이터와 함께, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 데이터 인에이블(DE: DATA Enable) 신호, 클럭 신호(CLK) 등을 포함하는 각종 타이밍 신호들을 외부(예: 호스트 시스템)로부터 수신한다. The timing controller 140 described above includes the vertical synchronizing signal Vsync, the horizontal synchronizing signal Hsync, the input data enable signal DE and the clock signal CLK in addition to the input video data And receives various timing signals from the outside (e.g., the host system).

타이밍 컨트롤러(140)는, 데이터 드라이버(120) 및 게이트 드라이버(130)를 제어하기 위하여, 수직 동기 신호(Vsync), 수평 동기 신호(Hsync), 입력 DE 신호, 클럭 신호 등의 타이밍 신호를 입력 받아, 각종 제어 신호들을 생성하여 데이터 드라이버(120) 및 게이트 드라이버(130)로 출력한다. The timing controller 140 receives a timing signal such as a vertical synchronization signal Vsync, a horizontal synchronization signal Hsync, an input DE signal, and a clock signal to control the data driver 120 and the gate driver 130 And outputs various control signals to the data driver 120 and the gate driver 130.

예를 들어, 타이밍 컨트롤러(140)는, 게이트 드라이버(130)를 제어하기 위하여, 게이트 스타트 펄스(GSP: Gate Start Pulse), 게이트 쉬프트 클럭(GSC: Gate Shift Clock), 게이트 출력 인에이블 신호(GOE: Gate Output Enable) 등을 포함하는 각종 게이트 제어 신호(GCS: Gate Control Signal)를 출력한다. For example, in order to control the gate driver 130, the timing controller 140 generates a gate start pulse (GSP), a gate shift clock (GSC), a gate output enable signal GOE : Gate Output Enable), and the like.

여기서, 게이트 스타트 펄스(GSP)는 게이트 드라이버(130)를 구성하는 하나 이상의 게이트 드라이버 집적회로의 동작 스타트 타이밍을 제어한다. 게이트 쉬프트 클럭(GSC)은 하나 이상의 게이트 드라이버 집적회로에 공통으로 입력되는 클럭 신호로서, 스캔 신호(게이트 펄스)의 쉬프트 타이밍을 제어한다. 게이트 출력 인에이블 신호(GOE)는 하나 이상의 게이트 드라이버 집적회로의 타이밍 정보를 지정하고 있다. Here, the gate start pulse GSP controls the operation start timing of one or more gate driver integrated circuits constituting the gate driver 130. The gate shift clock GSC is a clock signal commonly input to one or more gate driver integrated circuits, and controls the shift timing of the scan signal (gate pulse). The gate output enable signal GOE specifies the timing information of one or more gate driver ICs.

또한, 타이밍 컨트롤러(140)는, 데이터 드라이버(120)를 제어하기 위하여, 소스 스타트 펄스(SSP: Source Start Pulse), 소스 샘플링 클럭(SSC: Source Sampling Clock), 소스 출력 인에이블 신호(SOE: Source Output Enable) 등을 포함하는 각종 데이터 제어 신호(DCS: DATA Control Signal)를 출력한다. The timing controller 140 includes a source start pulse SSP, a source sampling clock SSC, a source output enable signal SOE, Output enable (DCS) data control signals.

여기서, 소스 스타트 펄스(SSP)는 데이터 드라이버(120)를 구성하는 하나 이상의 소스 드라이버 집적회로의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 소스 드라이버 집적회로 각각에서 데이터의 샘플링 타이밍을 제어하는 클럭 신호이다. 소스 출력 인에이블 신호(SOE)는 데이터 드라이버(120)의 출력 타이밍을 제어한다. Here, the source start pulse SSP controls the data sampling start timing of one or more source driver integrated circuits constituting the data driver 120. The source sampling clock SSC is a clock signal for controlling sampling timing of data in each of the source driver integrated circuits. The source output enable signal SOE controls the output timing of the data driver 120.

본 실시예들에 따른 표시장치(100)는 액정표시장치, 유기발광표시장치, 플라즈마 표시장치 등의 다양한 타입의 디스플레이일 수 있다. The display device 100 according to the present embodiments may be various types of displays such as a liquid crystal display device, an organic light emitting display device, a plasma display device, and the like.

본 실시예들에 따른 표시패널(110)에 배열된 각 서브픽셀(SP)의 구조는 디스플레이 타입에 따라 다양하게 설계될 수 있다. The structure of each sub-pixel SP arranged in the display panel 110 according to the present embodiments can be variously designed according to the display type.

본 실시예들에 따른 표시장치(100)가 유기발광표시장치인 경우, 표시패널(110)에 배열된 각 서브픽셀(SP)은, 기본적으로, 자체 발광 소자인 유기발광다이오드(OLED: Organic Light Emitting Diode)와, 유기발광다이오드(OLED)를 구동하기 위한 구동 트랜지스터(Driving Transistor) 등을 포함하여 구성될 수 있다. When the display device 100 according to the present embodiment is an organic light emitting display device, each subpixel SP arranged in the display panel 110 basically includes an organic light emitting diode (OLED) Emitting diode (OLED), a driving transistor for driving the organic light emitting diode (OLED), and the like.

각 서브픽셀(SP)을 구성하는 회로 소자의 종류 및 개수는, 제공 기능 및 설계 방식 등에 따라 다양하게 정해질 수 있다.The types and the number of the circuit elements constituting each subpixel SP can be variously determined depending on the providing function, the design method, and the like.

아래에서는, 본 실시예들에 따른 표시장치(100)가 유기발광표시장치인 경우, 표시패널(110)에 배열된 각 서브픽셀(SP)의 구조를 도 2 및 도 3을 참조하여 예시적으로 설명한다. Hereinafter, when the display device 100 according to the present embodiment is an organic light emitting display device, the structure of each subpixel SP arranged on the display panel 110 is exemplarily described with reference to FIGS. 2 and 3 Explain.

도 2는 본 실시예들에 따른 표시장치(100)의 서브픽셀 구조의 예시도이다.2 is an exemplary view of a subpixel structure of the display device 100 according to the present embodiments.

도 2를 참조하면, 본 실시예들에 따른 표시장치(100)에서, 각 서브픽셀(SP)은, 기본적으로, 유기발광다이오드(OLED)와, 유기발광다이오드(OLED)를 구동하는 구동 트랜지스터(DRT: Driving Transistor)와, 구동 트랜지스터(DRT)의 게이트 노드에 해당하는 제1 노드(N1)로 데이터 전압을 전달해주기 위한 제1 트랜지스터(T1)와, 영상 신호 전압에 해당하는 데이터 전압(VDATA) 또는 이에 대응되는 전압을 한 프레임 시간 동안 유지하는 스토리지 캐패시터(Cst: Storage Capacitor)를 포함하여 구성될 수 있다. Referring to FIG. 2, in the display device 100 according to the present embodiment, each sub-pixel SP basically includes an organic light emitting diode OLED, a driving transistor (not shown) for driving the organic light emitting diode OLED A first transistor T1 for transmitting a data voltage to a first node N1 corresponding to a gate node of the driving transistor DRT and a data voltage VDATA corresponding to a video signal voltage, Or a storage capacitor (Cst) for maintaining the voltage corresponding thereto for one frame time.

유기발광다이오드(OLED)는 제1전극(예: 애노드 전극 또는 캐소드 전극), 유기층 및 제2전극(예: 캐소드 전극 또는 애노드 전극) 등으로 이루어질 수 있다. The organic light emitting diode OLED may include a first electrode (e.g., an anode electrode or a cathode electrode), an organic layer, and a second electrode (e.g., a cathode electrode or an anode electrode).

유기발광다이오드(OLED)의 제2전극에는 기저 전압(EVSS)이 인가될 수 있다. A base voltage EVSS may be applied to the second electrode of the organic light emitting diode OLED.

구동 트랜지스터(DRT)는 유기발광다이오드(OLED)로 구동 전류를 공급해줌으로써 유기발광다이오드(OLED)를 구동해준다. The driving transistor DRT drives the organic light emitting diode OLED by supplying a driving current to the organic light emitting diode OLED.

구동 트랜지스터(DRT)는 제1 노드(N1), 제2 노드(N2) 및 제3노드(N3)를 갖는다. The driving transistor DRT has a first node N1, a second node N2, and a third node N3.

구동 트랜지스터(DRT)의 제1 노드(N1)는 게이트 노드에 해당하는 노드로서, 제1 트랜지스터(T1)의 소스 노드 또는 드레인 노드와 전기적으로 연결될 수 있다. The first node N1 of the driving transistor DRT is a node corresponding to a gate node and may be electrically connected to a source node or a drain node of the first transistor T1.

구동 트랜지스터(DRT)의 제2 노드(N2)는 유기발광다이오드(OLED)의 제1전극과 전기적으로 연결될 수 있으며, 소스 노드 또는 드레인 노드일 수 있다. The second node N2 of the driving transistor DRT may be electrically connected to the first electrode of the organic light emitting diode OLED and may be a source node or a drain node.

구동 트랜지스터(DRT)의 제3노드(N3)는 구동전압(EVDD)이 인가되는 노드로서, 구동전압(EVDD)을 공급하는 구동전압 라인(DVL: Driving Voltage Line)과 전기적으로 연결될 수 있으며, 드레인 노드 또는 소스 노드일 수 있다. The third node N3 of the driving transistor DRT may be electrically connected to a driving voltage line DVL that supplies a driving voltage EVDD as a node to which the driving voltage EVDD is applied, Node or source node.

제1 트랜지스터(T1)는 데이터 라인(DL)과 구동 트랜지스터(DRT)의 제1 노드(N1) 사이에 전기적으로 연결되고, 게이트 라인을 통해 스캔 신호(SCAN)를 게이트 노드로 인가 받아 제어될 수 있다. The first transistor T1 is electrically connected between the data line DL and the first node N1 of the driving transistor DRT and receives the scan signal SCAN through the gate line have.

이러한 제1 트랜지스터(T1)는 스캔 신호(SCAN)에 의해 턴-온 되어 데이터 라인(DL)으로부터 공급된 데이터 전압(VDATA)을 구동 트랜지스터(DRT)의 제1 노드(N1)로 전달해줄 수 있다. The first transistor T1 may be turned on by the scan signal SCAN to transfer the data voltage VDATA supplied from the data line DL to the first node N1 of the driving transistor DRT .

스토리지 캐패시터(Cst)는 구동 트랜지스터(DRT)의 제1 노드(N1)와 제2 노드(N2) 사이에 전기적으로 연결될 수 있다. The storage capacitor Cst may be electrically connected between the first node N1 and the second node N2 of the driving transistor DRT.

도 3은 본 실시예들에 따른 표시장치(100)의 서브픽셀 구조의 다른 예시도이다. 3 is another example of the sub-pixel structure of the display device 100 according to the present embodiments.

도 3을 참조하면, 본 실시예들에 따른 표시패널(110)에 배치된 각 서브픽셀은, 일 예로, 유기발광다이오드(OLED), 구동 트랜지스터(DRT), 제1 트랜지스터(T1) 및 스토리지 캐패시터(Cst) 이외에, 제2 트랜지스터(T2)를 더 포함할 수 있다. Referring to FIG. 3, each subpixel disposed in the display panel 110 according to the present exemplary embodiment includes, for example, an organic light emitting diode OLED, a driving transistor DRT, a first transistor T1, (Cst), and a second transistor (T2).

도 3을 참조하면, 제2 트랜지스터(T2)는 구동 트랜지스터(DRT)의 제2 노드(N2)와 기준 전압(VREF: Reference Voltage)을 공급하는 기준 전압 라인(RVL: Reference Voltage Line) 사이에 전기적으로 연결되고, 게이트 노드로 스캔 신호의 일종인 센싱 신호(SENSE)를 인가 받아 제어될 수 있다. 3, the second transistor T2 is electrically connected between the second node N2 of the driving transistor DRT and a reference voltage line RVL for supplying a reference voltage VREF And may be controlled by receiving a sensing signal SENSE, which is a kind of a scan signal, to the gate node.

전술한 제2 트랜지스터(T2)를 더 포함함으로써, 서브픽셀(SP) 내 구동 트랜지스터(DRT)의 제2 노드(N2)의 전압 상태를 효과적으로 제어해줄 수 있다. By further including the second transistor T2 described above, the voltage state of the second node N2 of the driving transistor DRT in the sub-pixel SP can be effectively controlled.

이러한 제2 트랜지스터(T2)는 센싱 신호(SENSE)에 의해 턴-온 되어 기준 전압 라인(RVL)을 통해 공급되는 기준 전압(VREF)을 구동 트랜지스터(DRT)의 제2 노드(N2)에 인가해준다. The second transistor T2 is turned on by the sensing signal SENSE and applies a reference voltage VREF supplied through the reference voltage line RVL to the second node N2 of the driving transistor DRT .

또한, 제2 트랜지스터(T2)는 구동 트랜지스터(DRT)의 제2 노드(N2)에 대한 전압 센싱 경로 중 하나로 활용될 수 있다. Also, the second transistor T2 may be utilized as one of the voltage sensing paths for the second node N2 of the driving transistor DRT.

한편, 스캔 신호(SCAN) 및 센싱 신호(SENSE)는 별개의 게이트 신호일 수 있다. 이 경우, 스캔 신호(SCAN) 및 센싱 신호(SENSE)는, 서로 다른 게이트 라인을 통해, 제1 트랜지스터(T1)의 게이트 노드 및 제2 트랜지스터(T2)의 게이트 노드로 각각 인가될 수도 있다. Meanwhile, the scan signal SCAN and the sense signal SENSE may be separate gate signals. In this case, the scan signal SCAN and the sense signal SENSE may be respectively applied to the gate node of the first transistor T1 and the gate node of the second transistor T2 through different gate lines.

경우에 따라서는, 스캔 신호(SCAN) 및 센싱 신호(SENSE)는 동일한 게이트 신호일 수도 있다. 이 경우, 스캔 신호(SCAN) 및 센싱 신호(SENSE)는 동일한 게이트 라인을 통해 제1 트랜지스터(T1)의 게이트 노드 및 제2 트랜지스터(T2)의 게이트 노드에 공통으로 인가될 수도 있다. In some cases, the scan signal SCAN and the sense signal SENSE may be the same gate signal. In this case, the scan signal SCAN and the sense signal SENSE may be commonly applied to the gate node of the first transistor T1 and the gate node of the second transistor T2 through the same gate line.

도 2 및 도 3을 참조하면, 구동 트랜지스터(DRT), 제1 트랜지스터(T1) 및 제2 트랜지스터(T2) 각각은, n 타입 또는 p 타입으로도 구현될 수도 있다. 2 and 3, each of the driving transistor DRT, the first transistor T1 and the second transistor T2 may be implemented as an n-type or a p-type.

도 2 및 도 3을 참조하면, 스토리지 캐패시터(Cst)는, 구동 트랜지스터(DRT)의 제1 노드(N1)와 제2 노드(N2) 사이에 존재하는 내부 캐패시터(Internal Capacitor)인 기생 캐패시터(예: Cgs, Cgd)가 아니라, 구동 트랜지스터(DRT)의 외부에 의도적으로 설계한 외부 캐패시터(External Capacitor)이다.2 and 3, the storage capacitor Cst includes a parasitic capacitor (internal capacitor) which is an internal capacitor existing between the first node N1 and the second node N2 of the driving transistor DRT : Cgs, Cgd), but an external capacitor designed intentionally outside the driving transistor DRT.

도 4는 본 실시예들에 따른 표시장치(100)의 시스템 구현 예시도이다. 단, 도 4에서는, 본 실시예들에 따른 표시장치(100)가 2개의 소스 인쇄회로기판(S-PCB_1, S-PCB_2)를 포함하는 경우를 예로 든 것이다.4 is a system implementation example of the display device 100 according to the present embodiments. 4 shows an example in which the display device 100 according to the present embodiment includes two source printed circuit boards (S-PCB_1, S-PCB_2).

도 4를 참조하면, 본 실시예들에 따른 표시장치(100)는, 표시패널(110)과, 표시패널(110)의 일 측에 전기적으로 연결된 하나 이상의 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과, 하나 이상의 제1 케이블(FFC)을 통해, 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 전기적으로 연결된 인터페이스 인쇄회로기판(IF-PCB)과, 하나 이상의 제2 케이블(CC)을 통해, 인터페이스 인쇄회로기판(IF-PCB)과 전기적으로 연결된 컨트롤 인쇄회로기판(C-PCB)과, 컨트롤 인쇄회로기판(C-PCB)과 전기적으로 연결된 파워 보드(PB) 등을 포함할 수 있다. 4, the display device 100 according to the present embodiment includes a display panel 110 and at least one source printed circuit board (S-PCB_1, S (not shown)) electrically connected to one side of the display panel 110 (IF-PCB) electrically connected to the source printed circuit boards (S-PCB_1, S-PCB_2) via at least one first cable (FFC) A control printed circuit board (C-PCB) electrically connected to the interface printed circuit board (IF-PCB) via a printed circuit board (PCB) and a power board (PB) electrically connected to the control printed circuit board can do.

도 4를 참조하면, 게이트 드라이버(120)는 칩 온 필름(Chip On Film) 타입으로 구현될 수 있다. Referring to FIG. 4, the gate driver 120 may be implemented as a chip-on-film type.

이 경우, 게이트 드라이버(120)는, 표시패널(110)에 전기적으로 연결된 게이트 측 회로 필름(GF)과, 게이트 측 회로 필름(GF) 상에 실장 된 게이트 드라이버 집적회로(GDIC)를 포함하여 구성될 수 있다. In this case, the gate driver 120 includes a gate side circuit film GF electrically connected to the display panel 110, and a gate driver integrated circuit (GDIC) mounted on the gate side circuit film GF .

도 4를 참조하면, 데이터 드라이버(120)는 칩 온 필름(Chip On Film) 타입으로 구현될 수 있다. Referring to FIG. 4, the data driver 120 may be implemented as a chip-on-film type.

이 경우, 데이터 드라이버(120)는, 표시패널(110)의 일 측과 소스 인쇄회로기판의 일 측을 전기적으로 연결해주는 회로 필름(SF)과, 회로 필름(SF) 상에 실장 된 소스 드라이버 집적회로(SDIC)를 더 포함할 수 있다. In this case, the data driver 120 includes a circuit film SF for electrically connecting one side of the display panel 110 and one side of the source printed circuit board, and a source driver IC (not shown) mounted on the circuit film SF Circuit (SDIC).

소스 인쇄회로기판(S-PCB_1, S-PCB_2)은, 데이터 드라이버(120)로 영상 데이터, 각종 전원 등을 공급하기 위한 인쇄회로기판이다. The source printed circuit boards (S-PCB_1 and S-PCB_2) are printed circuit boards for supplying image data, various power supplies, and the like to the data driver 120.

소스 인쇄회로기판의 개수는 표시패널(110)의 크기에 따라 달라질 수 있다. The number of source printed circuit boards may vary depending on the size of the display panel 110.

컨트롤 인쇄회로기판(C-PCB)에는 컨트롤러(140) 등이 실장 되어 있을 수 있다. A controller 140 or the like may be mounted on the control printed circuit board (C-PCB).

컨트롤 인쇄회로기판(C-PCB)에는 파워 관리 집적회로(PMIC: Power Management IC) 등이 더 실장 될 수도 있다. A power management IC (PMIC) or the like may be further mounted on the control printed circuit board (C-PCB).

소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 컨트롤 인쇄회로기판(C-PCB) 사이에는 인터페이스 인쇄회로기판(IF-PCB)이 존재한다. An interface printed circuit board (IF-PCB) exists between the source printed circuit boards (S-PCB_1, S-PCB_2) and the control printed circuit board (C-PCB).

소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 인터페이스 인쇄회로기판(IF-PCB)은, 가요성 플랫 케이블(Flexible Flat Cable)에 해당하는 제1 케이블(FFC)을 통해 전기적으로 연결될 수 있다. The source printed circuit boards S-PCB_1 and S-PCB_2 and the interface printed circuit board IF-PCB may be electrically connected through a first cable FFC corresponding to a flexible flat cable .

인터페이스 인쇄회로기판(IF-PCB)과 컨트롤 인쇄회로기판(C-PCB)은, 하니스 케이블(Harness Cable) 등의 제2 케이블(CC)을 통해, 전기적으로 연결될 수 있다. The interface printed circuit board (IF-PCB) and the control printed circuit board (C-PCB) can be electrically connected via a second cable (CC) such as a harness cable.

파워 보드(PB)에는, 메인 컨트롤러, 메인 파워 컨트롤러, 또는 메인 파워 공급 회로 등이 실장 되어 있을 수 있다. A main controller, a main power controller, a main power supply circuit, or the like may be mounted on the power board PB.

컨트롤 인쇄회로기판(C-PCB)과 파워 보드(PB)는 연결 케이블 등을 통해 전기적으로 연결될 수 있다. The control printed circuit board (C-PCB) and the power board (PB) can be electrically connected through a connecting cable or the like.

한편, 표시패널(110)에 배열된 각 서브픽셀(SP)은 구동전압(EVDD)을 이용하여 구동된다. On the other hand, each subpixel SP arranged in the display panel 110 is driven by using the driving voltage EVDD.

이러한 구동전압(EVDD)은 파워 보드(PB)에서 출력되어 소정의 경로(구동전압 전달경로)를 거쳐서 표시패널(110)로 공급된다. The driving voltage EVDD is output from the power board PB and supplied to the display panel 110 through a predetermined path (driving voltage transmission path).

구동전압(EVDD)은 파워 보드(PB) 상에 위치하는 구동전압 공급회로(400)에서 출력된다. The drive voltage EVDD is outputted from the drive voltage supply circuit 400 located on the power board PB.

구동전압 공급회로(400)의 구동전압 출력 지점(OUT)에서 출력된 구동전압(EVDD)은, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2)를 거치고, 소스 인쇄회로기판(S-PCB-1, S-PCB-2) 상의 구동전압 입력 지점(IN)으로 출력된다. The drive voltage EVDD output from the drive voltage output point OUT of the drive voltage supply circuit 400 is supplied to the power board PB, the control printed circuit board C-PCB, the second cable CC, PCB-1, S-PCB-1, and S-PCB-2 through a printed circuit board (IF-PCB), a first cable (FFC), and a source printed circuit board (S- 2) to the driving voltage input point IN.

즉, 구동전압 전달경로는, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2) 등으로 이루어진다. That is, the driving voltage transmission path is formed by connecting the power board PB, the control printed circuit board C-PCB, the second cable CC, the interface printed circuit board IF-PCB, the first cable FFC, Circuit boards (S-PCB-1, S-PCB-2) and the like.

구동전압 입력 지점(IN)에서 출력된 구동전압(EVDD)은, 소스 측 회로 필름(SF) 또는 소스 드라이버 집적회로(SDIC)를 통해, 표시패널(110)로 인가될 수 있다.The drive voltage EVDD output from the drive voltage input point IN can be applied to the display panel 110 through the source side circuit film SF or the source driver integrated circuit SDIC.

즉, 구동전압 전달경로는, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2)과 함께, 소스 측 회로 필름(SF) 또는 소스 드라이버 집적회로(SDIC)를 더 포함하여 이루어질 수 있다. That is, the driving voltage transmission path is formed by connecting the power board PB, the control printed circuit board C-PCB, the second cable CC, the interface printed circuit board IF-PCB, the first cable FFC, Side circuit film SF or a source driver IC (SDIC) together with the circuit boards S-PCB-1 and S-PCB-2.

전술한 바와 같이, 데이터 드라이버(120)가 회로 필름(SF)과 소스 드라이버 집적회로(SDIC)를 포함하여 칩 온 필름 타입으로 구현하고, 회로 필름(SF)을 통해, 소스 인쇄회로기판과 표시패널을 전기적으로 연결해줌으로써, 표시패널(110)에서의 데이터 드라이버(120)의 연결 영역의 크기를 줄여줄 수 있다. 이를 통해, 작은 베젤의 표시패널(110)을 제작할 수 있는 이점이 있다. As described above, the data driver 120 is implemented as a chip-on-film type including a circuit film SF and a source driver IC (SDIC), and is connected to the source printed circuit board and the display panel The size of the connection area of the data driver 120 in the display panel 110 can be reduced. Thereby, there is an advantage that a display panel 110 of a small bezel can be produced.

도 5는 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로와 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 나타낸 도면이다. 5 is a diagram showing the driving voltage transmission path and the voltage drop of the driving voltage EVDD on the driving voltage transmission path in the display device 100 according to the present embodiments.

도 4의 시스템 구현 예시에 따르면, 도 5에 도시된 바와 같이, 구동전압 공급회로(400)에서 최초로 출력된 구동전압(EVDD)은, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2)을 거쳐서 칩 온 필름 타입의 데이터 드라이버(120)를 통해 표시패널(110)로 인가된다. 5, the drive voltage EVDD first outputted from the drive voltage supply circuit 400 is supplied to the power board PB, the control printed circuit board (C-PCB) Through a second cable (CC), an interface printed circuit board (IF-PCB), a first cable (FFC) and a source printed circuit board (S-PCB-1, S-PCB- And is applied to the display panel 110 through the driver 120.

파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2), 칩 온 필름 타입의 데이터 드라이버(120) 등이 구동전압 전달 경로(EVDD Transmission Path)에 해당한다. (PCB), a first cable (FFC), a source printed circuit board (S-PCB-1), a printed circuit board , S-PCB-2) and a chip-on-film type data driver 120 correspond to a drive voltage transmission path (EVDD transmission path).

만약, 구동전압 전달 경로를 파워 보드(PB) 상의 구동전압 출력 지점(OUT)에서, 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2)을 거쳐, 소스 인쇄회로기판(S-PCB-1, S-PCB-2) 상의 구동전압 입력 지점(IN)까지로 볼 수도 있다. If the driving voltage transmission path is connected to the control PCB (C-PCB), the second cable (CC), the interface printed circuit board (IF-PCB) 1 (S-PCB-1, S-PCB-2) via a cable (FFC) and a source printed circuit board ).

도 5를 참조하면, 표시패널(110)의 크기가 커짐에 따라 구동전압 전달 경로는 길어진다. Referring to FIG. 5, as the size of the display panel 110 increases, the drive voltage transmission path becomes longer.

특히, 컨트롤 인쇄회로기판(C-PCB) 상의 전송부(TX)에서 인터페이스 인쇄회로기판(IF-PCB) 상의 수신부(RX)를 전기적으로 연결해주는 제2 케이블(CC)의 길이가 상당히 길다. Particularly, the length of the second cable CC for electrically connecting the receiving portion RX on the interface printed circuit board IF-PCB to the transmitting portion TX on the control printed circuit board (C-PCB) is considerably long.

이와 같이, 구동전압 전달 경로의 길이가 긴 경우, 구동전압 전달 경로 상에서 구동전압(EVDD)의 전압강하가 발생할 수 있다. As described above, when the length of the driving voltage transmission path is long, a voltage drop of the driving voltage EVDD may occur on the driving voltage transmission path.

이 경우, 정상적인 패널 구동을 위해 원하는 타겟 전압 값(Va)보다 낮은 전압 값(Vb)을 갖는 구동전압(EVDD)이 표시패널(110)로 실제로 인가된다. In this case, a drive voltage EVDD having a voltage value Vb lower than the target voltage value Va desired for the normal panel driving is actually applied to the display panel 110. [

전압강하 량(Va-Vb)이 커지게 되면, 정상적인 패널 구동이 되지 못하고, 화상 품질이 크게 저하될 수도 있다. If the voltage drop amount (Va-Vb) becomes large, normal panel drive can not be performed, and the image quality may be greatly deteriorated.

이에, 본 실시예들은 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 방법과 회를 제공한다. Thus, these embodiments provide a method and circuit for compensating the voltage drop of the drive voltage EVDD on the drive voltage transmission path.

도 6은 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 회로를 나타낸 도면이고, 도 7은 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하 보상을 위한 구동전압 모니터링 경로와, 구동전압(EVDD)의 전압강하 보상에 따라 보정된 구동전압(EVDD)을 나타낸 도면이다. 6 is a diagram showing a circuit for compensating for the voltage drop of the driving voltage EVDD on the driving voltage transmission path in the display device 100 according to the present embodiments. 100, a driving voltage monitoring path for compensating for a voltage drop of the driving voltage EVDD on the driving voltage transmission path and a driving voltage EVDD corrected according to the voltage drop compensation of the driving voltage EVDD.

도 6을 참조하면, 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 회로는, 표시패널(110)의 일 측에 연결된 하나 이상의 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과, 하나 이상의 제1 케이블(FFC)을 통해 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 연결된 인터페이스 인쇄회로기판(IF-PCB)과, 하나 이상의 제2 케이블(CC)을 통해 인터페이스 인쇄회로기판(IF-PCB)과 전기적으로 연결된 컨트롤 인쇄회로기판(C-PCB)과, 컨트롤 인쇄회로기판(C-PCB)과 연결된 파워 보드(PB)와, 파워 보드(PB) 상에 위치하며 구동전압(EVDD)을 출력하는 구동전압 공급회로(400) 등을 포함할 수 있다. 6, a circuit for compensating for the voltage drop of the driving voltage EVDD on the driving voltage transmission path in the display device 100 according to the present embodiment includes at least one circuit connected to one side of the display panel 110, An interface printed circuit board (IF-PCB) connected to the source printed circuit boards (S-PCB_1, S-PCB_2) via at least one first cable (FFC) A control printed circuit board (C-PCB) electrically connected to the interface printed circuit board (IF-PCB) via at least one second cable CC and a power board PB connected to the control printed circuit board (C-PCB) A driving voltage supply circuit 400 which is located on the power board PB and outputs a driving voltage EVDD, and the like.

도 6을 참조하면, 구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 표시패널(110)에 배열된 각 서브픽셀(SP)의 구동을 위하여 모든 서브픽셀(SP)로 공통으로 인가되는 공통전압일 수 있다. 6, the driving voltage EVDD output from the driving voltage supply circuit 400 is commonly applied to all subpixels SP for driving each subpixel SP arranged in the display panel 110 It may be a common voltage to be applied.

도 6을 참조하면, 구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 인터페이스 인쇄회로기판(IF-PCB) 및 소스 인쇄회로기판(S-PCB_1, S-PCB_2)을 거쳐 표시패널(110)로 인가될 수 있다. 6, the drive voltage EVDD output from the drive voltage supply circuit 400 is supplied to the power board PB, the control printed circuit board C-PCB, the interface printed circuit board IF- And may be applied to the display panel 110 via the printed circuit boards (S-PCB_1, S-PCB_2).

도 6을 참조하면, 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 회로는, 표시패널(110)로의 구동전압 입력 지점(IN)에서 구동전압(EVDD)의 전압 값을 모니터링 하고, 모니터링 된 전압 값(Vb)과 희망 전압 값(Va)을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로(600)를 더 포함할 수 있다. 6, a circuit for compensating for the voltage drop of the driving voltage EVDD on the driving voltage transmission path in the display device 100 according to the present embodiment includes a driving voltage input point IN The driving voltage monitoring circuit 600 may monitor the voltage value of the driving voltage EVDD and determine the driving voltage correction value by comparing the monitored voltage value Vb with the desired voltage value Va. have.

구동전압 공급회로(400)는, 구동전압 보정 값에 따라 구동전압(EVDD)을 보정하여 출력할 수 있다. The driving voltage supply circuit 400 can correct the driving voltage EVDD according to the driving voltage correction value and output it.

전술한 바에 따르면, 표시패널(110)로 실제로 인가되는 구동전압(EVDD)을 모니터링 하여, 구동전압(EVDD)을 보정해줌으로써, 구동전압 전달 경로 상에서 구동전압(EVDD)의 전압강하가 발생하더라도, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)을 표시패널(110)로 인가해줄 수 있다. Even if a voltage drop of the driving voltage EVDD occurs on the driving voltage transmission path by monitoring the driving voltage EVDD actually applied to the display panel 110 and correcting the driving voltage EVDD, It is possible to apply the driving voltage EVDD to the display panel 110 which enables normal panel driving.

본 실시예들에 따른 표시장치(100)는, 구동전압 모니터링 회로(600)가 표시패널(110)로 인가되는 구동전압(EVDD)을 모니터링 하기 위한 별도의 구동전압 모니터링 라인(610)을 더 포함할 수 있다. The display apparatus 100 according to the present embodiment further includes a separate driving voltage monitoring line 610 for monitoring the driving voltage EVDD applied to the display panel 110 by the driving voltage monitoring circuit 600 can do.

구동전압 모니터링 라인(610)은, 소스 인쇄회로기판(S-PCB_1, S-PCB_2) 상의 구동전압 입력 지점(IN)으로부터 인터페이스 인쇄회로기판(IF-PCB) 및 컨트롤 인쇄회로기판(C-PCB)을 거쳐 파워 보드(PB)까지 배치될 수 있다. The driving voltage monitoring line 610 is connected to the interface printed circuit board IF-PCB and the control printed circuit board C-PCB from the driving voltage input point IN on the source printed circuit boards S-PCB_1 and S- To the power board (PB).

구동전압 모니터링 회로(600)는, 구동전압 입력 지점(IN)에서 구동전압(EVDD)의 전압 값(즉, 표시패널(110)로 인가되는 구동전압(EVDD)의 전압 값)을 구동전압 모니터링 라인(610)을 통해 모니터링 할 수 있다. The driving voltage monitoring circuit 600 outputs the voltage value of the driving voltage EVDD (i.e., the voltage value of the driving voltage EVDD applied to the display panel 110) at the driving voltage input point IN, Lt; RTI ID = 0.0 > 610 < / RTI >

전술한 구동전압 모니터링 라인(610)을 통해 표시패널(110)로 실제로 인가되는 구동전압(EVDD)의 전압 값을 정확하게 모니터링 할 수 있다. The voltage value of the driving voltage EVDD actually applied to the display panel 110 can be accurately monitored through the driving voltage monitoring line 610 described above.

도 7을 참조하여 구동전압 보상 방법을 설명한다. The driving voltage compensation method will be described with reference to FIG.

일 예로, 구동전압 모니터링 라인(610)에서 전압 강하가 거의 발생하지 않는 경우, 구동전압 모니터링 회로(600)는 구동전압 모니터랑 라인(610)을 통해 측정된 전압 값은 표시패널(110)로 실제로 인가되는 구동전압(EVDD)의 전압 값(Vb)과 거의 동일할 것이다. For example, when a voltage drop is hardly generated in the driving voltage monitoring line 610, the driving voltage monitoring circuit 600 may detect that the voltage value measured through the driving voltage monitor and the line 610 is actually It will be almost the same as the voltage value Vb of the applied driving voltage EVDD.

이 경우, 구동전압 모니터링 회로(600)는, 구동전압 공급회로(400)에서 출력한 전압 값(Va)에서 측정 값(Vb, 표시패널(110)로 실제 인가된 전압 값과 거의 동일함)을 차감하여 구동전압 전달 경로의 전압 강하량을 산출할 수 있고, 산출된 전압 강하량에 근거하여 구동전압 보정 값을 결정할 수 있다. In this case, the driving voltage monitoring circuit 600 outputs the measured value (Vb, substantially equal to the voltage value actually applied to the display panel 110) from the voltage value Va output from the driving voltage supply circuit 400 to The voltage drop amount of the drive voltage transmission path can be calculated and the drive voltage correction value can be determined based on the calculated voltage drop amount.

구동전압 보정 값은 구동전압 공급회로(400)에서 이전에 출력한 구동전압(EVDD)의 전압 값(Va)에서 전압 강하량(Va-Vb)을 더한 값일 수 있다. The drive voltage correction value may be a value obtained by adding the voltage drop amount Va-Vb from the voltage value Va of the drive voltage EVDD previously output from the drive voltage supply circuit 400. [

다른 예로, 구동전압 모니터링 라인(610)에서 전압 강하가 구동전압 전달 경로의 전압 강하와 동일하게 발생하는 경우, 구동전압 모니터링 회로(600)는 구동전압 모니터랑 라인(610)을 통해 측정된 전압 값은, 구동전압 공급회로(400)에서 출력한 구동전압(EVDD)의 전압 값(Va)에서 2차례의 전압 강하가 발생한 전압 값일 수 있다. In another example, when the voltage drop in the drive voltage monitoring line 610 occurs in the same manner as the voltage drop in the drive voltage transmission path, the drive voltage monitoring circuit 600 monitors the drive voltage monitor 610, May be a voltage value at which a voltage drop occurs twice from the voltage value Va of the drive voltage EVDD output from the drive voltage supply circuit 400. [

만약, 구동전압 전달 경로의 전압 강하량이 Va-Vb이고, 구동전압 모니터링 라인(610)의 전압 강하량도 Va-Vb라고 가정할 때, 구동전압 모니터링 회로(600)는, 구동전압 공급회로(400)에서 출력한 구동전압(EVDD)의 전압 값(Va)에서 구동전압 모니터랑 라인(610)을 통해 측정된 전압 값(Va-(Va-Vb)-(Va-Vb))을 차감하고, 차감하여 얻은 값(2Va-2Vb)을 2로 나누어 구동전압 전달 경로의 전압 강하량(Va-Vb)을 산출할 수 있다. Assuming that the voltage drop amount of the driving voltage transmission path is Va-Vb and the voltage drop amount of the driving voltage monitoring line 610 is Va-Vb, the driving voltage monitoring circuit 600 controls the driving voltage supply circuit 400, (Va-Va-Vb) - (Va-Vb) measured through the driving voltage monitor line 610 from the voltage value Va of the driving voltage EVDD The voltage drop (Va-Vb) of the driving voltage transmission path can be calculated by dividing the obtained value (2Va-2Vb) by 2.

구동전압 모니터링 회로(600)는, 산출된 전압 강하량(Va-Vb)에 근거하여 구동전압 보정 값을 결정할 수 있다. The drive voltage monitoring circuit 600 can determine the drive voltage correction value based on the calculated voltage drop amount Va-Vb.

구동전압 보정 값은 구동전압 공급회로(400)에서 이전에 출력한 구동전압(EVDD)의 전압 값(Va)에서 전압 강하량(Va-Vb)을 더한 값일 수 있다. The drive voltage correction value may be a value obtained by adding the voltage drop amount Va-Vb from the voltage value Va of the drive voltage EVDD previously output from the drive voltage supply circuit 400. [

도 6에 도시된 바와 같이, 소스 인쇄회로기판이 2개 이상인 경우, 2개 이상의 소스 인쇄회로기판 중에서 가운데 위치한 2개의 소스인쇄회로기판인 제1 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 제2 소스 인쇄회로기판(S-PCB_1, S-PCB_2) 각각은 2개의 제1 케이블(FFC)을 통해, 인터페이스 인쇄회로기판(IF-PCB)과 전기적으로 연결될 수 있다. 6, when two or more source printed circuit boards are used, a first source printed circuit board (S-PCB_1, S-PCB_2) which is two source printed circuit boards positioned at the center among two or more source printed circuit boards, And the second source printed circuit boards S-PCB_1 and S-PCB_2 may be electrically connected to the interface printed circuit board IF-PCB via two first cables FFC.

또한, 인터페이스 인쇄회로기판(IF-PCB)과 컨트롤 인쇄회로기판(C-PCB)은, 제1 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 제2 소스 인쇄회로기판(S-PCB_1, S-PCB_2) 사이로 지나가는 제2 케이블(CC)을 통해 전기적으로 연결될 수 있다. The interface printed circuit board IF-PCB and the control printed circuit board C-PCB are connected to the first source printed circuit board S-PCB_1 and the second source printed circuit board S-PCB_1, S-PCB_2) through the second cable (CC).

또한, 제1 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 제2 소스 인쇄회로기판(S-PCB_1, S-PCB_2) 각각은, 2개의 제1 케이블(FFC) 중 하나를 통해 인터페이스 인쇄회로기판(IF-PCB)에서 출력된 구동전압(EVDD)을 전달받을 수 있다. Each of the first source printed circuit boards S-PCB_1 and S-PCB_2 and the second source printed circuit boards S-PCB_1 and S-PCB_2 are connected to each other via one of two first cables FFC, And can receive the driving voltage EVDD output from the circuit board IF-PCB.

제1 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 제2 소스 인쇄회로기판(S-PCB_1, S-PCB_2) 각각은 전달된 구동전압(EVDD)을 회로 필름(SF) 또는 소스 드라이버 집적회로(SDIC)를 통해 표시패널(110)로 인가해줄 수 있다. Each of the first source printed circuit boards S-PCB_1 and S-PCB_2 and the second source printed circuit boards S-PCB_1 and S-PCB_2 may transfer the transferred driving voltage EVDD to the circuit film SF, And may be applied to the display panel 110 through a circuit (SDIC).

전술한 구조에 따르면, 2개 이상의 소스 인쇄회로기판이 존재하는 대형 표시장치(100)에 적합한 구동 회로 구조를 제공할 수 있다. According to the above-described structure, it is possible to provide a driving circuit structure suitable for a large-sized display device 100 in which two or more source printed circuit boards exist.

본 실시예들에 따른 표시패널(1100이 유기발광표시패널인 경우, 전술한 바와 같이, 표시패널(110)에서, 각 서브픽셀(SP)은, 기본적으로, 유기발광다이오드(OLED)와, 유기발광다이오드(OLED)를 구동하기 위한 구동 트랜지스터(DRT)와, 구동 트랜지스터(DRT)의 게이트 노드와 데이터 라인(DL) 사이에 전기적으로 연결된 제1 트랜지스터(T1)와, 한 프레임 시간 동안 전압 유지를 위한 스토리지 캐패시터(Cst) 등을 포함하여 구성될 수 있다. In the case where the display panel 1100 according to the present embodiment is an organic light emitting display panel, as described above, in the display panel 110, each sub pixel SP basically includes an organic light emitting diode OLED, A first transistor T1 electrically connected between the gate node of the driving transistor DRT and the data line DL and a first transistor T1 electrically connected between the gate node of the driving transistor DRT and the data line DL, And a storage capacitor (Cst) for storing data.

위에서 언급한 구동전압(EVDD)은 표시패널(110)로 인가되어, 구동 트랜지스터(DRT)의 제3 노드(N3)에 해당하는 드레인 노드 또는 소스 노드에 공급될 수 있다. The above-mentioned driving voltage EVDD is applied to the display panel 110 and can be supplied to the drain node or the source node corresponding to the third node N3 of the driving transistor DRT.

따라서, 유기발광표시패널인 표시패널(110)로 인가되는 구동전압(EVDD)을 모니터링 하여 보정해줌으로써, 희망하는 전압 값을 갖는 구동전압(EVDD)이 표시패널(110)로 인가되도록 해줄 수 있다. 이에 따라, 안정적인 패널 구동을 제공하여 화상 품질을 향상시켜줄 수 있고, 유기발광다이오드(OLED)의 불필요한 수명 단축을 방지해줄 수도 있다. Accordingly, the driving voltage EVDD applied to the display panel 110, which is an organic light emitting display panel, is monitored and corrected, so that the driving voltage EVDD having a desired voltage value can be applied to the display panel 110 . Accordingly, it is possible to provide stable panel driving to improve image quality and to prevent unnecessary lifetime shortening of the organic light emitting diode (OLED).

구동전압 모니터링 회로(600)는, 구동전압 모니터링 라인(610)을 통해 모니터링 된 전압 값을 미리 설정된 희망 전압 값과 비교하여, 희망 전압 값과 모니터링 된 전압 값의 차이를 토대로 구동전압 보정 값을 결정할 수 있다. The driving voltage monitoring circuit 600 compares the voltage value monitored through the driving voltage monitoring line 610 with a predetermined desired voltage value and determines a driving voltage correction value based on the difference between the desired voltage value and the monitored voltage value .

일 예로, 구동전압 모니터링 회로(600)는, 구동전압 모니터링 라인(610)을 통해 모니터링 된 전압 값이 희망 전압 값보다 낮은 경우, 즉, 전압강하가 발생한 경우, 희망 전압 값과 모니터링 된 전압 값의 차이(전압강하 량)에 근거하여 구동전압 보정 값을 결정할 수 있다. For example, the driving voltage monitoring circuit 600 may control the driving voltage monitoring circuit 600 so that the monitored voltage value is lower than the desired voltage value, that is, when a voltage drop occurs, The drive voltage correction value can be determined based on the difference (voltage drop amount).

구동전압 모니터링 회로(600)는 결정된 구동전압 보정 값을 구동전압 공급회로(400)로 제공할 수 있다. The driving voltage monitoring circuit 600 may provide the determined driving voltage correction value to the driving voltage supply circuit 400. [

이에 따라, 구동전압 공급회로(400)는 구동전압 보정 값(전압 값)에 해당하는 구동전압(EVDD)을 출력할 수 있다. Accordingly, the driving voltage supply circuit 400 can output the driving voltage EVDD corresponding to the driving voltage correction value (voltage value).

전술한 바에 따르면, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)의 전압 값이 표시패널(110)로 인가되지 않는 경우, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)의 전압 값으로 정확하게 보정해줄 수 있다. According to the above description, when the voltage value of the driving voltage EVDD enabling normal panel driving is not applied to the display panel 110, the voltage value of the driving voltage EVDD enabling normal panel driving can be accurately corrected I can do it.

도 7을 참조하여 구동전압 보상 방식을 예를 들어 설명한다. The driving voltage compensation method will be described with reference to FIG.

표시패널(110)에 Va 전압 값을 갖는 구동전압(EVDD)이 인가되기를 희망하여, 구동전압 공급회로(400)에서 Va 전압 값을 갖는 구동전압(EVDD)을 출력한다고 가정한다. It is assumed that a drive voltage EVDD having a Va voltage value is to be applied to the display panel 110 and that the drive voltage supply circuit 400 outputs a drive voltage EVDD having a Va voltage value.

구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 구동전압 전달 경로를 거치면서 전압강하가 발생한다. The driving voltage EVDD output from the driving voltage supply circuit 400 has a voltage drop through the driving voltage transmission path.

이에 따라, 표시패널(110)로 실제로 인가되는 구동전압(EVDD)의 전압 값은 Va보다 낮은 전압 값인 Vb이다. Accordingly, the voltage value of the drive voltage EVDD actually applied to the display panel 110 is Vb which is a voltage value lower than Va.

여기서, 구동전압 전달 경로 상에서 발생한 전압강하 량은 Va-Vb이다. Here, the voltage drop amount generated on the driving voltage transmission path is Va-Vb.

구동전압 모니터링 회로(600)는, 표시패널(110)로 실제로 인가되는 구동전압(EVDD)의 전압 값인 Vb을 모니터링 할 수 있다. The driving voltage monitoring circuit 600 can monitor the voltage value Vb of the driving voltage EVDD actually applied to the display panel 110. [

구동전압 모니터링 회로(600)는, 구동전압 공급회로(400)에서 출력한 구동전압(EVDD)의 전압 값(Va)와 표시패널(110)로 실제로 인가된 구동전압(EVDD)의 전압 값(Vb)을 토대로, 전압강하량(Va-Vb)을 예측하여 산출할 수 있다. The driving voltage monitoring circuit 600 monitors the voltage value Va of the driving voltage EVDD output from the driving voltage supply circuit 400 and the voltage value Vb of the driving voltage EVDD actually applied to the display panel 110 , The voltage drop amount Va-Vb can be predicted and calculated.

구동전압 모니터링 회로(600)는, 구동전압 공급회로(400)에서 출력한 구동전압(EVDD)의 전압 값(Va)와 구동전압 모니터링 라인(610)을 통해 측정된 전압 값을 토대로, 전압강하량(Va-Vb)을 산출할 수 있다. The driving voltage monitoring circuit 600 calculates the voltage drop amount Vd based on the voltage value Va of the driving voltage EVDD output from the driving voltage supply circuit 400 and the voltage value measured through the driving voltage monitoring line 610 Va-Vb) can be calculated.

구동전압 모니터링 회로(600)는, 산출된 전압강하량(Va-Vb)을 토대로, 구동전압 보정값(Va_COMP)을 결정한다. The drive voltage monitoring circuit 600 determines the drive voltage correction value Va_COMP based on the calculated voltage drop amount Va-Vb.

여기서, 구동전압 보정값(Va_COMP)과 이전에 출력한 전압 값(Va)의 전압 차이는, 이전에 출력한 전압 값(Va)와 이전 출력한 전압 값(Va)이 전압 강하되어 표시패널(110)로 실제로 인가된 전압 값(Vb)의 전압 차이와 대응된다. The voltage difference between the drive voltage correction value Va_COMP and the previously output voltage value Va is set such that the previously output voltage value Va and the previously output voltage value Va drop in voltage, And the voltage difference Vb actually applied.

일 예로, 구동전압 모니터링 회로(600)는, 이전에 구동전압 공급회로(400)에서 출력된 구동전압(EVDD)의 전압 값(Va)에서 산출된 전압강하량(Va-Vb)을 더하여 구동전압 보정값(Va+(Va-Vb))을 결정한다. The driving voltage monitoring circuit 600 adds the voltage drop amount Va-Vb calculated from the voltage value Va of the driving voltage EVDD previously output from the driving voltage supply circuit 400, (Va + (Va-Vb)) is determined.

이에 따라, 구동전압 공급회로(400)는, 구동전압(EVDD)의 출력 전압 값을 구동전압 보정값(Va+(Va-Vb))으로 보정하여 출력한다. Accordingly, the drive voltage supply circuit 400 corrects the output voltage value of the drive voltage EVDD to the drive voltage correction value Va + (Va-Vb) and outputs it.

이 경우, 도 7에 도시된 바와 같이, 구동전압 전달 경로 상에서, Va-Vb만큼의 전압강하가 발생하더라도, 표시패널(110)에 실제로 인가되는 구동전압(EVDD)의 전압 값은, 표시패널(110)에 인가되기를 희망했던 구동전압(EVDD)의 전압 값 Va 전압 값이 될 수 있다. 7, even if a voltage drop of Va-Vb occurs on the driving voltage transmission path, the voltage value of the driving voltage EVDD actually applied to the display panel 110 is lower than the voltage value of the display panel 110 The voltage value Va of the drive voltage EVDD that is desired to be applied to the first and second electrodes 110 and 110.

도 8은 본 실시예들에 따른 표시장치(100)에서 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 구동방법에 대한 흐름도이다.8 is a flowchart of a driving method for compensating for the voltage drop of the driving voltage EVDD on the driving voltage transmission path in the display device 100 according to the present embodiments.

도 8을 참조하면, 본 실시예들에 따른 표시장치(100)는, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)이 배치되고, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)에 의해 정의되며 구동전압(EVDD)에 의해 구동되는 다수의 서브픽셀(SP)이 배열된 표시패널(110)을 포함하는 표시장치(100)의 구동방법을 제공할 수 있다. 8, the display device 100 according to the present embodiment includes a plurality of data lines DL and a plurality of gate lines GL, and a plurality of data lines DL and a plurality of gate lines GL. And a display panel 110 in which a plurality of subpixels SP defined by a plurality of subpixels GL driven by a driving voltage EVDD are arranged.

이러한 구동방법은, 구동전압 전달 경로 상의 구동전압(EVDD)의 전압강하를 보상하기 위한 구동방법이다. This driving method is a driving method for compensating for the voltage drop of the driving voltage EVDD on the driving voltage transmission path.

도 8을 참조하면, 본 실시예들에 따른 표시장치(100)의 구동방법은, 구동전압(EVDD)을 표시패널(110)로 공급하는 단계(S810)와, 표시패널(110)로 공급되는 구동전압(EVDD)을 모니터링 하는 단계(S820)와, 모니터링 결과에 따라 구동전압(EVDD)을 보정하는 단계(S830) 등을 포함할 수 있다. 8, the driving method of the display device 100 according to the present embodiment includes the steps of supplying a driving voltage EVDD to the display panel 110 (S810), and supplying the driving voltage EVDD to the display panel 110 A step S820 of monitoring the driving voltage EVDD, a step S830 of correcting the driving voltage EVDD according to the monitoring result, and the like.

S810 단계에서, 구동전압 공급회로(400)가 구동전압(EVDD)을 출력한다. In step S810, the driving voltage supply circuit 400 outputs the driving voltage EVDD.

구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 정해진 구동전압 전달경로를 따라 소스 인쇄회로기판으로 전달되고, 칩 온 필름 타입의 데이터 드라이버(120)를 통해, 표시패널(110)로 인가될 수 있다. The driving voltage EVDD output from the driving voltage supply circuit 400 is transferred to the source printed circuit board along the predetermined drive voltage transmission path and is supplied to the display panel 110 through the chip- Lt; / RTI >

S820 단계에서, 구동전압 모니터링 회로(600)는, 표시패널(110)로 실제 인가되는 구동전압(EVDD)을 구동전압 모니터링 라인(610)을 통해 모니터링(측정)할 수 있다. The driving voltage monitoring circuit 600 may monitor (measure) the driving voltage EVDD actually applied to the display panel 110 through the driving voltage monitoring line 610 in step S820.

여기서, 구동전압 모니터링 라인(610)은 구동전압 전달 경로와 대응되게 배치된 라인이고, 분절된 라인의 조합 형태이다. Here, the driving voltage monitoring line 610 is a line arranged in correspondence with the driving voltage transmission path, and is a combination of segmented lines.

S830 단계에서, 구동전압 모니터링 회로(600)은, 모니터링 결과를 토대로, 구동전압 전달경로 상의 전압 강하량을 파악하고, 파악된 전압 강하량만큼을 보상해주기 위하여 보정된 구동전압(EVDD)의 전압 값에 해당하는 구동전압 보정 값을 결정할 수 있다. In step S830, the driving voltage monitoring circuit 600 determines the amount of voltage drop on the driving voltage transmission path based on the monitoring result, and compares the detected voltage drop amount with the voltage value of the corrected driving voltage EVDD to compensate for the detected voltage drop amount The drive voltage correction value can be determined.

전술한 구동방법을 이용하면, 표시패널(110)로 실제로 인가되는 구동전압(EVDD)을 모니터링 하여, 구동전압(EVDD)을 보정해줌으로써, 구동전압 전달 경로 상에서 구동전압(EVDD)의 전압강하가 발생하더라도, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)을 표시패널(110)로 안정적으로 인가해줄 수 있다. The driving voltage EVDD actually applied to the display panel 110 is monitored to correct the driving voltage EVDD so that the voltage drop of the driving voltage EVDD on the driving voltage transmission path It is possible to stably apply the driving voltage EVDD to the display panel 110 that enables normal panel driving.

위에서 언급한 "구동전압 전달경로"는, 구동전압 전달경로는, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2) 등을 포함하여 이루어 질 수 있으며, 소스 측 회로 필름(SF) 또는 소스 드라이버 집적회로(SDIC)를 더 포함하여 이루어질 수 있다. In the above-mentioned "driving voltage transmission path ", the driving voltage transmission path includes a power board PB, a control printed circuit board (C-PCB), a second cable CC, an interface printed circuit board (IF- The source-side circuit film SF or the source driver IC (SDIC) may further include a first cable (FFC), a source printed circuit board (S-PCB-1, S-PCB- .

따라서, 구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 구동전압 공급회로(400)의 출력 지점(OUT)에서 출력되어, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 인터페이스 인쇄회로기판(IF-PCB) 및 소스 인쇄회로기판(S-PCB_1, S-PCB_2)을 거쳐, 구동전압 입력 지점(IN)을 통해, 표시패널(110)로 공급될 수 있다. Therefore, the drive voltage EVDD output from the drive voltage supply circuit 400 is output from the output point OUT of the drive voltage supply circuit 400 and is supplied to the power board PB, the control printed circuit board C- , The interface printed circuit board (IF-PCB) and the source printed circuit boards (S-PCB_1, S-PCB_2) and to the display panel 110 via the driving voltage input point IN.

이처럼 구동전압 전달경로가 상당히 길어질 수 밖에 없는 시스템 구조를 갖는 경우에도, 본 실시예들에 따른 구동방법을 이용하면, 상당히 긴 구동전압 전달경로 상에서 발생하는 상당히 큰 전압강하를 보상해줌으로써, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)을 표시패널(110)로 안정적으로 공급해줄 수 있다. By using the driving method according to the present embodiments, even in the case of having such a system structure that the driving voltage transmission path must be considerably long like this, by compensating for a considerably large voltage drop occurring on a considerably long driving voltage transmission path, The driving voltage EVDD enabling the driving can be stably supplied to the display panel 110.

전술한 구동전압 전달경로는, 시스템 구현 변경(예: 케이블 삭제, 인쇄회로기판 삭제, 인쇄회로기판 통합 등)에 따라, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 제2 케이블(CC), 인터페이스 인쇄회로기판(IF-PCB), 제1 케이블(FFC), 소스 인쇄회로기판(S-PCB-1, S-PCB-2) 등 중에서 적어도 하나를 포함하지 않을 수도 있다. The above-described drive voltage transmission path is connected to the power board PB, the control printed circuit board (C-PCB), and the second cable (not shown) according to the system implementation change (e.g., cable deletion, printed circuit board removal, The first printed circuit board CC, the interface printed circuit board IF-PCB, the first cable FFC, and the source printed circuit boards S-PCB-1 and S-PCB-2.

예를 들어, 소스 인쇄회로기판(S-PCB-1, S-PCB-2)이 연결 케이블을 통해 컨트롤 인쇄회로기판(C-PCB)와 전기적으로 연결되고, 컨트롤 인쇄회로기판(C-PCB)이 파워 보드(PB)와 전기적으로 연결된 시스템 구현의 경우, 파워 보드(PB), 컨트롤 인쇄회로기판(C-PCB), 연결 케이블, 소스 인쇄회로기판(S-PCB-1, S-PCB-2)으로 이루어진 구동전압 전달경로가 만들어질 수 있다. 즉, 인터페이스 인쇄회로기판(IF-PCB)이 없는 구동전압 전달경로가 만들어질 수 있다. For example, a source printed circuit board (S-PCB-1, S-PCB-2) is electrically connected to a control printed circuit board (C-PCB) (PB), a control printed circuit board (C-PCB), a connecting cable, a source printed circuit board (S-PCB-1, S-PCB-2 ) Can be made. That is, a drive voltage transmission path without an interface printed circuit board (IF-PCB) can be made.

전술한 바와 같이, 인터페이스 인쇄회로기판(IF-PCB)이 없는 구동전압 전달경로를 갖는 시스템으로 설계된 본 실시예들에 따른 표시장치(100)에 대하여 간략하게 설명한다. As described above, the display device 100 according to the present embodiments, which is designed as a system having a driving voltage transmission path without an interface printed circuit board (IF-PCB), will be briefly described.

본 실시예들에 따른 표시장치(100)는, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)이 배치되고, 다수의 데이터 라인(DL) 및 다수의 게이트 라인(GL)에 의해 정의된 다수의 서브픽셀(SP)이 배열되는 표시패널(110)과, 일 단이 표시패널(110)의 일 측에 연결된 회로 필름(SF)과 회로 필름(SF) 상에 실장 된 소스 드라이버 집적회로(SDIC)와, 회로 필름(SF)의 타 단과 연결된 소스 인쇄회로기판(S-PCB_1, S-PCB_2)와, 하나 이상의 케이블(예: 가요성 플랫 케이블)을 통해 소스 인쇄회로기판(S-PCB_1, S-PCB_2)과 전기적으로 연결된 컨트롤 인쇄회로기판(C-PCB)와, 표시패널(110)에 공급할 구동전압(EVDD)을 출력하는 구동전압 공급회로(400) 등을 포함할 수 있다. The display device 100 according to the present embodiment has a plurality of data lines DL and a plurality of gate lines GL arranged therein and is defined by a plurality of data lines DL and a plurality of gate lines GL A circuit film SF connected at one end to one side of the display panel 110 and a source driver integrated circuit SUB mounted on the circuit film SF, (S-PCB_1) via one or more cables (e.g., a flexible flat cable), a source printed circuit board (S-PCB_1, S-PCB_2) connected to the other end of the circuit film And a driving voltage supply circuit 400 for outputting a driving voltage EVDD to be supplied to the display panel 110. The display panel 110 may include a display panel 110, a control PCB (C-PCB)

구동전압 공급회로(400)에서 출력된 구동전압(EVDD)은, 표시패널(110)에 배열된 각 서브픽셀(SP)의 구동을 위하여 모든 서브픽셀(SP)로 공통으로 인가되는 공통전압이고, 컨트롤 인쇄회로기판(C-PCB) 및 소스 인쇄회로기판(S-PCB_1, S-PCB_2)을 거쳐 표시패널(110)로 입력될 수 있다. The driving voltage EVDD output from the driving voltage supply circuit 400 is a common voltage commonly applied to all subpixels SP for driving each subpixel SP arranged in the display panel 110, Can be input to the display panel 110 via the control printed circuit board (C-PCB) and the source printed circuit boards (S-PCB_1, S-PCB_2).

표시장치(100)는, 표시패널(110)로의 구동전압 입력 지점(IN)에서 구동전압(EVDD)의 전압 값을 모니터링 하고, 모니터링 된 전압 값과 희망 전압 값을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로(600)를 더 포함할 수 있다. The display apparatus 100 monitors the voltage value of the drive voltage EVDD at a drive voltage input point IN to the display panel 110 and compares the monitored voltage value with a desired voltage value to determine a drive voltage correction value And a driving voltage monitoring circuit 600 for monitoring the driving voltage.

구동전압 공급회로(400)는, 구동전압 보정 값에 따라 구동전압(EVDD)을 보정하여 출력할 수 있다. The driving voltage supply circuit 400 can correct the driving voltage EVDD according to the driving voltage correction value and output it.

전술한 바에 따르면, 표시장치(100)는, 인터페이스 인쇄회로기판(IF-PCB) 등이 없는 구동전압 전달경로 상의 구동전압 전압강하에 대해서도, 표시패널(110)로 인가되는 구동전압(EVDD)을 모니터링 하고 구동전압 보정을 통해 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)이 표시패널(110)로 인가되도록 해줄 수 있다. The display apparatus 100 can display the driving voltage EVDD applied to the display panel 110 with respect to the driving voltage drop on the driving voltage transmission path without the interface printed circuit board (IF-PCB) And the driving voltage EVDD that enables normal panel driving through the driving voltage correction may be applied to the display panel 110. [

한편, 도 4 및 도 6에 도시된 구동전압 전달 경로를 따라 표시패널(110)로 인가되는 구동전압(EVDD)을 모니터링 하기 위하여 설계된 구동전압 모니터링 회로(600)를 인터페이스 인쇄회로기판(IF-PCB) 및/또는 케이블(CC, FFC) 등을 삭제한 시스템에 적용하는 경우, 인터페이스 인쇄회로기판(IF-PCB) 및/또는 케이블(CC, FFC) 등의 삭제로 인한 전압 상승분도 전술한 구동방법에 따르면, 정상적인 패널 구동을 가능하게 하는 구동전압(EVDD)으로 적절히 보정해줄 수 있을 것이다. Meanwhile, the driving voltage monitoring circuit 600 designed to monitor the driving voltage EVDD applied to the display panel 110 along the driving voltage transmission path shown in FIGS. 4 and 6 is connected to the interface printed circuit board IF- The voltage increase due to deletion of the interface printed circuit board (IF-PCB) and / or the cable (CC, FFC) or the like in the case where the present invention is applied to a system in which the cable (CC, FFC) It is possible to appropriately correct the driving voltage EVDD that enables normal panel driving.

이상에서 설명한 바와 같은 본 실시예들에 의하면, 구동전압(EVDD)을 원하는 전압 값으로 표시패널로 안정적으로 균일하게 공급해줄 수 있는 표시장치(100) 및 그 구동방법을 제공하는 효과가 있다. According to the embodiments as described above, there is an effect of providing a display device 100 capable of supplying the drive voltage EVDD in a stable and uniform manner to a display panel at a desired voltage value, and a driving method thereof.

또한, 본 실시예들에 의하면, 표시패널(110)로 실제 인가되는 구동전압(EVDD)을 모니터링 하여 구동전압을 보정할 수 있는 표시장치(100) 및 그 구동방법을 제공하는 효과가 있다. According to the embodiments of the present invention, a display device 100 capable of correcting a driving voltage by monitoring a driving voltage EVDD actually applied to the display panel 110 and a driving method thereof are provided.

또한, 본 실시예들에 의하면, 장치 사이즈 또는 해상도가 커지거나 전원 시스템이 복잡해지더라도, 구동전압(EVDD)을 균일하게 안정적으로 표시패널(110)로 공급해줄 수 있는 표시장치(100) 및 그 구동방법을 제공하는 효과가 있다.In addition, according to the embodiments, the display device 100 capable of supplying the drive voltage EVDD uniformly and stably to the display panel 110 even when the device size or resolution becomes large or the power supply system becomes complicated, There is an effect of providing a driving method.

이상에서의 설명 및 첨부된 도면은 본 발명의 기술 사상을 예시적으로 나타낸 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 구성의 결합, 분리, 치환 및 변경 등의 다양한 수정 및 변형이 가능할 것이다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다. It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the inventions. , Separation, substitution, and alteration of the invention will be apparent to those skilled in the art. Therefore, the embodiments disclosed in the present invention are intended to illustrate rather than limit the scope of the present invention, and the scope of the technical idea of the present invention is not limited by these embodiments. The scope of protection of the present invention should be construed according to the following claims, and all technical ideas within the scope of equivalents should be construed as falling within the scope of the present invention.

100: 표시장치
110: 표시패널
120: 데이터 드라이버
130: 게이트 드라이버
140: 타이밍 컨트롤러
400: 구동전압 공급회로
600: 구동전압 모니터링 회로
610: 구동전압 모니터링 라인
S-PCB-1, SPCB-2: 소스 인쇄회로기판
IF-PCB: 인터페이스 인쇄회로기판
C-PCB: 컨트롤 인쇄회로기판
PB: 파워 보드
100: display device
110: Display panel
120: Data driver
130: gate driver
140: Timing controller
400: driving voltage supply circuit
600: drive voltage monitoring circuit
610: Driving voltage monitoring line
S-PCB-1, SPCB-2: Source printed circuit board
IF-PCB: Interface printed circuit board
C-PCB: Control printed circuit board
PB: Power board

Claims (9)

다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 상기 다수의 데이터 라인 및 상기 다수의 게이트 라인에 의해 정의된 다수의 서브픽셀이 배열된 표시패널;
상기 표시패널의 일 측에 전기적으로 연결된 하나 이상의 소스 인쇄회로기판;
하나 이상의 제1 케이블을 통해, 상기 소스 인쇄회로기판과 전기적으로 연결된 인터페이스 인쇄회로기판;
하나 이상의 제2 케이블을 통해, 상기 인터페이스 인쇄회로기판과 전기적으로 연결된 컨트롤 인쇄회로기판;
상기 컨트롤 인쇄회로기판과 전기적으로 연결된 파워 보드; 및
상기 파워 보드 상에 위치하며 구동전압을 출력하는 구동전압 공급회로를 포함하고,
상기 구동전압 공급회로에서 출력된 구동전압은,
상기 표시패널에 배열된 각 서브픽셀의 구동을 위하여 모든 서브픽셀로 공통으로 인가되는 공통전압이고,
상기 파워 보드, 상기 컨트롤 인쇄회로기판, 상기 인터페이스 인쇄회로기판 및 상기 소스 인쇄회로기판을 거쳐 상기 표시패널로 인가되고,
상기 표시패널로의 구동전압 입력 지점에서 구동전압의 전압 값을 모니터링 하고, 모니터링 된 전압 값과 희망 전압 값을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로를 더 포함하고,
상기 구동전압 공급회로는 상기 구동전압 보정 값에 따라 구동전압을 보정하여 출력하는 표시장치.
A display panel in which a plurality of data lines and a plurality of gate lines are arranged and in which a plurality of data lines and a plurality of subpixels defined by the plurality of gate lines are arranged;
At least one source printed circuit board electrically connected to one side of the display panel;
An interface printed circuit board electrically connected to the source printed circuit board via at least one first cable;
A control printed circuit board electrically connected to the interface printed circuit board via at least one second cable;
A power board electrically connected to the control printed circuit board; And
And a driving voltage supply circuit located on the power board and outputting a driving voltage,
Wherein the drive voltage outputted from the drive voltage supply circuit
A common voltage commonly applied to all subpixels for driving each subpixel arranged in the display panel,
The control printed circuit board, the interface printed circuit board, and the source printed circuit board,
Further comprising a drive voltage monitoring circuit that monitors a voltage value of a drive voltage at a drive voltage input point to the display panel and determines a drive voltage correction value by comparing the monitored voltage value and a desired voltage value,
Wherein the driving voltage supply circuit corrects the driving voltage according to the driving voltage correction value and outputs the corrected driving voltage.
제1항에 있어서,
상기 소스 인쇄회로기판으로부터 상기 인터페이스 인쇄회로기판 및 상기 컨트롤 인쇄회로기판을 거쳐 상기 파워 보드까지 배치된 구동전압 모니터링 라인을 더 포함하는 표시장치.
The method according to claim 1,
And a drive voltage monitoring line disposed from the source printed circuit board to the power board via the interface printed circuit board and the control printed circuit board.
제1항에 있어서,
상기 표시패널의 일 측과 상기 소스 인쇄회로기판의 일 측을 전기적으로 연결해주는 회로 필름과,
상기 회로 필름 상에 실장 된 소스 드라이버 집적회로를 더 포함하고,
상기 구동전압 입력 지점에서 출력된 구동전압은 상기 회로 필름을 통해 상기 표시패널로 인가되는 표시장치.
The method according to claim 1,
A circuit film for electrically connecting one side of the display panel and one side of the source printed circuit board;
Further comprising a source driver integrated circuit mounted on the circuit film,
And a driving voltage output from the driving voltage input point is applied to the display panel through the circuit film.
제1항에 있어서,
상기 구동전압 모니터링 회로는,
상기 모니터링 된 전압 값이 상기 희망 전압 값보다 낮은 경우, 상기 희망 전압 값과 상기 모니터링 된 전압 값의 차이에 근거하여 구동전압 보정 값을 결정하는 표시장치.
The method according to claim 1,
Wherein the driving voltage monitoring circuit comprises:
And determines a drive voltage correction value based on a difference between the desired voltage value and the monitored voltage value when the monitored voltage value is lower than the desired voltage value.
제1항에 있어서,
상기 표시패널에서, 상기 각 서브픽셀은,
유기발광다이오드와,
상기 유기발광다이오드를 구동하기 위한 구동 트랜지스터와,
상기 구동 트랜지스터의 게이트 노드와 데이터 라인 사이에 전기적으로 연결된 제1 트랜지스터와,
한 프레임 시간 동안 전압 유지를 위한 스토리지 캐패시터를 포함하고,
상기 표시패널로 인가된 구동전압은,
상기 구동 트랜지스터의 드레인 노드 또는 소스 노드에 공급되는 표시장치.
The method according to claim 1,
In the display panel, each of the sub-
An organic light emitting diode,
A driving transistor for driving the organic light emitting diode,
A first transistor electrically connected between the gate node of the driving transistor and the data line,
A storage capacitor for voltage maintenance for one frame time,
Wherein the driving voltage applied to the display panel comprises:
And a drain node or a source node of the driving transistor.
제1항에 있어서,
2개 이상의 소스 인쇄회로기판을 포함하는 경우,
상기 2개 이상의 소스 인쇄회로기판 중 제1 소스 인쇄회로기판 및 제2 소스 인쇄회로기판 각각은 2개의 제1 케이블을 통해, 상기 인터페이스 인쇄회로기판과 전기적으로 연결되고,
상기 인터페이스 인쇄회로기판과 상기 컨트롤 인쇄회로기판은,
상기 제1 소스 인쇄회로기판과 상기 제2 소스 인쇄회로기판 사이로 지나가는 상기 제2 케이블을 통해 전기적으로 연결되고,
상기 제1 소스 인쇄회로기판과 상기 제2 소스 인쇄회로기판 각각은,
상기 2개의 제1 케이블 중 하나를 통해 상기 인터페이스 인쇄회로기판에서 출력된 구동전압을 전달받는 표시장치.
The method according to claim 1,
When two or more source printed circuit boards are included,
Wherein a first source printed circuit board and a second source printed circuit board of each of the two or more source printed circuit boards are electrically connected to the interface printed circuit board through two first cables,
Wherein the interface printed circuit board and the control printed circuit board,
The first source printed circuit board and the second source printed circuit board are electrically connected through the second cable passing between the first source printed circuit board and the second source printed circuit board,
Wherein the first source printed circuit board and the second source printed circuit board, respectively,
And receives the driving voltage output from the interface printed circuit board via one of the two first cables.
다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 상기 다수의 데이터 라인 및 상기 다수의 게이트 라인에 의해 정의되며 구동전압에 의해 구동되는 다수의 서브픽셀이 배열된 표시패널을 포함하는 표시장치의 구동방법에 있어서,
구동전압을 상기 표시패널로 공급하는 단계;
상기 표시패널로 공급되는 구동전압을 모니터링 하는 단계; 및
모니터링 결과에 따라 구동전압을 보정하는 단계를 포함하는 표시장치의 구동방법.
A display device comprising a display panel in which a plurality of data lines and a plurality of gate lines are arranged and in which a plurality of data lines and a plurality of sub-pixels driven by a driving voltage are defined, In the method,
Supplying a driving voltage to the display panel;
Monitoring a driving voltage supplied to the display panel; And
And correcting the driving voltage according to the monitoring result.
제7항에 있어서,
상기 구동전압 공급회로에서 출력된 구동전압은,
파워 보드, 컨트롤 인쇄회로기판, 인터페이스 인쇄회로기판 및 상기 소스 인쇄회로기판을 거쳐 상기 표시패널로 공급되는 표시장치의 구동방법.
8. The method of claim 7,
Wherein the drive voltage outputted from the drive voltage supply circuit
A power board, a control printed circuit board, an interface printed circuit board, and the source printed circuit board.
다수의 데이터 라인 및 다수의 게이트 라인이 배치되고, 상기 다수의 데이터 라인 및 상기 다수의 게이트 라인에 의해 정의된 다수의 서브픽셀이 배열되는 표시패널;
일 단이 상기 표시패널의 일 측에 전기적으로 연결된 회로 필름과 상기 회로 필름 상에 실장 된 소스 드라이버 집적회로;
상기 회로 필름의 타 단과 전기적으로 연결된 소스 인쇄회로기판;
하나 이상의 케이블을 통해, 상기 소스 인쇄회로기판과 전기적으로 연결된 컨트롤 인쇄회로기판; 및
상기 표시패널에 공급할 구동전압을 출력하는 구동전압 공급회로를 포함하고,
상기 구동전압 공급회로에서 출력된 구동전압은,
상기 표시패널에 배열된 각 서브픽셀의 구동을 위하여 모든 서브픽셀로 공통으로 인가되는 공통전압이고,
상기 컨트롤 인쇄회로기판 및 상기 소스 인쇄회로기판을 거쳐 상기 표시패널로 입력되고,
상기 표시패널로의 구동전압 입력 지점에서 구동전압의 전압 값을 모니터링 하고, 모니터링 된 전압 값과 희망 전압 값을 비교하여 구동전압 보정 값을 결정하는 구동전압 모니터링 회로를 더 포함하고,
상기 구동전압 공급회로는 상기 구동전압 보정 값에 따라 구동전압을 보정하여 출력하는 표시장치.
A display panel in which a plurality of data lines and a plurality of gate lines are arranged, a plurality of data lines and a plurality of subpixels defined by the plurality of gate lines are arranged;
A circuit film electrically connected to one side of the display panel, and a source driver integrated circuit mounted on the circuit film;
A source printed circuit board electrically connected to the other end of the circuit film;
A control printed circuit board electrically connected to the source printed circuit board via one or more cables; And
And a driving voltage supply circuit for outputting a driving voltage to be supplied to the display panel,
Wherein the drive voltage outputted from the drive voltage supply circuit
A common voltage commonly applied to all subpixels for driving each subpixel arranged in the display panel,
The control printed circuit board and the source printed circuit board,
Further comprising a drive voltage monitoring circuit that monitors a voltage value of a drive voltage at a drive voltage input point to the display panel and determines a drive voltage correction value by comparing the monitored voltage value and a desired voltage value,
Wherein the driving voltage supply circuit corrects the driving voltage according to the driving voltage correction value and outputs the corrected driving voltage.
KR1020160112177A 2016-08-31 2016-08-31 Display device and the method for driving the same KR102625945B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160112177A KR102625945B1 (en) 2016-08-31 2016-08-31 Display device and the method for driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160112177A KR102625945B1 (en) 2016-08-31 2016-08-31 Display device and the method for driving the same

Publications (2)

Publication Number Publication Date
KR20180025016A true KR20180025016A (en) 2018-03-08
KR102625945B1 KR102625945B1 (en) 2024-01-16

Family

ID=61725698

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160112177A KR102625945B1 (en) 2016-08-31 2016-08-31 Display device and the method for driving the same

Country Status (1)

Country Link
KR (1) KR102625945B1 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130116411A (en) * 2012-03-14 2013-10-24 삼성디스플레이 주식회사 Dc-dc converter and organic light emitting display including the same
KR20140034373A (en) * 2012-09-10 2014-03-20 엘지디스플레이 주식회사 Organic light emitting diode display device and method for driving the same
KR20140143593A (en) * 2013-06-07 2014-12-17 삼성디스플레이 주식회사 Organic Light Emitting Display

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20130116411A (en) * 2012-03-14 2013-10-24 삼성디스플레이 주식회사 Dc-dc converter and organic light emitting display including the same
KR20140034373A (en) * 2012-09-10 2014-03-20 엘지디스플레이 주식회사 Organic light emitting diode display device and method for driving the same
KR20140143593A (en) * 2013-06-07 2014-12-17 삼성디스플레이 주식회사 Organic Light Emitting Display

Also Published As

Publication number Publication date
KR102625945B1 (en) 2024-01-16

Similar Documents

Publication Publication Date Title
US10170037B2 (en) Controller, organic light-emitting display panel, organic light-emitting display device, and method of driving the same
KR102297573B1 (en) Controller, source driver ic, display device, and the method for transmitting signal
KR102249807B1 (en) Display device and power control device
KR102456724B1 (en) Timing controller, display panel, organic light emitting display device, and the method for driving the organic light emitting display device
KR20180047242A (en) Bendable display panel and bendable display apparatus using the same
KR102262856B1 (en) Display device and the method for driving the same
KR102581299B1 (en) Organic light emitting display device and power monitoring circuit
KR20160048265A (en) Display device and the method for driving the same
KR20160078634A (en) Rganic light emitting display panel, organic light emitting display device, and the method for the organic light emitting display device
KR102344969B1 (en) Organic light emitting display panel and organic light emitting display device
KR102447919B1 (en) Organic light emitting display panel, organic light emitting display device and the method for driving the same
KR20220080312A (en) Display device, controller, and display driving method
KR20170077937A (en) Timing controller, data driver, display device, and the method for driving the display device
KR20180079560A (en) Display device, display panel, driving method, and gate driving circuit
KR20160055324A (en) Organic light emitting display device and organic light emitting display panel
KR20120063049A (en) Organic light emitting diode display device and driving method thereof
CN114974109A (en) Display device
KR20230055197A (en) Display device and display driving method
KR20170081046A (en) Organic light emitting display device, data driver and sample hold circuit
KR20220067407A (en) Display device, controller, and display driving method
KR102441315B1 (en) Source driver ic, organic light emitting display device, and the method for driving the organic light emitting display device
KR20180025384A (en) Organic light-emitting display device, controller and method for driving thereof
US20220208045A1 (en) Display device and method of driving the same
KR102625945B1 (en) Display device and the method for driving the same
KR20230026673A (en) Display device and display driving method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant