KR20170126084A - Display apparatus and method of driving the same - Google Patents
Display apparatus and method of driving the same Download PDFInfo
- Publication number
- KR20170126084A KR20170126084A KR1020160055732A KR20160055732A KR20170126084A KR 20170126084 A KR20170126084 A KR 20170126084A KR 1020160055732 A KR1020160055732 A KR 1020160055732A KR 20160055732 A KR20160055732 A KR 20160055732A KR 20170126084 A KR20170126084 A KR 20170126084A
- Authority
- KR
- South Korea
- Prior art keywords
- gate
- numbered
- period
- signal
- light
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0247—Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
Abstract
Description
본 발명은 표시 장치에 관한 것으로서, 더욱 상세하게는 표시 품질을 개선할 수 있는 표시 장치 및 상기 표시 장치의 구동 방법에 관한 것이다.The present invention relates to a display device, and more particularly, to a display device capable of improving display quality and a method of driving the display device.
최근, 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 개발되고 있다. 평판 표시 장치로는 액정 표시 장치(Liquid Crystal Display LCD), 전계 방출 표시 장치(Field Emission Display FED), 플라즈마 표시 패널(Plasma Display Panel PDP) 및 유기 발광 표시 장치(Organic Light Emitting Display OLED) 등이 있다. 특히, 유기 발광 표시 장치는 넓은 시야각, 빠른 응답 속도, 얇은 두께, 낮은 소비 전력 등의 여러 가지 장점들을 가지기 때문에 유망한 차세대 표시 장치로 각광받고 있다.2. Description of the Related Art Recently, various flat panel display devices capable of reducing weight and volume, which are disadvantages of cathode ray tubes (CRTs), have been developed. Examples of the flat panel display include a liquid crystal display (LCD), a field emission display (FED), a plasma display panel (PDP), and an organic light emitting display (OLED) . In particular, organic light emitting display devices are attracting attention as promising next generation display devices because they have various advantages such as wide viewing angle, fast response speed, thin thickness and low power consumption.
유기 발광 표시 장치는 전반적인 구동 타이밍을 제어하는 제어부, 게이트 신호를 화소에 제공하는 게이트 구동부, 데이터 신호를 화소에 제공하는 데이터 구동부 및 발광 신호를 화소에 제공하는 공급하는 발광 구동부를 포함할 수 있다. The OLED display may include a controller for controlling overall driving timing, a gate driver for providing a gate signal to a pixel, a data driver for providing a data signal to a pixel, and a light emitting driver for providing a light emitting signal to the pixel.
본 발명의 일 목적은 표시 품질이 향상된 표시 장치를 제공하는 것이다.An object of the present invention is to provide a display device with improved display quality.
본 발명의 다른 목적은 상기 표시 장치의 구동 방법을 제공하는 것이다.Another object of the present invention is to provide a method of driving the display device.
상기 일 목적을 달성하기 위해, 본 발명의 실시예들에 따른 표시 장치는 복수의 데이터 라인들, 상기 복수의 데이터 라인들과 교차하는 복수의 게이트 라인들에 연결된 복수의 화소들을 포함하는 표시부와, 영상 데이터가 일반 계조 영상인 경우 제1 게이트 온 펄스를 갖는 일반 게이트 신호를 생성하고, 상기 영상 데이터가 저계조 영상인 경우 상기 제1 게이트 온 구간 보다 작은 제2 게이트 온 구간을 갖는 저계조 게이트 신호를 생성하고, 하나의 출력 채널은 적어도 2개의 게이트 라인들에 연결된 게이트 구동부, 및 상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하는 스위칭부를 포함한다. According to an aspect of the present invention, there is provided a display device including a display unit including a plurality of data lines, a plurality of pixels connected to a plurality of gate lines crossing the plurality of data lines, And a low gray level gate signal having a second gate on period that is smaller than the first gate on period when the image data is a low gray level image, And one output channel is connected to at least two gate lines, and a second gate-on period of the second gate-on period of the low gray-scale gate signal in the low-gray-scale image, Signal is applied to the even-numbered gate line during the first sub-frame and the second gate-on of the low- And a switching unit for applying a signal of a period.
일 실시예에서, 상기 스위칭부는 상기 일반 계조 영상에서, 프레임 동안 홀수 번째 게이트 라인에 상기 제1 게이트 온 구간의 초기 신호를 인가하고 짝수 번째 게이트 라인에 상기 제1 게이트 온 구간의 후기 신호를 인가할 수 있다. In one embodiment, the switching unit applies the initial signal of the first gate-on interval to the odd gate lines during the frame and the latter signal of the first gate-on interval to the even-numbered gate lines .
일 실시예에서, 상기 표시 장치는 상기 영상 데이터가 상기 저계조 영상인 경우 현재 프레임의 영상 데이터에 대응하는 온 픽셀 율을 산출하고, 상기 온 픽셀 율에 기초하여 영상 데이터를 보정한 보정 데이터를 생성하는 제어부, 및 상기 보정 데이터를 이용하여 상기 복수의 데이터 라인들을 구동하는 데이터 구동부를 더 포함할 수 있다. In one embodiment, the display device calculates the on-pixel rate corresponding to the image data of the current frame when the image data is the low-tone image, generates the correction data on which the image data is corrected based on the on- And a data driver for driving the plurality of data lines using the correction data.
일 실시예에서, 상기 스위칭부는 상기 홀수 번째 게이트 라인들에 연결된 제1 홀수 스위치들 및 짝수 번째 게이트 라인들에 연결된 제1 짝수 스위치들을 포함하고 상기 제1 홀수 스위치들에는 제1 스위칭 제어 신호가 인가되고, 상기 제1 짝수 스위치들에는 제2 스위칭 제어 신호가 인가될 수 있다. In one embodiment, the switching unit includes first odd-numbered switches connected to the odd-numbered gate lines and first even-numbered switches connected to even-numbered gate lines, and a first switching control signal is applied to the first odd- And a second switching control signal may be applied to the first even-numbered switches.
일 실시예에서, 상기 일반 계조 영상에서, 상기 제1 스위칭 제어 신호는 1 수평 주기에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제2 스위칭 제어 신호와 1 수평 주기 지연될 수 있다. In one embodiment, in the general gray-scale image, the first switching control signal has a switch-on interval and a switch-off interval corresponding to one horizontal period, and may be delayed by one horizontal period with the second switching control signal.
일 실시예에서, 상기 저계조 영상에서, 상기 제1 스위칭 제어 신호는 제1 서브 프레임에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제2 스위칭 제어 신호와 서브 프레임 지연될 수 있다. In one embodiment, in the low gray level image, the first switching control signal has a switch-on period and a switch-off period corresponding to the first sub-frame, and may be delayed with the second switching control signal and the sub-frame.
일 실시예에서, 상기 표시부는 상기 복수의 데이터 라인들과 교차하고 상기 복수의 화소들에 연결되는 복수의 발광 라인들을 더 포함하고, 상기 영상 데이터가 일반 계조 영상인 경우 제1 발광 온 구간을 일반 발광 신호를 생성하고, 상기 영상 데이터가 저계조 영상인 경우 상기 제1 발광 온 구간 보다 작은 제2 발광 온 구간을 갖는 저계조 발광 신호를 생성하고, 하나의 출력 채널은 복수의 발광 라인들에 연결된 발광 구동부를 더 포함할 수 있다. In one embodiment, the display unit further includes a plurality of light emitting lines crossing the plurality of data lines and connected to the plurality of pixels, and when the image data is a general gradation image, And generates a low-gray-level emission signal having a second light-on interval that is smaller than the first light-on interval when the image data is a low gray-scale image, wherein one output channel is connected to the plurality of light- And may further include a light emitting driver.
일 실시예에서, 상기 스위칭부는 상기 일반 계조 영상에서, 프레임 동안 홀수 번째 발광 라인에 상기 제1 발광 온 구간의 초기 신호를 인가하고 짝수 번째 발광 라인에 상기 제1 발광 온 구간의 후기 신호를 인가하고, 상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 발광 라인에 상기 저계조 발광 신호의 상기 제2 발광 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 발광 라인에 상기 저계조 발광 신호의 제2 발광 온 구간의 신호를 인가할 수 있다. In one embodiment, the switching unit applies the initial signal of the first light-on period to the odd-numbered light-emitting lines during the frame and applies the latter signal of the first light-on period to the even-numbered light- , The second low-gray-level emission signal is applied to the odd-numbered light-emitting lines during the first sub-frame in the low-gray-level image, and the low-gradation light emission is applied to the even- The signal of the second light emission on period of the signal can be applied.
일 실시예에서, 상기 스위칭부는 상기 홀수 번째 발광 라인들에 연결된 제2 홀수 스위치들 및 짝수 번째 발광 라인들에 연결된 제2 짝수 스위치들을 포함하고, 상기 제2 홀수 스위치들에는 제3 스위칭 제어 신호가 인가되고, 상기 제2 짝수 스위치들에는 제4 스위칭 제어 신호가 인가될 수 있다. In one embodiment, the switching unit includes second odd switches connected to the odd-numbered light emitting lines and second even-numbered switches connected to even-numbered light emitting lines, and a third switching control signal is applied to the second odd- And a fourth switching control signal may be applied to the second even-numbered switches.
일 실시예에서, 상기 일반 계조 영상에서, 상기 제3 스위칭 제어 신호는 1 수평 주기에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제4 스위칭 제어 신호와 1 수평 주기 지연될 수 있다. In one embodiment, in the general gray-scale image, the third switching control signal has a switch-on period and a switch-off period corresponding to one horizontal period, and may be delayed by one horizontal period with the fourth switching control signal.
일 실시예에서, 상기 저계조 영상에서, 상기 제3 스위칭 제어 신호는 제1 서브 프레임에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제4 스위칭 제어 신호와 서브 프레임 지연될 수 있다. In one embodiment, in the low gray level image, the third switching control signal has a switch-on interval and a switch-off interval corresponding to the first sub-frame, and may be delayed with the fourth switching control signal and the sub-frame.
일 실시예에서, 상기 스위칭부는 상기 홀수 번째 발광 라인들에 연결된 제2 홀수 스위치들 및 짝수 번째 발광 라인들에 연결된 제2 짝수 스위치들을 포함하고, 상기 제2 홀수 스위치들에는 상기 제1 스위칭 제어 신호가 인가되고, 상기 제2 짝수 스위치들에는 상기 제2 스위칭 제어 신호가 인가될 수 있다. In one embodiment, the switching unit includes second odd-numbered switches connected to the odd-numbered light-emitting lines and second even-numbered switches connected to even-numbered light-emitting lines, and the second odd- And the second switching control signal may be applied to the second even-numbered switches.
상기 다른 목적을 달성하기 위해, 본 발명의 실시예들에 따른 복수의 데이터 라인들, 상기 복수의 데이터 라인들과 교차하는 복수의 게이트 라인들에 연결된 복수의 화소들을 포함하는 표시부를 포함하는 표시 장치의 구동 방법은 영상 데이터가 일반 계조 영상인 경우 제1 게이트 온 펄스를 갖는 일반 게이트 신호를 생성하는 단계, 상기 영상 데이터가 저계조 영상인 경우 상기 제1 게이트 온 구간 보다 작은 제2 게이트 온 구간을 갖는 저계조 게이트 신호를 생성하는 단계, 상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하고, 제2 서브 프레임 동안 상기 짝수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하는 단계를 포함한다. According to another aspect of the present invention, there is provided a display device including a plurality of data lines according to embodiments of the present invention, and a display unit including a plurality of pixels connected to a plurality of gate lines crossing the plurality of data lines, Generating a normal gate signal having a first gate-on pulse when the image data is a grayscale image, generating a second gate-on interval smaller than the first gate-on interval when the video data is a low grayscale image, A second gate-on period of the low-gray-scale gate signal is applied to the odd-numbered gate lines during the first sub-frame in the low-gray-scale image, and the second gate- And applying a signal of a second gate-on interval of the low gray-scale gate signal to an even-numbered gate line .
일 실시예에서, 상기 일반 계조 영상에서, 프레임 동안 홀수 번째 게이트 라인에 상기 제1 게이트 온 구간의 초기 신호를 인가하고, 상기 짝수 번째 게이트 라인에 상기 제1 게이트 온 구간의 후기 신호를 인가할 수 있다. In one embodiment, in the general gray-scale image, an initial signal of the first gate-on period may be applied to odd gate lines during a frame, and a signal of the first gate-on period may be applied to the even- have.
일 실시예에서, 상기 방법은 상기 영상 데이터가 상기 저계조 영상인 경우 현재 프레임의 영상 데이터에 대응하는 온 픽셀 율을 산출하는 단계, 상기 온 픽셀 율에 기초하여 영상 데이터를 보정한 보정 데이터를 생성하는 단계 및 상기 보정 데이터를 이용하여 상기 복수의 데이터 라인들에 데이터 전압을 인가하는 단계를 더 포함할 수 있다. In one embodiment, the method further comprises: calculating an on-pixel rate corresponding to the image data of the current frame if the image data is the low-tone image; generating correction data in which the image data is corrected based on the on- And applying a data voltage to the plurality of data lines using the correction data.
일 실시예에서, 상기 표시부는 상기 복수의 데이터 라인들과 교차하고 상기 복수의 화소들에 연결되는 복수의 발광 라인들을 더 포함하고, 상기 영상 데이터가 일반 계조 영상인 경우 제1 발광 온 구간을 일반 발광 신호를 생성하는 단계 및 상기 영상 데이터가 저계조 영상인 경우 상기 제1 발광 온 구간 보다 작은 제2 발광 온 구간을 갖는 저계조 발광 신호를 생성하는 단계를 더 포함할 수 있다. In one embodiment, the display unit further includes a plurality of light emitting lines crossing the plurality of data lines and connected to the plurality of pixels, and when the image data is a general gradation image, And generating a low gray level emission signal having a second light emission on interval that is smaller than the first light emission on interval when the image data is a low gray level image.
일 실시예에서, 상기 일반 계조 영상에서, 프레임 동안 홀수 번째 발광 라인에 상기 제1 발광 온 구간의 초기 신호를 인가하고 짝수 번째 발광 라인에 상기 제1 발광 온 구간의 후기 신호를 인가하고, 상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 발광 라인에 상기 저계조 발광 신호의 상기 제2 발광 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 발광 라인에 상기 저계조 발광 신호의 제2 발광 온 구간의 신호를 인가할 수 있다. In one embodiment, in the general gray-scale image, an initial signal of the first ON-time is applied to an odd-numbered light-emitting line during a frame, a latter signal of the first ON-period is applied to an even- Gray-scale emission signal is applied to the odd-numbered emission line during the first sub-frame and the second emission-on period of the low-emission emission signal is applied to the even-numbered emission line during the second sub- 2 light-on period can be applied.
일 실시예에서, 상기 표시 장치는 상기 홀수 번째 게이트 라인들에 연결된 제1 홀수 스위치들 및 짝수 번째 게이트 라인들에 연결된 제1 짝수 스위치들을 포함하고, 상기 홀수 번째 발광 라인들에 연결된 제2 홀수 스위치들 및 짝수 번째 발광 라인들에 연결된 제2 짝수 스위치들을 더 포함하고 상기 제1 및 제2 홀수 스위치들에는 제1 스위칭 제어 신호가 인가되고, 상기 제1 및 제2 짝수 스위치들에는 제2 스위칭 제어 신호가 인가될 수 있다. In one embodiment, the display device includes first odd-numbered switches connected to the odd-numbered gate lines and first even-numbered switches connected to even-numbered gate lines, and a second odd-numbered switch connected to the odd- And second even-numbered switches connected to even-numbered light-emitting lines, wherein a first switching control signal is applied to the first and second odd-numbered switches, and a second switching control signal is applied to the first and second even- A signal can be applied.
일 실시예에서, 상기 일반 계조 영상에서, 상기 제1 스위칭 제어 신호는 1 수평 주기에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제2 스위칭 제어 신호와 1 수평 주기 지연될 수 있다. In one embodiment, in the general gray-scale image, the first switching control signal has a switch-on interval and a switch-off interval corresponding to one horizontal period, and may be delayed by one horizontal period with the second switching control signal.
일 실시예에서, 상기 저계조 영상에서, 상기 제1 스위칭 제어 신호는 제1 서브 프레임에 대응하는 스위치 온 구간 및 스위치 오프 구간을 갖고, 상기 제2 스위칭 제어 신호와 서브 프레임 지연될 수 있다.In one embodiment, in the low gray level image, the first switching control signal has a switch-on period and a switch-off period corresponding to the first sub-frame, and may be delayed with the second switching control signal and the sub-frame.
상기와 같은 본 발명의 실시예들에 따른 표시 장치 및 그 구동 방법에 따르면, OPR 모드로 표시하는 저계조 프레임 영상을 제1 서브 프레임에는 홀수 번째 수평 라인만 구동하여 홀수 라인 영상을 표시하고, 제2 서브 프레임에는 짝수 번째 수평 라인만 구동하여 짝수 라인 영상을 표시한다. 이에 따라서, OPR 모드에 따른 발광 화소와 비발광 화소에 의한 플리커 현상을 개선할 수 있다.According to the display apparatus and the driving method of the present invention as described above, only the odd-numbered horizontal line is driven in the first sub-frame to display the odd-numbered line image in the low-gradation frame image displayed in the OPR mode, In the second sub-frame, only the even-numbered horizontal lines are driven to display even-numbered line images. Accordingly, the flicker phenomenon caused by the light-emitting pixel and the non-light-emitting pixel in the OPR mode can be improved.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다.
도 2는 본 발명의 일 실시예에 따른 화소 등가 회로도이다.
도 3은 본 발명의 일 실시예에 따른 제어부의 블록도이다.
도 4는 본 발명의 일 실시예에 따른 OPR 모드를 설명하기 위한 개념도이다.
도 5는 본 발명의 일 실시예에 따른 스위칭부에 대한 회로도이다.
도 6은 본 발명의 일 실시예에 따른 일반 모드에서 표시 장치의 게이트 신호들에 대한 파형도이다.
도 7은 본 발명의 일 실시예에 따른 일반 모드에서 표시 장치의 발광 신호들에 대한 파형도이다.
도 8은 본 발명의 일 실시예에 따른 표시 장치의 일반 모드시 구동 방법을 설명하기 위한 개념도이다.
도 9는 본 발명의 일 실시예에 따른 OPR 모드에 따른 표시 장치의 게이트 신호들에 대한 파형도이다.
도 10은 본 발명의 일 실시예에 따른 OPR 모드에 따른 표시 장치의 발광 신호들에 대한 파형도이다.
도 11a 및 도 11b는 본 발명의 일 실시예에 따른 표시 장치의 OPR 모드시 구동 방법을 설명하기 위한 개념도이다.1 is a block diagram of a display device according to an embodiment of the present invention.
2 is a pixel equivalent circuit diagram according to an embodiment of the present invention.
3 is a block diagram of a controller according to an embodiment of the present invention.
4 is a conceptual diagram illustrating an OPR mode according to an embodiment of the present invention.
5 is a circuit diagram of a switching unit according to an embodiment of the present invention.
6 is a waveform diagram of gate signals of a display device in a normal mode according to an embodiment of the present invention.
7 is a waveform diagram of emission signals of a display device in a normal mode according to an exemplary embodiment of the present invention.
8 is a conceptual diagram for explaining a driving method in a normal mode of a display device according to an embodiment of the present invention.
9 is a waveform diagram of gate signals of a display according to an OPR mode according to an embodiment of the present invention.
10 is a waveform diagram of emission signals of a display according to an OPR mode according to an embodiment of the present invention.
11A and 11B are conceptual diagrams illustrating a method of driving the display device in the OPR mode according to an embodiment of the present invention.
이하, 첨부한 도면들을 참조하여, 본 발명의 실시예를 보다 상세하게 설명하고자 한다. 도면상의 동일한 구성요소에 대해서는 동일한 참조부호를 사용하고 동일한 구성요소에 대해서 중복된 설명은 생략한다.Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. The same reference numerals are used for the same constituent elements in the drawings and redundant explanations for the same constituent elements are omitted.
도 1은 본 발명의 일 실시예에 따른 표시 장치의 블록도이다. 1 is a block diagram of a display device according to an embodiment of the present invention.
도 1을 참조하면, 상기 표시 장치는 표시부(110), 제어부(120), 전압 발생부(130), 데이터 구동부(140), 게이트 구동부(150), 발광 구동부(160) 및 스위칭부(170)를 포함한다. 1, the display device includes a
상기 표시부(110)는 복수의 화소들(P), 복수의 게이트 라인들(GL1,.., GLN), 복수의 발광 라인들(EL1,..., ELN) 및 복수의 데이터 라인들(DL1,..., DLM)을 포함한다(N 및 M 은 자연수). 각 화소(P)는 게이트 라인, 데이터 라인 및 발광 라인과 연결된다. The
상기 데이터 라인들(DL1,..., DLM)은 상기 열 방향(CD)으로 연장되고 상기 행 방향(RD)으로 배열될 수 있다. 상기 데이터 라인들(DL1,..., DLM)은 상기 데이터 구동부(140)에 연결되어 상기 화소(P)에 데이터 전압들을 전달한다.The data lines DL1, ..., DLM may extend in the column direction CD and may be arranged in the row direction RD. The data lines DL1 to DLM are connected to the
상기 게이트 라인들(GL1,.., GLN)은 행 방향(RD)으로 연장되고 열 방향(CD)으로 배열될 수 있다. 상기 게이트 라인들(GL1,.., GLN)은 상기 게이트 구동부(150)와 연결되어 화소들(P)에 게이트 신호를 전달한다. The gate lines GL1, ..., GLN may extend in the row direction RD and be arranged in the column direction CD. The gate lines GL1, ..., and GLN are connected to the
상기 발광 라인들(EL1,..., ELN)은 상기 행 방향(RD)으로 연장되고 열 방향(CD)으로 배열될 수 있다. 상기 발광 라인들(EL1,..., ELN)은 상기 발광 구동부(160)에 연결되어 상기 화소(P)에 발광 신호를 전달한다. The light emitting lines EL1, ..., ELN may extend in the row direction RD and be arranged in the column direction CD. The light emitting lines EL1 to ELN are connected to the
상기 제어부(120)는 외부 장치로부터 영상 데이터(DATA1) 및 제어 신호(CONT)를 수신한다. 상기 영상 데이터(DATA1)는 레드, 그린 및 블루 데이터를 포함할 수 있다. 상기 제어 신호(CONT)는 수평 동기 신호, 수평 동기 신호, 메인 클럭 신호등을 포함할 수 있다. The
상기 제어부(120)는 영상 데이터(DATA1)를 상기 표시부(110)의 화소 구조 및 해상도 등과 같은 사양에 대응하여 변환하고 변환된 영상 데이터를 출력한다. The
상기 제어부(120)는 상기 변환된 영상 데이터를 프레임 단위로 분석하여 현재 프레임의 영상 데이터가 저계조 영상인지 또는 일반 계조 영상인지를 결정한다. 상기 제어부(120)는 상기 현재 프레임의 영상 데이터가 상기 저계조 영상인 경우 OPR 모드로 구동하기 위해 상기 현재 프레임의 온 픽셀 율 (On Pixel Ratio)을 산출하고 온 픽셀 율에 기초하여 상기 현재 프레임의 영상 데이터를 보정한다. 한편, 상기 제어부(120)는 상기 현재 프레임의 영상 데이터가 상기 일반 계조 영상인 경우 상기 영상 데이터를 상기 데이터 구동부(140)에 제공한다. The
저휘도/저계조에서의 화소 구동을 위한 저전류에 의한 화소 전류의 편차로 인하여 패널 얼룩 형태의 불량이 발생한다. 이러한 저전류 구동에 의한 패널 얼룩을 개선하기 위해 OPR(On Pixel Ratio) 모드로 구동한다. 상기 OPR 모드는 일부 화소는 목표 전류로 발광(턴-온)하고 동일 휘도를 유지하기 위해 일부 화소는 비발광(턴-오프) 한다. 예를 들어, 인접한 제1 및 제2 화소들이 저전류로 구동되어 각각 20cd/m2 휘도를 표시하는 경우, 상기 OPR 모드에 따르면, 제1 화소만을 상대적으로 높은 전류를 인가하여 40cd/m2 의 휘도로 발광하고 제2 화소는 비발광한다. Defective panel unevenness occurs due to the deviation of the pixel current due to the low current for pixel driving at the low luminance / low gray level. In order to improve panel unevenness caused by such low current driving, it is driven in an OPR (On Pixel Ratio) mode. In the OPR mode, some pixels turn on (turn on) with a target current and some pixels turn off (turn off) in order to maintain the same luminance. For example, when adjacent first and second pixels are driven with a low current to display 20 cd / m < 2 > luminance, according to the OPR mode, only a relatively high current is applied to the first pixel, And the second pixel emits no light.
예를 들면, 현재 프레임의 평균 계조가 기준 저계조 보다 낮은 경우, 상기 제어부(120)는 현재 프레임의 영상 데이터를 이용하여 온 픽셀 율을 산출하고, 상기 온 픽셀 율에 기초하여 상기 현재 프레임의 영상 데이터를 보정하고 보정된 영상 데이터를 상기 데이터 구동부(140)에 출력한다. 한편, 현재 프레임의 평균 계조가 상기 기준 저계조 보다 높은 경우, 상기 제어부(120)는 현재 프레임의 영상 데이터를 상기 데이터 구동부(140)에 출력한다. For example, when the average gray level of the current frame is lower than the reference low gray level, the
상기 제어부(120)는 상기 제어 신호(CONT)에 기초하여 상기 데이터 구동부(140)를 구동하기 위한 데이터 제어 신호(CONT1), 상기 게이트 구동부(150)를 구동하기 위한 게이트 제어 신호(CONT2), 상기 발광 구동부(160)를 구동하기 위한 발광 제어 신호(CONT3) 및 상기 스위칭부(170)를 구동하기 위한 스위칭 제어 신호(CONT4)를 생성한다.The
본 실시예에 따르면, 상기 게이트 제어 신호(CONT2) 는 상기 일반 모드에 대응하는 일반 게이트 제어 신호와 상기 OPR 모드에 대응하는 저계조 게이트 제어 신호를 포함한다. 상기 발광 제어 신호는 상기 일반 모드에 대응하는 일반 발광 제어 신호와 상기 OPR 모드에 대응하는 저계조 발광 제어 신호를 포함한다. 상기 스위칭 제어 신호(CONT4)는 상기 일반 모드에 대응하는 일반 스위칭 제어 신호 및 상기 OPR 모드에 대응하는 저계조 스위칭 제어 신호를 포함한다. According to the present embodiment, the gate control signal CONT2 includes a general gate control signal corresponding to the general mode and a low gray level gate control signal corresponding to the OPR mode. The emission control signal includes a general emission control signal corresponding to the general mode and a low gray level emission control signal corresponding to the OPR mode. The switching control signal CONT4 includes a general switching control signal corresponding to the general mode and a low gray level switching control signal corresponding to the OPR mode.
상기 전압 발생부(130)는 외부 전압을 이용하여 상기 표시 장치를 구동하기 위한 복수의 구동 전압들을 생성한다. 상기 구동 전압들은 상기 데이터 구동부(140)를 구동하기 위한 데이터 구동 전압, 상기 게이트 구동부(150)를 구동하기 위한 게이트 구동 전압, 상기 발광 구동부(160)를 구동하기 위한 발광 구동 전압 및 상기 표시부(110)를 구동하기 위한 표시 구동 전압을 생성한다. The
상기 데이터 구동 전압은 영상 데이터를 데이터 전압으로 변환하기 위한 아날로그 전원 전압(AVDD)을 포함하고, 상기 게이트 구동 전압을 게이트 신호를 생성하기 위한 제1 온 전압(VGH1) 및 제1 오프 전압(VGL1)을 포함하고, 상기 발광 구동 전압은 상기 발광 신호를 생성하기 위한 제2 온 전압(VGH2) 및 제2 오프 전압(VGL2)을 포함하고, 상기 표시 구동 전압은 발광 전원 전압(ELVDD, ELVSS)을 포함한다.Wherein the data driving voltage includes an analog power supply voltage (AVDD) for converting image data into a data voltage, and the gate driving voltage is applied to a first on voltage (VGH1) and a first off voltage (VGL1) Wherein the light emitting driving voltage includes a second on voltage VGH2 and a second off voltage VGL2 for generating the light emitting signal and the display driving voltage includes a light emitting power supply voltage ELVDD and ELVSS do.
상기 데이터 구동부(140)는 상기 데이터 제어 신호(CONT1)에 응답하여 영상 데이터를 데이터 전압으로 변환하고, 상기 데이터 전압을 상기 데이터 라인들(DL1,..., DLM)에 출력한다.The
상기 게이트 구동부(150)는 상기 게이트 제어 신호(CONT2)에 응답하여 복수의 게이트 신호들을 생성한다. The
본 실시예에 따르면 상기 게이트 구동부(150)의 출력 채널 수는 n(=N/2)개이고, 상기 게이트 구동부(150)의 하나의 출력 채널은 2개의 게이트 라인들, 즉, 홀수 및 짝수 번째 게이트 라인들에 연결된다. 상기 게이트 구동부(150)는 N개의 제1 내지 제N 게이트 라인들(GL1,..., GLN)에 대응하여 n(=N/2)개의 게이트 신호들을 생성한다. According to the present embodiment, the number of output channels of the
예를 들면, 상기 일반 모드시 상기 게이트 구동부(150)는 2 수평 주기에 대응하는 게이트 온 구간을 갖는 일반 게이트 신호를 생성하고, 한 프레임 동안 n개의 일반 게이트 신호들(G1_NOR,..., Gn_NOR)을 1회 순차적으로 출력한다. 상기 OPR 모드시 상기 게이트 구동부(150)는 1 수평 주기에 대응하는 게이트 온 구간을 갖는 저계조 게이트 신호를 생성하고, 상기 한 프레임 동안 n개의 저계조 게이트 신호들(G1_OPR,..., Gn_OPR)을 2회 순차적으로 출력한다.For example, in the normal mode, the
상기 발광 구동부(160)는 상기 발광 제어 신호(CONT3)에 응답하여 복수의 발광 신호들을 생성한다. The light
본 실시예에 따르면 상기 발광 구동부(160)는 출력 채널 수는 n(=N/2)개이고, 상기 발광 구동부(160)의 하나의 출력 채널은 2개의 발광 라인들, 즉, 홀수 및 짝수 번째 발광 라인들에 연결된다. 상기 발광 구동부(160)는 N개의 제1 내지 제N 발광 라인들(EL1,..., ELN)에 대응하여 n(=N/2)개의 발광 신호들을 생성한다. According to this embodiment, the number of output channels is n (= N / 2), and one output channel of the
예를 들면, 상기 일반 모드시 상기 발광 구동부(160)는 2 수평 주기에 대응하는 발광 온 구간을 갖는 일반 발광 신호를 생성하고, 한 프레임 동안 n개의 일반 발광 신호들(EM1_NOR,..., EMn_NOR)을 1회 순차적으로 출력한다. 상기 OPR 모드시 상기 발광 구동부(160)는 1 수평 주기에 대응하는 발광 온 구간을 갖는 저계조 발광 신호를 생성하고, 상기 한 프레임 동안 n개의 저계조 발광 신호들(EM1_OPR, ... , EMn _OPR)을 2회 순차적으로 출력한다.For example, in the normal mode, the
상기 스위칭부(170)는 상기 게이트 구동부(150)의 출력 채널들 및 상기 발광 구동부(160)의 출력 채널들에 연결되고, 상기 스위칭 제어 신호(CONT4)에 응답하여 상기 n개의 게이트 신호들 및 상기 n개의 발광 신호들을 상기 N개의 게이트 라인들 및 상기 N개의 발광 라인들에 선택적으로 제공한다. The
본 실시예에 따르면, 상기 일반 모드시 상기 스위칭부(170)는 한 프레임 동안, 상기 n개의 게이트 신호들을 상기 N개의 게이트 라인들에 제공하고 상기 n개의 발광 신호들을 상기 N개의 발광 라인들에 제공한다. According to the present embodiment, in the normal mode, the
상기 OPR 모드시 상기 스위칭부(170)는 초기 서브 프레임 동안 상기 n개의 게이트 신호들을 홀수 번째 게이트 라인들에 제공하고 상기 n개의 발광 신호들을 홀수 번째 발광 라인들에 제공한다. 상기 스위칭부(170)는 후기 서브 프레임 동안 상기 n개의 게이트 신호들을 짝수 번째 게이트 라인들에 제공하고, 상기 n개의 발광 신호들을 짝수 번째 발광 라인들에 제공한다.In the OPR mode, the
도 2는 도 1에 도시된 화소의 등가 회로도이다. 2 is an equivalent circuit diagram of the pixel shown in Fig.
도 1 및 도 2를 참조하면, 상기 화소(P)는 유기 발광 다이오드(Organic Light Emitting Diode: OLED), 구동 트랜지스터(T1), 커패시터(CST), 스위칭 트랜지스터(T2), 및 발광 제어 트랜지스터(T3)를 포함한다. 1 and 2, the pixel P includes an organic light emitting diode (OLED), a driving transistor T1, a capacitor CST, a switching transistor T2, and an emission control transistor T3 ).
상기 구동 트랜지스터(T1)는 상기 스위칭 트랜지스터(T2)와 연결된 제어 전극, 상기 제1 발광 전원 전압(ELVDD)을 수신하는 제1 전극 및 상기 발광 제어 트랜지스터(T3)와 연결된 제2 전극을 포함한다. The driving transistor T1 includes a control electrode coupled to the switching transistor T2, a first electrode for receiving the first emission power supply voltage ELVDD, and a second electrode coupled to the emission control transistor T3.
상기 커패시터(CST)는 상기 제1 발광 전원 전압(ELVDD)을 수신하는 제1 전극과 상기 구동 트랜지스터(T1)의 제어 전극에 연결된 제2 전극을 포함한다. The capacitor CST includes a first electrode for receiving the first emission power supply voltage ELVDD and a second electrode coupled to a control electrode of the driving transistor Tl.
상기 스위칭 트랜지스터(T2)는 게이트 신호(G)를 수신하는 제어 전극, 데이터 전압(VDATA)을 수신하는 제1 전극 및 상기 구동 트랜지스터(T1)의 제어 전극에 연결된 제2 전극을 포함한다. The switching transistor T2 includes a control electrode for receiving a gate signal G, a first electrode for receiving a data voltage VDATA and a second electrode connected to a control electrode of the driving transistor Tl.
상기 발광 제어 트랜지스터(T3)는 발광 신호(EM)를 수신하는 제어 전극, 상기 구동 트랜지스터(T1)의 제2 전극과 연결된 제1 전극 및 상기 유기 발광 다이오드(OLED)에 연결된 제2 전극을 포함한다. The emission control transistor T3 includes a control electrode for receiving the emission signal EM, a first electrode connected to the second electrode of the driving transistor T1, and a second electrode connected to the organic light emitting diode OLED .
상기 유기 발광 다이오드(OLED)는 상기 발광 제어 트랜지스터(T3)에 연결된 제1 전극과 상기 제2 발광 전원 전압(ELVSS)을 수신하는 제2 전극을 포함한다. The organic light emitting diode OLED includes a first electrode coupled to the emission control transistor T3 and a second electrode receiving the second emission power supply voltage ELVSS.
상기 발광 제어 트랜지스터(T3)가 턴-온 되면 상기 구동 트랜지스터(T1)에 흐르는 전류(I)가 상기 유기 발광 다이오드(OLED)에 인가되고, 상기 유기 발광 다이오드(OLED)가 발광한다. 상기 발광 제어 트랜지스터(T3)의 턴-온 구간에 대응하여 상기 유기 발광 다이오드(OLED)의 발광 구간이 결정된다. When the emission control transistor T3 is turned on, a current I flowing through the driving transistor Tl is applied to the organic light emitting diode OLED, and the organic light emitting diode OLED emits light. An emission period of the organic light emitting diode OLED is determined corresponding to a turn-on period of the emission control transistor T3.
도 3은 본 발명의 일 실시예에 따른 제어부의 블록도이다. 도 4는 본 발명의 일 실시예에 따른 OPR 모드를 설명하기 위한 개념도이다.3 is a block diagram of a controller according to an embodiment of the present invention. 4 is a conceptual diagram illustrating an OPR mode according to an embodiment of the present invention.
도 1 및 도 3을 참조하면, 상기 제어부(120)는 제어부(121), 온 픽셀 율(OPR) 산출부(123), 데이터 보정부(125) 및 신호 생성부(127)를 포함한다. 1 and 3, the
상기 제어부(120)는 영상 데이터(DATA1)를 상기 표시부(110)의 화소 구조 및 해상도 등과 같은 사양에 대응하여 변환하고 변환된 영상 데이터를 출력한다. The
상기 제어부(121)는 상기 변환된 영상 데이터를 프레임 단위로 분석하여 현재 프레임의 영상 데이터가 저계조 영상인지 또는 일반 계조 영상인지를 결정하고 상기 저계조 영상에 대응하는 OPR 모드 또는 상기 일반 계조 영상에 대응하는 일반 모드로 구동하기 위한 모드 신호를 상기 OPR 산출부(123) 및 상기 신호 생성부(127)에 제공한다. The
예를 들면, 현재 프레임의 평균 계조가 기준 저계조 보다 낮은 경우, 상기 제어부(121)는 현재 프레임을 저계조 영상으로 결정하고 OPR 모드로 동작하기 위한 제1 모드 신호를 상기 OPR 산출부(123) 및 상기 신호 생성부(127)에 제공한다. For example, if the average gray level of the current frame is lower than the reference low gray level, the
반면, 상기 현재 프레임의 평균 계조가 상기 기준 저계조 보다 높은 경우, 상기 제어부(121)는 현재 프레임을 일반 계조 영상으로 결정하고 일반 모드로 동작하기 위한 제2 모드 신호를 상기 OPR 산출부(123) 및 상기 신호 생성부(127)에 제공한다. On the other hand, when the average gray level of the current frame is higher than the reference low gray level, the
상기 OPR 산출부(123)는 상기 제어부(121)의 상기 제1 모드 신호에 응답하여 상기 현재 프레임의 영상 데이터에 대한 온 픽셀 율을 산출한다. The
상기 OPR 산출부(123)는 현재 프레임의 영상 데이터를 이용하여 복수의 화소들의 온 픽셀 율을 산출한다. 상기 온 픽셀 율은 한 프레임을 기준으로 전체 화소에 대한 발광 화소의 비율이다. The
예를 들어, 도 4를 참조하면, 상기 현재 프레임의 온 픽셀 율이 50% 인 경우, 짝수 번째 화소행들(PR2, PR4)의 레드, 그린 및 블루 화소들은 모두 발광하고, 홀수 번째 화소행들(PR1, PR3, PR5)은 그린 서브 화소들 중 일부 그린 화소(G)만 발광하고 나머지 레드, 그린 및 블루 화소들은 비발광할 수 있다.For example, referring to FIG. 4, when the on-pixel rate of the current frame is 50%, the red, green, and blue pixels of the even-numbered pixel rows PR2 and PR4 emit light, (PR1, PR3, PR5) may emit only some green pixels (G) among the green sub-pixels and the remaining red, green, and blue pixels may emit no light.
상기 데이터 보정부(235)는 상기 현재 프레임의 상기 온 픽셀 율에 기초하여 상기 현재 프레임의 영상 데이터를 보정하고 보정된 영상 데이터를 출력한다. The data correction unit 235 corrects the image data of the current frame based on the on-pixel rate of the current frame and outputs the corrected image data.
상기 신호 생성부(127)는 상기 제어 신호(CONT)에 기초하여 상기 데이터 구동부(140)를 구동하기 위한 데이터 제어 신호(CONT1), 상기 게이트 구동부(150)를 구동하기 위한 게이트 제어 신호(CONT2), 상기 발광 구동부(160)를 구동하기 위한 발광 제어 신호(CONT3) 및 상기 스위칭부(170)를 구동하기 위한 스위칭 제어 신호(CONT4)를 생성한다.The
상기 게이트 제어 신호(CONT2)는 상기 일반 모드에 대응하는 일반 게이트 제어 신호와 상기 OPR 모드에 대응하는 저계조 게이트 제어 신호를 포함한다. 상기 일반 게이트 제어 신호는 상기 일반 모드용 게이트 신호의 게이트 온 구간을 제어하기 위한 복수의 클럭 신호를 포함할 수 있고, 상기 저계조 게이트 제어 신호는 상기 OPR 모드용 게이트 신호의 게이트 온 구간을 제어하기 위한 복수의 클럭 신호를 포함할 수 있다. 상기 발광 제어 신호는 상기 일반 모드에 대응하는 일반 발광 제어 신호와 상기 OPR 모드에 대응하는 저계조 발광 제어 신호를 포함한다. 상기 일반 발광 제어 신호를 상기 일반 모드용 발광 신호의 발광 온 구간을 제어하기 위한 복수의 클럭 신호를 포함할 수 있고, 상기 저계조 발광 제어 신호는 상기 OPR 모드용 발광 신호의 발광 온 구간을 제어하기 위한 복수의 클럭 신호를 포함할 수 있다. 상기 스위칭 제어 신호(CONT4)는 상기 일반 모드에 대응하는 일반 스위칭 제어 신호 및 상기 OPR 모드에 대응하는 저계조 스위칭 제어 신호를 포함한다. The gate control signal CONT2 includes a general gate control signal corresponding to the general mode and a low gray level gate control signal corresponding to the OPR mode. The general gate control signal may include a plurality of clock signals for controlling a gate ON period of the gate signal for the normal mode, and the low gray level gate control signal may control a gate ON period of the gate signal for the OPR mode A plurality of clock signals may be included. The emission control signal includes a general emission control signal corresponding to the general mode and a low gray level emission control signal corresponding to the OPR mode. The general light emission control signal may include a plurality of clock signals for controlling the light emission on period of the light emission signal for the general mode, and the low light emission control signal may include a light emission control signal for controlling the light emission on period of the light emission signal for the OPR mode A plurality of clock signals may be included. The switching control signal CONT4 includes a general switching control signal corresponding to the general mode and a low gray level switching control signal corresponding to the OPR mode.
예를 들면, 상기 신호 생성부(127)는 상기 OPR 모드에 대응하는 상기 제1 모드 신호에 응답하여 상기 저계조 게이트 제어 신호, 상기 저계조 발광 제어 신호 및 상기 저계조 스위칭 제어 신호를 생성한다. 상기 저계조 게이트 제어 신호는 상기 게이트 구동부(150)에 인가되고 상기 저계조 발광 제어 신호는 상기 발광 구동부(160)에 인가되고, 상기 저계조 스위칭 제어 신호는 상기 스위칭부(170)에 인가된다. For example, the
상기 신호 생성부(127)는 상기 일반 모드에 대응하는 제2 모드 신호에 응답하여 일반 게이트 제어 신호, 일반 발광 제어 신호 및 일반 스위칭 제어 신호를 생성한다. 상기 일반 게이트 제어 신호는 상기 게이트 구동부(150)에 인가되고, 상기 일반 발광 제어 신호는 상기 발광 구동부(160)에 인가되고, 상기 일반 스위칭 제어 신호는 상기 스위칭부(170)에 인가된다. The
도 5는 본 발명의 일 실시예에 따른 스위칭부에 대한 회로도이다. 5 is a circuit diagram of a switching unit according to an embodiment of the present invention.
도 1 및 도 5를 참조하면, 상기 스위칭부(170)는 상기 게이트 구동부(150)의 복수의 게이트 출력 채널들과 상기 발광 구동부(160)의 복수의 발광 출력 채널들과 연결된다. 1 and 5, the
예를 들면, 상기 게이트 구동부(150)는 제1 내지 제n 게이트 출력 채널들(GO1, GO2,..., GOn)을 포함한다. 제1 게이트 출력 채널(GO1)은 제1 게이트 라인(GL1) 및 제2 게이트 라인(GL2)과 연결되고, 제2 게이트 출력 채널(GO2)는 제3 게이트 라인(GL3) 및 제4 게이트 라인(GL4)과 연결된다. 이와 같은 방식으로, 제n 게이트 출력 채널(GOn)는 제N-1 게이트 라인(GLN-1) 및 제N 게이트 라인(GLN)과 연결된다. For example, the
상기 발광 구동부(160)는 제1 내지 제n 발광 출력 채널들(EO1, EO2,..., EOn)을 포함한다. 제1 발광 출력 채널(EO1)은 제1 발광 라인(EL1) 및 제2 발광 라인(EL2)과 연결되고, 제2 발광 출력 채널(EO2)는 제3 발광 라인(EL3) 및 제4 발광 라인(EL4)과 연결된다. 이와 같은 방식으로, 제n 발광 출력 채널(EOn)는 제N-1 발광 라인(ELN-1) 및 제N 발광 라인(ELN)과 연결된다.The light
상기 스위칭부(170)는 제1 스위치부(171) 및 제2 스위치부(172)를 포함한다. 상기 제1 스위치부(171)는 일반 모드시 제1 일반 스위칭 제어 신호에 응답하여 구동하고, OPR 모드시 제1 저계조 스위칭 제어 신호에 응답하여 구동한다. 상기 제2 스위치부(172)는 일반 모드시 제2 일반 스위칭 제어 신호에 응답하여 구동하고, OPR 모드시 제2 저계조 스위칭 제어 신호에 응답하여 구동한다. The
상기 제1 스위치부(171)는 제1 홀수 스위치들(SW11, SW12, .., SW1n) 및 제2 홀수 스위치들(SW31, SW32,.., SW3n)을 포함한다. 상기 제1 홀수 스위치들(SW11, SW12, .., SW1n)은 홀수 번째 게이트 라인들을 각각 스위칭한다.The
제11 홀수 스위치(SW11)는 제1 게이트 라인(GL1) 및 제1 게이트 출력 채널(GO1)과 연결된다. 제12 홀수 스위치(SW12)는 제3 게이트 라인(GL3) 및 제2 게이트 출력 채널(GO2)과 연결된다. 제1n 홀수 스위치(SW1n)는 제N-1 게이트 라인(GLN-1) 및 제n 게이트 출력 채널(GOn)과 연결된다.The eleventh odd-numbered switch SW11 is connected to the first gate line GL1 and the first gate output channel GO1. The twelfth odd-numbered switch SW12 is connected to the third gate line GL3 and the second gate output channel GO2. The first 1n odd-numbered switch SW1n is connected to the (N-1) th gate line GLN-1 and the n-th gate output channel GOn.
상기 제2 홀수 스위치들(SW31, SW32,.., SW3n)은 홀수 번째 발광 라인들을 각각 스위칭한다.The second odd-numbered switches SW31, SW32, ..., SW3n switch the odd-numbered emission lines, respectively.
제31 홀수 스위치(SW31)는 제1 발광 라인(EL1) 및 제1 발광 출력 채널(EO1)과 연결된다. 제32 홀수 스위치(SW32)는 제3 발광 라인(EL3) 및 제2 발광 출력 채널(EO2)과 연결된다. 제3n 홀수 스위치(SW3n)는 제N-1 발광 라인(ELN-1) 및 제n 발광 출력 채널(EOn)과 연결된다. The 31st odd-numbered switch SW31 is connected to the first light emitting line EL1 and the first light emitting output channel EO1. The 32nd odd-numbered switch SW32 is connected to the third light emitting line EL3 and the second light emitting output channel EO2. The third 3n odd-numbered switch SW3n is connected to the (N-1) th light emitting line ELN-1 and the nth light emitting output channel EOn.
상기 제2 스위치부(172)는 제1 짝수 스위치들(SW21, SW22,.., SW2n) 및 제2 짝수 스위칭들(SW41, SW42,.., SW4n)을 포함한다. 상기 제1 짝수 스위치들(SW21, SW22,.., SW2n)은 짝수 번째 게이트 라인들을 각각 스위칭한다. The
제21 짝수 스위치(SW21)는 제2 게이트 라인(GL2) 및 제1 게이트 출력 채널(GO1)과 연결된다. 제22 짝수 스위치(SW22)는 제4 게이트 라인(GL4) 및 제2 게이트 출력 채널(GO2)과 연결된다. 제2n 짝수 스위치(SW2n)는 제N 게이트 라인(GLN) 및 제n 게이트 출력 채널(GOn)과 연결된다. The twenty-first even-numbered switch SW21 is connected to the second gate line GL2 and the first gate output channel GO1. The twenty-second even-numbered switch SW22 is connected to the fourth gate line GL4 and the second gate output channel GO2. The second nth even switch SW2n is connected to the Nth gate line GLN and the nth gate output channel GOn.
제2 짝수 스위칭들(SW41, SW42,.., SW4n)은 짝수 번째 발광 라인들을 각각 스위칭한다. The second even-numbered switches SW41, SW42, ..., SW4n switch the even-numbered light-emitting lines, respectively.
제41 짝수 스위치(SW41)는 제2 발광 라인(EL2) 및 제1 발광 출력 채널(EO1)과 연결된다. 제42 짝수 스위치(SW42)는 제4 발광 라인(EL4) 및 제2 발광 출력 채널(EO2)과 연결된다. 제4n 짝수 스위치(SW4n)는 제N 발광 라인(ELN) 및 제n 발광 출력 채널(EOn)과 연결된다. The 41st even switch SW41 is connected to the second light emitting line EL2 and the first light emitting output channel EO1. The fortieth even switch SW42 is connected to the fourth light emitting line EL4 and the second light emitting output channel EO2. The fourth 4n even-numbered switch SW4n is connected to the Nth light emitting line ELN and the nth light emitting output channel EOn.
도 6은 본 발명의 일 실시예에 따른 일반 모드에서 표시 장치의 게이트 신호들에 대한 파형도이다. 도 7은 본 발명의 일 실시예에 따른 일반 모드에서 표시 장치의 발광 신호들에 대한 파형도이다. 도 8은 본 발명의 일 실시예에 따른 표시 장치의 일반 모드시 구동 방법을 설명하기 위한 개념도이다. 6 is a waveform diagram of gate signals of a display device in a normal mode according to an embodiment of the present invention. 7 is a waveform diagram of emission signals of a display device in a normal mode according to an exemplary embodiment of the present invention. 8 is a conceptual diagram for explaining a driving method in a normal mode of a display device according to an embodiment of the present invention.
도 5 및 도 6을 참조하면, 상기 일반 모드시 상기 제1 스위치부(171)는 제1 일반 스위칭 제어 신호(SW_NOR1)를 수신하고, 상기 제2 스위치부(172)는 제2 일반 스위칭 제어 신호(SW_NOR2)를 수신한다. 5 and 6, in the normal mode, the
상기 제1 일반 스위칭 제어 신호(SW_NOR1)는 1 수평 주기(1H)에 대응하는 제1 스위치 온 구간(ON_S1)과 1 수평 주기(1H)에 대응하는 제1 스위치 오프 구간(OFF_S1)을 갖고, 상기 제1 스위치 온 구간(ON_S1)은 2 수평 주기(2H)로 반복된다. The first general switching control signal SW_NOR1 has a first switch-on interval (ON_S1) corresponding to one horizontal period (1H) and a first switch-off interval (OFF_S1) corresponding to one horizontal period (1H) The first switch ON period (ON_S1) is repeated in two horizontal periods (2H).
상기 제2 일반 스위칭 제어 신호(SW_NOR2)는 1 수평 주기(1H)에 대응하는 제2 스위치 온 구간(ON_S2)을 갖고 1 수평 주기(1H)에 대응하는 제2 스위치 오프 구간(OFF_S2)을 갖고, 상기 제2 스위치 온 구간(ON_S2)은 2 수평 주기(2H)로 반복된다.The second general switching control signal SW_NOR2 has a second switch-on interval ON_S2 corresponding to one
상기 게이트 구동부(150)는 제어부로부터 제공된 일반 게이트 제어 신호에 기초하여 2 수평 주기(2H)에 대응하는 게이트 온 구간(ON_G)을 갖는 일반 게이트 신호를 출력한다. 도시된 바와 같이, 상기 게이트 구동부(150)는 제1 내지 제n 일반 게이트 신호들(G_NOR1, G_NOR2,..., G_NORn-1, G_NORn)를 순차적으로 출력한다. The
상기 제1 게이트 라인(GL1)에 연결된 제11 홀수 스위치(SW11)는 상기 제1 일반 스위칭 제어 신호(SW_NOR1)의 제1 스위치 온 구간(ON_S1)에 응답하여 턴-온 되고 상기 제1 스위치 온 구간(ON_S1)에 대응하는 초기 1H 구간의 상기 제1 일반 게이트 신호(G_NOR1)는 제1 게이트 신호(G1)로 상기 제1 게이트 라인(GL1)에 인가된다. The eleventh odd-numbered switch SW11 connected to the first gate line GL1 is turned on in response to a first switch-on interval ON_S1 of the first general switching control signal SW_NOR1, The first general gate signal G_NOR1 in the initial 1H period corresponding to the ON_S1 is applied to the first gate line GL1 with the first gate signal G1.
상기 제2 게이트 라인(GL2)에 연결된 제21 짝수 스위치(SW21)는 상기 제2 일반 스위칭 제어 신호(SW_NOR2)의 제2 스위치 온 구간(ON_S2)에 응답하여 턴-온 되고 이에 따라서 상기 제2 스위치 온 구간(ON_S2)에 대응하는 후기 1H 구간의 상기 제1 일반 게이트 신호(G_NOR1)는 제2 게이트 신호(G2)로 상기 제2 게이트 라인(GL2)에 인가된다. The twenty-first even-numbered switch SW21 connected to the second gate line GL2 is turned on in response to the second switch-on period ON_S2 of the second general switching control signal SW_NOR2, The first general gate signal G_NOR1 of the subsequent 1H period corresponding to the ON section S2_S2 is applied to the second gate line GL2 with the second gate signal G2.
이와 같은 방식으로, 상기 스위칭부(170)는 상기 제1 및 제2 일반 스위칭 제어 신호들(SW_NOR1, SW_NOR2)에 응답하여 상기 게이트 구동부(150)로부터 출력된 제1 내지 제n 일반 게이트 신호들(G_NOR1, G_NOR2,..., G_NORn-1, G_NORn)을 상기 제1 내지 제N 게이트 라인들(GL1,..., GLN)에 순차적으로 제공한다. In this manner, the
도 5 및 도 7을 참조하면, 상기 발광 구동부(160)는 제어부로부터 제공된 일반 발광 제어 신호에 기초하여 2 수평 주기(2H)에 대응하는 발광 온 구간(ON_E)을 갖는 일반 발광 신호를 출력한다. 도시된 바와 같이, 상기 발광 구동부(160)는 제1 내지 제n 일반 발광 신호들(E_NOR1, E_NOR2,..., E_NORn-1, E_NORn)를 순차적으로 출력한다. Referring to FIGS. 5 and 7, the light
상기 제1 발광 라인(EL1)에 연결된 제31 홀수 스위치(SW31)는 상기 제1 일반 스위칭 제어 신호(SW_NOR1)의 제1 스위치 온 구간(ON_S1)에 응답하여 턴-온 되고 상기 제1 스위치 온 구간(ON_S1)에 대응하는 초기 1H 구간의 상기 제1 일반 발광 신호(E_NOR1)는 제1 발광 신호(E1)로 상기 제1 발광 라인(EL1)에 인가된다. The 31st odd-numbered switch SW31 connected to the first light emitting line EL1 is turned on in response to the first switch-on interval ON_S1 of the first general switching control signal SW_NOR1, The first general emission signal E_NOR1 of the initial 1H period corresponding to the ON-state signal ON_S1 is applied to the first emission line EL1 as the first emission signal E1.
상기 제2 발광 라인(EL2)에 연결된 제41 짝수 스위치(SW41)는 상기 제2 일반 스위칭 제어 신호(SW_NOR2)의 제2 스위치 온 구간(ON_S2)에 응답하여 턴-온 되고 이에 따라서 상기 제2 스위치 온 구간(ON_S2)에 대응하는 후기 1H 구간의 상기 제1 일반 발광 신호(E_NOR1)는 제2 발광 신호(E2)로 상기 제2 발광 라인(EL2)에 인가된다. The 41st even switch SW41 connected to the second light emitting line EL2 is turned on in response to the second switch on interval ON_S2 of the second general switch control signal SW_NOR2, The first general emission signal E_NOR1 of the subsequent 1H period corresponding to the ON section S2_S2 is applied to the second emission line EL2 with the second emission signal E2.
이와 같은 방식으로, 상기 스위칭부(170)는 상기 제1 및 제2 일반 스위칭 제어 신호들(SW_NOR1, SW_NOR2)에 응답하여 상기 발광 구동부(160) 로부터 출력된 제1 내지 제n 일반 발광 신호들(E_NOR1, E_NOR2,..., E_NORn-1, E_NORn)을 상기 제1 내지 제N 발광 라인들(EL1,..., ELN)에 순차적으로 제공한다.In this manner, the
도 8을 참조하면, 상기 일반 모드시 상기 표시부는 한 프레임 동안 제1 화소행(PR1), 제2 화소행(PR2), 제3 화소행(PR3), 제4 화소행(PR4) 및 제5 화소행(PR5)이 순차적으로 구동하고, 상기 표시부의 모든 레드, 그린 및 블루 화소들은 발광한다. 8, in the normal mode, the display unit displays the first pixel row PR1, the second pixel row PR2, the third pixel row PR3, the fourth pixel row PR4, The pixel row PR5 is driven sequentially, and all the red, green and blue pixels of the display unit emit light.
도 9는 본 발명의 일 실시예에 따른 OPR 모드에 따른 표시 장치의 게이트 신호들에 대한 파형도이다. 도 10은 본 발명의 일 실시예에 따른 OPR 모드에 따른 표시 장치의 발광 신호들에 대한 파형도이다. 도 11a 및 도 11b는 본 발명의 일 실시예에 따른 표시 장치의 OPR 모드시 구동 방법을 설명하기 위한 개념도이다.9 is a waveform diagram of gate signals of a display according to an OPR mode according to an embodiment of the present invention. 10 is a waveform diagram of emission signals of a display according to an OPR mode according to an embodiment of the present invention. 11A and 11B are conceptual diagrams illustrating a method of driving the display device in the OPR mode according to an embodiment of the present invention.
도 5 및 도 9를 참조하면, 상기 OPR 모드시 상기 제1 스위치부(171)는 제1 저계조 스위칭 제어 신호(SW_OPR1)를 수신하고, 상기 제2 스위치부(172)는 제2 저계조 스위칭 제어 신호(SW_OPR2)를 수신한다. 5 and 9, in the OPR mode, the
상기 제1 저계조 스위칭 제어 신호(SW_OPR1)는 초기 서브 프레임(제1 서브 프레임) 동안에 대응하는 제1 스위치 온 구간(ON_S1)을 갖고, 후기 서브 프레임(제2 서브 프레임) 동안에 대응하는 제1 스위치 오프 구간(OFF_S1)을 갖는다. The first low gray level switching control signal SW_OPR1 has a corresponding first switch ON period ON_S1 during an initial subframe (first subframe) and a corresponding first switch ON_S1 during an initial subframe (first subframe) Off period (OFF_S1).
상기 제2 저계조 스위칭 제어 신호(SW_OPR2)는 상기 제1 서브 프레임 동안에 대응하는 제2 스위치 오프 구간(OFF_S2)을 갖고, 상기 제2 서브 프레임 동안에 대응하는 제2 스위치 온 구간(ON_S1)을 갖는다. The second low gray level switching control signal SW_OPR2 has a corresponding second switch off interval (OFF_S2) during the first subframe and has a corresponding second switch on interval (ON_S1) during the second subframe.
상기 게이트 구동부(150)는 제어부로부터 제공된 저계조 게이트 제어 신호에 기초하여 1 수평 주기(1H)에 대응하는 게이트 온 구간(ON_G)을 갖는 저계조 게이트 신호를 출력한다. The
도시된 바와 같이, 상기 게이트 구동부(150)는 상기 제1 서브 프레임(SUB_FRAME1) 동안 제1 내지 제n 저계조 게이트 신호들(G_OPR1, G_OPR2,..., G_OPRn-1, G_OPRn)을 순차적으로 출력하고, 반복해서, 상기 제2 서브 프레임(SUB_FRAME2) 동안 제1 내지 제n 저계조 게이트 신호들(G_OPR1, G_OPR2,..., G_OPRn-1, G_OPRn)을 순차적으로 출력한다. As shown in the figure, the
상기 제1 서브 프레임(SUB_FRAME1) 동안 상기 제1 스위치(171)의 상기 홀수 스위치들(SW11, SW31, SW12, SW32,.., SW1n, SW3n)은 상기 제1 저계조 스위칭 제어 신호(SW_OPR1)의 제1 스위치 온 구간(ON_S1)에 응답하여 턴-온 되고 상기 홀수 스위치들(SW11, SW12, .., SW1n)를 통해 상기 제1 내지 제n 저계조 게이트 신호들(G_OPR1, G_OPR2,..., G_OPRn-1, G_OPRn) 중 홀수 번째 저계조 게이트 신호들(G_OPR1, G_OPR3,..., G_OPRn-1)은 홀수 번째 게이트 라인들(GL1, GL3,.., GLN-1)에 홀수 번째 게이트 신호들(G1, G3,..., GN-1)로 인가된다. During the first sub-frame SUB_FRAME1, the odd-numbered switches SW11, SW31, SW12, SW32, ..., SW1n, SW3n of the
한편, 상기 제1 서브 프레임(SUB_FRAME1) 동안 상기 제2 스위치부(172)의 짝수 스위치들(SW21, SW41, SW22, SW42,.., SW2n, SW4n)은 상기 제2 저계조 스위칭 제어 신호(SW_OPR2)의 제2 스위치 오프 구간(OFF_S2)에 응답하여 턴-오프 되고 상기 짝수 스위치들(SW21, SW22, .., SW2n)와 연결된 상기 짝수 번째 게이트 라인들(GL2,..., GLN)에는 게이트 신호가 인가되지 않는다. During the first sub-frame SUB_FRAME1, the even-numbered switches SW21, SW41, SW22, SW42, ..., SW2n, SW4n of the
상기 제2 서브 프레임(SUB_FRAME2 동안 상기 제2 스위치(172)의 상기 짝수 스위치들(SW21, SW41, SW22, SW42,.., SW2n, SW4n)은 상기 제2 저계조 스위칭 제어 신호(SW_OPR2)의 제2 스위치 온 구간(ON_S2)에 응답하여 턴-온 되고 상기 짝수 스위치들(SW21, SW22,.., SW2n)을 통해 상기 제1 내지 제n 저계조 게이트 신호들(G_OPR1, G_OPR2,..., G_OPRn-1, G_OPRn) 중 짝수 번째 저계조 게이트 신호들(G_OPR2,..., G_OPRn)은 짝수 번째 게이트 라인들(GL2,.., GLN)에 짝수 번째 게이트 신호들(G2, G4, ..., GN)로 인가된다.The even-numbered switches SW21, SW41, SW22, SW42, ..., SW2n, SW4n of the
한편, 상기 제2 서브 프레임(SUB_FRAME1) 동안 상기 제1 스위치부(171)의 홀수 스위치들(SW11, SW31, SW12, SW32,.., SW1n, SW3n)은 상기 제1 저계조 스위칭 제어 신호(SW_OPR1)의 제1 스위치 오프 구간(OFF_S1)에 응답하여 턴-오프 되고 상기 홀수 스위치들(SW11, SW12,.., SW1n)과 연결된 상기 홀수 번째 게이트 라인들(GL1, GL3, ..., GLN-1)에는 게이트 신호가 인가되지 않는다. During the second sub-frame SUB_FRAME1, the odd-numbered switches SW11, SW31, SW12, SW32, ..., SW1n, SW3n of the
도 5 및 도 10을 참조하면, 상기 발광 구동부(160)는 제어부로부터 제공된 저계조 발광 제어 신호에 기초하여 1 수평 주기(1H)에 대응하는 발광 온 구간(ON_E)을 갖는 저계조 발광 신호를 출력한다. 도시된 바와 같이, 상기 발광 구동부(160)는 상기 제1 서브 프레임(SUB_FRAME1) 동안 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn)을 순차적으로 출력하고, 반복해서, 상기 제2 서브 프레임(SUB_FRAME2) 동안 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn)을 순차적으로 출력한다. 5 and 10, the light
상기 제1 서브 프레임(SUB_FRAME1) 동안 상기 제1 스위치(171)의 상기 홀수 스위치들(SW11, SW31, SW12, SW32,.., SW1n, SW3n)은 상기 제1 저계조 스위칭 제어 신호(SW_OPR1)의 제1 스위치 온 구간(ON_S1)에 응답하여 턴-온 되고 상기 홀수 스위치들(SW11, SW12, .., SW1n)를 통해 상기 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn) 중 홀수 번째 저계조 발광 신호들(EM_OPR1, EM_OPR3,..., EM_OPRn-1)은 홀수 번째 발광 라인들(EL1, EL3,.., ELN-1)에 홀수 번째 발광 신호들(EM1, EM3,..., EMN-1)로 인가된다.During the first sub-frame SUB_FRAME1, the odd-numbered switches SW11, SW31, SW12, SW32, ..., SW1n, SW3n of the
한편, 상기 제1 서브 프레임(SUB_FRAME1) 동안 상기 제2 스위치부(172)의 짝수 스위치들(SW21, SW41, SW22, SW42,.., SW2n, SW4n)은 상기 제2 저계조 스위칭 제어 신호(SW_OPR2)의 제1 스위치 오프 구간(OFF_S2)에 응답하여 턴-오프 되고 상기 발광 구동부(160)로부터 출력된 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn)은 상기 짝수 스위치들(SW41, SW42, .., SW4n)와 연결된 상기 짝수 번째 발광 라인들(EL2, EM4, ..., ELN)에는 인가되지 않는다. During the first sub-frame SUB_FRAME1, the even-numbered switches SW21, SW41, SW22, SW42, ..., SW2n, SW4n of the
상기 제2 서브 프레임(SUB_FRAME2 동안 상기 제2 스위치(172)의 상기 짝수 스위치들(SW21, SW41, SW22, SW42,.., SW2n, SW4n)은 상기 제2 저계조 스위칭 제어 신호(SW_OPR2)의 제2 스위치 온 구간(ON_S2)에 응답하여 턴-온 되고 상기 짝수 스위치들(SW41, SW42,.., SW4n)를 통해 상기 발광 구동부(160)로부터 출력된 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn) 중 짝수 번째 저계조 발광 신호들(EM_OPR2,..., EM_OPRn)은 짝수 번째 발광 라인들(EL2, EL4,.., ELN)에 짝수 번째 발광 신호들(EM2, EM4,.., EMN)로 인가된다. The even-numbered switches SW21, SW41, SW22, SW42, ..., SW2n, SW4n of the
한편, 상기 제2 서브 프레임(SUB_FRAME1) 동안 상기 제1 스위치부(171)의 홀수 스위치들(SW11, SW31, SW12, SW32,.., SW1n, SW3n)은 상기 제1 저계조 스위칭 제어 신호(SW_OPR1)의 제1 스위치 오프 구간(OFF_S1)에 응답하여 턴-오프 되고 이에 따라서 상기 발광 구동부(160)로부터 출력된 제1 내지 제n 저계조 발광 신호들(EM_OPR1, EM_OPR2,..., EM_OPRn-1, EM_OPRn)은 상기 홀수 스위치들(SW31, SW32,.., SW3n)와 연결된 상기 홀수 번째 발광 라인들(EL1, EL3, ..., ELN-1)에는 인가되지 않는다. During the second sub-frame SUB_FRAME1, the odd-numbered switches SW11, SW31, SW12, SW32, ..., SW1n, SW3n of the
상기 OPR 모드시 상기 표시부는 도 11a를 참조하면, 제1 서브 프레임 동안 홀수 번째 화소행들(PR1, PR3, PR5)이 순차적으로 구동한다. 상기 OPR 모드에 따른 온 픽셀 율(예컨대, 50%)에 기초하여 홀수 번째 화소행들(PR1, PR3, PR5) 중 일부 그린 화소들만 발광하고 나머지 레드, 그린 및 서브 화소들은 비발광한다. Referring to FIG. 11A, in the OPR mode, the display unit sequentially drives odd-numbered pixel rows PR1, PR3, and PR5 during a first sub-frame. Only some green pixels of the odd-numbered pixel rows PR1, PR3, and PR5 emit light and the remaining red, green, and sub-pixels do not emit light based on the ON pixel rate (e.g., 50%) according to the OPR mode.
도 11b를 참조하면, 제2 서브 프레임 동안 짝수 번째 화소행들(PR2, PR4)이 순차적으로 구동한다. 상기 OPR 모드에 따른 온 픽셀 율(예컨대, 50%)에 기초하여 짝수 번째 화소행들(PR2, PR4)의 모든 레드, 그린 및 블루 화소들은 발광한다. Referring to FIG. 11B, even-numbered pixel rows PR2 and PR4 are sequentially driven during the second sub-frame. All the red, green and blue pixels of the even-numbered pixel rows PR2 and PR4 emit light based on the ON pixel rate (for example, 50%) according to the OPR mode.
이상의 본 실시예에 따르면, 상기 OPR 모드로 구동하는 프레임 영상을 제1 서브 프레임에는 홀수 번째 수평 라인만 구동하여 홀수 라인 영상을 표시하고, 제2 서브 프레임에는 짝수 번째 수평 라인만 구동하여 짝수 라인 영상을 표시한다. 이에 따라서, OPR 모드에 따른 발광 화소와 비발광 화소에 의한 플리커 현상을 개선할 수 있다.According to the present embodiment, the frame image driven in the OPR mode is driven by only the odd-numbered horizontal lines in the first sub-frame to display the odd-numbered line images, while the even- . Accordingly, the flicker phenomenon caused by the light-emitting pixel and the non-light-emitting pixel in the OPR mode can be improved.
본 발명은 표시 장치 및 이를 포함하는 다양한 장치 및 시스템에 적용될 수 있다. 따라서 본 발명은 휴대폰, 스마트 폰, PDA, PMP, 디지털 카메라, 캠코더, PC, 서버 컴퓨터, 워크스테이션, 노트북, 디지털 TV, 셋-탑 박스, 음악 재생기, 휴대용 게임 콘솔, 네비게이션 시스템, 스마트 카드, 프린터 등과 같은 다양한 전자 기기에 유용하게 이용될 수 있다.The present invention can be applied to a display device and various devices and systems including the same. Therefore, the present invention can be applied to a mobile phone, a smart phone, a PDA, a PMP, a digital camera, a camcorder, a PC, a server computer, a workstation, a notebook, a digital TV, a set- And the like can be usefully used in various electronic devices.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the present invention as defined by the following claims. It will be understood.
Claims (20)
영상 데이터가 일반 계조 영상인 경우 제1 게이트 온 펄스를 갖는 일반 게이트 신호를 생성하고, 상기 영상 데이터가 저계조 영상인 경우 상기 제1 게이트 온 구간 보다 작은 제2 게이트 온 구간을 갖는 저계조 게이트 신호를 생성하고, 하나의 출력 채널은 적어도 2개의 게이트 라인들에 연결된 게이트 구동부; 및
상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하는 스위칭부를 포함하는 표시 장치. A display unit including a plurality of data lines, a plurality of pixels connected to a plurality of gate lines crossing the plurality of data lines;
And a low gray level gate signal having a second gate on period that is smaller than the first gate on period when the image data is a low gray level image, One output channel being connected to at least two gate lines; And
Numbered gate line during the first sub-frame and applies the second gate-on period signal of the low-gray-scale gate signal to the odd-numbered gate lines during the second sub-frame during the first sub- And a switching section for applying a signal of a second gate on period.
상기 보정 데이터를 이용하여 상기 복수의 데이터 라인들을 구동하는 데이터 구동부를 더 포함하는 표시 장치.The apparatus of claim 1, further comprising: a controller for calculating an on-pixel rate corresponding to the image data of the current frame when the image data is the low-tone image, and generating correction data in which the image data is corrected based on the on- pixel rate; And
And a data driver for driving the plurality of data lines using the correction data.
상기 제1 홀수 스위치들에는 제1 스위칭 제어 신호가 인가되고, 상기 제1 짝수 스위치들에는 제2 스위칭 제어 신호가 인가되는 것을 특징으로 하는 표시 장치.The method of claim 1, wherein the switching unit includes first odd-numbered switches connected to the odd-numbered gate lines and first even-numbered switches connected to the even-numbered gate lines
Wherein a first switching control signal is applied to the first odd-numbered switches and a second switching control signal is applied to the first even-numbered switches.
상기 영상 데이터가 일반 계조 영상인 경우 제1 발광 온 구간을 일반 발광 신호를 생성하고, 상기 영상 데이터가 저계조 영상인 경우 상기 제1 발광 온 구간 보다 작은 제2 발광 온 구간을 갖는 저계조 발광 신호를 생성하고, 하나의 출력 채널은 복수의 발광 라인들에 연결된 발광 구동부를 더 포함하는 표시 장치. The display device according to claim 6, wherein the display unit further includes a plurality of light emission lines crossing the plurality of data lines and connected to the plurality of pixels,
A second light emission ON period having a second light emission ON period which is smaller than the first light emission ON period when the image data is a low gradation image, and a second light emission ON period when the image data is a general gradation image, And one output channel further comprises a light emitting driver connected to the plurality of light emitting lines.
상기 일반 계조 영상에서, 프레임 동안 홀수 번째 발광 라인에 상기 제1 발광 온 구간의 초기 신호를 인가하고 짝수 번째 발광 라인에 상기 제1 발광 온 구간의 후기 신호를 인가하고,
상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 발광 라인에 상기 저계조 발광 신호의 상기 제2 발광 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 발광 라인에 상기 저계조 발광 신호의 제2 발광 온 구간의 신호를 인가하는 것을 특징으로 하는 표시 장치.8. The apparatus of claim 7, wherein the switching unit
An initial signal of the first ON-time is applied to an odd-numbered light-emitting line during a frame, a second signal of the first ON-period is applied to an even-numbered light-emitting line,
Gray level image is applied to the odd-numbered light-emitting line during the first sub-frame and the second light-on period of the low-gradation light-emitting signal is applied to the even-numbered light-emitting line during the second sub- On period of the second light-emission ON period of the first light-emission period.
상기 제2 홀수 스위치들에는 제3 스위칭 제어 신호가 인가되고, 상기 제2 짝수 스위치들에는 제4 스위칭 제어 신호가 인가되는 것을 특징으로 하는 표시 장치.The display device of claim 8, wherein the switching unit includes second odd-numbered switches connected to the odd-numbered light-emitting lines and second even-numbered switches connected to the even-numbered light-
Wherein a third switching control signal is applied to the second odd-numbered switches, and a fourth switching control signal is applied to the second even-numbered switches.
상기 제2 홀수 스위치들에는 상기 제1 스위칭 제어 신호가 인가되고, 상기 제2 짝수 스위치들에는 상기 제2 스위칭 제어 신호가 인가되는 것을 특징으로 하는 표시 장치.The display device of claim 8, wherein the switching unit includes second odd-numbered switches connected to the odd-numbered light-emitting lines and second even-numbered switches connected to the even-numbered light-
Wherein the first switching control signal is applied to the second odd-numbered switches, and the second switching control signal is applied to the second even-numbered switches.
영상 데이터가 일반 계조 영상인 경우 제1 게이트 온 펄스를 갖는 일반 게이트 신호를 생성하는 단계
상기 영상 데이터가 저계조 영상인 경우 상기 제1 게이트 온 구간 보다 작은 제2 게이트 온 구간을 갖는 저계조 게이트 신호를 생성하는 단계
상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하고, 제2 서브 프레임 동안 상기 짝수 번째 게이트 라인에 상기 저계조 게이트 신호의 제2 게이트 온 구간의 신호를 인가하는 단계를 포함하는 표시 장치의 구동 방법. And a display unit including a plurality of data lines, a plurality of pixels connected to a plurality of gate lines crossing the plurality of data lines,
Generating a general gate signal having a first gate-on pulse when the video data is a general gradation video;
Generating a low gray level gate signal having a second gate on interval that is smaller than the first gate on interval when the image data is a low gray level image
Numbered gate line is applied to the even-numbered gate line during the first sub-frame and the second gate-on interval signal of the low-gradation gate signal is applied to the odd-numbered gate line during the first sub- And applying a signal of a second gate-on interval of the first gate-on period.
상기 온 픽셀 율에 기초하여 영상 데이터를 보정한 보정 데이터를 생성하는 단계; 및
상기 보정 데이터를 이용하여 상기 복수의 데이터 라인들에 데이터 전압을 인가하는 단계를 더 포함하는 표시 장치의 구동 방법.14. The method of claim 13, further comprising: calculating an on-pixel rate corresponding to image data of a current frame when the image data is the low-tone image;
Generating correction data in which image data is corrected based on the on-pixel rate; And
And applying a data voltage to the plurality of data lines using the correction data.
상기 영상 데이터가 일반 계조 영상인 경우 제1 발광 온 구간을 일반 발광 신호를 생성하는 단계; 및
상기 영상 데이터가 저계조 영상인 경우 상기 제1 발광 온 구간 보다 작은 제2 발광 온 구간을 갖는 저계조 발광 신호를 생성하는 단계를 더 포함하는 표시 장치의 구동 방법.14. The display device according to claim 13, wherein the display unit further comprises a plurality of light emission lines crossing the plurality of data lines and connected to the plurality of pixels,
Generating a general emission signal in a first emission ON period when the image data is a grayscale image; And
And generating a low-gradation emission signal having a second emission ON period that is smaller than the first emission ON period when the image data is a low gradation image.
상기 저계조 영상에서, 제1 서브 프레임 동안 상기 홀수 번째 발광 라인에 상기 저계조 발광 신호의 상기 제2 발광 온 구간의 신호를 인가하고 제2 서브 프레임 동안 상기 짝수 번째 발광 라인에 상기 저계조 발광 신호의 제2 발광 온 구간의 신호를 인가하는 것을 특징으로 하는 표시 장치의 구동 방법.The method as claimed in claim 16, wherein in the general gray-scale image, an initial signal of the first light-on period is applied to odd-numbered light-emitting lines during a frame, a latter signal of the first light-
Gray level image is applied to the odd-numbered light-emitting line during the first sub-frame and the second light-on period of the low-gradation light-emitting signal is applied to the even-numbered light-emitting line during the second sub- And a second light emitting on period of the second light emitting section.
상기 제1 및 제2 홀수 스위치들에는 제1 스위칭 제어 신호가 인가되고, 상기 제1 및 제2 짝수 스위치들에는 제2 스위칭 제어 신호가 인가되는 것을 특징으로 하는 표시 장치의 구동 방법.14. The display device according to claim 13, wherein the display device includes first odd-numbered switches connected to the odd-numbered gate lines and first even-numbered switches connected to even-numbered gate lines, Switches and second even-numbered switches connected to the even-numbered light-emitting lines
Wherein a first switching control signal is applied to the first and second odd-numbered switches, and a second switching control signal is applied to the first and second even-numbered switches.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160055732A KR102479870B1 (en) | 2016-05-04 | 2016-05-04 | Display apparatus and method of driving the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020160055732A KR102479870B1 (en) | 2016-05-04 | 2016-05-04 | Display apparatus and method of driving the same |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20170126084A true KR20170126084A (en) | 2017-11-16 |
KR102479870B1 KR102479870B1 (en) | 2022-12-22 |
Family
ID=60806894
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020160055732A KR102479870B1 (en) | 2016-05-04 | 2016-05-04 | Display apparatus and method of driving the same |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR102479870B1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102017217850A1 (en) | 2016-10-10 | 2018-04-12 | Mando Corporation | Converter control device for hybrid vehicles and converter control method for hybrid vehicles |
CN111613187A (en) * | 2020-06-28 | 2020-09-01 | 京东方科技集团股份有限公司 | Pixel circuit, driving method, display substrate, driving method and display device |
WO2021261812A1 (en) * | 2020-06-26 | 2021-12-30 | 삼성전자 주식회사 | Display device and operating method thereof |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050066720A (en) * | 2003-12-27 | 2005-06-30 | 엘지.필립스 엘시디 주식회사 | The liquid crystal display device and the method for driving the same |
KR20070008741A (en) * | 2005-07-12 | 2007-01-18 | 삼성전자주식회사 | Display device and method for driving thereof |
KR20110056710A (en) * | 2009-11-23 | 2011-05-31 | 엘지디스플레이 주식회사 | Liquid crystal display and driving method thereof |
KR20130142748A (en) * | 2012-06-20 | 2013-12-30 | 삼성디스플레이 주식회사 | Image processing apparatus and method |
-
2016
- 2016-05-04 KR KR1020160055732A patent/KR102479870B1/en not_active Application Discontinuation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20050066720A (en) * | 2003-12-27 | 2005-06-30 | 엘지.필립스 엘시디 주식회사 | The liquid crystal display device and the method for driving the same |
KR20070008741A (en) * | 2005-07-12 | 2007-01-18 | 삼성전자주식회사 | Display device and method for driving thereof |
KR20110056710A (en) * | 2009-11-23 | 2011-05-31 | 엘지디스플레이 주식회사 | Liquid crystal display and driving method thereof |
KR20130142748A (en) * | 2012-06-20 | 2013-12-30 | 삼성디스플레이 주식회사 | Image processing apparatus and method |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102017217850A1 (en) | 2016-10-10 | 2018-04-12 | Mando Corporation | Converter control device for hybrid vehicles and converter control method for hybrid vehicles |
WO2021261812A1 (en) * | 2020-06-26 | 2021-12-30 | 삼성전자 주식회사 | Display device and operating method thereof |
CN111613187A (en) * | 2020-06-28 | 2020-09-01 | 京东方科技集团股份有限公司 | Pixel circuit, driving method, display substrate, driving method and display device |
Also Published As
Publication number | Publication date |
---|---|
KR102479870B1 (en) | 2022-12-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5844525B2 (en) | Pixel, organic light emitting display device and driving method thereof | |
EP2463849B1 (en) | Pixel, display device including the same, and driving method thereof | |
KR101760090B1 (en) | Pixel and Organic Light Emitting Display Device Using the same | |
KR101957152B1 (en) | Organic light-emitting diode display, circuit and method for driving thereof | |
US8896504B2 (en) | Organic light emitting display and method of driving the same | |
US8497855B2 (en) | Scan driving apparatus and driving method for the same | |
KR20100059318A (en) | Organic light emitting display and driving method thereof | |
JP5675601B2 (en) | Organic EL display panel and driving method thereof | |
KR20090011700A (en) | Organic light emitting display and driving method thereof | |
US9275581B2 (en) | Pixel, display device comprising the same and driving method thereof | |
KR20120044503A (en) | Organic light emitting display device | |
US20070120868A1 (en) | Method and apparatus for displaying an image | |
KR102510864B1 (en) | Display apparatus and method of driving the same | |
US20150138258A1 (en) | Organic light-emitting diode (oled) display | |
KR20100040596A (en) | Organic light emitting diode display | |
KR20170132401A (en) | Display apparatus and method of driving the same | |
JP2014219516A (en) | Pixel circuit and method of driving the same | |
KR20140124610A (en) | Organic light emitting display device and driving method of the same | |
KR20200128289A (en) | Display apparatus and method of driving the same | |
WO2021035809A1 (en) | Driving method for display device | |
KR20090117229A (en) | Organic light emitting display and driving method for the same | |
KR20140090441A (en) | Method of controlling a dimming operation and organic light emmiting display device performing the same | |
KR102479870B1 (en) | Display apparatus and method of driving the same | |
KR101552991B1 (en) | Driving appratus of organic light emitting diode display device and method for driving the same | |
US8773478B2 (en) | Organic light emitting display and driving method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
E902 | Notification of reason for refusal |