KR20160034793A - 디스플레이 패널 - Google Patents

디스플레이 패널 Download PDF

Info

Publication number
KR20160034793A
KR20160034793A KR1020150034484A KR20150034484A KR20160034793A KR 20160034793 A KR20160034793 A KR 20160034793A KR 1020150034484 A KR1020150034484 A KR 1020150034484A KR 20150034484 A KR20150034484 A KR 20150034484A KR 20160034793 A KR20160034793 A KR 20160034793A
Authority
KR
South Korea
Prior art keywords
polarizer
display panel
pixel
main electrode
domain
Prior art date
Application number
KR1020150034484A
Other languages
English (en)
Inventor
신-유 리
칭-체 양
첸-쿠안 카오
쿠에이-링 리우
Original Assignee
이노럭스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이노럭스 코포레이션 filed Critical 이노럭스 코포레이션
Publication of KR20160034793A publication Critical patent/KR20160034793A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1337Surface-induced orientation of the liquid crystal molecules, e.g. by alignment layers
    • G02F1/133707Structures for producing distorted electric fields, e.g. bumps, protrusions, recesses, slits in pixel electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133528Polarisers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133528Polarisers
    • G02F1/133531Polarisers characterised by the arrangement of polariser or analyser axes

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Geometry (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Liquid Crystal (AREA)

Abstract

제 1 편광기, 제 2 편광기, 제 1 기판, 제 2 기판, 액정 층, 및 픽셀 어레이를 포함하는 디스플레이 패널이 제공된다. 상기 제 1 기판 상에 배치된 픽셀 어레이는 픽셀 전극이 배치된 픽셀 영역을 포함한다. 픽셀 전극은 제 1 주 전극, 제 2 주 전극, 및 제 1 또는 제 2 주 전극에 별도로 연결된 복수의 분기 전극들을 포함하며, 상기 제 1 및 제 2 주 전극은 픽셀 영역의 제 1 도메인, 제 2 도메인, 제 3 도메인, 및 제 4 도메인을 정의하기 위해 실질적으로 수직 방향으로 교차된다. 최대 전압이 디스플레이 패널에 인가될 시에, 상기 액정 층은 B1<y1<A1을 만족시키는, y1으로서 나타난 평균 방위각을 가지며, 이때 A1 = 0.0000025x3 - 0.0013716x2 + 0.1847682x + 41.6722409이며, 그리고 B1 = -0.00001x3 + 0.003335x2 - 0.387814x + 52.96697; 여기서 x는 디스플레이 패널의 픽셀 퍼 인치를 나타낸다.

Description

디스플레이 패널{DISPLAY PANEL}
본원은 일반적으로 디스플레이 패널에 관한 것으로, 특히 보다 우수한 광 투과율 (light transmittance)을 가진 디스플레이 패널에 관한 것이다.
액정 디스플레이들은 다양한 전자 제품들, 예를 들면, 랩탑들, 태블릿 PC들 등에 폭 넓게 적용되어 왔다. 게다가, 시장에서 대형 크기의 평평한 패널 디스플레이들의 급속한 발전과 함께, 경량이고 크기가 작아진 액정 디스플레이들은 매우 중요한 역할을 하며, 그리고 시장에서 점차적으로 CRT 디스플레이들을 대체하여 대세를 이루게 되었다.
추가적으로, 픽셀들의 크기가 감소되고 이미지 해상도가 증가하는 것이 기존 추세이다. 그러나, 픽셀 크기가 감소되고 픽셀 퍼 인치 (pixel per inch, ppi)가 증가되는 반면, 디스플레이 품질에 영향을 미치는 새로운 문제가 생겼다. 그러므로, 연구원들은 디스플레이 품질을 보다 양호하게 갖는 액정 디스플레이 패널들의 제공에 대한 연구를 하고 있는 중이다.
본원은 디스플레이 패널에 관한 것이다. 실시예들에서, 최대 전압이 디스플레이 패널에 인가되며, 그리고 제 1 도메인에서 액정 층의 평균 방위각 (average Azimuthal Angle) (ψ)이 미리결정된 범위 내에 속할 시에, 디스플레이 패널의 전체 광 투과율은 효과적으로 증가될 수 있다.
본원의 실시예에 따라서, 디스플레이 패널이 제공된다. 상기 디스플레이 패널은 제 1 편광기, 제 2 편광기, 제 1 기판, 제 2 기판, 액정 층, 및 픽셀 어레이를 포함한다. 상기 제 2 편광기는 상기 제 1 편광기 상에 배치되며, 그리고 상기 제 1 기판은 상기 제 1 편광기와 상기 제 2 편광기 사이에 배치된다. 상기 제 2 기판은 상기 제 1 기판과 상기 제 2 편광기 사이에 배치되며, 그리고 상기 액정 층은 상기 제 1 기판과 상기 제 2 기판 사이에 배치된다. 상기 픽셀 어레이는 상기 제 1 기판 상에 배치되며, 그리고 적어도 하나의 픽셀 영역을 포함하며, 상기 픽셀 영역에는 픽셀 전극이 배치된다. 상기 픽셀 전극은 제 1 주 전극, 제 2 주 전극, 및 복수의 분기 전극들을 포함한다. 상기 제 1 주 전극 및 상기 제 2 주 전극은 상기 픽셀 영역의 제 1 도메인, 제 2 도메인, 제 3 도메인, 및 제 4 도메인을 정의하기 위해 실질적으로 수직 방향으로 교차된다. 상기 분기 전극들은 상기 제 1 주 전극 또는 상기 제 2 주 전극에 별도로 연결된다. 최대 전압이 디스플레이 패널에 인가될 시에, 상기 액정 층은 B1<y1<A1을 만족시키는 평균 방위각 (ψ)을 상기 제 1 도메인에서 가지고, 이때 A1 = 0.0000025x3 - 0.0013716x2 + 0.1847682x + 41.6722409이며, 그리고 B1 = -0.00001x3 + 0.003335x2 - 0.387814x + 52.96697이며; 여기서 y1은 상기 평균 방위각 (ψ)을 나타내며, 그리고 x는 상기 디스플레이 패널의 픽셀 퍼 인치 (ppi)를 나타낸다.
본 발명의 상기의 양태 및 다른 양태는 바람직하지만 비-제한적인 실시예 (들)의 다음 상세한 설명에 대해 보다 양호하게 이해될 수 있을 것이다. 다음의 설명은 첨부된 도면을 참조하여 이루어진다.
도 1은 본원의 실시예에 따라, 디스플레이 패널의 단면도를 도시하고;
도 2는 본원의 실시예에 따라, 픽셀 어레이의 일부의 상면도를 도시하고;
도 3은 본원의 실시예에 따라, 전압이 인가될 시에 액정 층의 비틀어지는 액정 분자들의 상면도를 도시하고;
도 4는 본원의 실시예에 따라, 디스플레이 패널에 의해 도시된 다크 라인들 (dark lines)의 상면도를 도시하고;
도 5는 본원의 실시예에 따라, 디스플레이 패널의 액정 층의 평균 방위각 (ψ) 대 픽셀 퍼 인치 (ppi)의 관계를 도시하며; 그리고
도 6은 본원의 실시예에 따라, 디스플레이 패널의 다크 라인 각도 대 픽셀 퍼 인치 (ppi)의 관계를 도시한다.
본원의 실시예들에 따라서, 최대 전압이 디스플레이 패널에 인가되며, 그리고 제 1 도메인에서 액정 층의 평균 방위각 (ψ)이 미리결정된 범위 내에 속할 시에, 디스플레이 패널의 전체 광 투과율은 효과적으로 증가될 수 있다. 실시예들은 첨부된 도면을 참조하여 상세하게 기술된다. 실시예들의 동일 소자들은 동일하거나 유사한 참조 번호로 지칭된다. 또한, 주목해야 하는 바와 같이, 도면들은 실시예들을 예시하기 위해 간단해질 수 있다. 이로써, 명세서 및 도면들은 국한적인 의미보다는 오히려 예시적인 의미로 간주되어야 한다. 실시예들의 구성의 상세한 설명은 본원의 권리 범위 보호를 제한하는 것이 아니라, 단지 예시를 위한 것이다. 상세한 설명의 구성은 본원의 이러한 기술 내용의 이점을 갖는 이후에 통상의 기술자에 의해 변경되거나 변화될 수 있다.
도 1은 본원의 실시예에 따라, 디스플레이 패널 (100)의 단면도를 도시한다. 도 1에 도시된 바와 같이, 디스플레이 패널 (100)은 제 1 편광기 (110), 제 2 편광기 (120), 제 1 기판 (130), 제 2 기판 (140), 및 액정 층 (150)을 포함한다. 제 2 편광기 (120)는 제 1 편광기 (110) 상에 배치된다. 제 1 기판 (130)은 제 1 편광기 (110)와 제 2 편광기 (120) 사이에 배치되며, 그리고 제 2 기판 (140)은 제 1 기판 (130)과 제 2 편광기 (120) 사이에 배치된다. 액정 층 (150)은 제 1 기판 (130)과 제 2 기판 (140) 사이에 배치된다. 픽셀 어레이 (169) (도 1에서 미도시)는 제 1 기판 (130) 상에 배치되며, 그리고 적어도 하나의 픽셀 영역 (160A)을 포함한다.
도 2는 본원의 실시예에 따라, 픽셀 어레이의 일부의 상면도를 도시한다. 도 2에 도시된 바와 같이, 디스플레이 패널 (100)은 픽셀 영역 (160A)에 배치된 픽셀 전극 (160)을 포함한다. 픽셀 전극 (160)은 제 1 주 전극 (161), 제 2 주 전극 (163), 및 복수의 분기 (branch) 전극들 (165)을 포함한다. 제 1 주 전극 (161) 및 제 2 주 전극 (163)은, 픽셀 영역 (160A)의 제 1 도메인 (D1), 제 2 도메인 (D2), 제 3 도메인 (D3), 및 제 4 도메인 (D4)을 정의하기 위해 실질적으로 수직 방향으로 교차한다. 이러한 분기 전극들 (165)은 제 1 주 전극 (161) 또는 제 2 주 전극 (163)에 별도로 연결된다. 본 실시예에서, 4 개의 도메인들을 가진 픽셀 영역 (160A)은 예시로서 간주된다; 그러나, 제 1 주 전극 (161) 또는 제 2 주 전극 (163)에 의해 정의된 픽셀 영역 (160A)의 도메인들의 수는 이에 제한되지 않는다. 픽셀 영역 (160A)은 컬러 필터 층 (도 2에서 미도시)의 적색 필터부, 녹색 필터부 또는 청색 필터부에 대응될 수 있다. 픽셀 전극 (160)은 접촉 홀 (contact hole) (도 2에서 미도시)을 통해 데이터 라인에 전기적으로 연결되며, 그리고 스캔 라인을 통하여 박막 트랜지스터 소자의 채널 (도 2에서 미도시)의 턴-온 또는 턴-오프를 제어하고, 이로 인해 데이터 라인과 픽셀 전극 (160) 사이의 전기 연결의 온-오프를 제어한다. 데이터 라인은 도 2에 도시된 바와 같이, 데이터 라인 (DL1) 또는 데이터 라인 (DL2)일 수 있으며, 그리고 박막 트랜지스터 소자의 턴-온 및 턴-오프를 제어하는 스캔 라인은 도 2에 도시된 바와 같이, 스캔 라인 (SL1) 또는 스캔 라인 (SL2)일 수 있다. 그러나, 이러한 설계는 실제 필요성에 따라 달라질 수 있으며, 그리고 본 실시예에 예시된 바와 같이, 픽셀 전극 (160), 데이터 라인들 및 스캔 라인들의 연결 배치에 제한되지 않는다.
도 1에 도시된 바와 같이, 실시예에서, 디스플레이 패널 (100)은 제 1 배향 층 (alignment layer) (170), 적어도 하나의 보호 층 (185), 평탄화 층 (184), 접촉 홀 (190), 박막 트랜지스터 소자 (TFT), 복수의 금속 라인들 (M1, M2), 대향 (contralateral) 전극 (260), 및 제 2 배향 층 (270)을 더 포함할 수 있다. 금속 라인들 (M1, M2)은 제 1 기판 (130) 상에 위치하며, 그리고 보호 층 (185)은 금속 라인들 (M1, M2)의 적어도 일부를 덮는다. 제 1 배향 층 (170)은 제 1 기판 (130) 상에 위치하고, 보호 층 (185) 상에 위치하며, 그리고 제 2 배향 층 (270)은 제 2 기판 (140) 상에 위치한다. 대향 전극 (260)은 제 2 기판 (140) 상에 위치한다. 대향 전극 (260)은 설계 필요성에 따라 달라진 완전-평면 (full-plane) 전극 또는 패턴화 전극일 수 있다. 실시예에서, 픽셀 전극 (160)은 접촉 홀 (190)을 통하여 금속 라인 (M2) (데이터 라인)에 전기적으로 연결되며, 그리고 금속 라인 (M1) (스캔 라인)을 통하여 박막 트랜지스터 소자 (TFT)의 채널의 턴-온 및 턴-오프를 제어하고, 이로 인해, 금속 라인 (M2) (데이터 라인)과 픽셀 전극 (160) 사이의 전기 연결의 턴-온 및 턴-오프가 제어된다.
도 1에 도시된 바와 같이, 실시예에서, 디스플레이 패널 (100)은 광-차폐 층 (181), 컬러 필터 층 (182), 및/또는 복수의 스페이서들 (183)을 더 포함할 수 있다. 실시예에서, 광-차폐 층 (181)은 예를 들면, 제 2 기판 (140) 상에 위치한 블랙 매트릭스 (black matrix, BM)이다. 컬러 필터 층 (182)은 제 2 기판 (140) 상에 위치한다. 다른 실시예들에서, 컬러 필터 층 (182)은 어레이 상의 컬러 필터 등의 제 1 기판 (130) 상에 위치할 수 있고, 컬러 필터 층은 평탄화 층 (184)에 배치될 수 있으며, 그리고 제 2 기판 (140)은 어떠한 컬러 필터 층과도 함께 배치되지 않는다. 스페이서들 (183)은 액정 층 (150)을 배치하기 위한 셀 갭 (cell gap)을 제공하기 위해, 제 1 기판 (130)과 제 2 기판 (140) 사이에 위치한다.
도 3은 본원의 실시예에 따라, 전압이 인가될 시에 액정 층 (150)의 비틀어지는 액정 분자들 (151)의 상면도를 도시한다. 실시예에서, 금속 라인들 (M1)은 스캔 라인 (SL1) 및 스캔 라인 (SL2) 등을 포함할 수 있으며, 그리고 금속 라인들 (M2)은 데이터 라인 (DL1) 및 데이터 라인 (DL2) 등을 포함할 수 있다. 도 2-3에 도시된 바와 같이, 제 1 도메인 (D1)은 스캔 라인 (SL1), 데이터 라인 (DL2), 및 2 개의 주 전극들에 의해 정의된 구역을 나타내고, 제 2 도메인 (D2)은 스캔 라인 (SL1), 데이터 라인 (DL1), 및 2 개의 주 전극들에 의해 정의된 구역을 나타내고, 제 3 도메인 (D3)은 스캔 라인 (SL2), 데이터 라인 (DL1), 및 2 개의 주 전극들에 의해 정의된 구역을 나타내며, 그리고 제 4 도메인 (D4)은 스캔 라인 (SL2), 데이터 라인 (DL2), 및 2 개의 주 전극들에 의해 정의된 구역을 나타낸다. 도 1-3을 참조해 보면, 최대 전압이 디스플레이 패널 (100)에 인가될 시에, 액정 층 (150)은 B1<y1<A1을 만족시키는 평균 방위각 (ψ)을 제 1 도메인 (D1)에서 가지며, 이때 A1 = 0.0000025x3 - 0.0013716x2 + 0.1847682x + 41.6722409이며, 그리고 B1 = -0.00001x3 + 0.003335x2 - 0.387814x + 52.96697이며; 여기서 y1은 평균 방위각을 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다. 주목해야 하는 바와 같이, 액정 층 (150)의 서로 다른 곳에 위치한 액정 분자들은 서로 다른 방위각들을 가질 수 있다; 그러므로, 본 명세서에서 기술된 평균 방위각은 개구 구역의 일 도메인에서 액정 분자들 모두의 방위각들의 평균 값을 나타낸다. 도메인이 상술된 범위를 만족시키는 평균 방위각을 가질 시에, 도메인은 상대적으로 높은 투과율을 가진다. 평균 방위각은 액정 분자가 기판의 평면 상에 돌출되기 때문에, 서브-픽셀의 단 측면과 액정 분자 사이에서 예각을 나타낸다.
실시예에서, 제 1 도메인 (D1)에서 액정 층 (150)의 평균 방위각은 다음과 같이 나타낼 수 있다: B2<y1<A2이고, 이때 A2 = -0.00000093x3 - 0.00017278x2 + 0.05904418x + 44.24138021이며, 그리고 B2 = -0.000009x3 + 0.003155x2 - 0.345833x + 52.230081이며, 여기서 y1는 평균 방위각 (ψ)을 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다.
실시예에서, 제 1 도메인 (D1)에서 액정 층 (150)의 평균 방위각은 또한 다음과 같이 나타낼 수 있다: y1 = -0.000007x3 + 0.002039x2 - 0.188458x + 49.22998이며, 이때 y1은 평균 방위각 (ψ)을 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다.
몇몇 실시예들에서, x는 약 34-200 ppi이며, 그리고 y1는 약 37-46도이다.
도 4는 본원의 실시예에 따라, 디스플레이 패널 (100)에 의해 도시된 다크 라인들의 상면도를 도시한다. 도 1-2 및 4를 참조해 보면, 광이 디스플레이 패널 (100)을 통과할 시에, 제 1 편광기 (110)의 흡수 축 또는 투과 축은 제 1 다크 라인 (S1)에 대응되고, 제 1 도메인 (D1)에서 분기 전극들 (165) 중 하나인 제 1 분기 전극 (165-1)은 제 2 다크 라인 (S2)에 대응된다. 본 실시예에서, 제 1 다크 라인 (S1)은 서브-픽셀의 단 측면과 실질적으로 평행을 이룬다. 도 4에 도시된 바와 같이, 제 1 다크 라인 (S1)은 제 1 방향 (DR1)을 향하여 뻗어나가고, 제 2 다크 라인 (S2)은 제 2 방향 (DR2)을 향하여 뻗어나가며, 그리고 제 1 방향 (DR1) 및 제 2 방향 (DR2)은 적어도 하나의 다크 라인 각도 (θ)를 형성하고, 다크 라인 각도 (θ)는 예를 들면, 40 도보다 크고 70도보다 작다.
실시예에서, 다크 라인 각도 (θ)는 다음과 같이 나타낼 수 있다: E1<y2<C1이며, 이때 C1 = -0.0000088x3 + 0.003137x2 - 0.174696x + 51.88564, E1 = -0.0000091x3 + 0.0030904x2 - 0.2500348x + 46.9036489이며, 여기서 y2는 다크 라인 각도 (θ)를 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다.
일 실시예에서, 다크 라인 각도 (θ)는 이뿐 아니라, 다음과 같이 나타낼 수 있다: E2<y2<C2이며, 이때 C2 = -0.0000088x3 + 0.00313x2 - 0.185729x + 50.561052이며, 그리고 E2 = -0.0000091x3 + 0.0030973x2 - 0.2390017x + 47.5311601이며, 여기서 y2는 다크 라인 각도 (θ)를 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다.
몇몇 실시예들에서, x는 약 34-200 ppi이며, 그리고 y2는 약 40-70 도이다.
일 실시예에서, 제 1 도메인 (D1)에서 액정 층 (150)의 다크 라인 각도 (θ)는 이뿐 아니라 다음과 같이 나타낼 수 있다: y2 = -0.0000086x3 + 0.0029697x2 -0.1938217x + 48.3167928이며, 이때 y2는 다크 라인 각도 (θ)를 나타내며, 그리고 x는 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)를 나타낸다.
몇몇 실시예들에서, x는 약 34-200 ppi이며, 그리고 y2는 약 40-61 도이다.
실시예에서, 제 1 주 전극 (161)은 제 1 편광기 (110)의 흡수 축과 실질적으로 평행을 이루며, 그리고 제 2 주 전극 (163)은 제 1 편광기 (110)의 투과 축과 실질적으로 평행을 이룬다. 실시예에서, 제 1 편광기 (110)의 흡수 축과 제 1 주 전극 (161) 사이의 각은 약 0-2도이며, 그리고 제 1 편광기 (110)의 투과 축과 제 2 주 전극 (163) 사이의 각은 약 0-2도이다. 다른 실시예들에서, 제 1 편광기 (110) 및 제 2 편광기 (120)의 흡수 축들 및 투과 축들은 동시에 스위칭될 수 있다.
다른 말로 하면, 실시예에서, 제 1 다크 라인 (S1)은 제 1 주 전극 (161)과 실질적으로 평행을 이루고, 제 1 분기 전극 (165-1)은 제 2 다크 라인 (S2)과 실질적으로 평행을 이루며, 그리고 제 1 편광기 (110)의 흡수 축은 제 1 다크 라인 (S1)과 실질적으로 평행을 이룬다.
주목해야 하는 바와 같이, 설명 "실질적으로 평행을 이루는 것"은 배향 에러들로부터 얻어진 각도 차의 다소의 허용 공차를 가지고 기본적으로 평행을 이루는 것을 나타낸다. 예를 들어, 제 1 편광기 (110)의 흡수 축과 제 1 주 전극 (161)은 배향 이동에 의해 일어난 약 ±0-2도의 각도를 형성할 수 있다.
다음의 실시예들은 본원의 디스플레이 패널 (100)의 특징의 추가적인 설명을 위한 것이다.
표 1은, 분기 전극 (165)과 제 1 주 전극 (161) 사이의 각도가 45도인 동안, 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi) 대 평균 방위각들 (ψ)의 시뮬레이션 결과물들을 제시한다.
Figure pat00001
표 1에 도시된 바와 같은 시뮬레이션 결과물들에 따르면, 픽셀 폭 (픽셀 크기)이 감소되고 픽셀 퍼 인치 (ppi)가 증가할수록, 액정 층 (150)은 프린지 전계 (fringe electric field)에 의해 영향을 받고, 평균 방위각의 큰 이동을 유발하여, 디스플레이 패널 (100)의 광 투과율의 감소를 초래한다.
본 명세서에서 기술된 프린지 전계는, 금속 라인들 및 하나의 단일 도메인을 둘러싼 주 전극들로부터 발생된 전계들의 영향을 의미한다. 예를 들어, 도 2에 도시된 바와 같이, 제 1 도메인 (D1)이 예시로 간주되면, 제 1 도메인 (D1)은 데이터 라인 (DL2), 스캔 라인 (SL1), 제 1 주 전극 (161), 및 제 2 주 전극 (163)으로부터 발생된 마진 전계 (margin electric filed)에 의해 영향을 받는다. 다른 말로 하면, 단일 도메인에 있어, 상기 단일 도메인의 4 개의 에지들 모두는 프린지 전계에 의해 영향을 받을 수 있다.
표 2는, 분기 전극 (165)과 제 1 주 전극 (161) 사이의 각이 변화하는 동안, 액정 층 (150)의 광 투과율 이득과 평균 방위각들 (ψ) 사이의 관계를 제시한다. 디스플레이 패널 (100)의 픽셀 퍼 인치 (ppi)는 157로 설정되며, 그리고 분기 전극 (165)과 제 1 주 전극 사이의 각이 45 도인 광 투과율의 이득은 기본 기준으로서 0으로 설정된다.
Figure pat00002
표 2에 도시된 바와 같은 시뮬레이션 결과물들에 따르면, 분기 전극 (165)과 제 1 주 전극 (161) 사이의 각이 60 도일 시에, 액정 층 (150)의 평균 방위각 (ψ)은 45.17도로 조정된 최적의 보정 결과물에 도달한다. 추가적으로, 분기 전극 (165)과 제 1 주 전극 (161) 사이의 각도가 60 도인 실시예에서, 45.17도의 평균 방위각 (ψ)을 갖는 액정 층 (150)에는 최적의 광 투과율 이득이 제공되고, 그 결과 액정의 전체 효율은 증가된다.
도 5는 본원의 실시예에 따라, 디스플레이 패널 (100)의 액정 층 (150)의 평균 방위각들 (ψ) 대 픽셀 퍼 인치 (ppi)의 관계를 도시한다. 곡선 (S501)의 광 투과율 이득이 최적이며, 곡선 (S502) 및 곡선 (S503)의 광 투과율 이득들은 곡선 (S501)의 것보다 1% 낮으며, 곡선 (S504) 및 곡선 (S505)의 광 투과율 이득들은 곡선 (S501)의 것보다 2% 낮다. 예를 들어, ppi=157인 경우, 디스플레이 패널 (100)의 최적의 광 투과율 이득 (곡선 (S501))은 3.61%이고, 제 2 최적의 광 투과율 이득 (곡선 (S502) 및 곡선 (S503))은 2.61%이며, 그리고 그 다음의 최적의 광 투과율 이득 (곡선 (S504) 및 곡선 (S505))은 1.61%이다. 그러나, 주목해야 하는 바와 같이, 최적의 광 투과율 이득은 ppi가 변화하는 동안 변화될 수 있다. 즉, 곡선 (S501) 상의 지점들 각각의 광 투과율 이득이 3.61%일 필요는 없다.
표 3은 도 5에 도시된 바와 같이, 곡선들 (S501-S505)의 데이터를 도시한다. 제 1 도메인 (D1)에서 액정 층 (150)의 평균 방위각들 (ψ)에 관한 상술된 관계들 (A1, A2, B1, B2 등의 식)은 표 3의 데이터로부터 계산된다.
Figure pat00003
도 6은 본원의 실시예에 따라, 디스플레이 패널 (100)의 다크 라인 각도 (θ) 대 픽셀 퍼 인치 (ppi)의 관계를 도시한다. 곡선 (S601)의 광 투과율 이득은 최적이고, 곡선 (S602) 및 곡선 (S603)의 광 투과율 이득들은 곡선 (S601)의 것보다 1%가 낮으며, 그리고 곡선 (S604) 및 곡선 (S605)의 광 투과율 이득들은 곡선 (S601)의 것보다 2%가 낮다. 예를 들어, ppi=157인 경우, 디스플레이 패널 (100)의 최적의 광 투과율 이득 (곡선 (S601))은 3.61%이고, 제 2 최적의 광 투과율 이득 (곡선 (S602) 및 곡선 (S603))은 2.61%이며, 그리고 그 다음의 최적의 광 투과율 이득 (곡선 (S604) 및 곡선 (S605))은 1.61%이다. 그러나, 주목해야 하는 바와 같이, 최적의 광 투과율 이득은 ppi가 변화하는 동안 변화될 수 있다. 즉, 곡선 (S601) 상의 지점들 각각의 광 투과율 이득이 3.61%일 필요는 없다.
표 4는 도 6에 도시된 바와 같이 곡선들 (S601-S605)의 데이터를 도시한다. 다크 라인 각도들 (θ)에 관한 상술된 관계들 (C1, C2, E1, E2 등의 식)은 표 4의 데이터로부터 계산된다.
Figure pat00004
표 5는 표 3-4에 따른 각도의 이동을 요약한 것이다. 명백한 바와 같이, 평균 방위각과 45°사이의 차이 대부분은 픽셀 퍼 인치 (ppi)의 증가와 함께, 증가한다.
Figure pat00005
이미지 해상도가 증가하고 픽셀 크기가 감소하는 반면, 데이터 라인들, 스캔 라인들 및 횡단 형상의 주 전극들로부터 발생된 프린지 전계는 도메인들 각각에 보다 현저한 영향을 끼친다. 하나의 도메인의 중앙 영역의 광 투과율이 단지 강조되고, 이로써, 평균 방위각들 (ψ)이 45°로 모두 조정되는 경우, 결과적으로 도메인의 주변에 근접한 영역들의 광 투과율은 매우 낮아질 것이다. 게다가, 픽셀 크기가 감소되고 프린지 전계에 의해 영향을 받는 구역이 전체 도메인 구역에 대해 보다 현저하게 커지게 되면, 디스플레이 패널의 전체 평균 광 투과율은 대체로 감소될 것이다.
그러므로, 본원의 실시예들에 따라서, 픽셀 퍼 인치 (ppi)가 증가하고 픽셀 크기가 감소됨에 따라, 디스플레이 패널 (100)의 전체 평균 광 투과율은 이러한 각도들을 45°로 고정하기보다는 오히려, 평균 방위각 (ψ) 및/또는 다크 라인 각도를 조정함으로써 증가될 수 있다.
본 발명이 예시로 그리고 바람직한 실시예 (들)에 의해 기술되었지만, 이해하여야 하는 바와 같이, 본 발명은 이에 제한되지 않는다. 이와 달리, 다양한 변형 및 유사한 배치와 절차를 포함하는 것으로 의도되며, 그러므로 첨부된 청구항의 권리 범위는 상기와 같은 모든 변형 및 유사한 배치와 절차를 포함하기 위해 최대한 넓은 해석을 따라야 한다.

Claims (11)

  1. 제 1 편광기;
    제 2 편광기;
    상기 제 1 편광기와 상기 제 2 편광기 사이에 배치된 제 1 기판;
    상기 제 1 기판과 상기 제 2 편광기 사이에 배치된 제 2 기판;
    상기 제 1 기판과 상기 제 2 기판 사이에 배치된 액정 층; 및
    상기 제 1 기판 상에 배치되고, 적어도 하나의 픽셀 영역을 포함하는 픽셀 어레이;를 포함하며, 상기 픽셀 영역에는 픽셀 전극이 배치되고,
    상기 픽셀 전극은:
    제 1 주 전극;
    제 2 주 전극 - 상기 제 1 주 전극 및 상기 제 2 주 전극은 상기 픽셀 영역의 제 1 도메인, 제 2 도메인, 제 3 도메인 및 제 4 도메인을 정의하기 위해 실질적으로 수직 방향으로 교차됨 -; 및
    상기 제 1 주 전극 또는 상기 제 2 주 전극에 별도로 연결된 복수의 분기 전극들;을 포함하며,
    최대 전압이 디스플레이 패널에 인가될 시에, 상기 액정 층은 B1<y1<A1을 만족시키는 평균 방위각 (ψ)을 가지고, 이때 A1 = 0.0000025x3 - 0.0013716x2 + 0.1847682x + 41.6722409이며, 그리고 B1 = -0.00001x3 + 0.003335x2 - 0.387814x + 52.96697;이며, 여기서 y1은 상기 평균 방위각을 나타내며, 그리고 x는 디스플레이 패널의 픽셀 퍼 인치 (pixel per inch, ppi)를 나타내는, 디스플레이 패널.
  2. 청구항 2에 있어서,
    상기 y1은 B2보다 크고 A2보다 작으며 (B2<y1<A2), 이때 A2 = -0.00000093x3 - 0.00017278x2 + 0.05904418x + 44.24138021이며, 그리고 B2 = -0.000009x3 + 0.003155x2 - 0.345833x + 52.230081인, 디스플레이 패널.
  3. 청구항 1에 있어서,
    상기 디스플레이 패널의 평균 방위각과 픽셀 퍼 인치 사이의 관계는: y1 = -0.000007x3 + 0.002039x2 - 0.188458x + 49.22998을 만족시키는, 디스플레이 패널.
  4. 청구항 1에 있어서,
    상기 x는 34-200 ppi이며, 그리고 상기 y1은 37-46 도인, 디스플레이 패널.
  5. 청구항 1에 있어서,
    상기 디스플레이 패널을 광이 통과할 시에, 상기 제 1 편광기의 흡수 축은 제 1 방향을 향하여 뻗어간 제 1 다크 라인에 대응되고,
    상기 제 1 도메인에서 상기 분기 전극들의 제 1 분기 전극은 제 2 방향을 향하여 뻗어간 제 2 다크 라인에 대응되며, 그리고 상기 제 1 방향 및 제 2 방향은 적어도 하나의 다크 라인 각도를 형성하고, 상기 다크 라인 각도는 40 도보다 크고 70도보다 작고, E1<y2<C1을 만족시키며, 이때 C1 = -0.0000088x3 + 0.003137x2 - 0.174696x + 51.88564, E1 = -0.0000091x3 + 0.0030904x2 - 0.2500348x + 46.9036489이며, 여기서 y2는 상기 다크 라인 각도를 나타내는, 디스플레이 패널.
  6. 청구항 5에 있어서,
    상기 y2는 E2보다 크고 C2보다 작으며 (E2<y2<C2), 이때 C2 = -0.0000088x3 + 0.00313x2 - 0.185729x + 50.561052이며, 그리고 E2 = -0.0000091x3 + 0.0030973x2 - 0.2390017x + 47.5311601인, 디스플레이 패널.
  7. 청구항 5에 있어서,
    상기 x는 34-200 ppi이며, 그리고 상기 y2는 40-61 도인, 디스플레이 패널.
  8. 청구항 5에 있어서,
    상기 제 1 편광기의 흡수 축은 상기 제 1 다크 라인과 실질적으로 평행을 이루며, 그리고 상기 제 1 분기 전극은 상기 제 2 다크 라인과 실질적으로 평행을 이루는, 디스플레이 패널.
  9. 청구항 5에 있어서,
    상기 제 1 다크 라인은 상기 제 1 주 전극과 실질적으로 평행을 이루는, 디스플레이 패널.
  10. 청구항 9에 있어서,
    상기 제 1 편광기의 흡수 축과 상기 제 1 주 전극 사이의 각도는 0-2도인, 디스플레이 패널.
  11. 청구항 1에 있어서,
    상기 제 1 주 전극은 상기 제 1 편광기의 흡수 축과 실질적으로 평행을 이루며, 그리고 상기 제 2 주 전극은 상기 제 1 편광기의 투과 축과 실질적으로 평행을 이루는, 디스플레이 패널.
KR1020150034484A 2014-09-22 2015-03-12 디스플레이 패널 KR20160034793A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW103132608 2014-09-22
TW103132608A TWI519877B (zh) 2014-09-22 2014-09-22 顯示面板

Publications (1)

Publication Number Publication Date
KR20160034793A true KR20160034793A (ko) 2016-03-30

Family

ID=53832112

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150034484A KR20160034793A (ko) 2014-09-22 2015-03-12 디스플레이 패널

Country Status (4)

Country Link
US (1) US9759960B2 (ko)
KR (1) KR20160034793A (ko)
CN (2) CN105425450B (ko)
TW (1) TWI519877B (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI519877B (zh) * 2014-09-22 2016-02-01 群創光電股份有限公司 顯示面板
KR102298365B1 (ko) * 2015-01-07 2021-09-06 삼성디스플레이 주식회사 곡면형 액정 표시 장치
CN112198723A (zh) * 2020-10-09 2021-01-08 深圳市华星光电半导体显示技术有限公司 液晶显示屏、液晶显示装置
CN114488630B (zh) * 2022-01-18 2023-11-28 Tcl华星光电技术有限公司 像素电极、液晶显示面板及显示装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090038685A (ko) * 2007-10-16 2009-04-21 삼성전자주식회사 액정표시장치
CN102317850A (zh) * 2009-02-10 2012-01-11 夏普株式会社 液晶显示装置
CN101937139B (zh) * 2009-07-01 2013-01-09 胜华科技股份有限公司 彩色滤光片基板及液晶显示装置
CN102479792B (zh) * 2010-11-22 2014-02-19 群创光电股份有限公司 像素阵列基板与液晶显示装置
TWI519877B (zh) * 2014-09-22 2016-02-01 群創光電股份有限公司 顯示面板

Also Published As

Publication number Publication date
CN105425450B (zh) 2018-12-21
CN204557018U (zh) 2015-08-12
TW201612605A (en) 2016-04-01
CN105425450A (zh) 2016-03-23
TWI519877B (zh) 2016-02-01
US20160085093A1 (en) 2016-03-24
US9759960B2 (en) 2017-09-12

Similar Documents

Publication Publication Date Title
US9429805B2 (en) Array substrate, display panel and display device
US9507230B2 (en) Array substrate, liquid crystal panel and liquid crystal display
US10048529B2 (en) Color filter substrate and liquid crystal display device
TWI564638B (zh) 顯示面板之畫素結構
US20140267962A1 (en) Liquid crystal display
TWI678583B (zh) 顯示裝置
WO2021031559A1 (zh) 液晶显示面板及其制备方法
US9377653B2 (en) PVA pixel electrode and liquid crystal display apparatus using the same
US9581867B2 (en) Display panel having a plurality of pixel electrode bars with different spacing
US9766512B2 (en) Liquid crystal display panel
US8599349B2 (en) Display panel
TW201545033A (zh) 觸控顯示面板
US20190041706A1 (en) Liquid crystal display device
US20160027798A1 (en) Array substrate, manufacturing method thereof, and display device
US10620487B2 (en) Pixel structure, array substrate, display device and method for manufacturing the same
JP3194108U (ja) 表示パネル及び表示装置
KR20160034793A (ko) 디스플레이 패널
US20220350206A1 (en) Liquid crystal display, liquid crystal display device
WO2019057076A1 (zh) 彩膜基板及显示面板
WO2019057071A1 (zh) 像素结构及主动开关阵列基板
TW201905565A (zh) 陣列基板與顯示面板
US10379402B2 (en) Pixel structure of display array substrate and display device using the same
US20160282680A1 (en) Liquid crystal panels
US10101615B2 (en) Array substrate and manufacturing method thereof, liquid crystal panel and display device
WO2019057069A1 (zh) 显示面板及液晶显示器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment