KR20160018608A - Display apparatus and method of driving the same - Google Patents

Display apparatus and method of driving the same Download PDF

Info

Publication number
KR20160018608A
KR20160018608A KR1020160007209A KR20160007209A KR20160018608A KR 20160018608 A KR20160018608 A KR 20160018608A KR 1020160007209 A KR1020160007209 A KR 1020160007209A KR 20160007209 A KR20160007209 A KR 20160007209A KR 20160018608 A KR20160018608 A KR 20160018608A
Authority
KR
South Korea
Prior art keywords
mode
signal
voltage
value
gamma
Prior art date
Application number
KR1020160007209A
Other languages
Korean (ko)
Other versions
KR101670923B1 (en
Inventor
김보람
김명철
김윤재
구남희
이병준
고현석
문승환
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160007209A priority Critical patent/KR101670923B1/en
Publication of KR20160018608A publication Critical patent/KR20160018608A/en
Application granted granted Critical
Publication of KR101670923B1 publication Critical patent/KR101670923B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • H04N13/0246
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Abstract

In a display apparatus and a driving method thereof, a detection unit determines whether a timing controller operates in a three-dimensional (3D) mode or a two-dimensional (2D) mode, and outputs any one from first and second mode signals according to the determination result. A compensation unit upgrades a gamma value of a 3D image when converting the 2D mode into the 3D mode in response to the first mode signal, and downgrades a gamma value upgraded by converting the 3D mode into the 2D mode in response to the second mode signal to a gamma value of a 2D image. Accordingly, the display apparatus can compensate a charging ratio of each pixel in the 3D mode, and also can prevent image quality from being decreased when converting a mode.

Description

표시장치 및 이의 구동방법{DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME}DISPLAY APPARATUS AND METHOD OF DRIVING THE SAME [0002]

본 발명은 표시장치 및 이의 구동방법에 관한 것으로, 더욱 상세하게는 3D 영상의 화질을 개선할 수 있는 표시장치 및 이의 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention [0002] The present invention relates to a display device and a driving method thereof, and more particularly, to a display device capable of improving the image quality of a 3D image and a driving method thereof.

입체 영상 표시 장치는 양안 시차(Bincular disparity) 를 가지는 좌안 영상과 우안 영상을 관찰자의 좌안과 우안 각각에 분리하여 보여주는 장치이다. 관찰자는 양안을 통해 좌안 영상과 우안 영상을 보게 되고, 뇌에서 이 영상들을 융합하여 입체감을 시인하게 된다.The stereoscopic image display device is a device for displaying the left eye image and the right eye image having binocular disparity separately in the left and right eyes of an observer. The observer sees the left eye and right eye images through both eyes and fuses these images in the brain to acknowledge the stereoscopic effect.

입체 영상 표시 장치는 입체 영상을 구현하기 위해 표시 패널에 좌안용 영상 및 우안용 영상을 교대로 표시한다. 표시 패널에 표시되는 영상이 좌안 영상에서 우안 영상으로 전환되거나, 반대로 우안 영상에서 좌안 영상으로 전환될 때 표시 패널의 주사 방식으로 인해 좌안 영상과 우안 영상이 혼재되어 입체 영상의 품질이 저하된다.The stereoscopic image display apparatus alternately displays the left eye image and the right eye image on the display panel to realize the stereoscopic image. When the image displayed on the display panel is switched from the left eye image to the right eye image or conversely from the right eye image to the left eye image, the quality of the stereoscopic image is deteriorated due to the mixture of the left eye image and the right eye image due to the scanning method of the display panel.

입체 영상 표시 장치는 액정의 응답 속도를 고속화하기 위해 현재 영상의 목표 전압과 이전 영상의 구동 전압을 고려한 보정 전압으로 현재 영상을 보정하는 구동 방식이 적용된다. 입체 영상 표시 장치는 좌안 영상 및 우안 영상 중 이전 영상의 구동 전압을 저장하기 위한 메모리를 필요로 한다.In order to increase the response speed of the liquid crystal, the stereoscopic image display device employs a driving method of correcting the current image with a correction voltage considering the target voltage of the current image and the driving voltage of the previous image. The stereoscopic image display apparatus requires a memory for storing the driving voltage of the previous image of the left eye image and the right eye image.

따라서, 본 발명의 목적은 3D 영상의 화질을 개선할 수 있는 표시장치를 제공하는 것이다.Accordingly, it is an object of the present invention to provide a display device capable of improving the image quality of a 3D image.

본 발명의 다른 목적은 상기한 표시장치를 구동하는데 적용되는 방법을 제공하는 것이다.Another object of the present invention is to provide a method applied to drive the above-mentioned display device.

본 발명에 따른 표시장치는 타이밍 컨트롤러, 데이터 구동부, 검출부, 및 표시패널을 포함한다.A display device according to the present invention includes a timing controller, a data driver, a detector, and a display panel.

상기 타이밍 컨트롤러는 3D 모드에서 제1 제어 신호에 동기하여 외부로부터 좌안용 제1 영상 신호와 우안용 제2 영상 신호를 수신하고, 2D 모드에서 제2 제어 신호에 동기하여 외부로부터 2D 영상신호를 수신한다. 상기 데이터 구동부는 상기 3D 모드에서 상기 제1 영상 신호를 제1 데이터 전압으로 변환하고, 상기 제2 영상 신호를 제2 데이터 전압으로 변환하여 상기 제1 및 제2 데이터 전압을 한 프레임 단위로 번갈아 출력하고, 상기 2D 모드에서 매 프레임마다 상기 2D 영상신호를 데이터 전압으로 변환하여 출력한다.The timing controller receives the first image signal for the left eye and the second image signal for the right eye from the outside in synchronization with the first control signal in the 3D mode and receives the 2D image signal from the outside in synchronization with the second control signal in the 2D mode do. The data driver converts the first video signal to a first data voltage in the 3D mode, converts the second video signal to a second data voltage, and alternately outputs the first and second data voltages in units of one frame And converts the 2D video signal into a data voltage for each frame in the 2D mode and outputs the data voltage.

상기 검출부는 상기 제1 및 제2 제어신호에 근거하여 상기 타이밍 컨트롤러가 상기 3D 모드 또는 상기 2D 모드로 동작하는지를 판별하고, 판별 결과에 따라 제1 및 제2 모드 신호 중 어느 하나를 출력하여 상기 타이밍 컨트롤러로 공급한다.Wherein the detecting unit determines whether the timing controller operates in the 3D mode or the 2D mode based on the first and second control signals, outputs one of the first and second mode signals according to a determination result, Controller.

상기 표시패널은 상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상을 한 프레임 단위로 번갈아 표시하고, 상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상을 표시한다.Wherein the display panel alternately displays the left eye image corresponding to the first data voltage and the right eye image corresponding to the second data voltage in the 3D mode in units of one frame, Displays a 2D image.

본 발명에 따른 표시장치는 타이밍 컨트롤러, 데이터 구동부, 검출부, 및 표시패널을 포함한다.A display device according to the present invention includes a timing controller, a data driver, a detector, and a display panel.

상기 타이밍 컨트롤러는 3D 모드에서 좌안용 제1 영상 신호와 우안용 제2 영상 신호를 출력하고, 2D 모드에서 2D 영상신호를 출력한다. 상기 데이터 구동부는 상기 3D 모드에서 상기 제1 영상 신호를 제1 데이터 전압으로 변환하고, 상기 제2 영상 신호를 제2 데이터 전압으로 변환하여 상기 제1 및 제2 데이터 전압을 한 프레임 단위로 번갈아 출력하고, 상기 2D 모드에서 매 프레임마다 상기 2D 영상신호를 데이터 전압으로 변환하여 출력한다. 상기 표시패널은 상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상을 한 프레임 단위로 번갈아 표시하고, 상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상을 표시한다. 상기 보상부는 상기 2D 모드에서 상기 3D 모드로 전환시 상기 좌안용 영상 및 상기 우안용 영상의 감마값을 상향 보정하고, 상기 3D 모드에서 상기 2D 모드 전환시 상기 상향된 감마값을 상기 2D 영상의 감마값으로 다운시킨다.The timing controller outputs the first image signal for the left eye and the second image signal for the right eye in the 3D mode, and outputs the 2D image signal in the 2D mode. The data driver converts the first video signal to a first data voltage in the 3D mode, converts the second video signal to a second data voltage, and alternately outputs the first and second data voltages in units of one frame And converts the 2D video signal into a data voltage for each frame in the 2D mode and outputs the data voltage. Wherein the display panel alternately displays the left eye image corresponding to the first data voltage and the right eye image corresponding to the second data voltage in the 3D mode in units of one frame, Displays a 2D image. Wherein the compensating unit corrects the gamma value of the left eye image and the right eye image when the 2D mode is switched to the 3D mode and downgrades the upward gamma value to the gamma value of the 2D image when the 2D mode is switched in the 3D mode. .

본 발명에 따른 표시장치의 구동방법에 따르면, 3D 모드에서 제1 제어 신호에 동기하여 외부로부터 좌안용 제1 영상 신호와 우안용 제2 영상 신호가 수신되고, 2D 모드에서 제2 제어 신호에 동기하여 외부로부터 2D 영상신호가 수신된다.According to the driving method of the display device according to the present invention, in the 3D mode, the first video signal for the left eye and the second video signal for the right eye are received from the outside in synchronization with the first control signal, And a 2D video signal is received from the outside.

상기 제1 및 제2 제어신호에 근거하여 3D 모드 신호 또는 2D 모드 신호가 생성된다. 상기 3D 모드 신호에 응답하여 상기 제1 및 제2 영상 신호의 감마값이 상향 보상된다. 보상된 상기 제1 및 제2 영상신호가 제1 및 제2 데이터 전압으로 각각 변환되고, 상기 제1 및 제2 데이터 전압이 한 프레임 단위로 번갈아 출력된다.A 3D mode signal or a 2D mode signal is generated based on the first and second control signals. And the gamma values of the first and second image signals are upwardly compensated in response to the 3D mode signal. The compensated first and second video signals are respectively converted into first and second data voltages, and the first and second data voltages are alternately output in units of one frame.

따라서, 상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상이 한 프레임 단위로 번갈아 표시된다.Therefore, in the 3D mode, the left eye image corresponding to the first data voltage and the right eye image corresponding to the second data voltage are alternately displayed in units of one frame.

상기 2D 모드 신호에 응답하여 상향된 감마값이 상기 2D 영상신호에 대응하는 감마값으로 다운된다. 매 프레임마다 상기 2D 영상신호는 데이터 전압으로 변환되고, 그 결과 상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상이 표시된다.And the up-gradated gamma value is reduced to a gamma value corresponding to the 2D image signal in response to the 2D mode signal. The 2D image signal is converted into a data voltage every frame, and as a result, a 2D image corresponding to the data voltage is displayed in the 2D mode.

이와 같은 표시장치 및 이의 구동방법에 따르면, 표시장치가 3D 모드 및 2D 모드로 동작하는지를 인식하여 모드 신호를 생성하고, 생성된 모드 신호에 따라 3D 모드로 동작하는 경우에는 각 화소의 충전율을 보상하여 3D 영상의 감마값을 상향 보정하고, 2D 모드로 동작하는 경우에는 상향된 감마값을 정상 감마값으로 다시 다운시킨다.According to the display device and the driving method thereof, the display device recognizes whether the display device operates in the 3D mode and the 2D mode, generates a mode signal, and when operating in the 3D mode according to the generated mode signal, The gamma value of the 3D image is corrected upward, and in the case of operating in the 2D mode, the upward gamma value is reduced to the normal gamma value again.

따라서, 3D와 2D로 영상을 표시할 수 있는 표시장치에서 모드 전환시 화질이 저하되는 것을 방지할 수 있다.Therefore, it is possible to prevent the deterioration of the image quality at the time of mode switching in the display device capable of displaying images in 3D and 2D.

도 1은 본 발명의 일 실시예에 따른 표시장치의 블럭도이다.
도 2는 도 1에 도시된 셔터 안경의 동작을 나타낸 도면이다.
도 3은 2D 모드의 한 프레임 구간과 3D 모드의 한 프레임 구간을 나타낸 파형도이다.
도 4는 도 1에 도시된 검출부의 블럭도이다.
도 5는 도 4에 도시된 검출부의 검출 방법을 설명하기 위한 타이밍도이다.
도 6은 도 4에 도시된 검출부의 다른 실시예에 따른 검출 방법을 설명하기 위한 타이밍도이다.
도 7은 도 1에 도시된 타이밍 컨트롤러의 블럭도이다.
도 8은 감마 곡선을 나타낸 그래프이다.
도 9는 도 1에 도시된 게이트 구동부 및 게이트 구동전압을 제어하는 전압 발생부를 나타낸 블럭도이다.
도 10a는 3D 모드 동작시 시간에 게이트 신호를 나타낸 파형도이다.
도 10b는 2D 모드 동작시 시간에 따른 게이트 신호를 나타낸 파형도이다.
도 11은 게이트 구동전압의 전압레벨에 따라 가변되는 감마곡선을 나타낸 그래프이다.
도 12는 본 발명의 다른 실시예에 따른 데이터 구동부, 제1 및 제2 감마전압 발생부 및 전압 발생부를 나타낸 블럭도이다.
도 13a는 도 12에 도시된 제1 감마전압 발생부의 회로도이다.
도 13b는 도 12에 도시된 제2 감마전압 발생부의 회로도이다.
도 14는 아날로그 구동전압의 전압레벨에 따라 가변되는 감마곡선을 나타낸 그래프이다.
도 15는 본 발명의 다른 실시예에 따른 표시장치의 블럭도이다.
1 is a block diagram of a display device according to an embodiment of the present invention.
Fig. 2 is a view showing the operation of the shutter glasses shown in Fig. 1. Fig.
3 is a waveform diagram showing one frame period of the 2D mode and one frame period of the 3D mode.
4 is a block diagram of the detection unit shown in Fig.
5 is a timing chart for explaining the detection method of the detection unit shown in FIG.
FIG. 6 is a timing chart for explaining a detection method according to another embodiment of the detection unit shown in FIG. 4; FIG.
7 is a block diagram of the timing controller shown in Fig.
8 is a graph showing a gamma curve.
9 is a block diagram showing the gate driver shown in FIG. 1 and a voltage generator for controlling a gate driving voltage.
10A is a waveform diagram showing a gate signal at a time in the 3D mode operation.
FIG. 10B is a waveform diagram showing a gate signal according to time in the 2D mode operation.
11 is a graph showing a gamma curve that varies according to the voltage level of the gate driving voltage.
12 is a block diagram illustrating a data driver, first and second gamma voltage generators, and a voltage generator according to another exemplary embodiment of the present invention.
13A is a circuit diagram of the first gamma voltage generator shown in FIG.
13B is a circuit diagram of the second gamma voltage generator shown in FIG.
FIG. 14 is a graph showing a gamma curve that varies according to the voltage level of the analog driving voltage.
15 is a block diagram of a display device according to another embodiment of the present invention.

이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.Hereinafter, preferred embodiments of the present invention will be described in detail with reference to the accompanying drawings.

도 1은 본 발명의 일 실시예에 따른 표시장치의 블럭도이다.1 is a block diagram of a display device according to an embodiment of the present invention.

도 1을 참조하면, 표시장치(100)는 표시패널(110), 타이밍 컨트롤러(120), 게이트 구동부(130), 데이터 구동부(140), 감마 전압 생성부(150) 및 셔터 안경(160)을 포함한다.1, the display device 100 includes a display panel 110, a timing controller 120, a gate driver 130, a data driver 140, a gamma voltage generator 150, and a shutter glasses 160 .

상기 표시패널(110)은 영상이 표시되는 화면을 구현하고, 그러기 위해 다수의 화소(103)를 구비한다. 또한, 상기 표시패널(110)은 상기 다수의 화소(103)에 신호를 제공하기 위한 게이트 라인들(GL1~GLn) 및 데이터 라인들(DL1~DLm)을 더 구비한다. 상기 게이트 라인들(GL1~GLn)에는 게이트 신호들(G1~Gn)이 각각 순차적으로 공급되고, 상기 데이터 라인들(DL1~DLm)에는 데이터 전압들(D1~Dm)이 각각 인가된다. 따라서, 각 화소행이 게이트 신호에 응답하여 턴-온되면 상기 데이터 전압들(D1~Dm)이 턴-온된 화소행으로 인가되어 상기 다수의 화소(103)는 행 단위로 스캔될 수 있다. 상기 다수의 화소(103)가 모두 스캔되면 상기 표시패널(110)에는 한 프레임에 해당하는 영상이 표시된다.The display panel 110 includes a plurality of pixels 103 for realizing a screen on which an image is displayed. The display panel 110 further includes gate lines GL1 to GLn and data lines DL1 to DLm for providing signals to the plurality of pixels 103. [ Gate signals G1 to Gn are sequentially supplied to the gate lines GL1 to GLn and data voltages D1 to Dm are applied to the data lines DL1 to DLm, respectively. Accordingly, when each pixel row is turned on in response to the gate signal, the data voltages D1 to Dm are applied to the turned-on pixel rows so that the plurality of pixels 103 can be scanned row by row. When the plurality of pixels 103 are all scanned, an image corresponding to one frame is displayed on the display panel 110.

본 발명의 일 실시예로, 각 화소(103)는 해당 게이트 라인과 해당 데이터 라인에 연결된 박막 트랜지스터(105), 상기 박막 트랜지스터(105)의 드레인 전극에 연결된 액정 커패시터(107) 및 상기 액정 커패시터(107)에 병렬 연결된 스토리지 커패시터(109)로 이루어질 수 있다. 그러나, 상기 화소(103)의 구조는 여기에 한정되지 않는다.Each pixel 103 includes a thin film transistor 105 connected to the corresponding gate line and a corresponding data line, a liquid crystal capacitor 107 connected to the drain electrode of the thin film transistor 105, 107, and a storage capacitor 109 connected in parallel. However, the structure of the pixel 103 is not limited thereto.

상기 타이밍 컨트롤러(120)는 상기 표시장치(100)의 외부로부터 다수의 영상신호(DATA)를 수신한다. 상기 영상신호들(DATA)은 2차원(2D) 영상신호 또는 3차원(3D) 영상신호일 수 있다. 즉, 상기 표시장치(100)가 3D 모드로 동작하는 경우, 상기 타이밍 컨트롤러(120)는 3D 영상에 대응하는 상기 영상신호들(DATA)을 수신하고, 2D 모드로 동작하는 경우, 2D 영상에 대응하는 상기 영상신호들(DATA)을 수신할 수 있다. The timing controller 120 receives a plurality of video signals DATA from the outside of the display device 100. The image signals DATA may be a two-dimensional (2D) image signal or a three-dimensional (3D) image signal. That is, when the display device 100 operates in the 3D mode, the timing controller 120 receives the video signals (DATA) corresponding to the 3D image, and when the display device 100 operates in the 2D mode, The video signals DATA may be received.

또한, 상기 3D 모드로 동작시 상기 타이밍 컨트롤러(120)는 제1 제어신호(CON1)를 수신하고, 상기 2D 모드로 동작시 상기 타이밍 컨트롤러(120)는 제2 제어신호(CON2)를 수신한다. 예를 들어, 상기 제1 및 제2 제어신호(CON1, CON2) 각각에는 수평동기신호, 수직동기신호, 메인 클럭신호 및 데이터 인에이블 신호 등이 포함될 수 있다.The timing controller 120 receives the first control signal CON1 when operating in the 3D mode and the timing controller 120 receives the second control signal CON2 when operating in the 2D mode. For example, the first and second control signals CON1 and CON2 may include a horizontal synchronizing signal, a vertical synchronizing signal, a main clock signal, and a data enable signal, respectively.

상기 타이밍 컨트롤러(120)는 상기 데이터 드라이버(140)와의 인터페이스 사양에 맞도록 상기 영상 신호들(DATA)의 데이터 포맷을 변환하고, 변환된 영상 신호들(DATA')을 상기 데이터 구동부(140)로 제공한다. 또한, 상기 타이밍 컨트롤러(120)는 데이터 제어신호(DCON)(예를 들어, 출력개시신호, 수평개시신호), 수평클럭신호, 및 극성반전신호 등)를 상기 데이터 구동부(140)로 제공하고, 게이트 제어신호(GCON)(예를 들어, 수직개시신호, 수직클럭신호, 및 수직클럭바신호 등)을 게이트 구동부(130)로 제공한다.The timing controller 120 converts the data format of the video signals DATA according to an interface specification with the data driver 140 and outputs the converted video signals DATA ' to provide. The timing controller 120 provides the data driver 140 with a data control signal DCON (e.g., an output start signal, a horizontal start signal), a horizontal clock signal, and a polarity inversion signal, To the gate driver 130, a gate control signal GCON (e.g., a vertical start signal, a vertical clock signal, and a vertical clock bar signal).

상기 게이트 구동부(130)는 게이트 구동전압(Von) 및 게이트 오프 전압(Voff)을 수신하고, 상기 타이밍 컨트롤러(120)로부터 제공되는 상기 게이트 제어신호(GCON)에 응답해서 상기 게이트 구동전압(Von)과 상기 게이트 오프 전압(Voff) 사이에서 스윙하는 게이트 신호들(G1~Gn)을 순차적으로 출력한다. 따라서, 상기 표시패널(110)에 구비된 다수의 화소들(103)이 행 단위로 상기 게이트 신호들(G1~Gn)에 의해서 순차적으로 스캐닝될 수 있다.The gate driver 130 receives the gate driving voltage Von and the gate off voltage Voff and supplies the gate driving voltage Von in response to the gate control signal GCON provided from the timing controller 120. [ And gate signals (G1 to Gn) swinging between the gate-off voltage (Voff) and the gate-off voltage (Voff). Accordingly, the plurality of pixels 103 provided on the display panel 110 can be sequentially scanned by the gate signals G1 to Gn in units of rows.

상기 데이터 구동부(140)는 상기 타이밍 컨트롤러(120)로부터 제공되는 상기 데이터 제어신호(DCON)에 응답해서 다수의 감마기준전압들(GMMA1~GMMAi) 중 상기 영상신호들(DATA')에 대응되는 전압을 선택하여 데이터 전압들(D1~Dm)로써 출력한다. 상기 출력된 데이터 전압들(D1~Dm)은 상기 표시패널(110)로 인가된다.In response to the data control signal DCON supplied from the timing controller 120, the data driver 140 generates a voltage corresponding to the video signals DATA 'among the plurality of gamma reference voltages GMMA1 to GMMAi, And outputs them as data voltages D1 to Dm. The output data voltages (D1 to Dm) are applied to the display panel (110).

상기 감마 전압 생성부(150)는 아날로그 구동전압(AVDD)을 수신하여 상기 다수의 감마기준전압들(GMMA1~GMMAi)을 생성하고, 생성된 감마기준전압들(GMMA1~GMMAi)을 상기 데이터 구동부(140)로 공급한다. 상기 감마 전압 생성부(150)는 상기 아날로그 구동전압(AVDD)과 접지전압 사이에서 직렬 연결된 다수의 저항(미도시)으로 이루어진 저항 스트링 구조를 갖고, 서로 인접하는 두 개의 저항들이 연결된 노드들 각각의 전위를 상기 감마기준전압들(GMMA1~GMMAi)로써 출력한다.The gamma voltage generator 150 receives the analog driving voltage AVDD to generate the plurality of gamma reference voltages GMMA1 to GMMAi and outputs the generated gamma reference voltages GMMA1 to GMMAi to the data driver 140). The gamma voltage generator 150 has a resistance string structure composed of a plurality of resistors (not shown) connected in series between the analog driving voltage AVDD and the ground voltage, And outputs the potential as the gamma reference voltages (GMMA1 to GMMAi).

한편, 상기 셔터 안경(160)은 상기 표시장치(100)가 상기 3D 모드로 동작시에 사용된다.Meanwhile, the shutter glasses 160 are used when the display device 100 is operated in the 3D mode.

도 2는 도 1에 도시된 셔터 안경의 동작을 나타낸 도면이다.Fig. 2 is a view showing the operation of the shutter glasses shown in Fig. 1. Fig.

도 1 및 도 2를 참조하면, 상기 셔터 안경(160)은 좌안 셔터(161)와 우안 셔터(162)를 포함한다. 상기 셔터 안경(160)은 3D 동기 신호(3D_Sync)를 수신하고, 상기 3D 동기 신호((3D_Sync)에 응답하여 상기 좌안 셔터(161)와 상기 우안 셔터(162)의 오픈/클로즈 동작을 제어한다. 본 발명의 일 실시예로, 상기 3D 동기 신호(3D_Sync)는 상기 타이밍 컨트롤러(120)에 공급되는 제1 제어신호(CON1)에 포함된 신호들 중 하나일 수 있다.Referring to FIGS. 1 and 2, the shutter glasses 160 include a left eye shutter 161 and a right eye shutter 162. The shutter glasses 160 receive the 3D synchronization signal 3D_Sync and control the open / close operation of the left eye shutter 161 and the right eye shutter 162 in response to the 3D synchronization signal 3D_Sync. In one embodiment of the present invention, the 3D synchronization signal 3D_Sync may be one of the signals included in the first control signal CON1 supplied to the timing controller 120. [

상기 표시장치(100)가 상기 3D 모드로 동작하기 위해서는 외부로부터 좌안용 영상신호(이하, 제1 영상신호) 및 우안용 영상신호(이하, 제2 영상신호)를 한 프레임 단위로 수신한다.In order for the display apparatus 100 to operate in the 3D mode, the left eye image signal (hereinafter referred to as a first image signal) and the right eye image signal (hereinafter referred to as a second image signal) are received from the outside in one frame unit.

첫번째 프레임(FR1)에서 제1 영상신호가 순차적으로 스캔되는 경우, 상기 셔터 안경(160)의 좌안 셔터(161) 및 우안 셔터(162)는 모두 클로즈 상태가 된다. 이후, 상기 제1 영상신호의 스캔이 완료되면, 완성된 좌안용 영상을 사용자가 인식할 수 있도록 상기 좌안 셔터(161)를 오픈시키고, 상기 우안 셔터(162)는 클로즈 상태로 유지시킨다.When the first image signal is sequentially scanned in the first frame FR1, the left eye shutter 161 and the right eye shutter 162 of the shutter glasses 160 are both closed. Then, when the scan of the first image signal is completed, the left eye shutter 161 is opened and the right eye shutter 162 is kept closed so that the user can recognize the completed left eye image.

다음 두번째 프레임(FR2)에서 상기 제2 영상신호가 순차적으로 스캔되기 시작하면, 다시 상기 좌안 셔터(161) 및 우안 셔터(162)는 모두 클로즈 상태가 된다. 이후, 상기 제2 영상신호의 스캔이 완료되면, 완성된 우안용 영상을 사용자가 인식할 수 있도록 상기 우안 셔터(162)를 오픈시키고, 상기 좌안 셔터(161)는 클로즈 상태로 유지시킨다.When the second image signal is sequentially scanned in the second frame FR2, the left eye shutter 161 and the right eye shutter 162 are both closed. When the scan of the second video signal is completed, the right eye shutter 162 is opened and the left eye shutter 161 is kept closed so that the user can recognize the completed right eye image.

이처럼, 상기 표시패널(110)은 한 프레임 단위로 번갈아 좌안용 영상과 우안용 영상을 표시하고, 상기 셔터 안경(160)은 이에 동기하여 좌안 셔터(161)와 우안 셔터(162)의 오픈/클로즈 동작을 제어한다. 그러면, 상기 사용자는 상기 표시패널(110)에서 표시되는 영상을 3D 영상으로 인식할 수 있다.In this manner, the display panel 110 alternately displays the left eye image and the right eye image in units of one frame, and the shutter eyeglasses 160 open / close the left eye shutter 161 and the right eye shutter 162, And controls the operation. Then, the user can recognize the image displayed on the display panel 110 as a 3D image.

상술한 바와 같이, 상기 표시장치(100)가 3D 모드로 동작하는 경우, 영상 신호가 스캔되는 구간들 사이에는 상기 셔터 안경(160)의 좌안 셔터(161) 또는 우안 셔터(162)를 번갈아 오픈시키기 위한 구간(즉, 사용자가 스캔이 완료된 영상을 인식하기 위한 구간)이 요구된다.As described above, when the display device 100 operates in the 3D mode, the left eye shutter 161 or the right eye shutter 162 of the shutter glasses 160 is alternately opened between the intervals during which the image signal is scanned (I.e., an interval in which the user recognizes the scanned image) is required.

도 3은 2D 모드의 한 프레임 구간과 3D 모드의 한 프레임 구간을 나타낸 파형도이다.3 is a waveform diagram showing one frame period of the 2D mode and one frame period of the 3D mode.

도 3을 참조하면, 3D 모드에서 한 프레임 구간(FR)은 제1 인에이블 구간(EN1) 및 제1 블랭크 구간(BA1)으로 구분된다. 상기 제1 인에이블 구간(EN1)은 상기 표시패널(110)에 좌안용 또는 우안용 영상신호(3D_DATA)가 스캔되는 구간으로 정의되며, 상기 제1 인에이블 구간(EN1) 동안 상기 셔터 안경(160)의 좌안 및 우안 셔터(161, 162)는 모두 클로즈된다. 예를 들어, 상기 표시패널(110)에 1050개의 게이트 라인이 존재하는 경우, 상기 제1 인에이블 구간(EN1)동안 상기 영상신호들(3D_DATA)은 동일 주기로 1050번 출력될 수 있다.Referring to FIG. 3, one frame period FR in the 3D mode is divided into a first enable period EN1 and a first blank period BA1. The first enable period EN1 is defined as a period in which the left eye or right eye image signal 3D_DATA is scanned on the display panel 110. The shutter eyeglasses 160 And the left and right eye shutters 161 and 162 are both closed. For example, when there are 1050 gate lines on the display panel 110, the video signals 3D_DATA may be output 1050 times during the first enable period EN1 with the same period.

상기 제1 블랭크 구간(BA1)은 상기 영상신호들(3D_DATA)이 상기 표시패널(110)에 출력되지 않는 구간으로 정의되며, 상기 제1 블랭크 구간(BA1) 동안 상기 셔터 안경(160)의 좌안 또는 우안 셔터(161, 162)가 오픈된다.The first blank interval BA1 is defined as an interval during which the image signals 3D_DATA are not output to the display panel 110 and is not displayed on the left or right sides of the shutter glasses 160 during the first blank interval BA1. The right-eye shutters 161 and 162 are opened.

한편, 2D 모드에서 한 프레임 구간(FR)은 제2 인에이블 구간(EN2) 및 제2 블랭크 구간(BA2)으로 구분된다. 상기 제2 인에이블 구간(EN2)은 상기 표시패널(110)에 2D용 영상신호(2D_DATA)가 스캔되는 구간으로 정의되며, 상기 제2 블랭크 구간(BA2)은 상기 영상신호들(2D_DATA)이 상기 표시패널(110)에 출력되지 않는 구간으로 정의된다.Meanwhile, in the 2D mode, one frame period FR is divided into a second enable period EN2 and a second blank period BA2. The second enable period EN2 is defined as a period during which the 2D image signal 2D_DATA is scanned on the display panel 110 and the second blank interval BA2 is defined as a period during which the video signals 2D_DATA And is not output to the display panel 110.

상기 셔터 안경(160)이 오픈되는 구간을 충분히 확보하기 위하여 상기 3D 모드에서 상기 제1 블랭크 구간(EN1)은 상기 제2 블랭크 구간(EN2)에 비하여 긴 폭을 갖는다. 한 프레임 구간(FR)은 상기 표시장치(100)의 구동 주파수에 따라서 일정 시간으로 설정되어 있다. 예를 들어, 상기 표시장치(100)가 120Hz로 구동되는 경우 상기 한 프레임 구간(FR)은 8.3ms로 설정될 수 있다. 따라서, 상기 한 프레임 구간 내에서 상기 제1 블랭크 구간(BA1)이 길어지면, 상대적으로 상기 제1 인에이블 구간(EN1)이 짧아진다.In the 3D mode, the first blank section EN1 has a longer width than the second blank section EN2 in order to sufficiently secure a section in which the shutter glasses 160 are opened. One frame period (FR) is set to a predetermined time according to the driving frequency of the display device (100). For example, when the display apparatus 100 is driven at 120 Hz, the frame period FR may be set to 8.3 ms. Therefore, when the first blank interval BA1 is longer in the frame interval, the first enable interval EN1 is relatively short.

한편, 상기 3D 모드에서 상기 타이밍 컨트롤러(120)는 3D용 데이터 인에이블 신호(이하, 제1 인에이블 신호)(3D_DE)에 응답하여 상기 좌안용 또는 우안용 영상 신호(3D_DATA)를 수신하고, 상기 2D 모드에서 상기 타이밍 컨트롤러(120)는 2D용 데이터 인에이블 신호(이하, 제2 인에이블 신호)(2D_DE)에 응답하여 상기 2D 용 영상신호(2D_DATA)를 수신한다.Meanwhile, in the 3D mode, the timing controller 120 receives the left-eye or right-eye image signal 3D_DATA in response to a data enable signal for 3D (hereinafter referred to as a first enable signal) In the 2D mode, the timing controller 120 receives the 2D video signal 2D_DATA in response to a data enable signal for 2D (hereinafter referred to as a second enable signal) 2D_DE.

도 3에 도시된 바와 같이, 상기 제1 인에이블 신호(3D_DE)는 상기 제1 인에이블 구간(EN1) 동안 반복적으로 하이 상태와 로우 상태를 갖고, 상기 제1 블랭크 구간(BA1)동안 연속하여 로우 상태를 유지한다. 마찬가지로, 상기 제2 인에이블 신호(2D_DE)는 상기 제2 인에이블 구간(EN2) 동안 반복적으로 하이 상태와 로우 상태를 갖고, 상기 제2 블랭크 구간(BA2)동안 연속하여 로우 상태를 유지한다.As shown in FIG. 3, the first enable signal 3D_DE has a high state and a low state repeatedly during the first enable period EN1, State. Similarly, the second enable signal 2D_DE has a high state and a low state repeatedly during the second enable period EN2, and remains in a low state continuously for the second blank period BA2.

상기 제1 블랭크 구간(BA1)의 폭이 증가된 만큼 상기 제1 인에이블 구간(EN1)의 전체 폭 감소하므로, 상기 제1 인에이블 신호(3D_DE)의 하이구간의 폭도 상기 제2 인에이블 신호(2D_DE)의 하이구간의 폭보다 짧아진다.The entire width of the first enable period EN1 decreases as the width of the first blank period BA1 increases, so that the width of the high period of the first enable signal 3D_DE is also equal to the width of the second enable signal 2D_DE).

상기 제1 인에이블 신호(3D_DE)의 하이구간의 폭이 짧아지는 것은 각 게이트 라인에 연결된 화소행에 영상신호를 제공할 시간이 짧아지는 것을 의미한다. 즉, 상기 표시장치(100)가 상기 3D 모드로 동작하는 경우, 상기 2D 모드로 동작하는 경우에 비하여 각 화소의 충전율이 감소될 수 있다. 상기 3D 모드의 충전율을 보상하는 방법에 대해서는 이후 도 7 내지 도 14를 참조하여 구체적으로 설명하기로 한다.The shortening of the width of the high period of the first enable signal 3D_DE means that the time for providing the video signal to the pixel line connected to each gate line is shortened. That is, when the display device 100 operates in the 3D mode, the charging rate of each pixel can be reduced as compared with the case of operating in the 2D mode. A method of compensating the charging rate of the 3D mode will be described in detail with reference to FIGS. 7 to 14. FIG.

도 4는 도 1에 도시된 검출부의 블럭도이고, 도 5는 도 4에 도시된 검출부의 검출 방법을 설명하기 위한 타이밍도이다.FIG. 4 is a block diagram of the detection unit shown in FIG. 1, and FIG. 5 is a timing chart for explaining the detection method of the detection unit shown in FIG.

도 1 및 도 4를 참조하면, 상기 표시장치(100)는 상기 타이밍 컨트롤러(120)가 3D용 영상신호를 수신하는지 2D용 영상신호를 수신하는지 판별하기 위한 검출부(125)를 구비한다. 본 발명의 일 실시예로, 상기 검출부(125)는 상기 타이밍 컨트롤러(120)에 내장되지만, 상기 검출부(125)는 상기 타아밍 컨트롤러(120) 외부에 구비될 수도 있다.1 and 4, the display device 100 includes a detection unit 125 for determining whether the timing controller 120 receives a 3D image signal or a 2D image signal. The detection unit 125 may be provided outside the timing controller 120. The detection unit 125 may be provided outside the timing controller 120. In this case,

상기 검출부(125)는 카운터(121), 비교기(122) 및 모드 신호 출력부(123)로 이루어질 수 있다. 본 발명의 일 실시예로, 상기 검출부(125)는 상기 표시장치(100)가 3D 및 2D 모드 중 어느 모드로 동작하는지 판별하기 위하여 상기 제1 및 제2 인에이블 신호(3D_DE, 2D_DE)를 사용할 수 있다. 그러나, 상기 검출부(125)는 상기 제1 및 제2 인에이블 신호(3D_DE, 2D_DE) 이외의 다른 신호를 사용할 수도 있다.The detection unit 125 may include a counter 121, a comparator 122, and a mode signal output unit 123. In an embodiment of the present invention, the detection unit 125 may use the first and second enable signals 3D_DE and 2D_DE to determine whether the display device 100 operates in the 3D or 2D mode. . However, the detection unit 125 may use signals other than the first and second enable signals 3D_DE and 2D_DE.

상기 표시장치(100)가 3D 모드로 동작하는 경우, 상기 타이밍 컨트롤러(120)는 외부로부터 상기 제1 인에이블 신호(3D_DE)를 수신한다. 이때, 상기 검출부(125)의 상기 카운터(121)는 상기 타이밍 컨트롤러(120)로부터 상기 제1 인에이블 신호(3D_DE)를 수신한다.When the display device 100 operates in the 3D mode, the timing controller 120 receives the first enable signal 3D_DE from the outside. At this time, the counter 121 of the detector 125 receives the first enable signal 3D_DE from the timing controller 120.

상기 표시장치(100)가 2D 모드로 동작하는 경우, 상기 타이밍 컨트롤러(120)는 외부로부터 상기 제2 인에이블 신호(2D_DE)를 수신한다. 이때, 상기 검출부(125)의 상기 카운터(121)는 상기 타이밍 컨트롤러(120)로부터 상기 제2 인에이블 신호(2D_DE)를 수신한다.When the display device 100 operates in the 2D mode, the timing controller 120 receives the second enable signal 2D_DE from the outside. At this time, the counter 121 of the detection unit 125 receives the second enable signal 2D_DE from the timing controller 120.

상기 카운터(121)는 기 설정된 기준 클럭(CLK)(예를 들어, 오실레이터 클럭)을 이용하여 상기 제1 또는 제2 인에이블 신호(3D_DE, 2D_DE)를 카운팅한다.The counter 121 counts the first or second enable signals 3D_DE and 2D_DE using a preset reference clock CLK (for example, an oscillator clock).

본 발명의 일 실시예로, 상기 카운터(121)는 상기 기준 클럭(CLK)를 상기 제1 또는 제2 인에이블 신호(3D_DE, 2D_DE)의 하이 구간을 카운팅할 수 있다.In one embodiment of the present invention, the counter 121 may count the high period of the first or second enable signal (3D_DE, 2D_DE) from the reference clock (CLK).

도 5에 도시된 바와 같이, 상기 카운터(121)는 3D 모드에서 상기 기준 클럭(CLK)를 이용하여 상기 제1 인에이블 신호(3D_DE)의 하이 구간(3D_1H)을 카운팅한다. 카운팅 결과 '3'의 카운팅 값(CNT)이 출력될 수 있다. 한편, 상기 카운터(121)는 2D 모드에서 상기 기준 클럭(CLK)을 이용하여 상기 제2 인에이블 신호(2D_DE)의 하이 구간(2D_1H)을 카운팅하면, '5'의 카운팅 값(CNT)을 출력할 수 있다. 즉, 제2 인에이블 신호(2D_DE)의 하이 구간(2D_1H)이 상기 제1 인에이블 신호(3D_DE)의 하이 구간(3D_1H)보다 상대적으로 길기 때문에, 상기 카운터(121)는 2D 모드에서 더 큰 카운팅 값(CNT)을 출력할 수 있다.As shown in FIG. 5, the counter 121 counts a high section (3D_1H) of the first enable signal (3D_DE) using the reference clock (CLK) in 3D mode. The count value CNT of the counting result '3' may be output. The counter 121 counts a high section (2D_1H) of the second enable signal (2D_DE) using the reference clock (CLK) in the 2D mode, and outputs a count value (CNT) of '5' can do. That is, since the high section 2D_1H of the second enable signal 2D_DE is relatively longer than the high section 3D_1H of the first enable signal 3D_DE, Value (CNT) can be output.

상기 카운팅 값(CNT)은 상기 비교기(122)로 제공되어 기 설정된 기준값(REF)과 비교된다. 상기 비교기(122)는 비교 결과에 따른 결과값(RES)을 출력한다. 상기 모드 신호 출력부(123)는 비교 결과값(RES)에 따라 제1 모드 신호(3D_MOD) 또는 제2 모드 신호(2D_MOD)를 출력한다. 구체적으로, 상기 카운팅 값(CNT)이 상기 기준값(REF)보다 작으면, 상기 모드 신호 출력부(123)는 상기 제1 모드 신호(3D_MOD)를 출력하고, 상기 카운팅 값(CNT)이 상기 기준값(REF) 이상이면 상기 모드 신호 출력부(123)는 상기 제2 모드 신호(2D_MOD)를 출력할 수 있다.The count value CNT is provided to the comparator 122 and is compared with a preset reference value REF. The comparator 122 outputs a result RES corresponding to the comparison result. The mode signal output unit 123 outputs the first mode signal 3D_MOD or the second mode signal 2D_MOD according to the comparison result value RES. If the count value CNT is smaller than the reference value REF, the mode signal output unit 123 outputs the first mode signal 3D_MOD. If the count value CNT is greater than the reference value REF, REF, the mode signal output unit 123 may output the second mode signal 2D_MOD.

본 발명의 다른 실시예에 따르면, 상기 카운터(121)는 상기 제1 인에이블 신호(3D_EN)의 제1 블랭크 구간(BA1)을 상기 제1 인에이블 신호(3D_EN)의 하이 구간(3D_1H)으로 카운팅할 수 있다. 또한, 상기 카운터(121)는 상기 제2 인에이블 신호(2D_DE)를 수신하면, 상기 제2 블랭크 구간(BA2)을 상기 제2 인에이블 신호(2D_DE)의 하이 구간(2D_1H)으로 카운팅할 수 있다.According to another embodiment of the present invention, the counter 121 counts the first blank interval BA1 of the first enable signal 3D_EN to the high interval 3D_1H of the first enable signal 3D_EN can do. When the counter 121 receives the second enable signal 2D_DE, the counter 121 may count the second blank interval BA2 as a high interval 2D_1H of the second enable signal 2D_DE .

상기 제1 블랭크 구간(BA1)은 상기 제2 블랭크 구간(BA2)보다 긴 폭을 갖고, 상기 제2 인에이블 신호(2D_DE)의 하이 구간(2D_1H)은 상기 제1 인에이블 신호(3D_EN)의 하이 구간(3D_1H)보다 작은 폭을 가지므로, 상기 2D 모드의 카운팅 값은 상기 3D 모드의 카운팅 값보다 작을 것이다.The first blank interval BA1 is longer than the second blank interval BA2 and the high interval 2D_1H of the second enable signal 2D_DE is set to a high level of the first enable signal 3D_EN Section 3D_H, the count value of the 2D mode will be smaller than the count value of the 3D mode.

상기 카운팅 값(CNT)은 상기 비교기(122)로 제공되어 기 설정된 기준값(REF)과 비교된다. 상기 비교기(122)는 비교 결과에 따른 결과값(RES)을 출력한다. 상기 모드 신호 출력부(123)는 비교 결과값(RES)에 따라 제1 모드 신호(3D_MOD) 또는 제2 모드 신호(2D_MOD)를 출력한다. 구체적으로, 상기 카운팅 값(CNT)이 상기 기준값(REF) 이상이면, 상기 모드 신호 출력부(123)는 상기 제1 모드 신호(3D_MOD)를 출력하고, 상기 카운팅 값(CNT)이 상기 기준값(REF)보다 작으면 상기 모드 신호 출력부(123)는 상기 제2 모드 신호(2D_MOD)를 출력할 수 있다.The count value CNT is provided to the comparator 122 and is compared with a preset reference value REF. The comparator 122 outputs a result RES corresponding to the comparison result. The mode signal output unit 123 outputs the first mode signal 3D_MOD or the second mode signal 2D_MOD according to the comparison result value RES. More specifically, if the count value CNT is equal to or greater than the reference value REF, the mode signal output unit 123 outputs the first mode signal 3D_MOD, and if the count value CNT is greater than the reference value REF , The mode signal output unit 123 may output the second mode signal 2D_MOD.

도 6은 도 1에 도시된 검출부의 다른 실시예에 따른 검출 방법을 설명하기 위한 타이밍도이다.FIG. 6 is a timing chart for explaining a detection method according to another embodiment of the detection unit shown in FIG. 1. FIG.

도 6을 참조하면, 본 발명의 다른 실시예에 따르면, 상기 카운터(121)는 한 프레임이 시작된 시점부터 기 설정된 기준 클럭(CLK)을 카운팅하여 카운팅 값(CNT)을 출력한다. 즉, 3D 모드에서 상기 카운터(121)는 상기 제1 인에이블 신호(3D_DE)의 시작 시점부터 특정 시점(P1)까지 상기 기준 클럭(CLK)을 카운팅한다.Referring to FIG. 6, according to another embodiment of the present invention, the counter 121 counts a predetermined reference clock (CLK) from the start of one frame and outputs a count value (CNT). That is, in the 3D mode, the counter 121 counts the reference clock CLK from a start time point of the first enable signal 3D_DE to a specific time point P1.

상기 비교기(122)는 상기 카운팅 값(CNT)과 기 설정된 기준값(REF)을 비교하여, 두 값이 서로 일치할 때 상기 제1 인에이블 신호(3D_DE)가 하이 상태인지 판별한다. 상기 모드 신호 출력부(123)는 판별 결과 상기 제1 인에이블 신호(3D_DE)가 로우이면 상기 3D 모드로 인식하여 제1 모드 신호(3D_MOD)를 출력한다.The comparator 122 compares the count value CNT with a predetermined reference value REF to determine whether the first enable signal 3D_DE is in a high state when the two values coincide with each other. If the first enable signal (3D_DE) is low, the mode signal output unit (123) recognizes the signal in the 3D mode and outputs a first mode signal (3D_MOD).

한편, 2D 모드에서 상기 카운터(121)는 상기 제1 인에이블 신호(3D_DE)의 시작 시점부터 특정 시점(P1)까지 상기 기준 클럭(CLK)을 카운팅한다.On the other hand, in the 2D mode, the counter 121 counts the reference clock CLK from a start time point of the first enable signal 3D_DE to a specific time point P1.

상기 비교기(122)는 상기 카운팅 값(CNT)과 기 설정된 기준값(REF)을 비교하여, 두 값이 서로 일치할 때 상기 제2 인에이블 신호(2D_DE)가 하이 상태인지 판별한다. 상기 모드 신호 출력부(123)는 판별 결과 상기 제2 인에이블 신호(2D_DE)가 하이이면 상기 2D 모드로 인식하여 상기 제2 모드 신호(2D_MOD)를 출력한다.The comparator 122 compares the count value CNT with a predetermined reference value REF to determine whether the second enable signal 2D_DE is in a high state when the two values coincide with each other. If the second enable signal 2D_DE is high as a result of the determination, the mode signal output unit 123 recognizes the second mode signal and outputs the second mode signal 2D_MOD.

도면에 도시하지는 않았지만, 상기 검출부(125)는 제1 및 제2 제어신호(CON1, CON2)에 포함된 어느 한 신호를 이용하여, 도 4 내지 도 6에서 제시된 방법들 이외의 방법을 통해 상기 타이밍 컨트롤러(120)가 2D 모드용 영상신호를 수신하는지 3D 모드용 영상신호를 수신하는지 검출할 수도 있을 것이다.Although not shown in the drawing, the detection unit 125 may use any signal included in the first and second control signals CON1 and CON2 to control the timing It may be detected whether the controller 120 receives the video signal for the 2D mode or the video signal for the 3D mode.

도 7은 도 1에 도시된 타이밍 컨트롤러의 블럭도이고, 도 8은 계조에 따른 투과율을 나타낸 그래프이다. 도 8에서, x축은 계조를 나타내고, y축은 투과율을 나타내며, 최대 투과율을 '1' 환산하여 나타낸 것이다. 도 8에서, 제1 그래프(A1)는 2.2 감마 곡선을 나타내고, 제2 그래프(A2)는 종래의 3D 모드의 감마 곡선을 나타내며, 제3 그래프(A3)는 본 발명에 따른 3D 모드의 감마 곡선을 나타낸다.FIG. 7 is a block diagram of the timing controller shown in FIG. 1, and FIG. 8 is a graph showing a transmittance according to gradation. 8, the x-axis represents the gray scale, the y-axis represents the transmittance, and the maximum transmittance is expressed in terms of '1'. 8, the first graph A1 represents a 2.2 gamma curve, the second graph A2 represents a gamma curve of a conventional 3D mode, and the third graph A3 represents a gamma curve of a 3D mode according to the present invention. .

도 7을 참조하면, 상기 타이밍 컨트롤러(120)는 색 보정 블럭(Accurate Color Capture, 이하 'ACC 블럭'이라 함)(126), 응답속도 보정 블럭(Dynamic Capacitance Capture, 이하 'DCC 블럭'이라 함)(128), 및 EEPROM(127)을 포함한다.7, the timing controller 120 includes an Accurate Color Capture (hereinafter referred to as 'ACC block') 126, a Dynamic Capacitance Capture (DCC) block, (128), and an EEPROM (127).

상기 ACC 블럭(126)은 상기 표시장치(100)의 감마 특성에 따라서 기 설정된 보정값에 근거하여 상기 영상신호들에 포함된 레드, 그린 및 블루 데이터를 감마 보정하여, 보정된 레드, 그린 및 블루 데이터를 출력한다. 즉, 상기 표시장치(100)에서 레드, 그린 및 블루 감마 특성이 서로 상이하여, 상기 표시장치(100)는 동일한 계조를 갖는 상기 레드, 그린 및 블루 데이터에 대해서 서로 다른 휘도를 나타낸다. 예를 들어, 블루 데이터의 휘도가 가장 높게 나타나고, 레드 데이터의 휘도가 가장 낮게 나타나며, 그린 데이터의 휘도가 두 휘도의 중간값으로 나타난다.The ACC block 126 performs gamma correction on the red, green, and blue data included in the video signals based on a predetermined correction value according to the gamma characteristic of the display device 100, And outputs the data. That is, the red, green, and blue gamma characteristics of the display device 100 are different from each other, and the display device 100 displays different brightness for the red, green, and blue data having the same gradation. For example, the luminance of the blue data is the highest, the luminance of the red data is the lowest, and the luminance of the green data is the intermediate value of the two luminance.

이러한 휘도 차이를 보상하기 위하여, 상기 ACC 블럭(126)은 기준 감마특성(예를 들어, 2.2 감마)을 설정하고, 상기 기준 감마특성과 레드, 그린 및 블루 감마 특성 각각의 각 계조에 따른 편차를 상기 보정값으로 설정한다. 따라서, 상기 ACC 블럭(126)은 상기 레드, 그린 및 블루 데이터에 각각에 대응하는 상기 보정값을 가산 또는 감산하여 휘도 차이를 보상한다.In order to compensate for such a luminance difference, the ACC block 126 sets a reference gamma characteristic (for example, 2.2 gamma) and sets a deviation according to each gradation of the reference gamma characteristic and each of the red, green and blue gamma characteristics Is set as the correction value. Therefore, the ACC block 126 adds or subtracts the correction value corresponding to each of the red, green, and blue data to compensate for the luminance difference.

상기 보정값은 상기 영상신호의 계조에 따라서 기 설정되어 룩 업 테이블에 저장된다. 본 발명의 일 실시예에 따르면, 상기 EEPROM(127)는 3D용 ACC 데이터(이하, 제1 보정값)가 저장되는 제1 룩 업 테이블(3D_LUT) 및 2D용 ACC 데이터(이하, 제2 보정값)이 저장되는 제2 룩 업 테이블(2D_LUT)을 포함할 수 있다. 여기서, 상기 제1 보정값은 동일 계조에서 상기 제2 보정값보다 큰 값을 가질 수 있다.The correction value is preset according to the gradation of the video signal and stored in the look-up table. According to one embodiment of the present invention, the EEPROM 127 includes a first lookup table (3D_LUT) for storing 3D ACC data (hereinafter referred to as a first correction value) and ACC data for 2D ) May be stored in the second lookup table (2D_LUT). Here, the first correction value may have a larger value than the second correction value in the same gradation.

따라서, 상기 ACC 블럭(126)은 상기 검출부(125)로부터 상기 제1 모드 신호(3D_MOD)가 수신되면, 상기 제1 룩 업 테이블(3D_LUT)을 참조하여 상기 3D용 영상신호를 보정하고, 상기 검출부(125)로부터 상기 제2 모드 신호(2D_MOD)가 수신되면, 상기 제2 룩 업 테이블(2D_LUT)을 참조하여 상기 2D용 영상신호를 보정한다.Accordingly, when the first mode signal 3D_MOD is received from the detector 125, the ACC block 126 corrects the 3D video signal by referring to the first lookup table 3D_LUT, When the second mode signal (2D_MOD) is received from the first lookup table (125), the 2D image signal is corrected with reference to the second lookup table (2D_LUT).

도 8에 도시된 바와 같이, 종래의 3D 감마 곡선(A2)은 각 화소의 충전율 감소로 인해서 2.2 감마 곡선(A1)보다 상측에 위치하여 2.2 감마값보다 낮은 감마값을 갖는다. 그러나, 본 발명에 따라 3D 모드로 동작시 2D 모드의 제2 보정값보다 높은 제1 보정값을 이용하여 ACC 보정을 한 경우에는, 3D 감마 곡선(A3)이 2.2 감마 곡선(A1)에 근접하게 이동된 것으로 나타났다. 즉, 3D 모드에서 상기 제1 보정값을 이용하여 ACC 보정을 한 경우 상기 3D용 영상신호의 감마값이 상향 보정되는 것이다.As shown in FIG. 8, the conventional 3D gamma curve A2 is located above the 2.2 gamma curve A1 due to the decrease in the filling rate of each pixel, and has a gamma value lower than 2.2 gamma values. However, according to the present invention, when ACC correction is performed using the first correction value higher than the second correction value in the 2D mode in the 3D mode operation, the 3D gamma curve A3 is close to the 2.2 gamma curve A1 It was found that it was moved. That is, when the ACC correction is performed using the first correction value in the 3D mode, the gamma value of the 3D image signal is upwardly corrected.

한편, 2D 모드로 전화된 경우, 상기 ACC 블럭(126)은 다시 2D 모드의 상기 제2 보정값을 이용하여 상기 2D용 영상신호를 보정한다. 따라서, 3D 모드에서 상승된 감마값이 상기 2D 모드에서는 정상 감마값(즉, 2,2 감마값)으로 감소될 수 있다.On the other hand, when the 2D mode is called, the ACC block 126 again corrects the 2D image signal using the second correction value in the 2D mode. Accordingly, the elevated gamma value in the 3D mode can be reduced to the normal gamma value (i.e., 2,2 gamma value) in the 2D mode.

다시 도 7을 참조하면, 상기 DCC 블럭(128)은 현재 프레임의 응답속도를 개선하기 위하여 현재영상신호와 이전영상신호의 계조 차이에 따라서 기 설정된 보정값을 근거로 현재영상신호의 계조 값을 보상한다. 즉, 상기 DCC 블럭(128)은 상기 현재영상신호의 계조 값을 목표 계조값보다 증가시키는 것이다. 그러기 위해, 타이밍 컨트롤러(120)는 상기 영상신호를 한 프레임 단위로 저장하기 위한 프레임 메모리(미도시)를 더 구비할 수 있다.7, in order to improve the response speed of the current frame, the DCC block 128 compensates the gray-scale value of the current video signal based on a preset correction value according to the difference between the gray levels of the current video signal and the previous video signal do. That is, the DCC block 128 increases the gray level value of the current video signal to a target gray level value. For this purpose, the timing controller 120 may further include a frame memory (not shown) for storing the video signal in units of frames.

도 9는 도 1에 도시된 게이트 구동부 및 게이트 구동전압을 제어하는 전압 발생부를 나타낸 블럭도이고, 도 10a는 3D 모드 동작시 시간에 게이트 신호를 나타낸 파형도이며, 도 10b는 2D 모드 동작시 시간에 따른 게이트 신호를 나타낸 파형도이다.FIG. 9 is a block diagram showing the gate driver and the voltage generator for controlling the gate driving voltage shown in FIG. 1, FIG. 10A is a waveform diagram showing a gate signal at the time of the 3D mode operation, FIG. Fig. 7 is a waveform diagram showing a gate signal according to a first embodiment of the present invention.

도 9를 참조하면, 게이트 구동부(130)는 게이트 구동전압(Von) 및 게이트 오프전압(Voff)을 수신하고, 상기 게이트 구동전압(Von)과 상기 게이트 오프 전압(Voff) 사이에서 스윙하는 게이트 신호들(G1~Gn)을 순차적으로 출력한다.9, the gate driver 130 receives a gate driving voltage Von and a gate off voltage Voff, and generates a gate signal Swing between the gate driving voltage Von and the gate off voltage Voff. (G1 to Gn) sequentially.

상기 전압 발생부(170)는 입력전압(Vin) 및 도 1에 도시된 검출부(125)로부터 제1 모드 신호(3D_MOD) 또는 제2 모드 신호(2D_MOD)를 수신한다. 구체적으로, 3D 모드로 동작시, 상기 전압 발생부(170)는 상기 제1 모드 신호(3D_MOD)에 응답하여 상기 게이트 구동전압(Von)을 기 설정된 기준전압보다 상승시켜 3D용 게이트 구동전압(3D_Von)을 출력한다. 또한, 2D 모드로 동작시 상기 전압 발생부(170)는 상기 제2 모드 신호(2D_MOD)에 응답하여 상승된 상기 3D용 게이트 구동전압(3D_Von)을 상기 기준전압으로 다시 다운시켜 2D용 게이트 구동전압(2D_Von)을 출력한다.The voltage generator 170 receives the input voltage Vin and the first mode signal 3D_MOD or the second mode signal 2D_MOD from the detector 125 shown in FIG. Specifically, when operating in the 3D mode, the voltage generating unit 170 raises the gate driving voltage Von to a predetermined reference voltage in response to the first mode signal 3D_MOD to generate the gate driving voltage 3D_Von ). In addition, when operating in the 2D mode, the voltage generator 170 decreases the gate driving voltage 3D_Von for 3D raised in response to the second mode signal 2D_MOD back to the reference voltage, (2D_Von).

예를 들어, 상기 기준 전압이 20V로 설정되었다면, 상기 3D용 게이트 구동전압(3D_Von)은 22V, 24V, 26V 또는 28V 등으로 상승될 수 있다.For example, if the reference voltage is set to 20V, the 3D gate drive voltage (3D_Von) may be increased to 22V, 24V, 26V, or 28V.

도 10a에서, 'B1'은 종래의 3D 모드에서 기준 전압(Vref)이 인가된 경우 표시패널의 좌측에 위치하는 게이트 신호의 파형을 나타내고, 'B2'는 종래의 3D 모드에서 상기 기준 전압(Vref)이 인가된 경우 표시패널의 우측에 위치하는 게이트 신호의 파형을 나타낸다. 도 10a에서 'B3'는 본 발명의 3D 모드에서 상기 기준 전압(Vref)보다 높은 3D용 게이트 구동전압(3D_Von)이 인가된 경우 표시패널의 좌측에 위치하는 게이트 신호의 파형을 나타내고, 'B4'는 본 발명의 3D 모드에서 상기 3D용 게이트 구동전압(3D_Von)이 인가된 경우 표시패널의 우측에 위치하는 게이트 신호의 파형을 나타낸다.In FIG. 10A, 'B1' indicates the waveform of the gate signal located on the left side of the display panel when the reference voltage Vref is applied in the conventional 3D mode, 'B2' indicates the waveform of the gate signal positioned on the left side of the display panel, Indicates the waveform of the gate signal located on the right side of the display panel. In FIG. 10A, 'B3' represents the waveform of the gate signal located on the left side of the display panel when the 3D gate driving voltage (3D_Von) higher than the reference voltage (Vref) is applied in the 3D mode of the present invention, 'B4' Represents the waveform of the gate signal located on the right side of the display panel when the 3D gate drive voltage (3D_Von) is applied in the 3D mode of the present invention.

도 10a를 참조하면, 상기 게이트 구동부(130)에 상기 기준 전압(Vref)이 인가된 경우보다 상기 3D용 게이트 구동전압(3D_Von)이 인가된 경우, 상기 게이트 신호(G1~Gn)의 응답 속도가 빨라진 것으로 나타났다. 또한, 우측 패널의 경우, 상기 게이트 신호(G1~Gn)의 딜레이 시간이 종래보다 감소한 것으로 나타났다. 이처럼, 상기 3D용 게이트 구동전압(3D_Von)을 상기 기준 전압(Vref)보다 상승시킴으로써, 상기 게이트 신호(G1~Gn)의 딜레이 시간을 보상할 수 있고, 그 결과 각 화소의 충전율을 향상시킬 수 있다.10A, when the 3D gate driving voltage 3D_Von is applied to the gate driving unit 130, the response speed of the gate signals G1 through Gn is higher than the reference driving voltage Vref applied to the gate driving unit 130 . Also, in the case of the right panel, the delay time of the gate signals G1 to Gn is smaller than that of the prior art. As described above, the delay time of the gate signals (G1 to Gn) can be compensated by raising the 3D gate driving voltage (3D_Von) above the reference voltage (Vref), and as a result, the charging rate of each pixel can be improved .

또한, 상기 게이트 구동전압(Von)이 상승됨에 따라서 우측 패널에 위치하는 화소들의 충전율이 개선되어 좌/우측 패널의 충전율 편차로 인한 화질 저하를 개선할 수 있다.Also, as the gate driving voltage Von is increased, the charging rate of the pixels located on the right panel is improved, so that the image quality deterioration due to the variation in the charging rate of the left and right panels can be improved.

도 10b에서, 'B5'는 2D 모드에서 상기 2D용 게이트 구동전압(2D_Von)이 인가된 경우 표시패널의 좌측에 위치하는 게이트 신호의 파형을 나타내고, 'B6'는 2D 모드에서 상기 2D용 게이트 구동전압(2D_Von)이 인가된 경우 표시패널의 우측에 위치하는 게이트 신호의 파형을 나타낸다.In FIG. 10B, 'B5' represents the waveform of the gate signal located on the left side of the display panel when the 2D gate drive voltage (2D_Von) is applied in the 2D mode, 'B6' And the waveform of the gate signal located on the right side of the display panel when the voltage (2D_Von) is applied.

도 10b를 참조하면, 2D 모드로 동작시, 상기 3D용 게이트 구동전압(3D_Von)은 상기 기준 전압(Vref)으로 다운되고, 다운된 전압이 상기 2D용 게이트 구동전압(2D_Von)으로써 출력된다. 상기 2D 모드에서는 상기 게이트 신호(G1~Gn) 각각의 하이 구간의 폭이 상기 3D 모드에서의 게이트 신호(G1~Gn) 각각의 하이 구간의 폭보다 크다. 따라서, 상기 2D 모드에서는 상기 2D용 게이트 구동전압(2D_Von)을 상기 기준전압(Vref)으로 다운시키는 것이 적절하다.Referring to FIG. 10B, when operating in the 2D mode, the gate drive voltage 3D_Von for the 3D is lowered to the reference voltage Vref, and the down voltage is output as the gate drive voltage 2D_Von for the 2D. In the 2D mode, the width of the high section of each of the gate signals G1 to Gn is larger than the width of the high section of each of the gate signals G1 to Gn in the 3D mode. Therefore, in the 2D mode, it is appropriate that the gate driving voltage (2D_Von) for 2D is lowered to the reference voltage (Vref).

도 11은 게이트 구동전압의 전압레벨에 따라 가변되는 계조에 따른 투과율을 나타낸 그래프이다. 도 11에서, 제1 그래프(A1)는 2.2 감마 곡선을 나타내고, 제4 그래프(A4)는 3D용 게이트 구동전압(3D_Von)이 22V인 경우의 감마 곡선을 나타내며, 제5 그래프(A5)는 3D용 게이트 구동전압(3D_Von)이 28V인 경우의 감마 곡선을 나타낸다. 11 is a graph showing the transmittance according to the gradation that varies according to the voltage level of the gate driving voltage. 11, the first graph A1 represents a gamma curve, the fourth graph A4 represents a gamma curve when the 3D gate drive voltage 3D_Von is 22 V, and the fifth graph A5 represents 3D And the gate driving voltage (3D_Von) for the gate electrode is 28V.

도 9 및 도 11을 참조하면, 상기 3D용 게이트 구동전압(3D_Von)이 22V에서 28V로 상승할수록 상기 3D용 영상 신호의 감마 곡선은 2.2 감마 곡선(A4)에 근접해가는 것으로 나타났다. 결과적으로, 상기 3D용 게이트 구동전압(3D_Von)을 기준전압(Vref)보다 상승시킬수록 각 화소의 충전율이 개선되어, 상기 3D용 영상 신호의 감마값이 상향 보정될 수 있다.Referring to FIGS. 9 and 11, the gamma curve of the 3D image signal approaches the 2.2 gamma curve A4 as the gate drive voltage 3D_Von for 3D increases from 22V to 28V. As a result, the charging rate of each pixel is improved as the gate driving voltage (3D_Von) for 3D is raised higher than the reference voltage (Vref), so that the gamma value of the 3D image signal can be corrected upward.

도 12는 본 발명의 다른 실시예에 따른 데이터 구동부, 제1 및 제2 감마전압 발생부 및 전압 발생부를 나타낸 블럭도이다.12 is a block diagram illustrating a data driver, first and second gamma voltage generators, and a voltage generator according to another exemplary embodiment of the present invention.

도 12를 참조하면, 상기 전압 발생부(170)는 입력전압(Vin) 및 도 1에 도시된 검출부(125)로부터 제1 모드 신호(3D_MOD) 또는 제2 모드 신호(2D_MOD)를 수신한다. 구체적으로, 2D 모드로 동작시, 상기 전압 발생부(170)는 상기 제2 모드 신호(2D_MOD)에 응답하여 제1 아날로그 구동전압(2D_AVDD)을 생성하고, 3D 모드로 동작시 상기 전압 발생부(170)는 상기 제1 모드 신호(3D_MOD)에 응답하여 상기 제1 아날로그 구동전압(2D_AVDD)보다 높은 제2 아날로그 구동전압(3D_AVDD)을 생성한다.12, the voltage generator 170 receives the input voltage Vin and the first mode signal 3D_MOD or the second mode signal 2D_MOD from the detector 125 shown in FIG. Specifically, when operating in the 2D mode, the voltage generating unit 170 generates a first analog driving voltage 2D_AVDD in response to the second mode signal 2D_MOD, and in the 3D mode, 170 generates a second analog driving voltage (3D_AVDD) higher than the first analog driving voltage (2D_AVDD) in response to the first mode signal (3D_MOD).

본 발명의 일 실시예로, 상기 제1 아날로그 구동전압(2D_AVDD)은 8V로 설정될 수 있고, 상기 제2 아날로그 구동전압(3D_AVDD)은 8.77V로 설정될 수 있다.In one embodiment of the present invention, the first analog drive voltage 2D_AVDD may be set to 8V, and the second analog drive voltage 3D_AVDD may be set to 8.77V.

제1 감마전압 발생부(181)는 상기 제1 아날로그 구동전압(2D_AVDD)을 수신하여 제1 감마기준전압들(2D_GR1~2D_GR12)을 출력하고, 상기 제2 감마전압 발생부(182)는 상기 제2 아날로그 구동전압(3D_AVDD)을 수신하여 상기 제1 감마기준전압들(2D_GR1~2D_GR12)보다 높은 제2 감마기준전압들(3D_GR1~3D_GR12)을 출력한다.The first gamma voltage generating unit 181 receives the first analog driving voltage 2D_AVDD and outputs first gamma reference voltages 2D_GR1 to 2D_GR12 and the second gamma voltage generating unit 182 generates the second gamma voltage 2 analog driving voltage (3D_AVDD) and outputs second gamma reference voltages (3D_GR1 to 3D_GR12) higher than the first gamma reference voltages (2D_GR1 to 2D_GR12).

도 13a는 도 12에 도시된 제1 감마전압 발생부의 회로도이고, 도 13b는 도 12에 도시된 제2 감마전압 발생부의 회로도이다.FIG. 13A is a circuit diagram of the first gamma voltage generator shown in FIG. 12, and FIG. 13B is a circuit diagram of the second gamma voltage generator shown in FIG.

도 13a를 참조하면, 상기 제1 감마전압 발생부(181)는 상기 제1 아날로그 구동전압(2D_AVDD)과 접지전압 사이에서 직렬 연결된 다수의 2D용 저항(2D_R1~2D_R14)으로 이루어진 저항 스트링 구조를 갖고, 서로 인접하는 두 개의 저항들이 연결된 노드들 각각의 전위를 상기 제1 감마기준전압들(2D_GR1~2D_GR12)로써 출력한다.13A, the first gamma voltage generator 181 has a resistance string structure composed of a plurality of 2D resistors 2D_R1 to 2D_R14 connected in series between the first analog driving voltage 2D_AVDD and the ground voltage , And outputs the potential of each of nodes connected to two resistors adjacent to each other as the first gamma reference voltages (2D_GR1 to 2D_GR12).

도 13b를 참조하면, 상기 제2 감마전압 발생부(182)는 상기 제2 아날로그 구동전압(3D_AVDD)과 접지전압 사이에서 직렬 연결된 다수의 3D용 저항(3D_R1~3D_R14)으로 이루어진 저항 스트링 구조를 갖고, 서로 인접하는 두 개의 저항들이 연결된 노드들 각각의 전위를 상기 제2 감마기준전압들(3D_GR1~3D_GR12)로써 출력한다.13B, the second gamma voltage generator 182 has a resistance string structure including a plurality of 3D resistors 3D_R1 through 3D_R14 connected in series between the second analog driving voltage 3D_AVDD and the ground voltage , And outputs the potential of each of nodes connected to two resistors adjacent to each other as the second gamma reference voltages (3D_GR1 to 3D_GR12).

상기 3D용 저항(3D_R1~3D_R14) 각각은 상기 2D용 저항(2D_R1~2D_R14) 각각 보다 작은 저항값을 갖는다. 따라서, 상기 제2 감마기준전압들(3D_GR1~3D_GR12) 각각은 상기 제1 감마기준전압들(2D_GR1~2D_GR12) 각각보다 높은 전압레벨을 가질 수 있다.Each of the 3D resistors 3D_R1 to 3D_R14 has a resistance value smaller than that of each of the 2D resistors 2D_R1 to 2D_R14. Accordingly, each of the second gamma reference voltages 3D_GR1 to 3D_GR12 may have a higher voltage level than each of the first gamma reference voltages 2D_GR1 to 2D_GR12.

도 13a 및 도 13b에서는 상기 제1 및 제2 감마전압 발생부(181, 182)에서 각각 12개의 감마기준전압들이 출력되는 구조를 도시하였으나, 상기 감마기준전압들의 개수는 여기에 제한되지 않는다.13A and 13B illustrate a structure in which the first and second gamma voltage generators 181 and 182 output twelve gamma reference voltages, respectively. However, the number of the gamma reference voltages is not limited thereto.

다시 도 12를 참조하면, 상기 데이터 구동부(140)는 상기 2D 모드로 동작시 상기 제1 감마전압 발생부(181)로부터 상기 제1 감마기준전압들(2D_GR1~2D_GR12)을 수신하고, 상기 3D 모드로 동작시 상기 제2 감마전압 발생부(182)로부터 상기 제2 감마기준전압들(3D_GR1~3D_GR12)을 수신한다.Referring again to FIG. 12, the data driver 140 receives the first gamma reference voltages 2D_GR1 to 2D_GR12 from the first gamma voltage generator 181 in the 2D mode, And receives the second gamma reference voltages (3D_GR1 to 3D_GR12) from the second gamma voltage generator 182 in operation.

따라서, 상기 데이터 구동부(140)는 2D 모드와 3D 모드에서 동일 계조의 영상신호를 수신하더라도, 2D 모드보다 3D 모드에서 더 높은 전압레벨을 갖는 데이터 전압으로 변환하여 출력할 수 있다. 이처럼, 3D 모드에서 각 화소로 인가되는 데이터 전압의 전압 레벨이 상승됨에 따라서 상기 각 화소의 충전율이 향상될 수 있다.Accordingly, the data driver 140 may convert the data voltages to a data voltage having a higher voltage level in the 3D mode than the 2D mode, and output the data voltages even when receiving the video signals of the same gray level in the 2D mode and the 3D mode. As described above, as the voltage level of the data voltage applied to each pixel increases in the 3D mode, the filling rate of each pixel can be improved.

도 14는 아날로그 구동전압의 전압레벨에 따라 가변되는 감마곡선을 나타낸 그래프이다. 도 14에서, 제1 그래프(A1)는 2.2 감마 곡선을 나타내고, 제6 그래프(A6)는 3D 모드에서 8V의 아날로그 구동전압이 인가된 경우 감마 곡선을 나타내며, 제7 그래프(A7)는 3D 모드에서 8.77V의 아날로그 구동전압이 인가된 경우 감마 곡선을 나타낸다.FIG. 14 is a graph showing a gamma curve that varies according to the voltage level of the analog driving voltage. 14, the first graph A1 represents a 2.2 gamma curve, the sixth graph A6 represents a gamma curve when an analog drive voltage of 8V is applied in the 3D mode, and the seventh graph A7 represents a gamma curve of the 3D mode Shows a gamma curve when an analog driving voltage of 8.77 V is applied.

도 14를 참조하면, 종래의 3D 모드에서 8V의 아날로그 구동전압을 이용하여 감마기준전압들을 생성한 경우, 3D용 영상 신호의 감마값은 2.2보다 낮게 나타났다. 그러나, 본 발명에 따라 3D 모드에서 아날로그 구동전압을 8.77V로 상승시킨 경우, 상기 감마 곡선이 종래보다 2.2 감마 곡선 측에 인접하여 나타났다. 즉, 아날로그 구동전압을 8.77V로 상승시킨 결과, 3D용 영상 신호의 감마값이 상향 조정되었다.Referring to FIG. 14, when the gamma reference voltages are generated using the analog driving voltage of 8V in the conventional 3D mode, the gamma value of the 3D image signal is lower than 2.2. However, according to the present invention, when the analog driving voltage is raised to 8.77 V in the 3D mode, the gamma curve appears closer to the gamma curve side than the conventional one. That is, as a result of raising the analog driving voltage to 8.77V, the gamma value of the image signal for 3D was adjusted upward.

도 7 내지 도 14에 따르면, 3D 모드에서 각 화소의 충전율을 보상하기 위한 3가지 방법들이 제시되었다. 상기 표시장치(100)는 3가지 방법들 중 어느 하나를 이용하여 충전율을 보상할 수 있으나, 상기 3가지 방법들 중 두 개 이상을 선택하여 각 화소의 충전율을 보상할 수도 있다. 도면에 도시하지는 않았지만, 상기 표시장치(100)는 멀티플렉서를 구비하여 상기 3가지 방법들 중 하나 이상을 선택할 수도 있다.7 to 14, three methods for compensating the charge rate of each pixel in the 3D mode have been proposed. The display device 100 can compensate the filling rate using any one of the three methods, but it is possible to select two or more of the three methods to compensate the filling rate of each pixel. Although not shown in the drawing, the display device 100 may include a multiplexer to select one or more of the above three methods.

이하, 도 15에서는 3가지 방법들을 이용할 수 있도록 구현된 표시장치(200)를 설명하기로 한다.Hereinafter, a display device 200 implemented using three methods will be described with reference to FIG.

도 15는 본 발명의 다른 실시예에 따른 표시장치의 블럭도이다. 단, 도 15에 도시된 구성요소 중 도 1에 도시된 구성요소와 동일한 구성요소에 대해서는 동일한 참조부호를 병기하고, 그에 대한 구체적인 설명은 생략한다.15 is a block diagram of a display device according to another embodiment of the present invention. 15, the same constituent elements as those shown in FIG. 1 are denoted by the same reference numerals, and a detailed description thereof will be omitted.

도 15를 참조하면, 본 발명의 다른 실시예에 따른 표시장치(200)는 표시패널(110), 타이밍 컨트롤러(120), 게이트 구동부(130), 데이터 구동부(140), 셔터 안경(160), 전압 발생부(190), 제1 및 제2 감마전압 발생부(181, 182)를 포함한다.15, a display device 200 according to another exemplary embodiment of the present invention includes a display panel 110, a timing controller 120, a gate driver 130, a data driver 140, a shutter glasses 160, A voltage generator 190, and first and second gamma voltage generators 181 and 182.

상기 타이밍 컨트롤러(120)는 ACC 블럭(126)을 포함한다. 상기 ACC 블럭(126)은 상기 타이밍 컨트롤러(120)에서 생성된 제1 모드 신호(3D_MOD)에 응답하여 제1 룩 업 테이블(3D_LUT)을 참조하여 상기 3D용 영상신호를 보정하고, 제2 모드 신호(2D_MOD)에 응답하여 상기 제2 룩 업 테이블(2D_LUT)을 참조하여 상기 2D용 영상신호를 보정한다. 상기 제1 룩 업 테이블(3D_LUT)에는 3D용 보정값이 저장되고, 상기 제2 룩 업 테이블(2D_LUT)에는 2D용 보정값이 저장된다.The timing controller 120 includes an ACC block 126. The ACC block 126 corrects the 3D image signal by referring to the first lookup table 3D_LUT in response to the first mode signal 3D_MOD generated by the timing controller 120, (2D_MOD) and corrects the image signal for 2D by referring to the second lookup table (2D_LUT). A correction value for 3D is stored in the first lookup table (3D_LUT), and a correction value for 2D is stored in the second lookup table (2D_LUT).

따라서, 3D 모드에서 상기 ACC 블럭(126)은 상기 3D용 보정값을 이용하여 ACC 보정을 하므로, 상기 3D용 영상신호의 감마값을 상향 보정시킬 수 있고, 2D 모드로 전화된 경우, 상기 ACC 블럭(126)은 다시 2D 모드의 상기 2D용 보정값을 이용하여 상기 2D용 영상신호를 보정하므로, 3D 모드에서 상승된 감마값이 상기 2D 모드에서는 정상 감마값(즉, 2,2 감마값)으로 감소될 수 있다.Therefore, in the 3D mode, the ACC block 126 performs the ACC correction using the 3D correction value, so that the gamma value of the 3D video signal can be corrected upward. In the 2D mode, 126 corrects the image signal for 2D using the correction value for 2D in the 2D mode so that the raised gamma value in the 3D mode can be reduced to the normal gamma value (i.e., 2,2 gamma value) in the 2D mode .

한편, 상기 전압 발생부(190)는 3D 모드 동작시 타이밍 컨트롤러(120)로부터 제공되는 제1 모드 신호(3D_MOD)에 응답하여 3D용 게이트 구동전압(3D_Von) 및 3D용 아날로그 구동전압(3D_AVDD)을 출력한다. 또한, 상기 전압 발생부(190)는 2D 모드 동작시 타이밍 컨트롤러로부터 제공되는 제2 모드 신호에 응답하여 2D용 게이트 구동전압(2D_Von) 및 2D용 아날로그 구동전압(2D_AVDD)을 출력한다. 상기 3D용 게이트 구동전압(3D_Von) 및 3D용 아날로그 구동전압은 상기 2D용 게이트 구동전압(2D_Von) 및 상기 2D용 아날로그 구동전압(2D_AVDD)보다 각각 높은 전압레벨을 갖는다. 본 발명의 일 실시예로, 상기 전압 발생부(190)는 DC/DC 컨버터로 이루어질 수 있다.The voltage generator 190 generates the gate drive voltage 3D_Von for 3D and the analog drive voltage 3D_AVDD for 3D in response to the first mode signal 3D_MOD provided from the timing controller 120 in the 3D mode operation. Output. In addition, the voltage generator 190 outputs the gate drive voltage 2D_Von for 2D and the analog drive voltage 2D_AVDD for 2D in response to the second mode signal provided from the timing controller in the 2D mode operation. The 3D gate drive voltage (3D_Von) and the analog drive voltage for 3D have voltage levels higher than the gate drive voltage (2D_Von) for 2D and the analog drive voltage (2D_AVDD) for 2D. In an embodiment of the present invention, the voltage generator 190 may be a DC / DC converter.

3D 모드 동작시 상기 게이트 구동부(130)는 3D용 게이트 구동전압(3D_Von)에 대응하는 크기를 갖는 게이트 신호들(G1~Gn)을 순차적으로 출력하고, 2D 모드 동작시 상기 게이트 구동부(130)는 2D용 게이트 구동전압(2D_Von)에 대응하는 크기를 갖는 게이트 신호들(G1~Gn)을 순차적으로 출력한다.In the 3D mode operation, the gate driver 130 sequentially outputs the gate signals G1 to Gn having a size corresponding to the 3D gate driving voltage 3D_Von. In the 2D mode operation, the gate driver 130 And sequentially outputs gate signals G1 to Gn having a size corresponding to the gate drive voltage 2D_Von for 2D.

한편, 상기 제1 감마전압 발생부(181)는 상기 2D용 아날로그 구동전압(2D_AVDD)을 수신하여 제1 감마기준전압들(2D_GR1~2D_GR12)을 출력하고, 상기 제2 감마전압 발생부(182)는 상기 3D용 아날로그 구동전압(3D_AVDD)을 수신하여 상기 제1 감마기준전압들(2D_GR1~2D_GR12)보다 높은 제2 감마기준전압들(3D_GR1~3D_GR12)을 출력한다.The first gamma voltage generating unit 181 receives the 2D analog driving voltage 2D_AVDD and outputs first gamma reference voltages 2D_GR1 to 2D_GR12, Receives the analog driving voltage (3D_AVDD) for 3D and outputs second gamma reference voltages (3D_GR1 to 3D_GR12) higher than the first gamma reference voltages (2D_GR1 to 2D_GR12).

상기 데이터 구동부(140)는 상기 2D 모드로 동작시 상기 제1 감마전압 발생부(181)로부터 상기 제1 감마기준전압들(2D_GR1~2D_GR12)을 수신하고, 상기 3D 모드로 동작시 상기 제2 감마전압 발생부(182)로부터 상기 제2 감마기준전압들(3D_GR1~3D_GR12)을 수신한다.The data driver 140 receives the first gamma reference voltages 2D_GR1 to 2D_GR12 from the first gamma voltage generator 181 when operating in the 2D mode, And receives the second gamma reference voltages (3D_GR1 to 3D_GR12) from the voltage generator 182.

따라서, 상기 데이터 구동부(140)는 2D 모드와 3D 모드에서 동일 계조의 영상신호를 수신하더라도, 2D 모드보다 3D 모드에서 더 높은 전압레벨을 갖는 데이터 전압으로 변환하여 출력할 수 있다. 이처럼, 3D 모드에서 각 화소로 인가되는 데이터 전압의 전압 레벨이 상승됨에 따라서 상기 각 화소의 충전율을 향상시킬 수 있다.Accordingly, the data driver 140 may convert the data voltages to a data voltage having a higher voltage level in the 3D mode than the 2D mode, and output the data voltages even when receiving the video signals of the same gray level in the 2D mode and the 3D mode. As described above, as the voltage level of the data voltage applied to each pixel increases in the 3D mode, the charging rate of each pixel can be improved.

이상 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.It will be understood by those skilled in the art that various changes in form and details may be made therein without departing from the spirit and scope of the invention as defined in the appended claims. It will be possible.

100, 200 : 표시장치 220 : ACC 블럭
110 : 표시패널 120, 210 : 타이밍 컨트롤러
*125 : 검출부 130 : 게이트 구동부
140 : 데이터 구동부 150 : 감마전압 발생부
160 : 셔터 안경 170, 240 : 전압 발생부
181, 251 : 제1 감마전압 발생부 182, 252 : 제2 감마전압 발생부
100, 200: display device 220: ACC block
110: display panel 120, 210: timing controller
125: Detector 130: Gate driver
140: Data driver 150: Gamma voltage generator
160: shutter glasses 170, 240: voltage generating unit
181, 251: first gamma voltage generator 182, 252: second gamma voltage generator

Claims (19)

3D 모드에서 제1 제어 신호에 동기하여 외부로부터 좌안용 제1 영상 신호와 우안용 제2 영상 신호를 수신하고, 2D 모드에서 제2 제어 신호에 동기하여 외부로부터 2D 영상신호를 수신하는 타이밍 컨트롤러;
상기 3D 모드에서 상기 제1 영상 신호를 제1 데이터 전압으로 변환하고, 상기 제2 영상 신호를 제2 데이터 전압으로 변환하여 상기 제1 및 제2 데이터 전압을 한 프레임 단위로 번갈아 출력하고, 상기 2D 모드에서 매 프레임마다 상기 2D 영상신호를 데이터 전압으로 변환하여 출력하는 데이터 구동부;
게이트 구동전압을 게이트 신호로써 생성하여 상기 표시패널에 순차적으로 공급하는 게이트 구동부;
상기 제1 및 제2 제어신호에 근거하여 상기 타이밍 컨트롤러가 상기 3D 모드 또는 상기 2D 모드로 동작하는지를 판별하고, 판별 결과에 따라 제1 모드 신호 및 제2 모드 신호 중 어느 하나를 출력하여 상기 타이밍 컨트롤러로 공급하는 검출부;
상기 제1 모드 신호에 응답하여 상기 게이트 구동전압을 기준 전압보다 상승시키고, 상기 제2 모드 신호에 응답하여 상기 게이트 구동전압을 상기 기준 전압으로 다운시키는 전압 발생부; 및
상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상을 한 프레임 단위로 번갈아 표시하고, 상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상을 표시하는 표시패널을 포함하는 것을 특징으로 하는 표시 장치.
A timing controller for receiving a first image signal for the left eye and a second image signal for the right eye from the outside in synchronization with the first control signal in the 3D mode and receiving a 2D image signal from the outside in synchronization with the second control signal in the 2D mode;
The first video signal is converted into a first data voltage and the second video signal is converted into a second data voltage to alternately output the first and second data voltages in units of one frame in the 3D mode, A data driver for converting the 2D video signal into a data voltage and outputting the data voltage every frame;
A gate driver for generating a gate driving voltage as a gate signal and sequentially supplying the gate driving voltage to the display panel;
Wherein the timing controller determines whether the timing controller operates in the 3D mode or the 2D mode based on the first and second control signals and outputs either the first mode signal or the second mode signal according to a determination result, ;
A voltage generator for raising the gate driving voltage to a reference voltage in response to the first mode signal and decreasing the gate driving voltage to the reference voltage in response to the second mode signal; And
A left eye image corresponding to the first data voltage and a right eye image corresponding to the second data voltage are alternately displayed in units of one frame in the 3D mode and a 2D image corresponding to the data voltage is displayed in the 2D mode And a display panel for displaying the image on the display panel.
제1항에 있어서, 상기 제1 제어신호의 한 프레임 구간은 주기적으로 하이 구간과 로우 구간이 반복하여 발생되는 제1 인에이블 구간 및 로우 구간이 연속하여 나타나는 제1 블랭크 구간을 포함하고,
상기 제2 제어신호의 한 프레임 구간은 주기적으로 하이 구간과 로우 구간이 반복하여 발생되는 제2 인에이블 구간 및 로우 구간이 연속하여 나타나는 제2 블랭크 구간을 포함하며,
상기 제1 블랭크 구간은 상기 제2 블랭크 구간보다 길고, 상기 제2 인에이블 구간의 하이 구간은 상기 제1 인에이블 구간의 하이 구간보다 긴 것을 특징으로 하는 표시장치.
2. The method of claim 1, wherein the one frame period of the first control signal includes a first blank interval in which a first enable period and a low interval are repeatedly generated in which a high interval and a low interval are repeatedly generated periodically,
One frame period of the second control signal includes a second enable period in which a high interval and a low interval are repeatedly generated, and a second blank interval in which a low interval is continuously displayed,
Wherein the first blank period is longer than the second blank period and the high period of the second enable period is longer than the high period of the first enable period.
제2항에 있어서, 상기 제1 제어신호에 동기하여 상기 제1 인에이블 구간에서 닫히고, 상기 제1 블랭크 구간에서 열리는 좌안 셔터와 우안 셔터를 구비하는 셔터 안경을 더 포함하고,
상기 좌안 및 우안 셔터는 한 프레임 단위로 번갈아 열리는 것을 특징으로 하는 표시장치.
The apparatus according to claim 2, further comprising shutter glasses having a left eye shutter and a right eye shutter which are closed in the first enable period in synchronization with the first control signal and are opened in the first blank interval,
Wherein the left and right eye shutters are alternately opened in units of one frame.
제2항에 있어서, 상기 검출부는,
상기 제1 제어신호를 수신하면 기 설정된 기준 클럭으로 상기 제1 제어신호의 하이 구간을 카운팅하고, 상기 제2 제어신호를 수신하면 상기 기준 클럭으로 상기 제2 제어신호의 하이 구간을 카운팅하는 카운터;
상기 카운팅 값과 기 설정된 기준 값을 비교하는 비교부; 및
상기 카운팅 값이 상기 기준값 보다 작으면, 상기 3D 모드로 인식하여 상기 제1 모드 신호를 출력하고, 상기 카운팅 값이 상기 기준값 이상이면, 상기 2D 모드로 인식하여 상기 제2 모드 신호를 출력하는 모드 신호 출력부를 포함하는 것을 특징으로 하는 표시장치.
3. The apparatus according to claim 2,
A counter that counts a high section of the first control signal to a predetermined reference clock upon receipt of the first control signal and a high section of the second control signal with the reference clock upon receipt of the second control signal;
A comparison unit comparing the counted value with a preset reference value; And
And a second mode signal output unit for outputting the first mode signal when the count value is smaller than the reference value and outputting the first mode signal when the count value is smaller than the reference value, And an output section.
제2항에 있어서, 상기 검출부는,
한 프레임이 시작된 시점부터 기 설정된 기준 클럭을 카운팅하여 카운팅 값을 출력하는 카운터;
상기 카운팅 값과 기 설정된 기준값을 비교하여, 상기 카운팅 값과 상기 기준값이 서로 일치할 때 상기 제1 또는 제2 제어신호가 하이 상태인지 판별하는 비교 판단부; 및
판별 결과 상기 제1 제어신호가 로우이면 상기 3D 모드로 인식하여 상기 제1 모드 신호를 출력하고, 상기 제2 제어신호가 하이이면 상기 2D 모드로 인식하여 상기 제2 모드 신호를 출력하는 모드 신호 출력부를 포함하는 것을 특징으로 하는 표시장치.
3. The apparatus according to claim 2,
A counter for counting a predetermined reference clock from the start of one frame and outputting a counted value;
A comparison determining unit comparing the counted value with a preset reference value to determine whether the first or second control signal is in a high state when the counted value and the reference value match each other; And
And outputs the first mode signal when the first control signal is LOW, and outputs the first mode signal when the first control signal is LOW, and outputs a mode signal output And a display section.
제2항에 있어서, 상기 검출부는,
상기 제1 제어신호를 수신하면, 상기 제1 제어신호의 하이 구간에 대응하는 제1 시간을 기준으로 상기 제1 블랭크 구간을 카운팅하고, 상기 제2 제어신호를 수신하면, 상기 제2 제어신호의 하이 구간에 대응하는 제2 시간을 기준으로 상기 제2 블랭크 구간을 카운팅하는 카운터;
상기 카운팅 값과 기 설정된 기준값을 비교하는 비교부; 및
상기 카운팅 값이 상기 기준값 이상이면, 상기 3D 모드로 인식하여 상기 제1 모드 신호를 출력하고, 상기 카운팅 값이 상기 기준값보다 작으면, 상기 2D 모드로 인식하여 상기 제2 모드 신호를 출력하는 모드 신호 출력부를 포함하는 것을 특징으로 하는 표시장치.
3. The apparatus according to claim 2,
Wherein the control unit counts the first blank interval based on a first time corresponding to a high interval of the first control signal when the first control signal is received and receives the second control signal, A counter for counting the second blank interval based on a second time corresponding to the high interval;
A comparing unit comparing the counted value with a preset reference value; And
A second mode signal generating unit for generating a second mode signal by recognizing the second mode signal when the count value is less than the reference value and outputting the first mode signal when the count value is greater than or equal to the reference value, And an output section.
제1항에 있어서, 상기 타이밍 컨트롤러는,
상기 3D 모드용 제1 보정값이 저장된 제1 룩 업 테이블;
상기 2D 모드용 제2 보정값이 저장된 제2 룩 업 테이블; 및
상기 제1 모드 신호에 응답하여 상기 제1 보정값을 이용하여 상기 제1 및 제2 영상신호의 색을 보정하고, 상기 제2 모드 신호에 응답하여 상기 제2 보정값을 이용하여 상기 2D 영상신호의 색을 보정하는 색 보정 모듈을 포함하고,
동일 계조에서 상기 제1 보정값은 상기 제2 보정값보다 높은 계조값을 갖는 것을 특징으로 하는 표시장치.
The apparatus according to claim 1,
A first lookup table storing the first correction value for the 3D mode;
A second lookup table storing a second correction value for the 2D mode; And
Wherein the correction unit corrects the colors of the first and second video signals using the first correction value in response to the first mode signal and outputs the 2D video signal And a color correction module for correcting the color of the image,
And the first correction value has a higher gray level value than the second correction value in the same gray level.
제1항에 있어서, 상기 제2 모드 신호에 응답하여 상기 2D 모드에서 제1 감마 기준 전압을 생성하여 상기 데이터 구동부로 제공하는 제1 감마 전압 발생부; 및
상기 제1 모드 신호에 응답하여 상기 3D 모드에서 상기 제1 감마 기준 전압보다 높은 제2 감마 기준 전압을 생성하여 상기 데이터 구동부로 제공하는 제2 감마 전압 발생부를 더 포함하는 것을 특징으로 하는 표시장치.
The apparatus of claim 1, further comprising: a first gamma voltage generator for generating a first gamma reference voltage in the 2D mode in response to the second mode signal and providing the first gamma reference voltage to the data driver; And
And a second gamma voltage generator for generating a second gamma reference voltage higher than the first gamma reference voltage in the 3D mode and providing the second gamma reference voltage to the data driver in response to the first mode signal.
제8항에 있어서, 상기 제2 모드 신호에 응답하여 제1 아날로그 구동전압을 생성하여 상기 제1 감마 전압 발생부로 공급하고, 상기 제1 모드 신호에 응답하여 상기 제1 아날로그 구동전압보다 높은 제2 아날로그 구동전압을 생성하여 상기 제2 감마 전압 발생부로 공급하는 전압 발생부를 더 포함하는 것을 특징으로 하는 표시장치.The method of claim 8, further comprising: generating a first analog drive voltage in response to the second mode signal and supplying the first analog drive voltage to the first gamma voltage generator, Further comprising: a voltage generator for generating an analog driving voltage and supplying the analog driving voltage to the second gamma voltage generator. 3D 모드에서 좌안용 제1 영상 신호와 우안용 제2 영상 신호를 출력하고, 2D 모드에서 2D 영상신호를 출력하는 타이밍 컨트롤러;
상기 3D 모드에서 상기 제1 영상 신호를 제1 데이터 전압으로 변환하고, 상기 제2 영상 신호를 제2 데이터 전압으로 변환하여 상기 제1 및 제2 데이터 전압을 한 프레임 단위로 번갈아 출력하고, 상기 2D 모드에서 매 프레임마다 상기 2D 영상신호를 데이터 전압으로 변환하여 출력하는 데이터 구동부;
상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상을 한 프레임 단위로 번갈아 표시하고, 상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상을 표시하는 표시패널; 및
상기 2D 모드에서 상기 3D 모드로 전환시 상기 좌안용 영상 및 상기 우안용 영상의 감마값을 상향 보정하고, 상기 3D 모드에서 상기 2D 모드 전환시 상기 상향된 감마값을 상기 2D 영상의 감마값으로 다운시키는 보상부를 포함하는 것을 특징으로 하는 표시장치.
A timing controller for outputting the first image signal for the left eye and the second image signal for the right eye in the 3D mode and outputting the 2D image signal in the 2D mode;
The first video signal is converted into a first data voltage and the second video signal is converted into a second data voltage to alternately output the first and second data voltages in units of one frame in the 3D mode, A data driver for converting the 2D video signal into a data voltage and outputting the data voltage every frame;
A left eye image corresponding to the first data voltage and a right eye image corresponding to the second data voltage are alternately displayed in units of one frame in the 3D mode and a 2D image corresponding to the data voltage is displayed in the 2D mode ; And
Correcting a gamma value of the left eye image and the right eye image when the 2D mode is switched to the 3D mode and downping the gamma value of the 2D image when the 2D mode is switched in the 3D mode, And the display device.
제10항에 있어서, 상기 보상부는,
상기 3D 모드용 제1 보정값이 저장된 제1 룩 업 테이블;
상기 2D 모드용 제2 보정값이 저장된 제2 룩 업 테이블; 및
상기 3D 모드에서 상기 제1 보정값을 이용하여 상기 제1 및 제2 영상신호의 색을 보정하고, 상기 2D 모드에서 상기 제2 보정값을 이용하여 상기 2D 영상신호의 색을 보정하는 색 보정 모듈을 포함하고,
동일 계조에서 상기 제1 보정값은 상기 제2 보정값보다 높은 계조값을 갖는 것을 특징으로 하는 표시장치.
The apparatus of claim 10,
A first lookup table storing the first correction value for the 3D mode;
A second lookup table storing a second correction value for the 2D mode; And
A color correction module for correcting colors of the first and second image signals using the first correction value in the 3D mode and correcting colors of the 2D image signal using the second correction value in the 2D mode, / RTI >
And the first correction value has a higher gray level value than the second correction value in the same gray level.
제10항에 있어서, 게이트 구동전압을 게이트 신호로써 생성하여 상기 표시패널에 순차적으로 공급하는 게이트 구동부를 더 포함하는 것을 특징으로 하는 표시장치.The display device according to claim 10, further comprising a gate driver for generating a gate driving voltage as a gate signal and sequentially supplying the gate driving voltage to the display panel. 제12항에 있어서, 상기 보상부는 상기 2D 모드에서 상기 3D 모드로 전환시 상기 게이트 구동전압의 전압레벨을 기준 레벨보다 상승시키고, 상기 3D 모드에서 상기 2D 모드로 전환시 상기 상승된 게이트 구동전압을 상기 기준 레벨로 다운시키는 전압 발생부를 포함하는 것을 특징으로 하는 표시장치.13. The method as claimed in claim 12, wherein the compensating unit raises the voltage level of the gate driving voltage to a level higher than a reference level when switching from the 2D mode to the 3D mode, And a voltage generating unit for driving the display unit to the reference level. 제10항에 있어서, 상기 보상부는,
상기 2D 모드로 동작시 제1 아날로그 구동전압을 생성하고, 상기 3D 모드로 동작시 상기 제1 아날로그 구동전압보다 높은 제2 아날로그 구동전압을 생성하는 전압 발생부;
상기 2D 모드에서 상기 제1 아날로그 구동전압을 수신하고, 제1 감마 기준 전압을 생성하여 상기 데이터 구동부로 제공하는 제1 감마 전압 발생부; 및
상기 3D 모드에서 상기 제2 아날로그 구동전압을 수신하고, 상기 제1 감마 기준 전압보다 높은 제2 감마 기준 전압을 생성하여 상기 데이터 구동부로 제공하는 제2 감마 전압 발생부를 더 포함하는 것을 특징으로 하는 표시장치.
The apparatus of claim 10,
A voltage generator for generating a first analog driving voltage when operating in the 2D mode and generating a second analog driving voltage higher than the first analog driving voltage in the 3D mode;
A first gamma voltage generator for receiving the first analog drive voltage in the 2D mode, generating a first gamma reference voltage and providing the first gamma reference voltage to the data driver; And
And a second gamma voltage generator for receiving the second analog drive voltage in the 3D mode and generating a second gamma reference voltage higher than the first gamma reference voltage and providing the second gamma reference voltage to the data driver. Device.
3D 모드에서 제1 제어 신호에 동기하여 외부로부터 좌안용 제1 영상 신호와 우안용 제2 영상 신호를 수신하고, 2D 모드에서 제2 제어 신호에 동기하여 외부로부터 2D 영상신호를 수신하는 단계;
상기 제1 및 제2 제어신호에 근거하여 3D 모드 신호 또는 2D 모드 신호를 출력하는 단계;
상기 3D 모드 신호에 응답하여 상기 제1 및 제2 영상 신호의 감마값을 상향 보상하는 단계;
보상된 상기 제1 및 제2 영상신호를 제1 및 제2 데이터 전압으로 각각 변환하고, 상기 제1 및 제2 데이터 전압을 한 프레임 단위로 번갈아 출력하는 단계;
게이트 구동전압을 게이트 신호로써 생성하여 표시패널로 제공하는 단계;
상기 3D 모드에서 상기 제1 데이터 전압에 대응하는 좌안용 영상 및 상기 제2 데이터 전압에 대응하는 우안용 영상을 한 프레임 단위로 번갈아 상기 표시패널에 표시하는 단계;
상기 2D 모드 신호에 응답하여 상향된 감마값을 상기 2D 영상신호에 대응하는 감마값으로 다운시키는 단계;
매 프레임마다 상기 2D 영상신호를 데이터 전압으로 변환하여 출력하는 단계; 및
상기 2D 모드에서 상기 데이터 전압에 대응하는 2D 영상을 상기 표시패널에 표시하는 단계를 포함하되,
상기 3D 모드에서 상기 게이트 구동전압은 기준 전압보다 높은 전압 레벨을 갖고, 상기 2D 모드에서 상기 게이트 구동전압은 상기 기준전압의 전압 레벨을 갖는 것을 특징으로 하는 표시장치의 구동방법.
Receiving a first image signal for the left eye and a second image signal for the right eye from the outside in synchronization with the first control signal in the 3D mode and receiving the 2D image signal from the outside in synchronization with the second control signal in the 2D mode;
Outputting a 3D mode signal or a 2D mode signal based on the first and second control signals;
Compensating a gamma value of the first and second image signals in response to the 3D mode signal;
Converting the compensated first and second video signals into first and second data voltages, respectively, and alternately outputting the first and second data voltages in units of one frame;
Generating a gate driving voltage as a gate signal and providing the gate driving voltage to a display panel;
Displaying the left eye image corresponding to the first data voltage and the right eye image corresponding to the second data voltage on the display panel alternately in units of one frame in the 3D mode;
Down the gamma value in response to the 2D mode signal to a gamma value corresponding to the 2D video signal;
Converting the 2D video signal into a data voltage and outputting the data voltage every frame; And
And displaying the 2D image corresponding to the data voltage on the display panel in the 2D mode,
Wherein in the 3D mode, the gate driving voltage has a voltage level higher than a reference voltage, and in the 2D mode, the gate driving voltage has a voltage level of the reference voltage.
제15항에 있어서, 상기 제1 제어신호의 한 프레임 구간은 주기적으로 하이 구간과 로우 구간이 반복하여 발생되는 제1 인에이블 구간 및 로우 구간이 연속하여 나타나는 제1 블랭크 구간을 포함하고,
상기 제2 제어신호의 한 프레임 구간은 주기적으로 하이 구간과 로우 구간이 반복하여 발생되는 제2 인에이블 구간 및 로우 구간이 연속하여 나타나는 제2 블랭크 구간을 포함하며,
상기 제1 블랭크 구간은 상기 제2 블랭크 구간보다 길고, 상기 제2 인에이블 구간의 하이 구간은 상기 제1 인에이블 구간의 하이 구간보다 긴 것을 특징으로 하는 표시장치의 구동방법.
16. The apparatus of claim 15, wherein the one frame period of the first control signal includes a first blank interval in which a first enable period and a low interval are consecutively generated in which a high interval and a low interval are repeatedly generated periodically,
One frame period of the second control signal includes a second enable period in which a high interval and a low interval are repeatedly generated, and a second blank interval in which a low interval is continuously displayed,
Wherein the first blank period is longer than the second blank period and the high period of the second enable period is longer than the high period of the first enable period.
제16항에 있어서, 상기 제1 제어신호에 동기하여 셔터 안경의 좌안 셔터와 우안 셔터를 한 프레임 단위로 번갈아 오픈하는 단계를 더 포함하고,
상기 좌안 및 우안 셔터 각각은 상기 제1 인에이블 구간에서 닫히고, 상기 제1 블랭크 구간에서 오픈되는 것을 특징으로 하는 표시장치의 구동방법.
17. The method according to claim 16, further comprising the step of alternately opening the left eye shutter and the right eye shutter of the shutter glasses in units of one frame in synchronization with the first control signal,
Wherein each of the left eye and right eye shutters is closed in the first enable period and is opened in the first blank period.
제16항에 있어서, 상기 3D 모드 신호 또는 상기 2D 모드 신호를 출력하는 단계는,
상기 제1 제어신호가 입력되면, 기 설정된 기준 클럭으로 상기 제1 제어신호의 한 하이 구간을 카운팅하고, 상기 제2 제어신호가 입력되면 상기 기준 클럭으로 상기 제2 제어신호의 한 하이 구간을 카운팅하는 단계;
상기 카운팅 값과 기 설정된 기준 값을 비교하는 단계; 및
상기 카운팅 값이 상기 기준값 보다 작으면, 상기 3D 모드로 인식하여 상기 3D 모드 신호를 출력하고, 상기 카운팅 값이 상기 기준값 이상이면, 상기 2D 모드로 인식하여 상기 2D 모드 신호를 출력하는 단계를 포함하는 것을 특징으로 하는 표시장치의 구동방법.
17. The method of claim 16, wherein outputting the 3D mode signal or the 2D mode signal comprises:
And counting one high period of the first control signal to a predetermined reference clock when the first control signal is input and counting one high period of the second control signal as the reference clock when the second control signal is input, ;
Comparing the counted value with a predetermined reference value; And
And outputting the 3D mode signal when the count value is smaller than the reference value and outputting the 2D mode signal when the count value is greater than or equal to the reference value, And a driving method of the display device.
제15항에 있어서, 상기 제1 및 제2 영상 신호의 감마값을 상향 보상하는 단계는 상기 3D 모드용 제1 보정값을 이용하여 상기 제1 및 제2 영상 신호의 색을 보정하는 단계를 포함하고,
상향된 감마값을 상기 2D 영상신호에 대응하는 감마값으로 다운시키는 단계는 상기 2D 모드용 제2 보정값을 이용하여 상기 2D 영상신호의 색을 보정하는 단계를 포함하며,
동일 계조에서 상기 제1 보정값은 상기 제2 보정값보다 높은 계조값을 갖는 것을 특징으로 하는 표시장치의 구동방법.
16. The method of claim 15, wherein up-compensating the gamma values of the first and second video signals includes correcting colors of the first and second video signals using the first correction value for the 3D mode ,
The step of bringing the upward gamma value down to the gamma value corresponding to the 2D image signal includes the step of correcting the color of the 2D image signal using the second correction value for the 2D mode,
Wherein the first correction value has a higher gray level value than the second correction value in the same gray level.
KR1020160007209A 2016-01-20 2016-01-20 Display apparatus and method of driving the same KR101670923B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160007209A KR101670923B1 (en) 2016-01-20 2016-01-20 Display apparatus and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160007209A KR101670923B1 (en) 2016-01-20 2016-01-20 Display apparatus and method of driving the same

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020090098374A Division KR20110041282A (en) 2009-10-15 2009-10-15 Display apparatus and method of driving the same

Publications (2)

Publication Number Publication Date
KR20160018608A true KR20160018608A (en) 2016-02-17
KR101670923B1 KR101670923B1 (en) 2016-11-01

Family

ID=55457626

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160007209A KR101670923B1 (en) 2016-01-20 2016-01-20 Display apparatus and method of driving the same

Country Status (1)

Country Link
KR (1) KR101670923B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102348064B1 (en) 2017-07-28 2022-01-10 삼성디스플레이 주식회사 Display device and method for driving thereof

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060001452A (en) * 2004-06-30 2006-01-06 삼성에스디아이 주식회사 Stereoscopic display device and driving method thereof
KR100657322B1 (en) * 2005-07-02 2006-12-14 삼성전자주식회사 Method and apparatus for encoding/decoding to implement local 3d video
KR20070102932A (en) * 2006-04-17 2007-10-22 삼성에스디아이 주식회사 Electronic imaging device, 2d/3d image display device and the driving method thereof
US20080117231A1 (en) * 2006-11-19 2008-05-22 Tom Kimpe Display assemblies and computer programs and methods for defect compensation

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060001452A (en) * 2004-06-30 2006-01-06 삼성에스디아이 주식회사 Stereoscopic display device and driving method thereof
KR100657322B1 (en) * 2005-07-02 2006-12-14 삼성전자주식회사 Method and apparatus for encoding/decoding to implement local 3d video
KR20070102932A (en) * 2006-04-17 2007-10-22 삼성에스디아이 주식회사 Electronic imaging device, 2d/3d image display device and the driving method thereof
US20080117231A1 (en) * 2006-11-19 2008-05-22 Tom Kimpe Display assemblies and computer programs and methods for defect compensation

Also Published As

Publication number Publication date
KR101670923B1 (en) 2016-11-01

Similar Documents

Publication Publication Date Title
KR20110041282A (en) Display apparatus and method of driving the same
US10008161B2 (en) Method of driving display panel and display apparatus for performing the same
US9858854B2 (en) Display with variable input frequency
KR102246262B1 (en) Method of driving display panel and display apparatus for performing the method
JP5105778B2 (en) Driving device and driving method for liquid crystal display device
KR101341905B1 (en) Driving circuit for liquid crystal display device and method for driving the same
KR101753262B1 (en) Display apparatus and method of driving the same
KR101287209B1 (en) Driving circuit for liquid crystal display device and method for driving the same
US8941725B2 (en) Method of processing three-dimensional stereoscopic image data and display apparatus for performing the same
KR100749874B1 (en) Liquid crystal display and driving method thereof
JP2007156412A (en) Apparatus and method for driving liquid crystal display device
KR20160009188A (en) Method of driving display panel and display apparatus for performing the same
WO2011108310A1 (en) 3d image control apparatus and method
US8736640B2 (en) Liquid crystal display apparatus and method for driving the same
US9088788B2 (en) Method of displaying a three dimensional image and display apparatus for performing the method
KR20110027538A (en) Display apparatus and method of driving the same
KR20160025143A (en) Method of driving display apparatus and display apparatus for performing the method
KR101670923B1 (en) Display apparatus and method of driving the same
KR20150086824A (en) 3 dimensional image display device and driving method thereof
KR101385470B1 (en) Liquid Crystal Display and Driving Method Thereof
KR20150080103A (en) Display Device And Driving Method Thereof
US11823637B2 (en) Timing control circuit and operation method thereof
KR20110010341A (en) Driving circuit for liquid crystal display device and method for driving the same
US9615077B2 (en) Display apparatus and a method of driving the same
KR100982065B1 (en) Liquid crystal display and driving method thereof

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant