KR20160001567A - Light-emitting element array module and method for controlling Light-emitting element array chips - Google Patents

Light-emitting element array module and method for controlling Light-emitting element array chips Download PDF

Info

Publication number
KR20160001567A
KR20160001567A KR1020140130330A KR20140130330A KR20160001567A KR 20160001567 A KR20160001567 A KR 20160001567A KR 1020140130330 A KR1020140130330 A KR 1020140130330A KR 20140130330 A KR20140130330 A KR 20140130330A KR 20160001567 A KR20160001567 A KR 20160001567A
Authority
KR
South Korea
Prior art keywords
light emitting
element array
emitting element
signal
control unit
Prior art date
Application number
KR1020140130330A
Other languages
Korean (ko)
Inventor
김수환
김완진
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US14/627,124 priority Critical patent/US9365050B2/en
Priority to EP15173449.8A priority patent/EP2960720B1/en
Priority to CN201510362939.7A priority patent/CN105323909B/en
Publication of KR20160001567A publication Critical patent/KR20160001567A/en

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/04Apparatus for electrographic processes using a charge pattern for exposing, i.e. imagewise exposure by optically projecting the original image on a photoconductive recording material
    • G03G15/04036Details of illuminating systems, e.g. lamps, reflectors
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G15/00Apparatus for electrographic processes using a charge pattern
    • G03G15/50Machine control of apparatus for electrographic processes using a charge pattern, e.g. regulating differents parts of the machine, multimode copiers, microprocessor control
    • G03G15/5075Remote control machines, e.g. by a host
    • G03G15/5087Remote control machines, e.g. by a host for receiving image data
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03GELECTROGRAPHY; ELECTROPHOTOGRAPHY; MAGNETOGRAPHY
    • G03G2215/00Apparatus for electrophotographic processes
    • G03G2215/04Arrangements for exposing and producing an image
    • G03G2215/0402Exposure devices
    • G03G2215/0407Light-emitting array or panel

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)

Abstract

Disclosed is a light emitting element array module including: a control unit for receiving print data to operate; light emitting element array chips for receiving a signal from the control unit to operate. The light emitting element array chips are connected to the control unit through each data line. The control unit controls an operation time point of each light emitting element array chip by controlling a time point for inputting a start signal and a data signal according to array variance of each light emitting element array chip.

Description

발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법{Light-emitting element array module and method for controlling Light-emitting element array chips}[0001] The present invention relates to a light-emitting element array module and a light-emitting element array chip,

개시된 실시 예들은 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법에 관한 것이다.The disclosed embodiments relate to a light emitting element array module and a method of controlling light emitting element array chips.

발광소자 어레이 칩을 이용한 화상형성장치(image forming apparatus)는 PC로부터 인쇄 데이터(print data)를 수신하고, 발광소자들을 이용하여 화상을 형성한다. 발광소자들이 발광하면, 화상형성장치 내의 감광체 드럼(photoconductor drum)에 정전 잠상이 형성된다. 그 후, 현상, 전사, 정착을 거처 인쇄 이미지가 출력된다.An image forming apparatus using a light emitting element array chip receives print data from a PC and forms an image using light emitting elements. When the light emitting elements emit light, an electrostatic latent image is formed on a photoconductor drum in the image forming apparatus. Thereafter, a print image is outputted by developing, transferring, and fixing.

복수의 발광소자 어레이 칩들은 제어 장치와 와이어 본딩(wire bonding)으로 연결된다. 따라서, 제어 장치로부터 출력되는 신호의 수만큼의 와이어 본딩이 필요하다.The plurality of light emitting device array chips are connected to the control device by wire bonding. Therefore, wire bonding as many as the number of signals output from the control apparatus is required.

개시된 일 실시 예는 와이어 본딩을 줄인 발광소자 어레이 모듈 및 발광소자 어레이 칩들을 제어하는 방법을 제공하는데 있다.One embodiment disclosed herein provides a method of controlling a light emitting device array module and a light emitting device array chip in which wire bonding is reduced.

개시된 일 실시 예는 발광소자 어레이 모듈에 포함된 전송소자의 원활한 동작을 위해 발광소자에 부가 신호를 인가하는 방법을 제공하는데 있다.One embodiment of the present invention is to provide a method of applying an additional signal to a light emitting device for smooth operation of a transmitting device included in the light emitting device array module.

일 실시 예에 따른 발광소자 어레이 모듈은 인쇄 데이터를 수신하여 동작하는 제어부; 및 상기 제어부로부터 신호를 수신하여 동작하는 발광소자 어레이 칩들을 포함하되, 상기 발광소자 어레이 칩들은 각각의 데이터 라인을 통해 상기 제어부와 연결되고, 상기 제어부는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따라 시작 신호 및 데이터 신호를 입력하는 시점을 조절하여 상기 발광소자 어레이 칩들 각각의 동작 시점을 제어하는 것을 특징으로 한다.A light emitting device array module according to an embodiment includes a control unit receiving print data and operating the same; And a plurality of light emitting element array chips connected to the plurality of light emitting element array chips through a plurality of data lines, wherein the plurality of light emitting element array chips are connected to the control unit, And controls the operation timing of each of the light emitting element array chips by adjusting the timing of inputting the start signal and the data signal.

일 실시 에에 따른 발광소자 어레이 칩들을 제어하는 방법은 인쇄 데이터를 수신하는 단계; 데이터 라인을 통해 발광소자 어레이 칩들 각각에 시작 신호를 인가하는 단계; 및 상기 시작 신호가 인가된 후에, 상기 데이터 라인을 통해 상기 발광소자 어레이 칩들 각각에 데이터 신호를 인가하는 단계를 포함하고, 상기 시작 신호를 인가하는 단계는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따른 상기 발광소자 어레이 칩들 각각의 동작 시점에 상기 시작 신호를 인가하는 것을 특징으로 한다.A method of controlling light emitting device array chips according to an embodiment includes receiving print data; Applying a start signal to each of the light emitting element array chips through a data line; And applying a data signal to each of the light emitting element array chips through the data line after the start signal is applied, wherein the step of applying the start signal includes applying a data signal to each of the light emitting element array chips And the start signal is applied at an operation timing of each of the light emitting element array chips.

일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법은 인쇄 데이터를 수신하는 단계; 전송소자 어레이를 동작 시키는 전송 신호를 인가하는 단계; 발광소자 어레이를 동작 시키는 데이터 신호를 인가하는 단계; 및 상기 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 상기 발광소자를 발광 시키는 부가 신호를 인가하는 단계를 포함하는 것을 특징으로 한다.A method of controlling light emitting device array chips according to an exemplary embodiment includes receiving print data; Applying a transfer signal to operate the transfer element array; Applying a data signal to operate the light emitting element array; And applying an additional signal for causing the light emitting element to emit light when the transmission signal changes from a high level to a low level.

일 실시 예에 따른 발광소자 어레이 모듈은 발광소자 어레이 및 전송소자 어레이를 포함하는 발광소자 어레이 칩; 및 인쇄 데이터를 수신하여, 전송소자 어레이를 동작 시키는 전송 신호를 인가하고, 발광소자 어레이를 동작 시키는 데이터 신호를 인가하는 제어부를 포함하고, 상기 제어부는 상기 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 상기 발광소자를 발광 시키는 부가 신호를 인가하는 것을 특징으로 한다.A light emitting element array module according to an embodiment includes a light emitting element array chip including a light emitting element array and a transmission element array; And a control unit for receiving the print data and applying a transfer signal for operating the transfer element array and applying a data signal for operating the light emitting element array, And a second signal for causing the light emitting element to emit light.

개시된 일 실시 예에 따른 발광소자 어레이 모듈은 전송소자 어레이의 시작 신호 입력단과 발광소자 어레이의 데이터 신호 입력단을 병렬로 연결하여 와이어 본딩의 수를 줄일 수 있다.The light emitting element array module according to one embodiment may connect the start signal input terminal of the transmission element array and the data signal input terminal of the light emitting element array in parallel to reduce the number of wire bonding.

개시된 일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법은 각 발광소자 어레이 칩들에 시작 신호를 출력하는 시점을 조절하여 발광소자 어레이 칩들을 개별적으로 제어할 수 있다. The method of controlling the light emitting device array chips according to the embodiment may control the timing of outputting the start signal to each light emitting device array chip to individually control the light emitting device array chips.

개시된 일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법은 각 발광소자 어레이 칩들에 발광소자 어레이 칩들을 개별적으로 제어하여 발광소자 어레이 칩들의 정렬 편차를 보상할 수 있다.The method of controlling the light emitting device array chips according to the disclosed embodiment may compensate for misalignment of the light emitting device array chips by individually controlling the light emitting device array chips in each light emitting device array chip.

개시된 일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법은 발광소자들에 데이터 신호와 함께 부가 신호를 인가하여, 전송소자들의 동작에 영향을 줄 수 있다.
The method of controlling the light emitting device array chips according to an embodiment may apply an additional signal together with a data signal to the light emitting devices to affect the operation of the transmission devices.

도 1은 발광소자 어레이를 이용하여 이미지를 출력하는 단계를 설명하기 위한 도면이다.
도 2는 일 실시 예에 따른 발광소자 어레이 모듈을 설명하기 위한 도면이다. 도 3은 일 실시 예에 따른 발광소자 어레이 모듈의 예시 도이다.
도 4는 일 실시 예에 따른 발광소자 어레이 모듈의 예시 도이다.
도 5는 일 실시 예에 따른 발광소자 어레이 모듈의 예시 블럭도이다.
도 6은 다른 실시 예에 따른 발광소자 어레이 모듈의 예시 블럭도이다.
도 7은 일 실시 예에 따른 발광소자 어레이 칩의 예시 도이다.
도 8은 제어부로부터 출력되는 신호들의 타이밍 도이다.
도 9는 제어부로부터 출력되는 신호들의 타이밍 도이다.
도 10 내지 12는 시작 신호를 인가하는 타이밍을 설명하기 위한 도면이다.
도 12는 시작 신호와 데이터 신호를 전송하는 방법을 설명하기 위한 도이다.
도 13은 발광소자 어레이 칩의 정렬 편차를 보정하는 것을 나타내는 도면이다.
도 14는 일 실시 예에 따른 발광소자 어레이 칩을 제어하는 방법의 순서도이다.
도 15는 부가 신호를 인가하여 전송소자의 동작을 제어 방법을 설명하기 위한 타이밍 도이다.
도 16은 부가 신호를 인가하여 전송소자의 동작을 제어 방법을 설명하기 위한 타이밍 도이다.
도 17은 일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법을 설명하기 위한 순서도이다.
1 is a view for explaining a step of outputting an image using a light emitting element array.
2 is a view illustrating a light emitting device array module according to an embodiment. 3 is an exemplary view of a light emitting device array module according to an exemplary embodiment.
4 is an exemplary view illustrating a light emitting device array module according to an exemplary embodiment of the present invention.
5 is an exemplary block diagram of a light emitting device array module according to an embodiment.
6 is an exemplary block diagram of a light emitting element array module according to another embodiment.
7 is an exemplary view of a light emitting element array chip according to an embodiment.
8 is a timing diagram of signals output from the control unit.
9 is a timing diagram of signals output from the control unit.
Figs. 10 to 12 are diagrams for explaining timing of applying a start signal. Fig.
12 is a diagram for explaining a method of transmitting a start signal and a data signal.
13 is a view showing correction of the misalignment of the light emitting element array chip.
14 is a flowchart of a method of controlling a light emitting device array chip according to an embodiment.
15 is a timing chart for explaining a method of controlling the operation of a transmitting element by applying an additional signal.
16 is a timing chart for explaining a method of controlling the operation of a transmission element by applying an additional signal.
17 is a flowchart illustrating a method of controlling light emitting element array chips according to an embodiment.

본 실시 예들은 다양한 변환을 가할 수 있고 여러 가지 실시 예를 가질 수 있는바, 특정 실시 예들을 도면에 예시하고 상세한 설명에 상세하게 설명하고자 한다. 그러나 이는 특정한 실시 형태에 대해 범위를 한정하려는 것이 아니며, 개시된 사상 및 기술 범위에 포함되는 모든 변환, 균등물 내지 대체물을 포함하는 것으로 이해되어야 한다. 실시 예들을 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다. These embodiments are capable of various modifications and various embodiments, and specific embodiments are illustrated in the drawings and described in detail in the description. It is to be understood, however, that it is not intended to limit the scope of the specific embodiments but includes all transformations, equivalents, and alternatives falling within the spirit and scope of the disclosure disclosed. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS In the following description of the embodiments of the present invention,

제1, 제2 등의 용어는 다양한 구성요소들을 설명하는데 사용될 수 있지만, 구성요소들은 용어들에 의해 한정되어서는 안 된다. 용어들은 하나의 구성요소를 다른 구성요소로부터 구별하는 목적으로만 사용된다. The terms first, second, etc. may be used to describe various elements, but the elements should not be limited by terms. Terms are used only for the purpose of distinguishing one component from another.

본 출원에서 사용한 용어는 단지 특정한 실시 예를 설명하기 위해 사용된 것으로, 권리범위를 한정하려는 의도가 아니다. 단수의 표현은 문맥상 명백하게 다르게 뜻하지 않는 한, 복수의 표현을 포함한다. 본 출원에서, "포함하다" 또는 "가지다" 등의 용어는 명세서상에 기재된 특징, 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것이 존재함을 지정하려는 것이지, 하나 또는 그 이상의 다른 특징들이나 숫자, 단계, 동작, 구성요소, 부품 또는 이들을 조합한 것들의 존재 또는 부가 가능성을 미리 배제하지 않는 것으로 이해되어야 한다.The terminology used herein is for the purpose of describing particular embodiments only and is not intended to limit the scope of the claims. The singular expressions include plural expressions unless the context clearly dictates otherwise. In the present application, the terms "comprises" or "having" and the like are used to specify that there is a feature, a number, a step, an operation, an element, a component or a combination thereof described in the specification, But do not preclude the presence or addition of one or more other features, integers, steps, operations, elements, components, or combinations thereof.

이하, 실시 예를 첨부도면을 참조하여 상세히 설명하기로 하며, 첨부 도면을 참조하여 설명함에 있어, 동일하거나 대응하는 구성 요소는 동일한 도면번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings. Referring to the accompanying drawings, the same or corresponding elements are denoted by the same reference numerals, and a duplicate description thereof will be omitted.

도 1은 발광소자 어레이를 이용하여 이미지를 출력하는 단계를 설명하기 위한 도면이다. 도 1을 참조하면, PC(50)로부터 인쇄 데이터를 수신한 화상형성장치는 이미지를 출력하기 위한 단계들을 수행한다.1 is a view for explaining a step of outputting an image using a light emitting element array. Referring to FIG. 1, an image forming apparatus that has received print data from the PC 50 performs steps for outputting an image.

화상형성장치는 발광소자들을 이용하여 감광체 드럼(300)에 정전 잠상을 형성하고, 현상, 전사, 정착을 거쳐 이미지를 출력한다. The image forming apparatus forms an electrostatic latent image on the photoconductor drum 300 using light emitting elements, and outputs an image through development, transfer, and fixation.

화상형성장치는 제어부(control driver, 110), 칩 어레이(chip array, 120), 렌즈 어레이(200) 및 감광체 드럼(photoconductor drum, 300) 등을 포함한다.The image forming apparatus includes a control driver 110, a chip array 120, a lens array 200, and a photoconductor drum 300.

제어부(110)는 PC(50)로부터 수신된 인쇄 데이터에 따라 칩 어레이를 제어한다. 칩 어레이는 복수의 발광소자 어레이 칩들을 포함한다. 제어부(110)는 발광소자 어레이 칩들을 개별적으로 제어할 수 있다. 제어부(110)가 발광소자 어레이 칩들을 제어하는 방법에 대해서는 도 2 이하에서 상세히 설명한다.The control unit 110 controls the chip array according to the print data received from the PC 50. [ The chip array includes a plurality of light emitting element array chips. The controller 110 can individually control the light emitting element array chips. The method by which the controller 110 controls the light emitting element array chips will be described in detail with reference to FIG.

렌즈 어레이(200)는 감광체 드럼(300)의 축방향 즉, 주주사 방향(main-scanning direction)을 따라 배치된다. 렌즈 어레이(200)를 통과한 빛은 감광체 드럼(300)의 표면에 이미지를 형성한다.The lens array 200 is disposed along the axial direction of the photosensitive drum 300, that is, along the main-scanning direction. Light passing through the lens array 200 forms an image on the surface of the photoconductor drum 300.

감광체 드럼(300)은 빛에 의해 노광되어 정전 잠상이 형성된다. 현상기(미도시)는 감광체 드럼(300)에 형성된 정전 잠상을 현상한다.
The photosensitive drum 300 is exposed to light to form an electrostatic latent image. The developing device (not shown) develops the electrostatic latent image formed on the photosensitive drum 300.

도 2는 일 실시 예에 따른 발광소자 어레이 모듈을 설명하기 위한 도면이다. 도 2를 참조하면, 발광소자 어레이 모듈(Light emitting element array module, 100)은 발광소자 어레이 칩(light emitting array chip, 125)들의 정렬 편차를 보상할 수 있다. 발광소자 어레이 칩(125)들 사이에는 주주사 방향으로의 정렬 편차(registration error)가 존재한다. 발광소자 어레이 칩(125)들이 동일한 시점에 발광을 시작한다면, 발광소자 어레이 칩(125)들 사이의 정렬 편차를 보정할 수 없다. 따라서, 일 실시 예에 따른 발광소자 어레이 모듈(100)은 발광소자 어레이 칩(125)들을 개별적으로 제어함으로써, 발광소자 어레이 칩(125)들의 정렬 편차를 보상한다. 다시 말해서, 발광소자 어레이 모듈(100)은 발광소자 어레이 칩(125)들에 시작 신호를 인가하는 시점을 조절하여 발광소자 어레이 칩(125)들의 동작 시점을 제어한다.2 is a view illustrating a light emitting device array module according to an embodiment. Referring to FIG. 2, a light emitting element array module 100 may compensate for misalignment of light emitting array chips 125. There is a registration error between the light emitting element array chips 125 in the main scanning direction. If the light emitting element array chips 125 start emitting light at the same time, the misalignment between the light emitting element array chips 125 can not be corrected. Accordingly, the light emitting device array module 100 according to the embodiment compensates for the misalignment of the light emitting device array chips 125 by individually controlling the light emitting device array chips 125. In other words, the light emitting element array module 100 controls the operation timing of the light emitting element array chips 125 by adjusting the timing of applying the start signal to the light emitting element array chips 125.

제어부(control Driver, 110)는 인쇄 데이터를 수신하여 동작한다. 제어부(110)는 화상형성장치에 포함된 메인 보드(main board) 또는 CPU로부터 인쇄 데이터를 수신하고, 인쇄 데이터에 따라 발광소자들의 점등을 제어한다. 인쇄 데이터는 형성될 이미지를 나타내는 데이터이다. 제어부(110)는 인쇄 데이터에 따라 발광소자들의 점등을 제어하되, 발광소자 어레이 칩(125)들의 정렬 편차를 고려하여 발광소자 어레이 칩(125)들의 동작 시점을 제어한다.A control driver (110) receives print data and operates. The control unit 110 receives print data from a main board or a CPU included in the image forming apparatus, and controls lighting of the light emitting elements according to the print data. The print data is data representing an image to be formed. The control unit 110 controls the lighting of the light emitting devices according to the print data and controls the operation timing of the light emitting device array chips 125 in consideration of the misalignment of the light emitting device array chips 125.

제어부(110)는 발광소자 어레이 칩(125)들의 동작 시점에 대한 정보가 저장된 메모리를 더 포함한다. 다시 말해서, 제어부(110)는 발광소자 어레이 칩(125)들의 정렬 편차에 따라 각 발광소자 어레이 칩(125)의 동작 시점에 대한 정보를 미리 메모리에 저장한다.The controller 110 further includes a memory in which information on the operation timing of the light emitting element array chips 125 is stored. In other words, the control unit 110 stores information on the operation timing of each light emitting element array chip 125 in advance in accordance with the misalignment of the light emitting element array chips 125.

제어부(110)는 발광소자 어레이 칩(125)들에 개별적으로 시작 신호(start signal)를 인가하여 발광소자 어레이 칩들의 동작 시점을 제어한다. 제어부(110)는 발광소자 어레이 칩(125)들의 주주사 방향에 대한 정렬 편차에 따라, 발광소자 어레이 칩(125)들에 시작 신호를 인가하는 타이밍을 조절하여 정렬 편차를 보상한다. 다시 말해서, 제어부(110)는 발광소자 어레이 칩들에 입력하는 시작 신호의 타이밍을 조절하여 노광 타이밍을 조절하여, 주주사 방향의 이미지를 보정한다.The control unit 110 individually applies a start signal to the light emitting device array chips 125 to control the operation timing of the light emitting device array chips. The controller 110 adjusts the timing of applying the start signal to the light emitting element array chips 125 according to the misalignment of the light emitting element array chips 125 with respect to the main scanning direction to compensate for the misalignment. In other words, the control unit 110 adjusts the exposure timing by adjusting the timing of the start signal inputted to the light emitting element array chips, thereby correcting the image in the main scanning direction.

제어부(110)는 발광소자 어레이 칩(125)들 중 인쇄 데이터가 전부 화이트인 발광소자 어레이 칩(125)에 시작 신호를 출력하지 않는다. 발광소자 어레이 칩(125)이 발광할 필요가 없는 경우, 제어부(110)는 발광소자 어레이 칩(125)에 시작 신호를 출력하지 않는다. 제어부(110)는 복수의 발광소자 어레이 칩(125)들을 개별적으로 제어할 수 있으므로, 인쇄 데이터가 전부 화이트인 발광소자 어레이 칩(125)에 대해서만 시작 신호를 출력하지 않음으로써 불필요한 전력 소모를 줄일 수 있다. 인쇄 데이터가 화이트라는 것은 인쇄 데이터가 없는 경우, 즉, 형성할 이미지가 없는 경우일 수 있다.The control unit 110 does not output the start signal to the light emitting element array chip 125 in which all the print data among the light emitting element array chips 125 is white. The controller 110 does not output the start signal to the light emitting element array chip 125 when the light emitting element array chip 125 does not need to emit light. Since the control unit 110 can individually control the plurality of light emitting element array chips 125, unnecessary power consumption can be reduced by not outputting the start signal only to the light emitting element array chip 125 in which the print data is all white have. If the print data is white, there is no print data, that is, there is no image to be formed.

발광소자 어레이 모듈(100)은 제어부(110) 및 칩 어레이(120)를 포함한다. 칩 어레이(120)는 복수의 발광소자 어레이 칩(125)들을 포함한다. 제어부(110)와 발광소자 어레이 칩(125)들은 와이어를 이용하여 연결된다. The light emitting device array module 100 includes a control unit 110 and a chip array 120. The chip array 120 includes a plurality of light emitting device array chips 125. The control unit 110 and the light emitting device array chips 125 are connected using wires.

발광소자 어레이 칩(125)들은 제어부(110)로부터 신호를 수신하여 동작한다. 발광소자 어레이 칩(125)들은 제어부(110)로부터 개별적으로 수신되는 시작 신호에 따라 동작하고, 데이터 신호(또는 점등 신호)에 따라 발광한다. 발광소자 어레이 칩(125)들은 2열로 지그재그로 배치될 수 있다.
The light emitting element array chips 125 receive signals from the controller 110 and operate. The light emitting element array chips 125 operate according to a start signal individually received from the control unit 110, and emit light in response to a data signal (or a lighting signal). The light emitting element array chips 125 may be arranged in two rows in a zigzag manner.

도 3은 일 실시 예에 따른 발광소자 어레이 모듈의 예시 도이다. 3 is an exemplary view of a light emitting device array module according to an exemplary embodiment.

제어부(110)는 Φi1 내지 Φi5 단자들을 통해 시작 신호 및 데이터 신호를 발광소자 어레이 칩(125)들로 출력한다. 제어부(110)의 Φi1 내지 Φi5 단자들은 각각의 발광소자 어레이 칩(125)과 독립적으로 연결된다. 따라서, 제어부(110)는 Φi1 내지 Φi5 단자들을 통해 발광소자 어레이 칩(125)들 각각에 시작 신호를 인가함으로써 각각의 발광소자 어레이 칩(125)들을 개별적으로 제어할 수 있다. The control unit 110 outputs the start signal and the data signal to the light emitting element array chips 125 through the terminals? I1 to? I5. The terminals? I1 to? I5 of the control unit 110 are connected to the respective light emitting element array chips 125 independently. Accordingly, the control unit 110 can individually control each light emitting element array chip 125 by applying a start signal to each of the light emitting element array chips 125 through the? I1 to? I5 terminals.

제어부(110)는 데이터 라인을 통해 시작 신호 및 데이터 신호를 출력한다. 시작 신호는 데이터 신호가 입력되기 전에 데이터 신호가 입력되는 데이터 라인을 통해 입력된다. 전송소자 어레이는 시작 신호가 인가된 이후에 동작한다. 데이터 라인은 제어부(110)의 Φi1 내지 Φi5 단자들과 각각의 발광소자 어레이 칩(125)을 연결하는 와이어를 나타낸다. 제어부(110)는 발광소자 어레이 칩(125)들 각각의 정렬 편차에 따라 시작 신호 및 데이터 신호를 입력하는 시점을 조절하여 발광소자 어레이 칩(125)들 각각의 동작 시점을 제어한다. 제어부(110)는 발광소자 어레이 칩(125)들 각각의 정렬 편차에 따른 지연 시간에 발광소자 어레이 칩(125)들 각각에 시작 신호 및 데이터 신호를 인가하여 정렬 편차를 보상한다. 지연 시간은 발광소자 어레이 칩(125)들에 인가되는 전송 신호의 주기의 배수이다. The control unit 110 outputs a start signal and a data signal through a data line. The start signal is input through the data line on which the data signal is input before the data signal is input. The transfer element array operates after the start signal is applied. The data lines represent the wires connecting the terminals? I1 to? I5 of the control unit 110 and the light emitting element array chips 125, respectively. The control unit 110 controls the operation timing of each of the light emitting device array chips 125 by adjusting the timing of inputting the start signal and the data signal according to the alignment deviation of each of the light emitting device array chips 125. The controller 110 applies a start signal and a data signal to each of the light emitting element array chips 125 at a delay time corresponding to the alignment deviation of each of the light emitting element array chips 125 to compensate for the alignment deviation. The delay time is a multiple of the period of the transmission signal applied to the light-emitting element array chips 125.

제어부(110) 또는 화상형성장치는 발광소자 어레이 칩(125)들 각각의 정렬 편차 및 지연 시간을 저장하는 메모리를 더 포함한다.The control unit 110 or the image forming apparatus further includes a memory for storing an alignment deviation and a delay time of each of the light emitting element array chips 125. [

발광소자 어레이 칩(125)들의 시작 신호 입력단들(Φs1 내지 Φs5 단자들)은 각각 발광소자 어레이 칩(125)들의 데이터 신호 입력단들(Φi1 내지 Φi5 단자들)과 병렬로 연결된다. 예를 들어, 발광소자 어레이 칩(125)의 Φi1 단자 및 Φs1 단자는 병렬로 연결된다. 따라서, 제어부(110)와 발광소자 어레이 칩(125)의 Φs1 내지 Φs5 단자들을 별도로 연결하는 와이어가 필요하지 않다. 시작 신호 입력단은 전송소자의 게이트를 나타낸다. 데이터 신호 입력단은 발광소자의 캐소드를 나타낸다.The start signal input terminals? S1 to? S5 terminals of the light emitting element array chips 125 are connected in parallel to the data signal input terminals? I1 to? I5 terminals of the light emitting element array chips 125, respectively. For example, the? I1 terminal and the? S1 terminal of the light emitting element array chip 125 are connected in parallel. Therefore, wires for separately connecting? S1 to? S5 terminals of the controller 110 and the light emitting element array chip 125 are not required. The start signal input terminal represents the gate of the transfer element. The data signal input terminal represents the cathode of the light emitting element.

제어부(110)는 Φ1, Φ2 단자들을 통해 전송 신호를 출력한다. 동일한 Φ1 전송신호 및 Φ2 전송신호가 발광소자 어레이 칩(125)들에 수신된다.
The control unit 110 outputs a transmission signal through the? 1 and? 2 terminals. The same? 1 transmission signal and? 2 transmission signal are received in the light emitting element array chips 125.

도 4는 일 실시 예에 따른 발광소자 어레이 모듈의 예시 도이다. 도 4를 참조하면, Φs 단자들과 Φi 단자들은 발광소자 어레이 칩(125)의 내부에서 연결된다. 따라서, 발광소자 어레이 칩(125)의 외부의 와이어 본딩을 줄일 수 있다.
4 is an exemplary view illustrating a light emitting device array module according to an exemplary embodiment of the present invention. Referring to FIG. 4, the? S terminals and? I terminals are connected inside the light emitting element array chip 125. Therefore, wire bonding outside the light emitting element array chip 125 can be reduced.

도 5는 일 실시 예에 따른 발광소자 어레이 모듈의 예시 블럭도이다. 도 5를 참조하면, 발광소자 어레이(127)의 Φi 단자와 전송소자 어레이(126)의 Φs 단자는 병렬로 연결된다. 5 is an exemplary block diagram of a light emitting device array module according to an embodiment. 5, the phi i terminal of the light emitting element array 127 and the phi s terminal of the transfer element array 126 are connected in parallel.

제어부(110)는 발광소자 어레이 칩(125)들의 발광소자 어레이(light emitting element array, 127) 및 전송소자 어레이(126)에 신호를 인가한다. 제어부(110)는 전송소자 어레이(126)가 동작하는 시점을 제어하기 위한 시작 신호를 제어부(110)의 Φi 단자를 통해 인가한다.The control unit 110 applies a signal to the light emitting element array 127 and the transmission element array 126 of the light emitting element array chips 125. The control unit 110 applies a start signal for controlling the time when the transfer element array 126 operates, through the? I terminal of the control unit 110. [

전송소자 어레이(126)는 시작 신호 및 전송 신호에 기초하여 동작하는 복수의 전송소자들을 포함한다. 전송소자 어레이(126)는 Φs 단자를 통해 시작 신호가 인가되면, 동작을 시작한다. 전송소자 어레이(126)에 포함된 복수의 전송소자들은 순차적으로 동작한다.The transfer element array 126 includes a plurality of transfer elements that operate based on a start signal and a transfer signal. The transfer element array 126 starts operation when a start signal is applied through the? S terminal. The plurality of transfer elements included in the transfer element array 126 sequentially operate.

발광소자 어레이(127)는 데이터 신호에 기초하여 동작하는 복수의 발광소자들을 포함한다. The light emitting element array 127 includes a plurality of light emitting elements that operate based on a data signal.

전송소자들의 상태에 따라 발광소자들의 발광 조건이 결정된다. 전송소자들과 발광소자들은 1:1로 매칭된다. 임의의 발광소자가 발광하기 위해서는 발광소자에 대응하는 전송소자가 동작 대기 상태이어야 한다. 전송소자가 동작 대기 상태일 때, 발광소자로 입력되는 데이터 신호에 따라 발광소자의 점등여부가 결정된다. 전송소자들에 시작 신호가 입력되면, 전송소자들은 전송 신호에 따라 순차적으로 대기 상태가 된다.The light emitting conditions of the light emitting elements are determined according to the states of the transfer elements. Transmitting elements and light emitting elements are matched 1: 1. In order for an arbitrary light emitting element to emit light, a transmitting element corresponding to the light emitting element must be in a standby state for operation. Whether the light emitting element is turned on or not is determined according to the data signal input to the light emitting element when the transfer element is in the operation standby state. When a start signal is input to the transmission elements, the transmission elements are sequentially in a standby state according to the transmission signal.

제어부(110)는 발광소자 어레이(127)에 인가하는 데이터 신호를 이용하여 전송소자 어레이(126)에 시작 신호를 출력한다. 제어부(110)는 제어부(110)의 Φi 단자를 통해 전송소자 어레이(126)에 시작 신호를 출력한다. 또한, 제어부(110)는 시작 신호를 출력한 후에, Φi 단자를 통해 발광소자 어레이(127)에 데이터 신호를 출력한다.The control unit 110 outputs a start signal to the transfer element array 126 using a data signal applied to the light emitting element array 127. The control unit 110 outputs a start signal to the transfer element array 126 through the phi i terminal of the control unit 110. Further, after the control unit 110 outputs the start signal, the control unit 110 outputs the data signal to the light emitting element array 127 through the? I terminal.

전송소자 어레이(126)의 시작 신호 입력단(Φs 단자)과 발광소자 어레이의 데이터 신호 입력단(Φi 단자)은 제어부(110)의 하나의 출력단(Φi 단자)과 연결된다. 따라서 제어부(110)로부터 출력된 신호(Φi 신호)는 전송소자 어레이(126) 및 발광소자 어레이(127)로 동시에 입력된다. 따라서, 제어부(110)와 전송소자 어레이(126)의 시작 신호 입력단(Φs 단자)은 별도의 와이어로 연결되지 않는다.The start signal input terminal (? S terminal) of the transfer element array 126 and the data signal input terminal (? I terminal) of the light emitting element array are connected to one output terminal (? I terminal) of the controller 110. Accordingly, the signal (? I signal) output from the control unit 110 is simultaneously input to the transfer element array 126 and the light emitting element array 127. Therefore, the start signal input terminal (? S terminal) of the control unit 110 and the transfer element array 126 are not connected by a separate wire.

전송소자 어레이(126)는 복수의 전송소자들을 포함하고, 발광소자 어레이(127)는 복수의 발광소자들을 포함한다. 전송소자들은 시작 신호 및 전송 신호들(Φ1 및 Φ2 신호)에 의해 제어된다. 전송소자들은 시작 신호 및 전송 신호(Φ1)가 동시에 인가되면 동작하기 시작한다. 다시 말해서, 전송 신호(Φ1)가 인가되는 중에 전송소자 어레이(126)의 Φs 단자를 통해 시작 신호가 인가되면, 전송소자들은 동작하기 시작한다. 발광소자 어레이(127)는 데이터 신호 및 전송소자의 상태에 따라 점등된다.The transmission element array 126 includes a plurality of transmission elements, and the light emitting element array 127 includes a plurality of light emitting elements. The transmission elements are controlled by the start signal and the transmission signals (? 1 and? 2 signals). The transmission elements start operating when the start signal and the transmission signal? 1 are applied at the same time. In other words, when the start signal is applied through the terminal? S of the transfer element array 126 while the transfer signal? 1 is applied, the transfer elements start to operate. The light emitting element array 127 is turned on in accordance with the data signal and the state of the transmitting element.

전송 신호는 2개의 전위를 교대로 갖는 신호이다. 제1 전압이 하이 레벨의 전압이라고 할 때, 제2 전압은 로우 레벨의 전압이다. The transmission signal is a signal having two potentials alternately. When the first voltage is a high level voltage, the second voltage is a low level voltage.

시작 신호는 전송 신호(Φ1)와 상반된 레벨의 전압을 갖는다. 예를 들어, 전송 신호(Φ1)가 로우 레벨의 전압일 때, 시작 신호는 하이 레벨의 전압일 수 있다. 반대로, 전송 신호(Φ1)가 하이 레벨의 전압일 때, 시작 신호는 로우 레벨의 전압일 수 있다. 제어부(110)는 전송 신호들(Φ1, Φ2)의 주기에 따라, 시작 신호를 인가함으로써, 전송소자들의 동작을 제어할 수 있다.The start signal has a voltage level opposite to that of the transmission signal? 1. For example, when the transmission signal? 1 is a low level voltage, the start signal may be a high level voltage. Conversely, when the transmission signal? 1 is a high level voltage, the start signal may be a low level voltage. The control unit 110 can control the operation of the transmission elements by applying a start signal according to the period of the transmission signals? 1 and? 2.

도 6은 다른 실시 예에 따른 발광소자 어레이 모듈의 예시 블럭도이다. 도 6을 참조하면, 발광소자 어레이(127)의 Φi 단자와 전송소자 어레이(126)의 Φs 단자는 발광소자 어레이 칩(125) 내부에서 연결될 수 있다. 6 is an exemplary block diagram of a light emitting element array module according to another embodiment. 6, the? I terminal of the light emitting element array 127 and the? S terminal of the transmission element array 126 may be connected to each other within the light emitting element array chip 125.

도 7은 일 실시 예에 따른 발광소자 어레이 칩의 예시 도이다. 도 7을 참조하면, 시작 신호와 데이터 신호가 동일한 단자(Φi)를 통해 입력된다. 발광소자 어레이 칩(125)은 저항(Rs) 및 순방향으로 연결된 다이오드(Ds)를 포함한다. 발광소자 어레이 칩(125)의 Φi 단자로 시작 신호 및 데이터 신호가 입력된다. 시작 신호의 전압의 크기는 데이터 신호의 전압의 최대 크기와 동일할 수 있다. 시작 신호가 발광소자 어레이 칩(125)에 입력되기 이전에는 전송소자 또는 발광소자들은 동작하지 않는다.7 is an exemplary view of a light emitting element array chip according to an embodiment. Referring to FIG. 7, the start signal and the data signal are inputted through the same terminal? I. The light emitting element array chip 125 includes a resistor Rs and a diode Ds connected in a forward direction. A start signal and a data signal are input to the? I terminal of the light emitting element array chip 125. The magnitude of the voltage of the start signal may be equal to the maximum magnitude of the voltage of the data signal. Before the start signal is input to the light emitting element array chip 125, the transmitting element or the light emitting element does not operate.

이하에서는 전송소자들 및 발광 소자들의 동작을 설명한다.Hereinafter, the operation of the transfer elements and the light emitting elements will be described.

발광소자 어레이(127)는 복수의 발광 싸이리스터(thyristor)들을 포함하고, 전송소자 어레이(126)는 복수의 전송 싸이리스터들을 포함한다. 발광소자들은 발광 싸이리스터들일 수 있고, 전송소자들은 전송 싸이리스터들일 수 있다. 발광소자는 L1 내지 L256으로 표기되고, 전송소자는 T1 내지 T256으로 표기된다.The light emitting element array 127 includes a plurality of light emitting thyristors and the transmitting element array 126 includes a plurality of light emitting thyristors. The light emitting elements may be light emitting thyristors, and the transmitting elements may be transmit thyristors. The light emitting elements are denoted by L1 to L256, and the transmitting elements are denoted by T1 to T256.

싸이리스터는 PNPN junction 으로 이루어진 소자이며, 게이트(gate)를 포함한다. 도 7에서는 256개의 싸이리스터들이 하나의 발광소자 어레이 칩(125)에 포함된 경우를 나타내며, G1 내지 G256는 각각의 싸이리스터들의 게이트 단자를 나타낸다. 싸이리스터의 게이트에 일정한 크기 이상의 전압이 인가되면, 싸이리스터의 브레이크다운(breakdown) 전압이 낮아지므로 싸이리스터의 동작 전압이 낮아진다. 따라서, 싸이리스터의 게이트에 전압을 인가함으로써 더 낮은 구동 전압을 이용하여 싸이리스터를 동작시킬 수 있다.A thyristor is a device made of a PNPN junction, and includes a gate. In FIG. 7, 256 thyristors are included in one light emitting element array chip 125, and G1 to G256 represent the gate terminals of the respective thyristors. When a voltage equal to or greater than a certain magnitude is applied to the gate of the thyristor, the breakdown voltage of the thyristor is lowered so that the operating voltage of the thyristor is lowered. Therefore, by applying a voltage to the gate of the thyristor, the thyristor can be operated using a lower driving voltage.

시작 신호는 전송 싸이리스터(T1)의 게이트(G1)에 전압을 공급한다. 시작 신호는 다이오드(Ds)를 통해 게이트(G1)에 공급된다. 시작 신호와 함게 전송 신호(Φi)가 인가되면, 전송 싸이리스터(T1)이 동작한다. 이후에는 전송 싸이리스터들(T2 내지 T256)이 전송 신호들(Φ1 및 Φ2)에 따라 순차적으로 동작 상태가 된다.
The start signal supplies a voltage to the gate G1 of the transfer thyristor T1. The start signal is supplied to the gate G1 through the diode Ds. When the transmission signal? I is applied together with the start signal, the transmission thyristor T1 operates. Thereafter, the transfer thyristors T2 to T256 are sequentially operated according to the transfer signals? 1 and? 2.

전송 싸이리스터(T1)가 동작 상태일 때, 발광 싸이리스터(L1)은 발광할 수 있는 상태가 된다. 전송 싸이리스터(T1)의 게이트(G1)는 발광 싸이리스터(L1)의 게이트와 동일한 단자이다. 따라서, 전송 싸이리스터(T1)이 동작 상태가 되면, 발광 싸이리스터(L1)도 동작 상태가 된다. 발광 싸이리스터(L1)이 동작 상태일 때, Φi 단자로 입력된 데이터 신호에 따라 발광 싸이리스터(L1)은 발광한다.When the transfer thyristor T1 is in the operating state, the light-emitting thyristor L1 is in a state capable of emitting light. The gate G1 of the transfer thyristor T1 is the same terminal as the gate of the light-emitting thyristor L1. Therefore, when the transfer thyristor T1 is in the operating state, the light-emitting thyristor L1 is also in the operating state. When the light-emitting thyristor (L1) is in the operating state, the light-emitting thyristor (L1) emits light in accordance with the data signal input to the terminal Φi.

상기와 같은 과정을 반복함으로써, 순차적으로 전송 싸이리스터들(T1 내지 T256)은 동작 상태가 되고, 발광 싸이리스터들(L1 내지 L256)도 동작 상태가 되고, 발광 싸이리스터들은 순차적으로 발광하거나 발광하지 않는다.By repeating the above-described process, the transfer thyristors T1 to T256 sequentially operate, and the light-emitting thyristors L1 to L256 also operate, and the light-emitting thyristors sequentially emit light or emit light Do not.

시작 신호는 데이터 신호와 함께 Φi 단자를 통해 입력된다. 시작 신호는 저항(Rs) 및 다이오드(Ds)를 거쳐 전송 싸이리스터(T1)의 게이트(G1)에 인가된다. 시작 신호는 데이터 신호가 입력되기 전에 입력된다. 시작 신호는 전송 신호(Φ1)가 입력되는 중에 각각의 발광소자 어레이 칩(125)에 인가되고, 각각의 발광소자 어레이 칩(125)의 정렬 편차에 따라 입력되는 시점이 결정된다.
The start signal is input through the? I terminal together with the data signal. A start signal is applied to the gate G1 of the transfer thyristor T1 via the resistor Rs and the diode Ds. The start signal is input before the data signal is input. The start signal is applied to each light emitting element array chip 125 while the transmission signal? 1 is being input, and a time point at which the start signal is input according to the alignment deviation of each light emitting element array chip 125 is determined.

도 8은 제어부로부터 출력되는 신호들의 타이밍 도이다. 도 8을 참조하면, 제어부(110)는 별도의 시작 신호 없이 전송소자들을 구동할 수 있다. 8 is a timing diagram of signals output from the control unit. Referring to FIG. 8, the controller 110 may drive the transfer elements without a separate start signal.

도 8과 같이, 제어부(110)는 Φi 단자를 통해 하이 레벨의 전압을 유지한다. 제어부(110)는 하이 레벨의 전압을 유지하다가 데이터 신호를 출력할 수 있다. 제어부(110)는 제1 데이터 신호를 Φ1 신호가 로우 상태일 때 출력한다. 따라서, 발광소자 어레이 모듈(100)은 별도의 시작 신호를 인가하지 않고도 전송소자들을 구동할 수 있다.As shown in FIG. 8, the control unit 110 maintains a high level voltage through the? I terminal. The control unit 110 can output a data signal while maintaining a high level voltage. The control unit 110 outputs the first data signal when the? 1 signal is in a low state. Therefore, the light emitting element array module 100 can drive the transfer elements without applying a separate start signal.

제1 전송 신호(Φ1)는 홀수 번째 전송 싸이리스터들에 인가되는 신호이고, 제2 전송 신호(Φ2)는 짝수 번째 전송 싸이리스터들에 인가되는 신호이다.The first transmission signal? 1 is a signal applied to odd-numbered transmission thyristors, and the second transmission signal? 2 is a signal applied to even-numbered transmission thyristors.

제1 전송 신호(Φ1) 및 제2 전송 신호(Φ2)는 하이 레벨 및 로우 레벨의 2개의 전위를 갖는 신호이고, 교차로 하이 및 로우 상태가 된다. 제1 전송 신호(Φ1) 및 제2 전송 신호(Φ2)는 ta시간 동안 오버랩 된다. ta 시간 동안 오버랩 시키는 이유는 이전 전송 싸이리스터의 동작을 종료시키기 전에 다음 전송 싸이리스터를 동작 대기로 만들기 위함이다. tb는 발광소자의 안정적인 구동을 위해 정해진 시간이고, tw는 실제 발광소자가 동작하는 시간이다.
The first transmission signal PHI 1 and the second transmission signal PHI 2 are signals having two potentials of a high level and a low level, and become an intersection high and low states. The first transmission signal? 1 and the second transmission signal? 2 overlap for ta time. The reason for overlapping during the ta time is to make the next transfer thyristor into the standby state before terminating the operation of the previous transfer thyristor. tb is a predetermined time for stable driving of the light emitting element, and tw is a time at which the actual light emitting element operates.

도 9는 제어부로부터 출력되는 신호들의 타이밍 도 이다. 도 9를 참조하면, 제어부(110)는 별도의 시작 신호를 인가하여 발광소자 어레이 칩(125)을 개별적으로 제어할 수 있다.9 is a timing diagram of signals output from the control unit. Referring to FIG. 9, the controller 110 may separately control the light emitting device array chips 125 by applying a separate start signal.

도 9와 같이, 제어부(110)는 Φi 단자를 통해 데이터 신호를 출력하기 전에 시작 신호를 인가한다. 도 9에서 start라고 표기된 부분이 시작 신호에 해당한다. 제어부(110)는 데이터 신호를 출력하기 전에 하이 레벨의 전압을 일정 시간 유지함으로써 시작 신호를 인가할 수 있다. 다만, 제어부(110)는 전송 신호 Φ1 이 로우 상태일 때, 시작 신호를 인가한다. As shown in FIG. 9, the control unit 110 applies the start signal before outputting the data signal through the? I terminal. In Fig. 9, the portion indicated by start corresponds to the start signal. The control unit 110 may apply a start signal by maintaining a high level voltage for a predetermined time before outputting the data signal. However, the control unit 110 applies a start signal when the transmission signal? 1 is in a low state.

제어부(110)는 발광소자 어레이 칩(125)에 따라 시작 신호를 인가하는 시점을 결정할 수 있다. 발광소자 어레이 칩(125)들은 서로 다른 정렬 편차를 가지므로, 제어부(110)는 정렬 편차에 다라 시작 신호를 인가하는 시점을 결정한다. 또한, 시작 신호는 전송 신호 Φ1가 로우 레벨일 때 인가된다. 따라서, 제어부(110)는 전송 신호 Φ1의 주기만큼 지연(delay)된 시작 신호를 인가할 수 있다. The control unit 110 may determine a time point of applying the start signal according to the light emitting device array chip 125. [ Since the light emitting element array chips 125 have different alignment deviations, the controller 110 determines the timing of applying the start signal in accordance with the alignment deviation. Further, the start signal is applied when the transmission signal? 1 is low level. Accordingly, the controller 110 may apply a start signal delayed by the period of the transmission signal? 1.

예를 들어 설명하면, 전송 신호 Φ1의 하이 레벨 또는 로우 레벨의 지속 시간을 T라고 할 때, 제어부(110)는 2T 마다 시작 신호를 인가할 수 있다. 이와 관련하여 도 10 내지 도 12를 통해 상세히 설명한다.For example, when the duration of the high level or the low level of the transmission signal? 1 is T, the controller 110 can apply the start signal every 2T. This will be described in detail with reference to FIGS. 10 to 12. FIG.

시작 신호(Φs)는 제1 전송 신호(Φ1)가 로우 상태일 때 인가되고, 제1 전송 싸이리스터(T1)은 온(ON) 된다. 이때, 제어부(110)는 데이터 신호(Φi)를 이용하여 제1 발광 싸이리스터(L1)를 점등한다. 이후, 제1 전송 신호(Φ2)는 하이 상태가 되고, 제2 전송 신호(Φ2)가 로우 상태가 될 때, 제어부(110)는 데이터 신호(Φi)를 이용하여 제2 발광 싸이리스터(L2)를 점등한다. 상술한 방법을 시간 흐름에 따라 반복함으로써, 제어부(110)는 제1 내지 제256 발광 싸이리스터들(L1 내지 L256)을 점등할 수 있다.
The start signal? S is applied when the first transmission signal? 1 is in a low state, and the first transmission thyristor T1 is turned on. At this time, the control unit 110 lights up the first light emitting thyristor L1 using the data signal? I. When the second transmission signal? 2 goes to a low state, the controller 110 controls the second light emitting thyristor L2 using the data signal? I, . By repeating the above-described method according to time, the controller 110 can turn on the first to 256th light-emitting thyristors L1 to L256.

도 10 내지 12는 시작 신호를 인가하는 타이밍을 설명하기 위한 도면이다. 도 10 내지 12를 참조하면, 제어부(110)는 발광소자 어레이 칩(125)의 정렬 편차에 따라, 지연된 시작 신호 및 데이터 신호를 인가할 수 있다. 제어부(110)는 전송 신호 (Φ1)의 주기에 따라 지연된 시작 신호를 인가한다. 제어부(110)는 전송 신호(Φ1)가 로우 레벨일 때 하이 레벨의 시작 신호를 인가해야 하므로, 전송 신호(Φ1)가 로우가 되는 시점에 맞추어 시작 신호를 인가한다.
Figs. 10 to 12 are diagrams for explaining timing of applying a start signal. Fig. Referring to FIGS. 10 to 12, the controller 110 may apply a delayed start signal and a data signal in accordance with an alignment deviation of the light emitting element array chip 125. The control unit 110 applies a delayed start signal according to the period of the transmission signal? 1. The control unit 110 applies a start signal at a time point when the transmission signal? 1 becomes low because the start signal of a high level must be applied when the transmission signal? 1 is at a low level.

도 10은 지연 없이 시작 신호 및 데이터 신호를 인가하는 예를 도시하고 있다. start라고 표기된 하이 레벨의 신호가 시작 신호이며, 제어부(110)는 지연 없이 시작 신호를 인가한다. 다시 말해서, 제어부(110)는 전송 신호(Φ1)가 인가되는 시점에 시작 신호를 인가한다. 시작 신호가 인가된 이후에, 제어부(110)는 데이터 신호를 차례로 인가한다.
FIG. 10 shows an example of applying a start signal and a data signal without a delay. A high level signal indicated by start is a start signal, and the control unit 110 applies a start signal without delay. In other words, the control unit 110 applies the start signal at the time when the transmission signal? 1 is applied. After the start signal is applied, the controller 110 sequentially applies the data signal.

도 11은 2T 만큼 지연된 시작 신호 및 데이터 신호를 인가하는 예를 도시하고 있다. 제어부(110)는 발광소자 어레이 칩(125)의 정렬 편차를 보정하기 위해 2T 만큼 지연된 시간에 시작 신호 및 데이터 신호를 인가한다. 제어부(110)는 Φi 단자를 통해 시작 신호를 인가하기 때문에, 각각의 발광소자 어레이 칩(125)마다 개별적으로 시작 신호를 인가할 수 있다. 만약, 발광소자 어레이 칩(125)이 2T의 정렬 편차가 존재하는 경우, 제어부(110)는 2T 지연된 시간에 시작 신호를 인가할 수 있다.FIG. 11 shows an example of applying a start signal and a data signal delayed by 2T. The controller 110 applies a start signal and a data signal at a time delayed by 2T in order to correct misalignment of the light emitting element array chip 125. [ Since the control unit 110 applies the start signal through the? I terminal, the start signal can be individually applied to each of the light emitting element array chips 125. If the light emitting element array chip 125 has an alignment deviation of 2T, the controller 110 may apply a start signal at a time delayed by 2T.

도 12는 4T 만큼 지연된 시작 신호 및 데이터 신호를 인가하는 예를 도시하고 있다. 제어부(110)는 발광소자 어레이 칩(125)의 정렬 편차를 보정하기 위해 4T 만큼 지연된 시간에 시작 신호 및 데이터 신호를 인가한다.12 shows an example of applying a start signal and a data signal delayed by 4T. The controller 110 applies a start signal and a data signal at a time delayed by 4T in order to correct misalignment of the light emitting element array chip 125. [

도 10 내지 12에서는 지연 시간이 0 내지 4T 인 경우를 예를 들어 설명하였으나, 지연 시간은 발광소자 어레이 칩(125)의 정렬 편차에 따라 달라질 수 있다. 또한, 정렬 편차를 보정하기 위한 시간이 2T의 배수에 해당하지 않는 경우, 제어부(110)는 정렬 편차를 보정하기 위한 시간과 가장 근접한 2T의 배수를 지연 시간으로 결정하고, 결정된 지연 시간에 따라 시작 신호를 인가할 수 있다.
In FIGS. 10 to 12, the case where the delay time is 0 to 4T has been described as an example, but the delay time may be changed according to the alignment deviation of the light emitting element array chip 125. If the time for correcting the alignment deviation does not correspond to a multiple of 2T, the control unit 110 determines a delay time as a multiple of 2T closest to the time for correcting the alignment deviation, A signal can be applied.

도 13은 발광소자 어레이 칩의 정렬 편차를 보정하는 것을 나타내는 도면이다. 공정 과정에서 발광소자 어레이 칩(125)들의 위치가 정확하게 배열되지 않을 수 있다. 따라서, 발광소자 어레이 칩(125)들의 오프셋(offset)을 보정해줄 필요가 있다.13 is a view showing correction of the misalignment of the light emitting element array chip. The positions of the light emitting element array chips 125 may not be accurately arranged in the process. Therefore, it is necessary to correct the offset of the light emitting element array chips 125.

제1 발광소자 어레이 칩(1301)을 기준으로 제2 발광소자 어레이 칩(1302)은 2 dot의 오프셋이 발생하였고, 제3 발광소자 어레이 칩(1303)은 4dot의 오프셋이 발생하였고, 제4 발광소자 어레이 칩(1304)는 6 dot의 오프셋이 발생하였다.An offset of 2 dots occurred in the second light emitting device array chip 1302 with respect to the first light emitting device array chip 1301, an offset of 4 dots occurred in the third light emitting device array chip 1303, The element array chip 1304 has an offset of 6 dots.

제어부(110)는 오프셋에 따라 데이터의 인가 시점을 조절한다. 제어부(110)는 제1 내지 제4 발광소자 어레이 칩들(1301 내지 1304)의 오프셋을 확인하고, 오프셋에 대응되는 지연 시간을 결정한다. 제어부(110)는 제2 발광소자 어레이 칩(1302)에 데이터 신호를 인가할 때, 2T 만큼의 시간을 보상하여 데이터 신호를 인가한다. 제어부(110)는 제3 발광소자 어레이 칩(1303)에 데이터 신호를 인가할 때, 4T 만큼의 시간을 보상하여 데이터 신호를 인가한다. 제어부(110)는 제4 발광소자 어레이 칩(1304)에 데이터 신호를 인가할 때, 6T 만큼의 시간을 보상하여 데이터 신호를 인가한다.The control unit 110 adjusts the application time point of the data according to the offset. The controller 110 checks the offsets of the first to fourth light emitting device array chips 1301 to 1304 and determines a delay time corresponding to the offset. When applying the data signal to the second light emitting device array chip 1302, the controller 110 compensates for the time of 2T and applies the data signal. When applying the data signal to the third light emitting device array chip 1303, the controller 110 compensates for the time of 4T and applies the data signal. When applying the data signal to the fourth light emitting device array chip 1304, the control unit 110 compensates for the time of 6T and applies the data signal.

제어부(110)와 제1 내지 제4 발광소자 어레이 칩들(1301 내지 1304)는 데이터 라인이 개별적으로 연결되어 있으므로, 제어부(110)는 데이터 신호를 각각의 발광소자 어레이 칩들(1301 내지 1304)에 인가하는 시점을 결정할 수 있다. 따라서, 제어부(110)는 제1 내지 제4 발광소자 어레이 칩들(1301 내지 1304) 각각에 대해 지연 시간을 결정하여, 결정된 지연 시간에 따라 데이터 신호를 인가하는 시점을 조절할 수 있다. 또한, 지연 시간은 공정 과정에서 미리 결정되어 메모리에 저장되어 있을 수 있으며, 제어부(110)는 메모리에 저장된 발광소자 어레이 칩(125)들의 지연 시간을 참조하여 데이터 신호를 인가할 수 있다.
Since the data lines are individually connected to the control unit 110 and the first to fourth light emitting device array chips 1301 to 1304, the control unit 110 applies a data signal to each of the light emitting device array chips 1301 to 1304 Can be determined. Accordingly, the control unit 110 can determine the delay time for each of the first to fourth light emitting device array chips 1301 to 1304, and adjust the timing of applying the data signal according to the determined delay time. In addition, the delay time may be predetermined in the process and stored in the memory, and the control unit 110 may apply the data signal with reference to the delay time of the light emitting element array chips 125 stored in the memory.

도 14는 일 실시 예에 따른 발광소자 어레이 칩을 제어하는 방법의 순서도이다. 14 is a flowchart of a method of controlling a light emitting device array chip according to an embodiment.

1410단계에서, 제어부(110)는 인쇄 데이터를 수신한다. 인쇄 데이터는 CPU 또는 PC(50)등으로부터 수신된다. 인쇄 데이터는 화상형성장치가 인쇄하고자 하는 이미지에 대한 데이터이다. In step 1410, the control unit 110 receives print data. The print data is received from the CPU or the PC 50 or the like. The print data is data on an image to be printed by the image forming apparatus.

1420단계에서, 제어부(110)는 데이터 라인을 통해 발광소자 어레이 칩들 각각에 시작 신호를 인가한다. 제어부(110)는 발광소자 어레이 칩(125)들의 발광소자 어레이(127)에 인가하는 신호를 이용하여 전송소자 어레이(126)에 시작 신호를 인가한다. In step 1420, the controller 110 applies a start signal to each of the light emitting element array chips through the data line. The control unit 110 applies a start signal to the transfer element array 126 using a signal applied to the light emitting element array 127 of the light emitting element array chips 125.

제어부(110)는 발광소자 어레이 칩(125)들에 개별적으로 시작 신호를 인가하여 발광소자 어레이 칩(125)들의 동작 시점을 제어한다. 칩 어레이(120)는 복수의 발광소자 어레이 칩(125)들을 포함한다. 제어부(110)는 각각의 발광소자 어레이 칩(125)들에 시작 신호를 인가하는 시점을 다르게 할 수 있다.The control unit 110 individually controls the operation timing of the light emitting device array chips 125 by applying a start signal to the light emitting device array chips 125 individually. The chip array 120 includes a plurality of light emitting device array chips 125. The control unit 110 may change the timing of applying the start signal to each of the light emitting device array chips 125. [

제어부(110)는 발광소자 어레이 칩(125)들의 주주사 방향에 대한 정렬 편차에 따라, 발광소자 어레이 칩(125)들에 시작 신호를 인가하는 타이밍을 조절하여 정렬 편차를 보상한다. 발광소자 어레이 칩(125)들 사이에는 정렬 편차가 존재하며, 제어부(110)는 정렬 편차를 보상하기 위해 발광소자 어레이 칩(125)들의 동작 시점을 조절한다. 다시 말해서, 제어부(110)는 발광소자 어레이 칩(125)들에 입력하는 시작 신호의 타이밍을 조절하여 노광 타이밍을 조절하여, 주주사 방향의 이미지를 보정한다.The controller 110 adjusts the timing of applying the start signal to the light emitting element array chips 125 according to the misalignment of the light emitting element array chips 125 with respect to the main scanning direction to compensate for the misalignment. There is an alignment deviation between the light emitting element array chips 125. The controller 110 adjusts the operation timing of the light emitting element array chips 125 to compensate for misalignment. In other words, the control unit 110 adjusts the exposure timing by adjusting the timing of the start signal input to the light emitting element array chips 125, thereby correcting the image in the main scanning direction.

제어부(110)는 발광소자 어레이(127)에 이미지를 나타내는 데이터 신호를 전송한다. 데이터 신호는 발광소자들의 점등 여부를 나타내는 신호이다.The control unit 110 transmits a data signal representing an image to the light emitting device array 127. The data signal is a signal indicating whether the light emitting elements are lit or not.

1430단계에서, 제어부(110)는 시작 신호가 인가된 후에, 데이터 라인을 통해 발광소자 어레이 칩들 각각에 데이터 신호를 인가한다. 시작 신호가 인가되어 전송소자들이 동작을 시작한 이후에, 제어부(110)는 데이터 신호를 발광소자 어레이에 인가한다.
In step 1430, the control unit 110 applies a data signal to each of the light emitting element array chips through the data line after the start signal is applied. After the start signal is applied and the transfer elements start to operate, the controller 110 applies the data signal to the light emitting element array.

도 15는 부가 신호를 인가하여 전송소자의 동작을 제어 방법을 설명하기 위한 타이밍 도이다. 도 15를 참조하면, 제어부(110)는 발광소자를 일정시간(ton) 동안 발광시키는 부가 신호를 인가할 수 있다. 15 is a timing chart for explaining a method of controlling the operation of a transmitting element by applying an additional signal. Referring to FIG. 15, the controller 110 may apply an additional signal for emitting light for a predetermined time (ton).

부가 신호는 발광소자를 발광시키기 위한 신호이며, ton 시간 동안 데이터 라인을 통해 인가된다. Ton 사간은 수 nano second 정도의 아주 짧은 시간일 수 있다. 또한, 부가 신호는 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 인가될 수 있다. 하이 레벨에서 로우 레벨로 변하는 시점이란 전송 신호가 하이 전압에서 로우 전압으로 낮아지는 시점일 수 있다. 부가 신호는 전송 신호(Φ1)가 하이 레벨에서 로우 레벨이 되는 시점에 인가되거나, 전송 신호(Φ2)가 하이 레벨에서 로우 레벨이 되는 시점에 인가될 수 있다. 또한, 부가 신호는 전송 신호들(Φ1, Φ2)이 하이 레벨에서 로우 레벨이 되는 시점들에 모두 인가될 수 있다. 도 15에서는 전송 신호(Φ1)가 하이 레벨에서 낮아지기 시작하는 시점과 부가 신호가 인가되는 시점이 일치하는 것을 도시하고 있으나, 반드시 일치해야 하는 것은 아니다. The additional signal is a signal for causing the light emitting element to emit light, and is applied through the data line for ton time. Ton time can be as short as a few nanoseconds. Further, the additional signal can be applied at the time when the transmission signal changes from the high level to the low level. The time point from the high level to the low level may be a time point at which the transmission signal is lowered from the high voltage to the low voltage. The additional signal may be applied at a time point when the transmission signal? 1 changes from a high level to a low level, or may be applied when the transmission signal? 2 changes from a high level to a low level. Further, the additional signal can be applied to all of the time points at which the transmission signals? 1 and? 2 become a high level to a low level. Although FIG. 15 shows that the time point at which the transmission signal? 1 starts to be lowered from the high level coincides with the time point at which the additional signal is applied, it does not necessarily coincide.

제어부(110)는 부가 신호에 의해 감광체 드럼에 잠상이 생기지 않도록 부가 신호를 인가하는 시간을 결정하고, 결정된 시간(ton) 동안 부가 신호를 인가한다. 부가 신호에 의해 발광소자가 발광하지만, 감광체 드럼에 잠상이 생기지는 않는다. 즉, 제어부(110)는 발광소자가 발광하여도 감광체 드럼에 잠상이 생기지 않을 정도의 시간을 결정하여, 부가 신호를 결정된 시간(ton) 동안 인가한다.The control unit 110 determines the time for applying the additional signal so that the latent image is not formed on the photosensitive drum by the additional signal, and applies the additional signal for the determined time (ton). The light emitting element emits light by the additional signal, but the latent image does not occur on the photosensitive drum. That is, the control unit 110 determines a time period during which the latent image is not formed on the photosensitive drum even if the light emitting device emits light, and applies the additional signal for a predetermined time (ton).

도 7을 참조하면, 발광소자들(L1 내지 L256)의 게이트는 전송소자들(T1 내지 T256)의 게이트와 연결되어 있기 때문에, 발광소자들(L1 내지 L256)의 동작은 전송소자들(T1 내지 T256)에 영향을 미친다. 따라서, 전송소자들(T1 내지 T256)에 인가되는 전송 신호들(Φ1, Φ2)이 하이 레벨에서 로우 레벨이 되는 시점에 발광소자들(L1 내지 L256)에 부가 신호를 인가함으로써, 전송소자들(T1 내지 T256)의 동작에 영향을 줄 수 있다. 발광소자가 발광하면 발광소자의 게이트의 전위가 3.3V(Vcc)가 되고, 발광한 발광소자와 연결된 전송소자의 게이트 전위도 3.3V가 된다. 전송소자의 게이트 전위는 다음 전송소자로 순차적으로 전달되고 다음 전송소자의 게이트 전위는 약 1.8V가 된다. 다음 전송소자로 전위가 전달되는 때, 발광소자는 전송소자의 보조 역할을 한다.7, since the gates of the light emitting elements L1 to L256 are connected to the gates of the transfer elements T1 to T256, the operation of the light emitting elements L1 to L256 is the same as that of the transfer elements T1 to L256. T256). Therefore, by applying the additional signal to the light emitting elements L1 to L256 at the time when the transmission signals? 1 and? 2 applied to the transmission elements T1 to T256 become a low level at a high level, Lt; RTI ID = 0.0 > T1-T256. ≪ / RTI > When the light emitting element emits light, the potential of the gate of the light emitting element becomes 3.3 V (Vcc), and the gate potential of the light emitting element connected to the light emitting element becomes 3.3 V. The gate potential of the transfer element is sequentially transferred to the next transfer element, and the gate potential of the next transfer element is about 1.8V. When a potential is transferred to the next transfer element, the light emitting element plays a role of an auxiliary element of the transfer element.

전송소자의 동작을 보조하는 또 다른 방법은 전송소자들 각각의 게이트 전압이 첫 번째 전송소자의 게이트 전압보다 크게한다. 다시 말해서, VG2, VG3, VG4,...VG256 > VG1이 되도록, 전송소자의 애노드(anode)에 전송 신호의 하이 레벨의 전압보다 높은 전압을 인가한다.
Another method of assisting the operation of the transfer element is to make the gate voltage of each of the transfer elements larger than the gate voltage of the first transfer element. In other words, a voltage higher than the high level of the transmission signal is applied to the anode of the transfer element so that VG2, VG3, VG4, ... VG256> VG1.

도 15를 참조하면, 데이터 신호만 인가되는 경우, 전송 신호들(Φ1, Φ2)에 따라 발광소자의 온/오프를 나타내는 신호만 발광소자들에 인가된다. t1 또는 t2 시간 동안 로우 레벨의 전압이 인가되는 것은 발광소자를 온 시키는 데이터 신호이다. t1 및 t2의 길이에 따라 발광소자가 발광하는 시간이 달라지며, 발광하는 시간이 길어질수록 감광체 드럼에 형성되는 잠상의 크기가 커진다.Referring to FIG. 15, when only a data signal is applied, only a signal indicating on / off of the light emitting device is applied to the light emitting devices according to the transmission signals? 1 and? 2. The application of the low level voltage for t1 or t2 is a data signal that turns on the light emitting element. the time for the light emitting device to emit light varies according to the length of t1 and t2, and the longer the time for light emission, the larger the size of the latent image formed on the photosensitive drum.

데이터 신호 및 부가 신호가 인가되는 경우, 전송 신호들(Φ1, Φ2)의 변화에 따라 부가 신호가 발광소자들에 인가된다. 부가 신호는 데이터 신호가 인가되기 전 또는 후에 인가될 수 있다.
When a data signal and an additional signal are applied, an additional signal is applied to the light emitting elements in accordance with the change of the transmission signals? 1 and? 2. The additional signal may be applied before or after the data signal is applied.

도 16은 부가 신호를 인가하여 전송소자의 동작을 제어 방법을 설명하기 위한 타이밍 도이다. 도 16는 데이터 신호가 OFF인 경우, 제어부(110)가 부가 신호를 인가하는 예를 나타낸다.16 is a timing chart for explaining a method of controlling the operation of a transmission element by applying an additional signal. 16 shows an example in which the control unit 110 applies the additional signal when the data signal is OFF.

도 16의 경우, 데이터 신호가 OFF인 경우를 도시한다. 따라서, 데이터 신호는 계속 하이 레벨의 전압을 유지한다.16, the case where the data signal is OFF is shown. Therefore, the data signal maintains a high level voltage continuously.

제어부(110)는 데이터 신호가 OFF인 경우, 부가 신호를 추가로 인가할 수 있다. 다시 말해서, 제어부(110)는 전송 신호들(Φ1, Φ2)이 하이 레벨에서 로우 레벨이 되는 시점에 부가 신호를 인가할 뿐 아니라, 전송 신호들(Φ1, Φ2)이 로우 레벨을 유지하고 있는 시간 동안에도 부가 신호가 인가할 수 있다. When the data signal is OFF, the control unit 110 can further apply the additional signal. In other words, the control unit 110 not only applies the additional signal at the time when the transmission signals? 1 and? 2 become the low level at the high level, but also the time when the transmission signals? 1 and? The additional signal can be applied.

도 16에서는 전송 신호들(Φ1, Φ2)이 로우 레벨을 유지하고 있는 시간 동안 각각 한번의 부가 신호가 추가로 인가되는 것을 도시하고 있으나, 부가 신호는 2회 이상 인가될 수도 있다. 또한, 부가 신호가 사각 펄스 형태로 도시되어 있으나, 부가 신호는 삼각 펄스 등 다양한 형태로 인가될 수 있다. Although FIG. 16 shows that one additional signal is additionally applied during the time that the transmission signals? 1 and? 2 are held at a low level, the additional signal may be applied more than once. Also, although the additional signal is shown in the form of a square pulse, the additional signal may be applied in various forms such as a triangular pulse.

도 17은 일 실시 예에 따른 발광소자 어레이 칩들을 제어하는 방법을 설명하기 위한 순서도이다.17 is a flowchart illustrating a method of controlling light emitting element array chips according to an embodiment.

1710단계에서 제어부(110)는 인쇄 데이터를 수신한다. In step 1710, the control unit 110 receives print data.

1720단계에서, 제어부(110)는 전송소자 어레이(126)를 동작시키는 전송 신호를 인가한다. 전송 신호는 홀수 번째 전송소자들을 동작시키는 제1 전송 신호(Φ1) 및 짝수 번째 전송소자들을 동작시키는 제2 전송 신호(Φ2)를 나타낸다. In step 1720, the control unit 110 applies a transmission signal for operating the transmission element array 126. The transmission signal represents a first transmission signal? 1 for operating the odd-numbered transmission elements and a second transmission signal? 2 for operating the even-numbered transmission elements.

1730단계에서, 제어부(110)는 발광소자 어레이(127)를 동작시키는 데이터 신호 및 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 발광소자를 발광시키는 부가 신호를 인가한다. 또한, 제어부(110)는 데이터 신호가 OFF인 경우, 데이터 신호가 인가되는 시간 중에 부가 신호를 추가로 인가한다.
In step 1730, the control unit 110 applies a data signal for operating the light emitting element array 127 and an additional signal for causing the light emitting element to emit light when the transmission signal changes from the high level to the low level. In addition, when the data signal is OFF, the controller 110 further applies the additional signal during the time when the data signal is applied.

본 실시 예들에 따른 장치는 프로세서, 프로그램 데이터를 저장하고 실행하는 메모리, 디스크 드라이브와 같은 영구 저장부(permanent storage), 외부 장치와 통신하는 통신 포트, 터치 패널, 키(key), 버튼 등과 같은 사용자 인터페이스 장치 등을 포함할 수 있다. 소프트웨어 모듈 또는 알고리즘으로 구현되는 방법들은 상기 프로세서상에서 실행 가능한 컴퓨터가 읽을 수 있는 코드들 또는 프로그램 명령들로서 컴퓨터가 읽을 수 있는 기록 매체 상에 저장될 수 있다. 여기서 컴퓨터가 읽을 수 있는 기록 매체로 마그네틱 저장 매체(예컨대, ROM(read-only memory), RAM(random-access memory), 플로피 디스크, 하드 디스크 등) 및 광학적 판독 매체(예컨대, 시디롬(CD-ROM), 디브이디(DVD: Digital Versatile Disc)) 등이 있다. 컴퓨터가 읽을 수 있는 기록 매체는 네트워크로 연결된 컴퓨터 시스템들에 분산되어, 분산 방식으로 컴퓨터가 판독 가능한 코드가 저장되고 실행될 수 있다. 매체는 컴퓨터에 의해 판독가능하며, 메모리에 저장되고, 프로세서에서 실행될 수 있다. An apparatus according to the present embodiments may include a processor, a memory for storing and executing program data, a permanent storage such as a disk drive, a communication port for communicating with an external device, a user such as a touch panel, a key, Interface devices, and the like. Methods implemented with software modules or algorithms may be stored on a computer readable recording medium as computer readable codes or program instructions executable on the processor. Here, the computer-readable recording medium may be a magnetic storage medium such as a read-only memory (ROM), a random-access memory (RAM), a floppy disk, a hard disk, ), And a DVD (Digital Versatile Disc). The computer-readable recording medium may be distributed over networked computer systems so that computer readable code can be stored and executed in a distributed manner. The medium is readable by a computer, stored in a memory, and executable on a processor.

본 실시 예는 기능적인 블록 구성들 및 다양한 처리 단계들로 나타내어질 수 있다. 이러한 기능 블록들은 특정 기능들을 실행하는 다양한 개수의 하드웨어 또는/및 소프트웨어 구성들로 구현될 수 있다. 예를 들어, 실시 예는 하나 이상의 마이크로프로세서들의 제어 또는 다른 제어 장치들에 의해서 다양한 기능들을 실행할 수 있는, 메모리, 프로세싱, 로직(logic), 룩 업 테이블(look-up table) 등과 같은 직접 회로 구성들을 채용할 수 있다. 구성 요소들이 소프트웨어 프로그래밍 또는 소프트웨어 요소들로 실행될 수 있는 것과 유사하게, 본 실시 예는 데이터 구조, 프로세스들, 루틴들 또는 다른 프로그래밍 구성들의 조합으로 구현되는 다양한 알고리즘을 포함하여, C, C++, 자바(Java), 어셈블러(assembler) 등과 같은 프로그래밍 또는 스크립팅 언어로 구현될 수 있다. 기능적인 측면들은 하나 이상의 프로세서들에서 실행되는 알고리즘으로 구현될 수 있다. 또한, 본 실시 예는 전자적인 환경 설정, 신호 처리, 및/또는 데이터 처리 등을 위하여 종래 기술을 채용할 수 있다. “매커니즘”, “요소”, “수단”, “구성”과 같은 용어는 넓게 사용될 수 있으며, 기계적이고 물리적인 구성들로서 한정되는 것은 아니다. 상기 용어는 프로세서 등과 연계하여 소프트웨어의 일련의 처리들(routines)의 의미를 포함할 수 있다.This embodiment may be represented by functional block configurations and various processing steps. These functional blocks may be implemented in a wide variety of hardware and / or software configurations that perform particular functions. For example, embodiments may include integrated circuit components such as memory, processing, logic, look-up tables, etc., that may perform various functions by control of one or more microprocessors or other control devices Can be employed. Similar to how components may be implemented with software programming or software components, the present embodiments may be implemented in a variety of ways, including C, C ++, Java (" Java), an assembler, and the like. Functional aspects may be implemented with algorithms running on one or more processors. In addition, the present embodiment can employ conventional techniques for electronic environment setting, signal processing, and / or data processing. Terms such as "mechanism", "element", "means", "configuration" may be used broadly and are not limited to mechanical and physical configurations. The term may include the meaning of a series of routines of software in conjunction with a processor or the like.

본 실시 예에서 설명하는 특정 실행들은 예시들로서, 어떠한 방법으로도 기술적 범위를 한정하는 것은 아니다. 명세서의 간결함을 위하여, 종래 전자적인 구성들, 제어 시스템들, 소프트웨어, 상기 시스템들의 다른 기능적인 측면들의 기재는 생략될 수 있다. 또한, 도면에 도시된 구성 요소들 간의 선들의 연결 또는 연결 부재들은 기능적인 연결 및/또는 물리적 또는 회로적 연결들을 예시적으로 나타낸 것으로서, 실제 장치에서는 대체 가능하거나 추가의 다양한 기능적인 연결, 물리적인 연결, 또는 회로 연결들로서 나타내어질 수 있다. The specific implementations described in this embodiment are illustrative and do not in any way limit the scope of the invention. For brevity of description, descriptions of conventional electronic configurations, control systems, software, and other functional aspects of such systems may be omitted. Also, the connections or connecting members of the lines between the components shown in the figures are illustrative of functional connections and / or physical or circuit connections, which may be replaced or additionally provided by a variety of functional connections, physical Connection, or circuit connections.

본 명세서(특히 특허청구범위에서)에서 “상기”의 용어 및 이와 유사한 지시 용어의 사용은 단수 및 복수 모두에 해당하는 것일 수 있다. 또한, 범위(range)를 기재한 경우 상기 범위에 속하는 개별적인 값을 포함하는 것으로서(이에 반하는 기재가 없다면), 상세한 설명에 상기 범위를 구성하는 각 개별적인 값을 기재한 것과 같다. 마지막으로, 방법을 구성하는 단계들에 대하여 명백하게 순서를 기재하거나 반하는 기재가 없다면, 상기 단계들은 적당한 순서로 행해질 수 있다. 반드시 상기 단계들의 기재 순서에 한정되는 것은 아니다. 모든 예들 또는 예시적인 용어(예들 들어, 등등)의 사용은 단순히 기술적 사상을 상세히 설명하기 위한 것으로서 특허청구범위에 의해 한정되지 않는 이상 상기 예들 또는 예시적인 용어로 인해 범위가 한정되는 것은 아니다. 또한, 당업자는 다양한 수정, 조합 및 변경이 부가된 특허청구범위 또는 그 균등물의 범주 내에서 설계 조건 및 팩터에 따라 구성될 수 있음을 알 수 있다.In this specification (particularly in the claims), the use of the terms " above " and similar indication words may refer to both singular and plural. In addition, when a range is described, it includes the individual values belonging to the above range (unless there is a description to the contrary), and the individual values constituting the above range are described in the detailed description. Finally, if there is no explicit description or contradiction to the steps constituting the method, the steps may be performed in an appropriate order. It is not necessarily limited to the description order of the above steps. The use of all examples or exemplary terms (e. G., The like) is merely intended to be illustrative of technical ideas and is not to be limited in scope by the examples or the illustrative terminology, except as by the appended claims. It will also be appreciated by those skilled in the art that various modifications, combinations, and alterations may be made depending on design criteria and factors within the scope of the appended claims or equivalents thereof.

100: 발광소자 어레이 모듈
110: 제어부
120: 칩 어레이
125: 발광소자 어레이 칩
100: light emitting element array module
110:
120: chip array
125: Light emitting element array chip

Claims (14)

인쇄 데이터를 수신하여 동작하는 제어부; 및
상기 제어부로부터 신호를 수신하여 동작하는 발광소자 어레이 칩들을 포함하되,
상기 발광소자 어레이 칩들은 각각의 데이터 라인을 통해 상기 제어부와 연결되고,
상기 제어부는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따라 시작 신호 및 데이터 신호를 입력하는 시점을 조절하여 상기 발광소자 어레이 칩들 각각의 동작 시점을 제어하는 발광소자 어레이 모듈.
A control unit operable to receive print data; And
And a light emitting element array chip which operates by receiving a signal from the control unit,
Wherein the light emitting element array chips are connected to the control unit through respective data lines,
Wherein the control unit controls the operation timing of each of the light emitting device array chips by adjusting a timing of inputting a start signal and a data signal according to an alignment deviation of each of the light emitting device array chips.
제 1 항에 있어서,
상기 제어부는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따른 지연 시간에 상기 발광소자 어레이 칩들 각각에 상기 시작 신호 및 상기 데이터 신호를 인가하여 정렬 편차를 보상하는 것을 특징으로 하는 발광소자 어레이 모듈.
The method according to claim 1,
Wherein the controller compensates for misalignment by applying the start signal and the data signal to each of the light emitting element array chips at a delay time corresponding to an alignment deviation of each of the light emitting element array chips.
제 2 항에 있어서,
상기 지연 시간은 상기 발광소자 어레이 칩들에 인가되는 전송 신호의 주기의 배수인 것을 특징으로 하는 발광소자 어레이 모듈.
3. The method of claim 2,
Wherein the delay time is a multiple of a period of a transmission signal applied to the light emitting element array chips.
제 1 항에 있어서,
상기 제어부는 상기 데이터 라인을 통해 상기 전송소자 어레이를 동작시키는 상기 시작 신호를 인가하는 것을 특징으로 하는 발광소자 어레이 모듈.
The method according to claim 1,
Wherein the control unit applies the start signal for operating the transmission element array through the data line.
제 1 항에 있어서,
상기 발광소자 어레이 칩들은 전송소자 어레이 및 발광소자 어레이를 포함하고,
상기 데이터 라인과 상기 전송소자 어레이의 시작 신호 입력단은 병렬로 연결되는 것을 특징으로 하는 발광소자 어레이 모듈.
The method according to claim 1,
Wherein the light emitting element array chips include a transmission element array and a light emitting element array,
Wherein the data line and the start signal input terminal of the transmission element array are connected in parallel.
제 1 항에 있어서,
상기 발광소자 어레이 칩들의 동작 시점에 대한 정보가 저장된 메모리를 더 포함하는 발광소자 어레이 모듈.
The method according to claim 1,
And a memory for storing information on the operation timing of the light emitting element array chips.
인쇄 데이터를 수신하는 단계;
데이터 라인을 통해 발광소자 어레이 칩들 각각에 시작 신호를 인가하는 단계; 및
상기 시작 신호가 인가된 후에, 상기 데이터 라인을 통해 상기 발광소자 어레이 칩들 각각에 데이터 신호를 인가하는 단계를 포함하고,
상기 시작 신호를 인가하는 단계는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따른 상기 발광소자 어레이 칩들 각각의 동작 시점에 상기 시작 신호를 인가하는 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
Receiving print data;
Applying a start signal to each of the light emitting element array chips through a data line; And
And applying a data signal to each of the light emitting element array chips through the data line after the start signal is applied,
Wherein the step of applying the start signal applies the start signal at an operation timing of each of the light emitting element array chips according to an alignment deviation of each of the light emitting element array chips.
제 7 항에 있어서,
상기 시작 신호를 인가하는 단계는 상기 발광소자 어레이 칩들 각각의 정렬 편차에 따른 지연 시간에 상기 발광소자 어레이 칩들 각각에 상기 시작 신호를 인가하여 정렬 편차를 보상하는 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
8. The method of claim 7,
Wherein the step of applying the start signal compensates an alignment deviation by applying the start signal to each of the light emitting element array chips at a delay time corresponding to an alignment deviation of each of the light emitting element array chips. How to.
제 8 항에 있어서,
상기 지연 시간은 상기 발광소자 어레이 칩들에 인가되는 전송 신호의 주기의 배수인 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
9. The method of claim 8,
Wherein the delay time is a multiple of a period of a transmission signal applied to the light emitting device array chips.
제 7 항에 있어서,
상기 시작 신호는 상기 데이터 신호의 하이 레벨과 동일한 크기의 전압인 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
8. The method of claim 7,
Wherein the start signal is a voltage having the same magnitude as the high level of the data signal.
화상형성장치에 포함된 발광소자 어레이 칩들을 제어하는 방법에 있어서,
인쇄 데이터를 수신하는 단계;
전송소자 어레이를 동작 시키는 전송 신호를 인가하는 단계;
발광소자 어레이를 동작 시키는 데이터 신호를 인가하는 단계; 및
상기 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 상기 발광소자를 발광 시키는 부가 신호를 인가하는 단계를 포함하는 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
A method of controlling light emitting element array chips included in an image forming apparatus,
Receiving print data;
Applying a transfer signal to operate the transfer element array;
Applying a data signal to operate the light emitting element array; And
And applying an additional signal for causing the light emitting element to emit light when the transmission signal changes from a high level to a low level.
제 11 항에 있어서, 상기 부가 신호를 인가하는 단계는,
상기 부가 신호에 의해 감광체 드럼에 잠상이 생기지 않도록 상기 부가 신호를 인가하는 시간을 결정하고, 상기 결정된 시간 동안 상기 부가 신호를 인가하는 것을 특징으로 하는 발광소자 어레이 칩들을 제어하는 방법.
12. The method of claim 11, wherein applying the additional signal comprises:
Wherein the control unit determines the time for applying the additional signal so that the latent image is not formed on the photosensitive drum by the additional signal, and applies the additional signal for the determined time.
화상형성장치에 포함된 발광소자 어레이 모듈에 있어서,
발광소자 어레이 및 전송소자 어레이를 포함하는 발광소자 어레이 칩; 및
인쇄 데이터를 수신하여, 전송소자 어레이를 동작 시키는 전송 신호를 인가하고, 발광소자 어레이를 동작 시키는 데이터 신호를 인가하는 제어부를 포함하고,
상기 제어부는 상기 전송 신호가 하이 레벨에서 로우 레벨로 변하는 시점에 상기 발광소자를 발광 시키는 부가 신호를 인가하는 것을 특징으로 하는 발광소자 어레이 모듈.
In the light emitting element array module included in the image forming apparatus,
A light emitting element array chip including a light emitting element array and a transfer element array; And
And a control section for receiving the print data and applying a transfer signal for operating the transfer element array and applying a data signal for operating the light emitting element array,
Wherein the control unit applies an additional signal for causing the light emitting element to emit light when the transmission signal changes from a high level to a low level.
제 13 항에 있어서,
상기 제어부는 상기 부가 신호에 의해 감광체 드럼에 잠상이 생기지 않도록 상기 부가 신호를 인가하는 시간을 결정하고, 상기 결정된 시간 동안 상기 부가 신호를 인가하는 것을 특징으로 하는 발광소자 어레이 모듈.
14. The method of claim 13,
Wherein the control unit determines a time for applying the additional signal so that a latent image is not formed on the photosensitive drum by the additional signal, and applies the additional signal for the determined time.
KR1020140130330A 2014-06-26 2014-09-29 Light-emitting element array module and method for controlling Light-emitting element array chips KR20160001567A (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
US14/627,124 US9365050B2 (en) 2014-06-26 2015-02-20 Light-emitting element array module and method of controlling light-emitting element array chips
EP15173449.8A EP2960720B1 (en) 2014-06-26 2015-06-23 Light-emitting element array module and method of controlling light-emitting element array chips
CN201510362939.7A CN105323909B (en) 2014-06-26 2015-06-26 The method of light-emitting device array module and control light-emitting device array chip

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201462017473P 2014-06-26 2014-06-26
US62/017,473 2014-06-26

Publications (1)

Publication Number Publication Date
KR20160001567A true KR20160001567A (en) 2016-01-06

Family

ID=55165420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140130330A KR20160001567A (en) 2014-06-26 2014-09-29 Light-emitting element array module and method for controlling Light-emitting element array chips

Country Status (2)

Country Link
KR (1) KR20160001567A (en)
CN (1) CN105323909B (en)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4457437B2 (en) * 1999-08-30 2010-04-28 富士ゼロックス株式会社 Self-scanning light emitting device
US6710794B1 (en) * 1999-08-31 2004-03-23 Canon Kabushiki Kaisha Light print head
JP2001260410A (en) * 2000-03-16 2001-09-25 Nippon Sheet Glass Co Ltd Optical write head and method off correcting light spot train shift
JP2003127462A (en) * 2001-10-29 2003-05-08 Nippon Sheet Glass Co Ltd Method for correcting quantity of light of optical write head
JP5200360B2 (en) * 2006-09-29 2013-06-05 富士ゼロックス株式会社 Exposure apparatus and image forming apparatus
JP5402456B2 (en) * 2009-09-18 2014-01-29 富士ゼロックス株式会社 Light emitting device, print head, and image forming apparatus
KR102139681B1 (en) * 2014-01-29 2020-07-30 휴렛-팩커드 디벨롭먼트 컴퍼니, 엘.피. Light-emitting element array module and method for controlling Light-emitting element array chips

Also Published As

Publication number Publication date
CN105323909A (en) 2016-02-10
CN105323909B (en) 2019-03-29

Similar Documents

Publication Publication Date Title
KR102139681B1 (en) Light-emitting element array module and method for controlling Light-emitting element array chips
US7778562B2 (en) Exposure head controller, exposure head and image formation device
EP2184171B1 (en) Light-emitting element chip
US20150212447A1 (en) Optical scanning head, image processing apparatus, and non-transitory computer readable recording medium storing light intensity correction control program
JP5874190B2 (en) Light emitting device, print head, and image forming apparatus
JP4420468B2 (en) Drive circuit, LED head, and image forming apparatus
EP2289702B1 (en) Light-emitting device, print head and image forming apparatus
KR20110000498A (en) Light emitting device, print head, image forming apparatus, light amount correction method of print head and computer readable medium
KR20160001567A (en) Light-emitting element array module and method for controlling Light-emitting element array chips
EP2960720B1 (en) Light-emitting element array module and method of controlling light-emitting element array chips
EP2966507B1 (en) Image forming apparatus for determining defects of light-emitting element array chips
JPH10258545A (en) Light emitting element array control unit and its controlling method
US11953840B2 (en) Image forming apparatus for forming image using plurality of exposure heads
JP4912496B2 (en) Recording device
JPH11192744A (en) Led array drive device and method
JP6457325B2 (en) Light emitting element driving system and image forming apparatus
JP2006165437A (en) Drive circuit, light emitting diode head, and image forming apparatus
JP2004050519A (en) Imaging apparatus
JP2005262475A (en) Light beam emission controller
JP2007083652A (en) Driving device, led array, and image forming device
JP2008039796A (en) Electrooptical device, drive circuit and electronic apparatus

Legal Events

Date Code Title Description
N231 Notification of change of applicant
WITN Withdrawal due to no request for examination