KR20140099025A - 액정 표시 장치 및 액정 표시 장치의 구동 방법 - Google Patents

액정 표시 장치 및 액정 표시 장치의 구동 방법 Download PDF

Info

Publication number
KR20140099025A
KR20140099025A KR1020130011723A KR20130011723A KR20140099025A KR 20140099025 A KR20140099025 A KR 20140099025A KR 1020130011723 A KR1020130011723 A KR 1020130011723A KR 20130011723 A KR20130011723 A KR 20130011723A KR 20140099025 A KR20140099025 A KR 20140099025A
Authority
KR
South Korea
Prior art keywords
sub
pixel
line
data line
data
Prior art date
Application number
KR1020130011723A
Other languages
English (en)
Inventor
이철곤
채종철
고준철
권영근
김종희
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020130011723A priority Critical patent/KR20140099025A/ko
Priority to US14/167,868 priority patent/US20140218347A1/en
Publication of KR20140099025A publication Critical patent/KR20140099025A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

본 발명의 실시예에 따른 액정 표시 장치 및 그 구동 방법에 따르면, 하나의 화소를 두 개의 부화소로 분할하고, 두 개의 부화소를 하나의 데이터선으로부터 뻗어 나온 두 개의 서브 데이터선에 연결하고, 서브 데이터선에 연결된 데이터 구동 스위칭 소자를 이용하여 원하는 데이터 전압을 인가함으로써, 하나의 화소를 두 개의 부화소로 분할하고 두 부화소의 전압을 달리 인가하면서도, 데이터선의 수효를 줄여, 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.

Description

액정 표시 장치 및 액정 표시 장치의 구동 방법 {LIQUID CRYSTAL DISPLAY AND DRIVING METHOD THEREOF}
본 발명은 액정 표시 장치 및 액정 표시 장치의 구동 방법에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
액정 표시 장치는 또한 각 화소 전극에 연결되어 있는 스위칭 소자 및 스위칭 소자를 제어하여 화소 전극에 전압을 인가하기 위한 게이트선과 데이터선 등 다수의 신호선을 포함한다.
액정 표시 장치 중에서도, 전기장이 인가되지 않은 상태에서 액정 분자의 장축을 표시판에 대하여 수직을 이루도록 배열한 수직 배향 방식(vertically aligned mode)의 액정 표시 장치가 대비비가 크고 기준 시야각이 넓어서 각광받고 있다. 여기에서 기준 시야각이란 대비비가 1:10인 시야각 또는 계조간 휘도 반전 한계 각도를 의미한다.
이러한 방식의 액정 표시 장치의 경우에는 측면 시인성을 정면 시인성에 가깝게 하기 위하여, 하나의 화소를 두 개의 부화소로 분할하고 두 부화소의 전압을 달리 인가함으로써 투과율을 다르게 하는 방법이 제시되었다.
한편, 액정 표시 장치는 외부의 그래픽 제어기로부터 입력 영상 신호를 수신하며, 입력 영상 신호는 각 화소의 휘도 정보를 담고 있으며 각 휘도는 정해진 수효를 가지고 있다. 각 화소는 원하는 휘도 정보에 대응되는 데이터 전압을 인가 받는다.
한편 액정 표시 장치의 구동부는 다수의 집적 회로 칩의 형태로 표시판에 직접 장착되거나 가요성 회로막 등에 장착되어 표시판에 부착되는데, 이러한 집적 회로 칩은 액정 표시 장치의 제조 비용에 높은 비율을 차지한다. 특히, 데이터 전압을 인가하는 데이터선의 수효가 많아질수록, 액정 표시 장치의 구동부의 비용이 높아진다. 또한, 액정 표시 장치의 해상도가 높아질수록, 데이터선의 수효가 많아지고, 이에 따라 데이터 구동부를 실장하기 위한 공간이 부족해진다.
본 발명이 해결하고자 하는 기술적 과제는 액정 표시 장치의 측면 시인성을 정면 시인성에 가깝게 하기 위하여, 하나의 화소를 두 개의 부화소로 분할하고 두 부화소의 전압을 달리 인가하면서도, 데이터선의 수효를 줄여 액정 표시 장치의 구동부의 비용을 줄이고, 고해상도 액정 표시 장치의 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있는 액정 표시 장치 및 그 구동 방법을 제공하는 것이다.
본 발명의 한 실시예에 따른 액정 표시 장치는 화소 행과 화소 열 방향으로 배치되어 있으며, 각기 제1 부화소 전극과 제2 부화소 전극을 포함하는 복수의 화소, 상기 복수의 화소에 연결되어 있는 복수의 게이트선 및 복수의 데이터선을 포함하고, 상기 복수의 데이터선은 각기 제1 서브 데이터선과 제2 서브 데이터선을 포함하고, 상기 복수의 화소 중 동일한 상기 화소 행에 위치하는 상기 복수의 화소의 상기 제1 부화소 전극과 상기 제2 부화소 전극은 동일한 상기 게이트선에 연결되고, 상기 복수의 화소 중 동일한 상기 화소 열에 위치하는 상기 복수의 화소의 상기 제1 부화소 전극은 상기 제1 서브 데이터선과 상기 제2 서브 데이터선 중 어느 하나와 연결되고, 상기 제2 부화소 전극은 상기 제1 서브 데이터선과 상기 제2 서브 데이터선 중 나머지 하나와 연결된다.
상기 제1 부화소 전극에 인가되는 제1 데이터 전압과 상기 제2 부화소 전극에 인가되는 제2 데이터 전압의 절대 값은 서로 다를 수 있다.
상기 액정 표시 장치는 상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선을 더 포함하고, 상기 제1 구동 게이트선, 상기 데이터선, 그리고 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 더 포함할 수 있다.
상기 액정 표시 장치는 상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고, 상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함할 수 있다.
상기 액정 표시 장치는 상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고, 상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함할 수 있다.
상기 복수의 게이트선은 상기 복수의 화소 중 제1 화소 행에 연결되어 있는 제1 게이트선과 상기 복수의 화소 중 상기 제1 화소 행에 인접한 제2 화소 행에 연결되어 있으며, 상기 제1 게이트선에 인접하여 위치하는 제2 게이트선을 포함하고, 상기 복수의 데이터선은 제1 데이터선과 상기 제1 데이터선에 인접하여 위치하는 제2 데이터선을 포함하고, 상기 제1 데이터선의 상기 제1 서브 데이터선은 상기 복수의 화소 중 상기 제1 화소 행과 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제1 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 행과 제2 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제1 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결될 수 있다.
상기 제1 데이터선의 상기 제1 서브 데이터선은 복수의 화소 중 상기 제2 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 제1 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제2 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결될 수 있다.
상기 액정 표시 장치는 상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선을 더 포함하고, 상기 제1 구동 게이트선, 상기 데이터선, 그리고 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 더 포함할 수 있다.
상기 액정 표시 장치는 상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고, 상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함할 수 있다.
상기 복수의 데이터선은 순차적으로 위치하는 상기 제1 데이터선의 상기 제1 서브 데이터선, 상기 제2 데이터선의 상기 제2 서브 데이터선, 상기 제2 데이터선의 상기 제1 서브 데이터선, 그리고 상기 제1 데이터선의 상기 제2 서브 데이터선을 포함할 수 있다.
상기 복수의 데이터선은 순차적으로 위치하는 상기 제1 데이터선의 상기 제1 서브 데이터선, 상기 제2 데이터선의 상기 제2 서브 데이터선, 상기 제1 데이터선의 상기 제2 서브 데이터선, 상기 제2 데이터선의 상기 제1 서브 데이터선을 포함할 수 있다.
상기 복수의 화소는 제1 색을 표시하는 제1 화소 열과 제4 화소열, 제2 색을 표시하는 제2 화소 열과 제5 화소 열, 제3 색을 표시하는 제3 화소 열과 제6 화소 열을 포함하고, 상기 복수의 데이터선은 상기 제1 화소 열과 상기 제4 화소 열에 연결되어 있는 제1 데이터선과 제4 데이터선, 상기 제2 화소 열과 상기 제5 화소 열에 연결되어 있는 제2 데이터선과 제5 데이터선, 그리고 상기 제3 화소 열과 상기 제6 화소 열에 연결되어 있는 제3 데이터선과 제6 데이터선을 포함하고, 상기 제1 데이터선의 상기 제1 서브 데이터선은 상기 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제1 데이터선의 상기 제2 서브 데이터선은 상기 제4 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제4 데이터선의 상기 제1 서브 데이터선은 상기 제4 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제4 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 열의 상기 제2 부화소 전극에 연결될 수 있다.
상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제5 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제5 데이터선의 상기 제1 서브 데이터선은 상기 제5 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제5 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 열의 상기 제2 부화소 전극에 연결될 수 있다.
상기 제3 데이터선의 상기 제1 서브 데이터선은 상기 제3 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제3 데이터선의 상기 제2 서브 데이터선은 상기 제6 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제6 데이터선의 상기 제1 서브 데이터선은 상기 제6 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제6 데이터선의 상기 제2 서브 데이터선은 상기 제3 화소 열의 상기 제2 부화소 전극에 연결될 수 있다.
본 발명의 한 실시예에 따른 액정 표시 장치의 구동 방법은 화소 행과 화소 열 방향으로 배치되어 있으며, 각기 제1 부화소 전극과 제2 부화소 전극을 포함하는 복수의 화소, 상기 복수의 화소에 연결되어 있는 복수의 게이트선 및 복수의 데이터선을 포함하고, 상기 복수의 데이터선은 각기 제1 서브 데이터선과 제2 서브 데이터선을 포함하는 액정 표시 장치 구동 방법에 있어서, 상기 복수의 게이트선에 게이트 온 신호를 인가하는 단계, 상기 게이트 온 신호 인가하는 단계 중 제1 시간 동안 상기 제1 서브 데이터선에 제1 데이터 신호를 인가하여 상기 제1 부화소 전극에 상기 제1 데이터 신호를 인가하는 단계, 그리고 상기 게이트 온 신호 인가하는 단계 중 제2 시간 동안 상기 제2 서브 데이터선에 제2 데이터 신호를 인가하여 상기 제2 부화소 전극에 상기 제2 데이터 신호를 인가하는 단계를 포함한다.
상기 제1 부화소 전극에 인가되는 상기 제1 데이터 전압과 상기 제2 부화소 전극에 인가되는 상기 제2 데이터 전압의 절대 값은 서로 다를 수 있다.
상기 제1 서브 데이터선에 상기 제1 데이터 신호를 인가하는 단계는 상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선, 상기 데이터선과 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 턴온하는 단계를 더 포함할 수 있다.
상기 제2 서브 데이터선에 상기 제2 데이터 신호를 인가하는 단계는 상기 게이트선과 동일한 방향으로 뻗어 있는 상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 턴온 하는 단계를 더 포함할 수 있다.
상기 제1 시간과 상기 제2 시간은 상기 게이트 온 신호를 인가하는 단계의 지속 시간의 약 반일 수 있다.
상기 제1 시간과 상기 제2 시간은 적어도 일부분 중첩할 수 있다.
상기 제1 시간 동안 상기 제2 서브 데이터선에 상기 제1 데이터 신호를 인가하는 단계를 더 포함할 수 있다.
상기 제2 시간 동안 상기 제1 서브 데이터선에 상기 제2 데이터 신호를 인가하는 단계를 더 포함할 수 있다.
상기 제1 서브 데이터선에 인가되는 상기 제1 데이터 신호와 상기 제2 서브 데이터선에 인가되는 상기 제2 데이터 신호는 열 반전할 수 있다.
상기 제1 서브 데이터선에 인가되는 상기 제1 데이터 신호와 상기 제2 서브 데이터선에 인가되는 상기 제2 데이터 신호는 도트 반전할 수 있다.
하나의 화소를 두 개의 부화소로 분할하고, 두 개의 부화소를 하나의 데이터선으로부터 뻗어 나온 두 개의 서브 데이터선에 연결하고, 서브 데이터선에 연결된 데이터 구동 스위칭 소자를 이용하여 원하는 데이터 전압을 인가함으로써, 하나의 화소를 두 개의 부화소로 분할하고 두 부화소의 전압을 달리 인가하면서도, 데이터선의 수효를 줄여, 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 2는 도 1의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 3은 도 1 및 도 2에 도시한 실시예에 따른 액정 표시 장치에 인가되는 신호의 극성을 설명하기 위한 배치도이다.
도 4는 본 발명의 한 실시예에 따른 액정 표시 장치의 하나의 화소를 도시한 배치도이다.
도 5는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 6은 도 5의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 7은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 8은 도 7의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 9 내지 도 11은 본 발명의 실시예들에 따른 액정 표시 장치들의 신호선에 인가되는 신호의 파형도이다.
도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 13은 도 12의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 14는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 15는 도 14의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 16은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 17은 도 16의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 18은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 19는 도 18의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 20은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
그러면 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
그러면, 도 1을 참고하여, 본 발명의 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 1을 참고하면, 본 발명의 한 실시예에 따른 액정 표시 장치는 제1 방향으로 뻗어 있는 복수의 게이트선(G1, G2), 제2 방향으로 뻗어 있는 복수의 데이터선(D1, D2), 그리고 게이트선과 데이터선에 연결되어 있으며 행렬 방향으로 배열되어 있는 복수의 화소(PX)를 포함한다.
복수의 게이트선(G1, G2) 중 제1 게이트선(G1)은 복수의 화소 중 제1 화소 행에 위치하는 복수의 화소(PX)에 연결되고, 제2 게이트선(G2)은 복수의 화소(PX) 중 제1 화소 행에 인접한 제2 화소 행에 위치하는 복수의 화소(PX)에 연결된다.
복수의 데이터선(D1, D2)은 각기 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db)을 포함한다. 복수의 데이터선(D1, D2) 중 제1 데이터선(D1)은 복수의 화소(PX) 중 제1 화소 열에 위치하는 복수의 화소(PX)에 연결되고, 제2 데이터선(D2)은 복수의 화소(PX) 중 제1 화소 열에 인접한 제2 화소 열에 위치하는 복수의 화소(PX)에 연결된다.
복수의 화소(PX)는 각기 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)을 포함한다.
제1 데이터선(D1)의 제1 서브 데이터선(Da)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 제2 데이터선(D2)의 제1 서브 데이터선(Da)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
본 실시예에 따른 액정 표시 장치는 제1 구동 게이트선(TG1)과 제2 구동 게이트선(TG2)를 더 포함한다. 또한, 본 실시예에 따른 액정 표시 장치는 제1 구동 게이트선(TG1)과 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되어 있는 제1 구동 트랜지스터(QT1), 그리고 제2 구동 게이트선(TG2)과 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결되어 있는 제2 구동 트랜지스터(QT2)를 더 포함한다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
그러면, 도 2를 참고하여, 도 1에 도시한 실시예에 따른 액정 표시 장치의 구동 방법에 대하여 설명한다. 도 2는 도 1의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다. 도 2에서 복수의 게이트선(G1, G2)에 인가되는 게이트 신호는 G로 표시되고, 제1 구동 게이트선(TG1)과 제2 구동 게이트선(TG2)에 인가되는 게이트 신호는 TG1과 TG2로 표시되고, 복수의 화소(PX)의 제1 부화소 전극(PEa)에 인가되는 데이터 전압은 Pa로 표시되고, 복수의 화소(PX)의 제2 부화소 전극(PEb)에 인가되는 데이터 전압은 Pb로 표시된다.
도 1 및 도 2를 참고하면, 복수의 게이트선(G1, G2) 중 제1 게이트선(G1)에 게이트 온 전압이 인가되면, 제1 게이트선(G1)에 연결되어 있는 제1 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해, 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다. 그 후, 제1 구동 게이트선(TG1)에 인가되는 신호가 게이트 오프 전압으로 바뀌고, 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다. 이에 따라 구동 트랜지스터(QT1)는 턴 오프되고, 제2 구동 트랜지스터(QT2)가 턴온되어, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해, 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
다음으로, 제1 게이트선(G1)에 인가되는 게이트 신호(G)가, 게이트 온 신호에서 게이트 오프 신호로 바뀌고, 이와 동시에 제2 게이트선(G2)에 게이트 온 신호가 인가되면, 제1 게이트선(G1)에 연결되어 있는 제2 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제2 게이트선(G2)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해, 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다. 그 후, 제1 구동 게이트선(TG1)에 인가되는 신호가 게이트 오프 전압으로 바뀌고, 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다. 이에 따라 구동 트랜지스터(QT1)는 턴 오프되고, 제2 구동 트랜지스터(QT2)가 턴온되어, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해, 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
이러한 단계가 순차적으로 반복되어, 액정 표시 장치의 각 화소(PX)에 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 서로 다른 전압(Pa, Pb)이 인가된다. 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크다.
도 2를 참고하면, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 반이고, 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 반이다. 즉, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 1/2 구간 동안 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되고, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 1/2 기간 동안 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다.
그러므로, 제1 데이터 전압(Pa)은 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 1/2 구간 동안 각 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간 동안 제1 부화소 전극(PEa)에 충전된다. 그러나, 제2 데이터 전압(Pb)은 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 1/2 기간 동안 각 화소(PX)의 제2 부화소 전극(PEb)에 인가되어, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간의 약 1/2 동안 제2 부화소 전극(PEb)에 충전된다. 앞서 설명하였듯이, 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 길고, 상대적으로 절대 값이 작은 제2 데이터 전압(Pb)의 충전 시간이 짧기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 짧은 경우보다 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간 저하에 따른 영향이 작아지게 된다.
이처럼, 본 발명의 한 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db)에 연결된 데이터 구동 스위칭 소자(QT1, QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
도 3을 참고하여, 도 1 및 도 2에 도시한 실시예에 따른 액정 표시 장치의 각 화소(PX)의 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 인가되는 제1 데이터 전압(Pa)과 제2 데이터 전압(Pb)의 극성을 설명한다.
제1 화소 열에 연결되어 있는 제1 데이터선(D1)을 통해 제1 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 인가되는 제1 데이터 전압(Pa)과 제2 데이터 전압(Pb)의 극성은 화소(PX) 별로 순차적으로 양의 극성(+)과 음의 극성(-)이 반복되고, 제2 데이터선(D2)을 통해 제2 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 인가되는 제1 데이터 전압(Pa)과 제2 데이터 전압(Pb)의 극성은 화소(PX) 별로 순차적으로 음의 극성(-)과 양의 극성(+)이 반복된다. 이와 유사하게, 제2 데이터선(D2)에 인접한 제3 데이터선(D3)을 통해, 제2 화소 열에 인접한 제3 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 인가되는 제1 데이터 전압(Pa)과 제2 데이터 전압(Pb)의 극성은 화소(PX) 별로 순차적으로 양의 극성(+)과 음의 극성(-)이 반복되고, 제3 데이터선(D3)에 인접한 제4 데이터선(D4)을 통해, 제3 화소 열에 인접한 제4 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 인가되는 제1 데이터 전압(Pa)과 제2 데이터 전압(Pb)의 극성은 화소(PX) 별로 음의 극성(-)과 양의 극성(+)이 반복된다. 즉, 각 데이터선(D1, D2, D3, D4)에 인가되는 데이터 전압의 극성은 도트 반전(dot inversion)이고, 각 화소(PX)의 겉보기 반전도 도트 반전이다.
그러면, 도 4를 참고하여, 본 발명의 실시예에 따른 액정 표시 장치의 화소 구조의 한 예에 대하여 설명한다. 도 4는 본 발명의 한 실시예에 따른 액정 표시 장치의 하나의 화소를 도시한 배치도이다.
도 4를 참고하면, 본 실시예에 따른 액정 표시 장치는 제1 스위칭 소자 및 제2 스위칭 소자에 연결되어 있는 제1 화소 전극(191a)과 제2 화소 전극(191b)을 포함한다. 제1 스위칭 소자 및 제2 스위칭 소자는 박막 트랜지스터 등의 삼단자 소자로서, 각 제어 전극은 제1 게이트 전극(124a) 및 제2 게이트 전극(124b)이고, 각 입력 전극은 제1 소스 전극(173a) 및 제2 소스 전극(173b)이고, 각 출력 전극은 제1 드레인 전극(175a) 및 제2 드레인 전극(175b)이다. 제1 스위치 소자 및 제2 스위칭 소자의 채널 영역은 제1 소스 전극(173a) 및 제2 소스 전극(173b)과 제1 드레인 전극(175a) 및 제2 드레인 전극(175b) 사이에 위치하는 제1 반도체(154a) 및 제2 반도체(154b)으로 이루어진다.
제1 게이트 전극(124a) 및 제2 게이트 전극(124b)은 게이트선(121)에 연결되어 있고, 제1 소스 전극(173a)은 데이터선의 제1 서브 데이터선(171a)에 연결되어 있고, 제2 소스 전극(173b)은 데이터선의 제2 서브 데이터선(171b)에 연결되어 있다. 제1 드레인 전극(175a) 및 제2 드레인 전극(175b) 제1 접촉 구멍(185a) 및 제2 접촉 구멍(185b)을 통해 제1 화소 전극(191a)과 제2 화소 전극(191b)에 연결되어 있다.
제1 화소 전극(191a)과 제2 화소 전극(191b)은 같은 층에 형성되어 게이트선(121)을 중심으로 열 방향으로 서로 인접하여 배치된다.
제1 화소 전극(191a)과 제2 화소 전극(191b)은 전체적인 모양은 사각형이며 십자 형태의 줄기부와 줄기부로부터 뻗어 나온 복수의 미세 가지부를 포함한다. 복수의 미세 가지부를 십자형 줄기부에 의해 서로 다른 방향으로 뻗어 있는 네 개의 부영역을 가진다.
복수의 미세 가지부는 게이트선(121)과 대략 45도 또는 135도의 각을 이루고, 이웃하는 두 부영역의 복수의 미세 가지부는 서로 직교할 수 있다.
그러나, 도 4에 도시한 실시예에 따른 화소의 구조는 한 예에 불과하고, 본 발명의 실시예는 하나의 화소를 두 개의 부화소 전극으로 구분하고, 동일한 게이트선과 서로 다른 서브 데이터선에 연결하는 다른 모든 형태의 화소 구조에 적용 가능하다.
그러면, 도 5 및 도 6을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 5는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 6은 도 5의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
먼저, 도 5를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 1에 도시한 실시예에 따른 액정 표시 장치와 유사하다.
그러나, 본 실시예에 따른 액정 표시 장치는 도 1에 도시한 실시예에 따른 액정 표시 장치와는 달리, 각 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되어 있는 제1 구동 게이트선(TG1)과 제1 구동 트랜지스터(QT1)를 포함하지 않는다.
보다 구체적으로, 본 실시예에 따른 액정 표시 장치는 제1 방향으로 뻗어 있는 복수의 게이트선(G1, G2), 제2 방향으로 뻗어 있는 복수의 데이터선(D1, D2), 그리고 게이트선과 데이터선에 연결되어 있으며 행렬 방향으로 배열되어 있는 복수의 화소(PX)를 포함한다.
복수의 게이트선(G1, G2) 중 제1 게이트선(G1)은 복수의 화소 중 제1 화소 행에 위치하는 복수의 화소(PX)에 연결되고, 제2 게이트선(G2)은 복수의 화소(PX) 중 제1 화소 행에 인접한 제2 화소 행에 위치하는 복수의 화소(PX)에 연결된다.
복수의 데이터선(D1, D2)은 각기 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db)을 포함한다. 복수의 데이터선(D1, D2) 중 제1 데이터선(D1)은 복수의 화소(PX) 중 제1 화소 열에 위치하는 복수의 화소(PX)에 연결되고, 제2 데이터선(D2)은 복수의 화소(PX) 중 제1 화소 열에 인접한 제2 화소 열에 위치하는 복수의 화소(PX)에 연결된다.
복수의 화소(PX)는 각기 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)을 포함한다.
제1 데이터선(D1)의 제1 서브 데이터선(Da)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 제2 데이터선(D2)의 제1 서브 데이터선(Da)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
본 실시예에 따른 액정 표시 장치는 제2 구동 게이트선(TG2), 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결되어 있는 제2 구동 트랜지스터(QT2)를 더 포함한다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
그러면, 도 6을 참고하여, 도 5에 도시한 실시예에 따른 액정 표시 장치의 구동 방법에 대하여 설명한다. 도 6에서 복수의 게이트선(G1, G2)에 인가되는 게이트 신호는 G로 표시되고, 제2 구동 게이트선(TG2)에 인가되는 게이트 신호는 TG2로 표시되고, 복수의 화소(PX)의 제1 부화소 전극(PEa)에 인가되는 데이터 전압은 Pa로 표시되고, 복수의 화소(PX)의 제2 부화소 전극(PEb)에 인가되는 데이터 전압은 Pb로 표시된다.
도 5와 함께 도 6을 참고하면, 복수의 게이트선(G1, G2) 중 제1 게이트선(G1)에 게이트 온 전압이 인가되면, 제1 게이트선(G1)에 연결되어 있는 제1 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제2 구동 게이트선(TG2)에도 게이트 온 전압이 인가되고, 이에 따라 제2 구동 트랜지스터(QT2)가 턴온되어, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해, 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다. 이와 동시에, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제1 서브 데이터선(Da)을 통해 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
그 후, 제2 구동 게이트선(TG2)에 인가되는 신호가 게이트 오프 전압으로 바뀌면, 제2 부화소 전극(PEb)에 연결되어 있는 제2 서브 데이터선(Db)에는 신호가 인가되지 않고, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
즉, 제1 부화소 전극(PEa)은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 신호(Pb)에 의해 선충전 된 후에, 제1 데이터 신호(Pa)가 충전된다. 또한, 제2 부화소 전극(PEb)의 경우, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제2 데이터 신호(Pb)가 인가되기 때문에, 제2 데이터 신호(Pb)의 충전 시간이 길어지게 된다.
다음으로, 제1 게이트선(G1)에 인가되는 게이트 신호(G)가, 게이트 온 신호에서 게이트 오프 신호로 바뀌고, 이와 동시에 제2 게이트선(G2)에 게이트 온 신호가 인가되면, 제1 게이트선(G1)에 연결되어 있는 제2 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제2 게이트선(G2)에 게이트 온 전압이 인가됨과 동시에 제2 구동 게이트선(TG2)에도 게이트 온 전압이 인가되고, 이에 따라 제2 구동 트랜지스터(QT2)가 턴온되어, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해, 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다. 이와 동시에, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제1 서브 데이터선(Da)을 통해 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
그 후, 제2 구동 게이트선(TG2)에 인가되는 신호가 게이트 오프 전압으로 바뀌면, 제2 부화소 전극(PEb)에 연결되어 있는 제2 서브 데이터선(Db)에는 신호가 인가되지 않고, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
이러한 단계가 순차적으로 반복되어, 액정 표시 장치의 각 화소(PX)에 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 서로 다른 전압(Pa, Pb)이 인가된다. 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크다.
도 6을 참고하면, 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가되는 구간은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 앞의 약 1/2 구간이다. 또한, 제1 부화소 전극(PEa)은 제1 구동 트랜지스터(QT1)를 통하지 않고, 직접 각 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되어 있다. 따라서, 제1 부화소 전극(PEa)은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 신호(Pb)에 의해 선충전 된 후에, 제1 데이터 신호(Pa)가 충전된다. 또한, 제2 부화소 전극(PEb)의 경우, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제2 데이터 신호(Pb)가 인가되기 때문에, 제2 데이터 신호(Pb)의 충전 시간이 길어지게 된다.
그러므로, 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간 저하를 방지할 수 있다.
이처럼, 본 발명의 한 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제2 서브 데이터선(Db)에 연결된 데이터 구동 스위칭 소자(QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
그러면, 도 7 및 도 8을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 7은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 8은 도 7의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
먼저, 도 7을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 1에 도시한 실시예에 따른 액정 표시 장치와 유사하다.
그러나, 본 실시예에 따른 액정 표시 장치는 도 1에 도시한 실시예에 따른 액정 표시 장치와는 달리, 각 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결되어 있는 제2 구동 게이트선(TG2)과 제2 구동 트랜지스터(QT2)를 포함하지 않는다.
보다 구체적으로, 본 실시예에 따른 액정 표시 장치는 제1 방향으로 뻗어 있는 복수의 게이트선(G1, G2), 제2 방향으로 뻗어 있는 복수의 데이터선(D1, D2), 그리고 게이트선과 데이터선에 연결되어 있으며 행렬 방향으로 배열되어 있는 복수의 화소(PX)를 포함한다.
복수의 게이트선(G1, G2) 중 제1 게이트선(G1)은 복수의 화소 중 제1 화소 행에 위치하는 복수의 화소(PX)에 연결되고, 제2 게이트선(G2)은 복수의 화소(PX) 중 제1 화소 행에 인접한 제2 화소 행에 위치하는 복수의 화소(PX)에 연결된다.
복수의 데이터선(D1, D2)은 각기 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db)을 포함한다. 복수의 데이터선(D1, D2) 중 제1 데이터선(D1)은 복수의 화소(PX) 중 제1 화소 열에 위치하는 복수의 화소(PX)에 연결되고, 제2 데이터선(D2)은 복수의 화소(PX) 중 제1 화소 열에 인접한 제2 화소 열에 위치하는 복수의 화소(PX)에 연결된다.
복수의 화소(PX)는 각기 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)을 포함한다.
제1 데이터선(D1)의 제1 서브 데이터선(Da)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db)은 제1 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 제2 데이터선(D2)의 제1 서브 데이터선(Da)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db)은 제2 화소 열에 위치하는 복수의 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
본 실시예에 따른 액정 표시 장치는 제1 구동 게이트선(TG1), 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되어 있는 제1 구동 트랜지스터(QT1)를 더 포함한다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
그러면, 도 8을 참고하여, 도 7에 도시한 실시예에 따른 액정 표시 장치의 구동 방법에 대하여 설명한다. 도 7에서 복수의 게이트선(G1, G2)에 인가되는 게이트 신호는 G로 표시되고, 제1 구동 게이트선(TG1)에 인가되는 게이트 신호는 TG1로 표시되고, 복수의 화소(PX)의 제1 부화소 전극(PEa)에 인가되는 데이터 전압은 Pa로 표시되고, 복수의 화소(PX)의 제2 부화소 전극(PEb)에 인가되는 데이터 전압은 Pb로 표시된다.
도 7과 함께 도 8을 참고하면, 복수의 게이트선(G1, G2) 중 제1 게이트선(G1)에 게이트 온 전압이 인가되면, 제1 게이트선(G1)에 연결되어 있는 제1 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해, 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다. 이와 동시에, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제2 서브 데이터선(Db)을 통해 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
그 후, 제1 구동 게이트선(TG1)에 인가되는 신호가 게이트 오프 전압으로 바뀌면, 제1 부화소 전극(PEa)에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해 제1 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
즉, 제2 부화소 전극(PEb)은 제1 부화소 전극(PEa)에 인가되는 제1 데이터 신호(Pa)에 의해 선충전 된 후에, 제2 데이터 신호(Pb)가 충전된다. 또한, 제1 부화소 전극(PEa)의 경우, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 데이터 신호(Pa)가 인가되기 때문에, 제1 데이터 신호(Pa)의 충전 시간이 길어지게 된다.
다음으로, 제1 게이트선(G1)에 인가되는 게이트 신호(G)가, 게이트 온 신호에서 게이트 오프 신호로 바뀌고, 이와 동시에 제2 게이트선(G2)에 게이트 온 신호가 인가되면, 제1 게이트선(G1)에 연결되어 있는 제2 화소 행에 위치하는 복수의 화소(PX)의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 연결되어 있는 스위칭 소자가 턴온된다.
제2 게이트선(G2)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제1 서브 데이터선(Da)을 통해, 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제1 부화소 전극(PEa)에 인가된다. 이와 동시에, 데이터선(D1, D2)에 인가되는 제1 데이터 신호(Pa)가 제2 서브 데이터선(Db)을 통해 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
그 후, 제1 구동 게이트선(TG1)에 인가되는 신호가 게이트 오프 전압으로 바뀌면, 제1 부화소 전극(PEa)에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2)에 인가되는 제2 데이터 신호(Pb)가 제2 서브 데이터선(Db)을 통해 제2 화소 행, 그리고 제1 화소 열 및 제2 화소 열의 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
이러한 단계가 순차적으로 반복되어, 액정 표시 장치의 각 화소(PX)에 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 서로 다른 전압(Pa, Pb)이 인가된다. 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크다.
도 8을 참고하면, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 앞의 약 1/2 구간이다. 또한, 제2 부화소 전극(PEb)은 제2 구동 트랜지스터(QT2)를 통하지 않고, 직접 각 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결되어 있다. 따라서, 제2 부화소 전극(PEb)은 제1 부화소 전극(PEa)에 인가되는 제1 데이터 신호(Pa)에 의해 선충전 된 후에, 제2 데이터 신호(Pb)가 충전된다. 또한, 제1 부화소 전극(PEb)의 경우, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 데이터 신호(Pa)가 인가되기 때문에, 제1 데이터 신호(Pa)의 충전 시간이 길어지게 된다.
그러므로, 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간 저하를 방지할 수 있다.
이처럼, 본 발명의 한 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제1 서브 데이터선(Da)에 연결된 데이터 구동 스위칭 소자(QT1)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
그러면, 도 9 내지 도 11을 참고하여, 본 발명의 실시예들에 따른 액정 표시 장치들의 신호선에 인가되는 신호의 예들에 대하여 설명한다. 도 9 내지 도 11은 본 발명의 실시예들에 따른 액정 표시 장치들의 신호선에 인가되는 신호의 파형도이다.
먼저 도 9를 참고하면, 도 2에 도시한 실시예와 유사하게, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.5H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 반이고, 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.5H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 반이다. 즉, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 1/2 구간 동안 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되고, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 1/2 기간 동안 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다.
그러므로, 제1 데이터 전압(Pa)은 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 1/2 구간 동안 각 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간 동안 제1 부화소 전극(PEa)에 충전된다. 그러나, 제2 데이터 전압(Pb)은 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 1/2 기간 동안 각 화소(PX)의 제2 부화소 전극(PEb)에 인가되어, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간의 약 1/2 동안 제2 부화소 전극(PEb)에 충전된다. 앞서 설명하였듯이, 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 길고, 상대적으로 절대 값이 작은 제2 데이터 전압(Pb)의 충전 시간이 짧기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 짧은 경우보다 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간 저하에 따른 영향이 작아지게 된다.
다음으로 도 10을 참고하면, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.3H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 앞의 약 30% 기간이고, 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.7H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 뒤의 약 70% 기간이다. 즉, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 30% 구간 동안 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되고, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 70% 기간 동안 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다.
그러므로, 제1 데이터 전압(Pa)은 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 30% 구간 동안 각 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간 동안 제1 부화소 전극(PEa)에 충전된다. 또한, 제2 데이터 전압(Pb)은 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 70% 기간 동안 각 화소(PX)의 제2 부화소 전극(PEb)에 인가되어, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간의 약 70% 기간 동안 제2 부화소 전극(PEb)에 충전된다. 앞서 설명하였듯이, 제1 부화소 전극(PEa)에 인가되는 제1 데이터 전압(Pa)의 절대 값은 제2 부화소 전극(PEb)에 인가되는 제2 데이터 전압(Pb)의 절대 값보다 크기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 길고, 상대적으로 절대 값이 작은 제2 데이터 전압(Pb)의 충전 시간이 짧기 때문에, 상대적으로 절대 값이 큰 제1 데이터 전압(Pa)의 충전 시간이 짧은 경우보다 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간 저하에 따른 영향이 작아지게 된다. 또한, 상대적으로 충전 시간이 짧은 제2 부화소 전극(PEb)에 충전되는 데이터 전압의 충전 시간을 게이트 온 전압이 유지되는 구간의 약 70% 구간 동안 유지함으로써, 제2 데이터 전압(PB)의 충전 시간의 저하를 방지할 수 있다.
다음으로, 도 11을 참고하면, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.5H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 앞의 약 50% 기간이고, 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.6H)은 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H)의 뒤의 약 60% 기간이다. 또한, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.5H)과 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.6H)은 일부분 중첩된다.
즉, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 50% 구간 동안 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되고, 게이트선(G1, G2)에 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 60% 기간 동안 제2 구동 게이트선(TG2)에 게이트 온 전압이 인가된다.
그러므로, 제1 데이터 전압(Pa)은 게이트 온 신호가 인가되는 기간(1H) 중 앞의 약 50% 구간 동안 각 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간 동안 제1 부화소 전극(PEa)에 충전된다. 또한, 제2 데이터 전압(Pb)은 게이트 온 신호가 인가되는 기간(1H) 중 뒤의 약 60% 기간 동안 각 화소(PX)의 제2 부화소 전극(PEb)에 인가되어, 게이트선(G1, G2)에 인가되는 게이트 온 전압이 유지되는 구간의 약 60% 기간 동안 제2 부화소 전극(PEb)에 충전된다. 또한, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.5H)과 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.6H)이 일부분 중첩하는 기간 동안 제2 부화소 전극(PEa)은 제1 데이터 전압(Pa)으로 선충전된 후에, 제2 데이터 전압(Pb)으로 충전된다.
이처럼, 제1 구동 게이트선(TG1)에 게이트 온 전압이 인가되는 구간(0.5H)과 제2 구동 게이트선(TG2)에 게이트 온전압이 인가되는 구간(0.6H)이 일부분 중첩하는 기간 동안, 제2 부화소 전극(PEa)을 제1 데이터 전압(Pa)으로 선충전한 후에, 제2 데이터 전압(Pb)으로 충전함으로써, 제2 데이터 전압(PB)의 충전 시간의 저하를 방지할 수 있다.
그러면, 도 12 및 도 13을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 12는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 13은 도 12의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 12를 참고하면, 본 실시예에 따른 액정 표시 장치는 제1 방향으로 뻗어 있는 복수의 게이트선(G1, G2), 제2 방향으로 뻗어 있는 복수의 데이터선(D1, D2, D3, D4), 그리고 게이트선과 데이터선에 연결되어 있으며 행렬 방향으로 배열되어 있는 복수의 화소(PX)를 포함한다. 복수의 화소(PX)는 각기 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)을 포함한다. 또한, 본 실시예에 따른 액정 표시 장치는 제1 구동 게이트선(TG1)과 제2 구동 게이트선(TG2)를 더 포함한다. 또한, 본 실시예에 따른 액정 표시 장치는 제1 구동 게이트선(TG1)과 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되어 있는 제1 구동 트랜지스터(QT1), 그리고 제2 구동 게이트선(TG2)과 데이터선(D1, D2), 그리고 각 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결되어 있는 제2 구동 트랜지스터(QT2)를 더 포함한다.
복수의 게이트선(G1, G2) 중 제1 게이트선(G1)은 복수의 화소 중 제1 화소 행에 위치하는 복수의 화소(PX)에 연결되고, 제2 게이트선(G2)은 복수의 화소(PX) 중 제1 화소 행에 인접한 제2 화소 행에 위치하는 복수의 화소(PX)에 연결된다.
복수의 데이터선(D1, D2, D3, D4)은 각기 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db)을 포함한다.
복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)의 바로 옆에서 제2 데이터선(D2)의 제2 서브 데이터선(Db2)이 위치하고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2) 바로 옆에는 제2 데이터선(D2)의 제1 서브 데이터선(Da2)이 위치하고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)의 바로 옆에는 제1 데이터선(D1)의 제2 서브 데이터선(Db1)이 위치한다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)의 바로 옆에서 제4 데이터선(D4)의 제2 서브 데이터선(Db4)이 위치하고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4) 바로 옆에는 제4 데이터선(D4)의 제1 서브 데이터선(Da4)이 위치하고, 제4 데이터선(D2)의 제1 서브 데이터선(Da4)의 바로 옆에는 제3 데이터선(D3)의 제2 서브 데이터선(Db3)이 위치한다.
복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제2 서브 데이터선(Db4)은 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
제2 화소 행의 경우, 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db), 그리고 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb) 사이의 연결 관계가 제1 화소 행과는 반대가 된다.
보다 구체적으로, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D2)의 제2 서브 데이터선(Db4)은 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
도 12와 함께 도 13을 참고하면, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제1 서브 데이터선(Da3)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제1 서브 데이터선(Da4)을 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다. 그 후, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 오프 신호로 바뀌고, 제2 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 온 신호로 바뀌면, 제2 구동 트랜지스터(QT2)가 턴온 되어, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가된다.
그 후, 제1 게이트선(G1)에 인가되는 신호가 게이트 오프 신호로 바뀌고, 제2 게이트선(G2)에 인가되는 신호가 게이트 온 신호로 바뀐다. 제2 게이트선(G2)에 게이트 온 신호가 인가됨과 동시에 제2 구동 게이트선(TG2)에도 게이트 온 전압이 인가되고, 이에 따라 제2 구동 트랜지스터(QT2)가 턴온되어, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다.
그 후, 제1 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 오프 신호로 바뀌고, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 온 신호로 바뀌면, 제1 구동 트랜지스터(QT1)가 턴온 되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다.
도 12 및 도 13에 도시한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 따르면, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제1 서브 데이터선(Da1, Da3)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지고, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제2 서브 데이터선(Db1, Db3)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D2) 및 제4 데이터선(D4)의 제1 서브 데이터선(Da2, Da4)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D1) 및 제4 데이터선(D4)의 제2 서브 데이터선(Db2, Db4)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지는데도, 각 화소(PX)의 극성은 도트 반전일 수 있다. 즉, 각 데이터선(D1, D2, D3, D4)은 열반전(column inversion)을 하면서도, 각 화소(PX)의 극성은 도트 반전일 수 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2, D3, D4)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제2 서브 데이터선(Db)에 연결된 데이터 구동 스위칭 소자(QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
또한, 각 데이터선(D1, D2, D3, D4)에 인가되는 데이터 전압은 열반전을 하면서 각 화소(PX)의 극성은 도트 반전일 수 있다.
그러면, 도 14 및 도 15를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 14는 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 15는 도 14의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 14를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 12에 도시한 실시예에 따른 액정 표시 장치와 신호선의 배치가 거의 유사하다.
그러나, 본 실시예에 따른 액정 표시 장치는 도 12에 도시한 실시예에 따른 액정 표시 장치와는 달리, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)의 바로 옆에서 제2 데이터선(D2)의 제2 서브 데이터선(Db2)이 위치하고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2) 바로 옆에는 제1 데이터선(D1)의 제2 서브 데이터선(Db1)이 위치하고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)의 바로 옆에는 제2 데이터선(D1)의 제1 서브 데이터선(Da2)이 위치한다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)의 바로 옆에서 제4 데이터선(D4)의 제2 서브 데이터선(Db4)이 위치하고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4) 바로 옆에는 제3 데이터선(D4)의 제2 서브 데이터선(Db3)이 위치하고, 제3 데이터선(D4)의 제2 서브 데이터선(Db3)의 바로 옆에는 제4 데이터선(D3)의 제1 서브 데이터선(Da4)이 위치한다.
본 실시예에 따른 각 신호서과 화소의 연결 관계는 도 12에 도시한 실시예에 따른 액정 표시 장치와 유사하다. 구체적으로, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제2 서브 데이터선(Db4)은 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
제2 화소 행의 경우, 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db), 그리고 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb) 사이의 연결 관계가 제1 화소 행과는 반대가 된다.
보다 구체적으로, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D2)의 제2 서브 데이터선(Db4)은 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
도 14와 함께 도 15를 참고하면, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제1 서브 데이터선(Da3)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제1 서브 데이터선(Da4)을 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다. 그 후, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 오프 신호로 바뀌고, 제2 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 온 신호로 바뀌면, 제2 구동 트랜지스터(QT2)가 턴온 되어, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가된다.
그 후, 제1 게이트선(G1)에 인가되는 신호가 게이트 오프 신호로 바뀌고, 제2 게이트선(G2)에 인가되는 신호가 게이트 온 신호로 바뀐다. 제2 게이트선(G2)에 게이트 온 신호가 인가됨과 동시에 제2 구동 게이트선(TG2)에도 게이트 온 전압이 인가되고, 이에 따라 제2 구동 트랜지스터(QT2)가 턴온되어, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다.
그 후, 제1 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 오프 신호로 바뀌고, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 온 신호로 바뀌면, 제1 구동 트랜지스터(QT1)가 턴온 되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다.
도 14 및 도 15에 도시한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 따르면, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제1 서브 데이터선(Da1, Da3)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지고, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제2 서브 데이터선(Db1, Db3)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D2) 및 제4 데이터선(D4)의 제1 서브 데이터선(Da2, Da4)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D1) 및 제4 데이터선(D4)의 제2 서브 데이터선(Db2, Db4)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지는데도, 각 화소(PX)의 극성은 도트 반전일 수 있다. 즉, 각 데이터선(D1, D2, D3, D4)은 열반전(column inversion)을 하면서도, 각 화소(PX)의 극성은 도트 반전일 수 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2, D3, D4)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제2 서브 데이터선(Db)에 연결된 데이터 구동 스위칭 소자(QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
또한, 각 데이터선(D1, D2, D3, D4)에 인가되는 데이터 전압은 열반전을 하면서 각 화소(PX)의 극성은 도트 반전일 수 있다.
그러면, 도 16 및 도 17을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 16은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 17은 도 16의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 16을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 12에 도시한 실시예에 따른 액정 표시 장치와 신호선의 배치가 거의 유사하다.
그러나, 본 실시예에 따른 액정 표시 장치는 도 12에 도시한 실시예에 따른 액정 표시 장치와는 달리, 복수의 데이터선(D1, D2, D3, D4)의 제2 서브 데이터선(Db)에 연결되어 있는 제2 구동 게이트선(TG2)과 제2 구동 트랜지스터(QT2)를 포함하지 않는다.
보다 구체적으로, 본 실시예에 따른 액정 표시 장치는 제1 방향으로 뻗어 있는 복수의 게이트선(G1, G2), 제2 방향으로 뻗어 있는 복수의 데이터선(D1, D2), 그리고 게이트선과 데이터선에 연결되어 있으며 행렬 방향으로 배열되어 있는 복수의 화소(PX)를 포함한다.
복수의 게이트선(G1, G2) 중 제1 게이트선(G1)은 복수의 화소 중 제1 화소 행에 위치하는 복수의 화소(PX)에 연결되고, 제2 게이트선(G2)은 복수의 화소(PX) 중 제1 화소 행에 인접한 제2 화소 행에 위치하는 복수의 화소(PX)에 연결된다.
복수의 화소(PX)는 각기 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)을 포함한다.
복수의 데이터선(D1, D2, D3, D4)은 각기 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db)을 포함한다.
복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)의 바로 옆에서 제2 데이터선(D2)의 제2 서브 데이터선(Db2)이 위치하고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2) 바로 옆에는 제2 데이터선(D2)의 제1 서브 데이터선(Da2)이 위치하고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)의 바로 옆에는 제1 데이터선(D1)의 제2 서브 데이터선(Db1)이 위치한다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)의 바로 옆에서 제4 데이터선(D4)의 제2 서브 데이터선(Db4)이 위치하고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4) 바로 옆에는 제4 데이터선(D4)의 제1 서브 데이터선(Da4)이 위치하고, 제4 데이터선(D2)의 제1 서브 데이터선(Da4)의 바로 옆에는 제3 데이터선(D3)의 제2 서브 데이터선(Db3)이 위치한다.
복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제2 서브 데이터선(Db4)은 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
제2 화소 행의 경우, 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db), 그리고 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb) 사이의 연결 관계가 제1 화소 행과는 반대가 된다.
보다 구체적으로, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D2)의 제2 서브 데이터선(Db4)은 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
도 16과 함께 도 17을 참고하면, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제1 서브 데이터선(Da3)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제1 서브 데이터선(Da4)을 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다. 이와 동시에 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가된다.
그 후, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 오프 신호로 바뀌면 이에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2, D3, D4)에 인가되는 제2 데이터 신호(Pb)가 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
그 후, 제1 게이트선(G1)에 인가되는 신호가 게이트 오프 신호로 바뀌고, 제2 게이트선(G2)에 인가되는 신호가 게이트 온 신호로 바뀐다. 제2 게이트선(G2)에 게이트 온 신호가 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다. 이와 동시에, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다.
그 후, 제1 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 오프 신호로 바뀌면, 이에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2, D3, D4)에 인가되는 제1 데이터 전압(Pa)이 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)에 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
도 16 및 도 17에 도시한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 따르면, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제1 서브 데이터선(Da1, Da3)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지고, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제2 서브 데이터선(Db1, Db3)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D2) 및 제4 데이터선(D4)의 제1 서브 데이터선(Da2, Da4)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D1) 및 제4 데이터선(D4)의 제2 서브 데이터선(Db2, Db4)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지는데도, 각 화소(PX)의 극성은 도트 반전일 수 있다. 즉, 각 데이터선(D1, D2, D3, D4)은 열반전(column inversion)을 하면서도, 각 화소(PX)의 극성은 도트 반전일 수 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2, D3, D4)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제2 서브 데이터선(Db)에 연결된 데이터 구동 스위칭 소자(QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
또한, 각 데이터선(D1, D2, D3, D4)에 인가되는 데이터 전압은 열반전을 하면서 각 화소(PX)의 극성은 도트 반전일 수 있다. 또한, 뒤에 충전되는 부화소 전극이 앞에 충전되는 부화소 전극에 인가되는 데이터 전압으로 선충전된 후에, 본 충전되기 때문에, 데이터 신호의 충전 시간이 길어지게 된다.
그러면, 도 18 및 도 19를 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 설명한다. 도 18은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이고, 도 19는 도 18의 액정 표시 장치의 신호선에 인가되는 신호의 파형도이다.
도 18를 참고하면, 본 실시예에 따른 액정 표시 장치는 도 16에 도시한 실시예에 따른 액정 표시 장치와 신호선의 배치가 거의 유사하다.
그러나, 본 실시예에 따른 액정 표시 장치는 도 16에 도시한 실시예에 따른 액정 표시 장치와는 달리, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)의 바로 옆에서 제2 데이터선(D2)의 제2 서브 데이터선(Db2)이 위치하고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2) 바로 옆에는 제1 데이터선(D1)의 제2 서브 데이터선(Db1)이 위치하고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)의 바로 옆에는 제2 데이터선(D1)의 제1 서브 데이터선(Da2)이 위치한다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)의 바로 옆에서 제4 데이터선(D4)의 제2 서브 데이터선(Db4)이 위치하고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4) 바로 옆에는 제3 데이터선(D4)의 제2 서브 데이터선(Db3)이 위치하고, 제3 데이터선(D4)의 제2 서브 데이터선(Db3)의 바로 옆에는 제4 데이터선(D3)의 제1 서브 데이터선(Da4)이 위치한다.
본 실시예에 따른 각 신호서과 화소의 연결 관계는 도 16에 도시한 실시예에 따른 액정 표시 장치와 유사하다.
복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제2 서브 데이터선(Db4)은 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결된다.
제2 화소 행의 경우, 제1 서브 데이터선(Da)과 제2 서브 데이터선(Db), 그리고 제1 부화소 전극(PEa) 및 제2 부화소 전극(PEb) 사이의 연결 관계가 제1 화소 행과는 반대가 된다.
보다 구체적으로, 복수의 데이터선(D1, D2, D3, D4) 중 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 복수의 화소(PX) 중 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 이와 유사하게, 복수의 데이터선(D1, D2, D3, D4) 중 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 복수의 화소(PX) 중 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 제3 데이터선(D1)의 제2 서브 데이터선(Db3)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다. 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D4)의 제1 서브 데이터선(Da4)은 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 연결되고, 복수의 데이터선(D1, D2, D3, D4) 중 제4 데이터선(D2)의 제2 서브 데이터선(Db4)은 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 연결된다.
도시하지는 않았지만, 각 화소(PX)의 제1 부화소 전극(PEa)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제1 서브 데이터선(Da)에 연결되고, 각 화소(PX)의 제2 부화소 전극(PEb)는 박막 트랜지스터 등의 스위칭 소자를 통해, 게이트선(G1, G2)과 데이터선(D1, D2)의 제2 서브 데이터선(Db)에 연결된다.
도 18과 함께, 도 19를 참고하면, 제1 게이트선(G1)에 게이트 온 전압이 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제1 서브 데이터선(Da3)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제1 서브 데이터선(Da4)을 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제1 데이터 전압(Pa)이 인가된다. 이와 동시에 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제1 데이터 전압(Pa)이 인가된다.
그 후, 제1 구동 게이트선(TG1)에 인가되는 신호(TG1)가 게이트 오프 신호로 바뀌면 이에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2, D3, D4)에 인가되는 제2 데이터 신호(Pb)가 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제1 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제1 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제1 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제1 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 인가된다.
그 후, 제1 게이트선(G1)에 인가되는 신호가 게이트 오프 신호로 바뀌고, 제2 게이트선(G2)에 인가되는 신호가 게이트 온 신호로 바뀐다. 제2 게이트선(G2)에 게이트 온 신호가 인가됨과 동시에 제1 구동 게이트선(TG1)에도 게이트 온 전압이 인가되고, 이에 따라 제1 구동 트랜지스터(QT1)가 턴온되어, 제1 데이터선(D1)의 제1 서브 데이터선(Da1)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제2 부화소 전극(PEb)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)를 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다. 이와 동시에, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 제2 데이터 전압(Pb)이 인가된다.
그 후, 제1 구동 게이트선(TG2)에 인가되는 신호(TG2)가 게이트 오프 신호로 바뀌면, 이에 연결되어 있는 제1 서브 데이터선(Da)에는 신호가 인가되지 않고, 데이터선(D1, D2, D3, D4)에 인가되는 제1 데이터 전압(Pa)이 제1 데이터선(D1)의 제2 서브 데이터선(Db1)을 통해 제2 화소 행과 제2 화소 열에 위치하는 화소(PX)에 인가되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)을 통해 제2 화소 행과 제1 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)을 통해 제2 화소 행과 제4 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db4)을 통해 제2 화소 행과 제3 화소 열에 위치하는 화소(PX)의 제1 부화소 전극(PEa)에 인가된다.
도 18 및 도 19에 도시한 실시예에 따른 액정 표시 장치 및 그 구동 방법에 따르면, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제1 서브 데이터선(Da1, Da3)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지고, 제1 데이터선(D1) 및 제3 데이터선(D3)의 제2 서브 데이터선(Db1 ,Db3)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D2) 및 제4 데이터선(D4)의 제1 서브 데이터선(Da2, Da4)을 통해 인가되는 데이터 전압은 음의 극성(-)을 가지고, 제2 데이터선(D1) 및 제4 데이터선(D4)의 제2 서브 데이터선(Db2, Db4)을 통해 인가되는 데이터 전압은 양의 극성(+)을 가지는데도, 각 화소(PX)의 극성은 도트 반전일 수 있다. 즉, 각 데이터선(D1, D2, D3, D4)은 열반전(column inversion)을 하면서도, 각 화소(PX)의 극성은 도트 반전일 수 있다.
본 실시예에 따른 액정 표시 장치에 따르면, 각 화소(PX)를 두 개의 부화소 전극(PEa, PEb)으로 분할하고, 두 개의 부화소 전극(PEa, PEb)을 각 데이터선(D1, D2, D3, D4)으로부터 뻗어 나온 두 개의 서브 데이터선(Da, Db)에 연결하고, 두 개의 서브 데이터선(Da, Db) 중 제2 서브 데이터선(Db)에 연결된 데이터 구동 스위칭 소자(QT2)를 이용하여 원하는 데이터 전압을 인가함으로써, 데이터선의 수효를 반으로 줄이면서도, 두 개의 부화소 전극(PEa, PEb)에 서로 다른 크기의 데이터 전압을 인가할 수 있다. 따라서, 액정 표시 장치의 측면 시인성을 개선하면서도 구동부의 비용을 줄이고 데이터 구동부를 실장하기 위한 공간 부족을 방지할 수 있다.
또한, 각 데이터선(D1, D2, D3, D4)에 인가되는 데이터 전압은 열반전을 하면서 각 화소(PX)의 극성은 도트 반전일 수 있다. 또한, 뒤에 충전되는 부화소 전극이 앞에 충전되는 부화소 전극에 인가되는 데이터 전압으로 선충전된 후에, 본 충전되기 때문에, 데이터 신호의 충전 시간이 길어지게 된다.
그러면, 도 20을 참고하여, 본 발명의 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 20은 본 발명의 다른 한 실시예에 따른 액정 표시 장치의 신호선과 화소의 배치를 도시한 배치도이다.
도 20을 참고하면, 본 실시예에 따른 액정 표시 장치는 제1 데이터선(D1)의 제1 서브 데이터선(Da1)은 제1 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결되고, 제1 데이터선(D1)의 제2 서브 데이터선(Db1)은 제4 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결된다. 또한, 제4 데이터선(D4)의 제1 서브 데이터선(Da3)는 제4 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결되고, 제4 데이터선(D4)의 제2 서브 데이터선(Db3)은 제1 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결된다.
이와 유사하게, 제2 데이터선(D2)의 제1 서브 데이터선(Da2)은 제5 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결되고, 제2 데이터선(D2)의 제2 서브 데이터선(Db2)은 제2 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결된다. 또한, 제5 데이터선(D5)의 제1 서브 데이터선(Da5)는 제2 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결되고, 제5 데이터선(D5)의 제2 서브 데이터선(Db5)은 제2 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결된다.
또한, 제3 데이터선(D3)의 제1 서브 데이터선(Da3)은 제3 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결되고, 제3 데이터선(D3)의 제2 서브 데이터선(Db3)은 제6 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결된다. 또한, 제6 데이터선(D6)의 제1 서브 데이터선(Da6)는 제6 화소 열에 위치하는 화소의 제1 부화소 전극(PEa)과 제2 부화소 전극(PEb)에 순차적으로 연결되고, 제6 데이터선(D6)의 제2 서브 데이터선(Db6)은 제3 화소 열에 위치하는 화소의 제2 부화소 전극(PEb)과 제1 부화소 전극(PEa)에 순차적으로 연결된다.
제1 화소 열의 화소와 제4 화소 열의 화소는 동일한 색을 표시할 수 있고, 제2 화소 열의 화소와 제5 열의 화소는 동일한 색을 표시할 수 있고, 제3 화소 열의 화소와 제6 열의 화소는 동일한 색을 표시할 수 있다.
위에서 설명한 실시예에 따른 액정 표시 장치의 신호선 및 화소의 배치와 구동 방법들은 서로 다른 스위칭 소자에 연결되어 있는 제1 부화소 전극과 제2 부화소 전극을 포함하는 모든 형태의 화소 구조에 적용될 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.

Claims (24)

  1. 화소 행과 화소 열 방향으로 배치되어 있으며, 각기 제1 부화소 전극과 제2 부화소 전극을 포함하는 복수의 화소,
    상기 복수의 화소에 연결되어 있는 복수의 게이트선 및 복수의 데이터선을 포함하고,
    상기 복수의 데이터선은 각기 제1 서브 데이터선과 제2 서브 데이터선을 포함하고,
    상기 복수의 화소 중 동일한 상기 화소 행에 위치하는 상기 복수의 화소의 상기 제1 부화소 전극과 상기 제2 부화소 전극은 동일한 상기 게이트선에 연결되고,
    상기 복수의 화소 중 동일한 상기 화소 열에 위치하는 상기 복수의 화소의 상기 제1 부화소 전극은 상기 제1 서브 데이터선과 상기 제2 서브 데이터선 중 어느 하나와 연결되고, 상기 제2 부화소 전극은 상기 제1 서브 데이터선과 상기 제2 서브 데이터선 중 나머지 하나와 연결되는 액정 표시 장치.
  2. 제1항에서,
    상기 제1 부화소 전극에 인가되는 제1 데이터 전압과 상기 제2 부화소 전극에 인가되는 제2 데이터 전압의 절대 값은 서로 다른 액정 표시 장치.
  3. 제2항에서,
    상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선을 더 포함하고,
    상기 제1 구동 게이트선, 상기 데이터선, 그리고 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 더 포함하는 액정 표시 장치.
  4. 제3항에서,
    상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고,
    상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함하는 액정 표시 장치.
  5. 제2항에서,
    상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고,
    상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함하는 액정 표시 장치.
  6. 제1항에서,
    상기 복수의 게이트선은 상기 복수의 화소 중 제1 화소 행에 연결되어 있는 제1 게이트선과 상기 복수의 화소 중 상기 제1 화소 행에 인접한 제2 화소 행에 연결되어 있으며, 상기 제1 게이트선에 인접하여 위치하는 제2 게이트선을 포함하고,
    상기 복수의 데이터선은 제1 데이터선과 상기 제1 데이터선에 인접하여 위치하는 제2 데이터선을 포함하고,
    상기 제1 데이터선의 상기 제1 서브 데이터선은 상기 복수의 화소 중 상기 제1 화소 행과 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제1 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 행과 제2 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고,
    상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제1 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결된 액정 표시 장치.
  7. 제6항에서,
    상기 제1 데이터선의 상기 제1 서브 데이터선은 복수의 화소 중 상기 제2 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 제1 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고,
    상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제2 화소 행과 상기 제2 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 행과 상기 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결된 액정 표시 장치.
  8. 제7항에서,
    상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선을 더 포함하고,
    상기 제1 구동 게이트선, 상기 데이터선, 그리고 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 더 포함하는 액정 표시 장치.
  9. 제8항에서,
    상기 게이트선과 동일한 방향으로 뻗어 있는 제2 구동 게이트선을 더 포함하고,
    상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 더 포함하는 액정 표시 장치.
  10. 제7항에서,
    상기 복수의 데이터선은 순차적으로 위치하는 상기 제1 데이터선의 상기 제1 서브 데이터선, 상기 제2 데이터선의 상기 제2 서브 데이터선, 상기 제2 데이터선의 상기 제1 서브 데이터선, 그리고 상기 제1 데이터선의 상기 제2 서브 데이터선을 포함하는 액정 표시 장치.
  11. 제7항에서,
    상기 복수의 데이터선은 순차적으로 위치하는 상기 제1 데이터선의 상기 제1 서브 데이터선, 상기 제2 데이터선의 상기 제2 서브 데이터선, 상기 제1 데이터선의 상기 제2 서브 데이터선, 상기 제2 데이터선의 상기 제1 서브 데이터선을 포함하는 액정 표시 장치.
  12. 제1항에서,
    상기 복수의 화소는 제1 색을 표시하는 제1 화소 열과 제4 화소열, 제2 색을 표시하는 제2 화소 열과 제5 화소 열, 제3 색을 표시하는 제3 화소 열과 제6 화소 열을 포함하고,
    상기 복수의 데이터선은 상기 제1 화소 열과 상기 제4 화소 열에 연결되어 있는 제1 데이터선과 제4 데이터선, 상기 제2 화소 열과 상기 제5 화소 열에 연결되어 있는 제2 데이터선과 제5 데이터선, 그리고 상기 제3 화소 열과 상기 제6 화소 열에 연결되어 있는 제3 데이터선과 제6 데이터선을 포함하고,
    상기 제1 데이터선의 상기 제1 서브 데이터선은 상기 제1 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제1 데이터선의 상기 제2 서브 데이터선은 상기 제4 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제4 데이터선의 상기 제1 서브 데이터선은 상기 제4 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제4 데이터선의 상기 제2 서브 데이터선은 상기 제1 화소 열의 상기 제2 부화소 전극에 연결된 액정 표시 장치.
  13. 제12항에서,
    상기 제2 데이터선의 상기 제1 서브 데이터선은 상기 제2 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제2 데이터선의 상기 제2 서브 데이터선은 상기 제5 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제5 데이터선의 상기 제1 서브 데이터선은 상기 제5 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제5 데이터선의 상기 제2 서브 데이터선은 상기 제2 화소 열의 상기 제2 부화소 전극에 연결된 액정 표시 장치.
  14. 제13항에서,
    상기 제3 데이터선의 상기 제1 서브 데이터선은 상기 제3 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제3 데이터선의 상기 제2 서브 데이터선은 상기 제6 화소 열에 위치하는 상기 화소의 상기 제2 부화소 전극에 연결되고, 상기 제6 데이터선의 상기 제1 서브 데이터선은 상기 제6 화소 열에 위치하는 상기 화소의 상기 제1 부화소 전극에 연결되고, 상기 제6 데이터선의 상기 제2 서브 데이터선은 상기 제3 화소 열의 상기 제2 부화소 전극에 연결된 액정 표시 장치.
  15. 화소 행과 화소 열 방향으로 배치되어 있으며, 각기 제1 부화소 전극과 제2 부화소 전극을 포함하는 복수의 화소, 상기 복수의 화소에 연결되어 있는 복수의 게이트선 및 복수의 데이터선을 포함하고, 상기 복수의 데이터선은 각기 제1 서브 데이터선과 제2 서브 데이터선을 포함하는 액정 표시 장치 구동 방법에 있어서,
    상기 복수의 게이트선에 게이트 온 신호를 인가하는 단계,
    상기 게이트 온 신호 인가하는 단계 중 제1 시간 동안 상기 제1 서브 데이터선에 제1 데이터 신호를 인가하여 상기 제1 부화소 전극에 상기 제1 데이터 신호를 인가하는 단계, 그리고
    상기 게이트 온 신호 인가하는 단계 중 제2 시간 동안 상기 제2 서브 데이터선에 제2 데이터 신호를 인가하여 상기 제2 부화소 전극에 상기 제2 데이터 신호를 인가하는 단계를 포함하는 액정 표시 장치의 구동 방법.
  16. 제15항에서,
    상기 제1 부화소 전극에 인가되는 상기 제1 데이터 전압과 상기 제2 부화소 전극에 인가되는 상기 제2 데이터 전압의 절대 값은 서로 다른 액정 표시 장치의 구동 방법.
  17. 제16항에서,
    상기 제1 서브 데이터선에 상기 제1 데이터 신호를 인가하는 단계는
    상기 게이트선과 동일한 방향으로 뻗어 있는 제1 구동 게이트선, 상기 데이터선과 상기 제1 서브 데이터선에 연결되어 있는 제1 구동 트랜지스터를 턴온하는 단계를 더 포함하는 액정 표시 장치의 구동 방법.
  18. 제17항에서,
    상기 제2 서브 데이터선에 상기 제2 데이터 신호를 인가하는 단계는
    상기 게이트선과 동일한 방향으로 뻗어 있는 상기 제2 구동 게이트선, 상기 데이터선, 그리고 상기 제2 서브 데이터선에 연결되어 있는 제2 구동 트랜지스터를 턴온 하는 단계를 더 포함하는 액정 표시 장치의 구동 방법.
  19. 제15항에서,
    상기 제1 시간과 상기 제2 시간은 상기 게이트 온 신호를 인가하는 단계의 지속 시간의 약 반인 액정 표시 장치의 구동 방법.
  20. 제15항에서,
    상기 제1 시간과 상기 제2 시간은 적어도 일부분 중첩하는 액정 표시 장치의 구동 방법.
  21. 제15항에서,
    상기 제1 시간 동안 상기 제2 서브 데이터선에 상기 제1 데이터 신호를 인가하는 단계를 더 포함하는 액정 표시 장치의 구동 방법.
  22. 제15항에서,
    상기 제2 시간 동안 상기 제1 서브 데이터선에 상기 제2 데이터 신호를 인가하는 단계를 더 포함하는 액정 표시 장치의 구동 방법.
  23. 제15항에서,
    상기 제1 서브 데이터선에 인가되는 상기 제1 데이터 신호와 상기 제2 서브 데이터선에 인가되는 상기 제2 데이터 신호는 열 반전하는 액정 표시 장치의 구동 방법.
  24. 제15항에서,
    상기 제1 서브 데이터선에 인가되는 상기 제1 데이터 신호와 상기 제2 서브 데이터선에 인가되는 상기 제2 데이터 신호는 도트 반전하는 액정 표시 장치의 구동 방법.
KR1020130011723A 2013-02-01 2013-02-01 액정 표시 장치 및 액정 표시 장치의 구동 방법 KR20140099025A (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020130011723A KR20140099025A (ko) 2013-02-01 2013-02-01 액정 표시 장치 및 액정 표시 장치의 구동 방법
US14/167,868 US20140218347A1 (en) 2013-02-01 2014-01-29 Liquid crystal display and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020130011723A KR20140099025A (ko) 2013-02-01 2013-02-01 액정 표시 장치 및 액정 표시 장치의 구동 방법

Publications (1)

Publication Number Publication Date
KR20140099025A true KR20140099025A (ko) 2014-08-11

Family

ID=51258843

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130011723A KR20140099025A (ko) 2013-02-01 2013-02-01 액정 표시 장치 및 액정 표시 장치의 구동 방법

Country Status (2)

Country Link
US (1) US20140218347A1 (ko)
KR (1) KR20140099025A (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160086504A (ko) * 2015-01-09 2016-07-20 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US9875710B2 (en) 2015-01-14 2018-01-23 Samsung Display Co., Ltd. Gate driving circuit with reduced voltage to mitigate transistor deterioration
US10186198B2 (en) 2015-01-14 2019-01-22 Samsung Display Co., Ltd. Gate driving circuit
WO2020032336A1 (ko) * 2018-08-08 2020-02-13 삼성디스플레이 주식회사 표시 장치
US10643566B2 (en) 2017-10-10 2020-05-05 Samsung Display Co., Ltd. Display device
KR20210086236A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시장치

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102219667B1 (ko) * 2014-09-17 2021-02-24 엘지디스플레이 주식회사 표시장치
KR102356294B1 (ko) * 2015-04-16 2022-01-28 삼성디스플레이 주식회사 표시 장치
KR102371896B1 (ko) * 2015-06-29 2022-03-11 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하는 표시 장치
TWI627741B (zh) * 2017-07-04 2018-06-21 友達光電股份有限公司 液晶顯示面板與液晶顯示裝置
KR102579347B1 (ko) * 2018-03-02 2023-09-18 삼성디스플레이 주식회사 액정 표시 장치 및 이를 포함하는 전자 기기
CN108594554B (zh) * 2018-05-09 2020-11-17 京东方科技集团股份有限公司 一种阵列基板,其驱动方法及显示装置
CN209388677U (zh) * 2018-09-11 2019-09-13 重庆惠科金渝光电科技有限公司 一种驱动电路和显示面板
US11189241B2 (en) * 2020-03-27 2021-11-30 Tcl China Star Optoelectronics Technology Co., Ltd Method for charging pixels and display panel
CN111477139A (zh) * 2020-04-08 2020-07-31 福建华佳彩有限公司 一种节省功耗的显示屏架构及驱动方法
CN111681612B (zh) * 2020-06-24 2021-06-25 武汉华星光电技术有限公司 数据驱动电路和显示面板
CN111883084B (zh) * 2020-07-30 2021-11-09 惠科股份有限公司 一种驱动方法、补偿时间表的构建方法和显示装置
US11947229B2 (en) * 2021-03-16 2024-04-02 Tcl China Star Optoelectronics Technology Co., Ltd. Display panel and display device
KR20230103668A (ko) * 2021-12-31 2023-07-07 엘지디스플레이 주식회사 표시 장치
CN114815420A (zh) * 2022-04-06 2022-07-29 Tcl华星光电技术有限公司 液晶显示面板及显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120008381A (ko) * 2010-07-16 2012-01-30 삼성전자주식회사 액정 표시 장치
KR101859677B1 (ko) * 2011-07-27 2018-05-21 삼성디스플레이 주식회사 표시장치
KR20140025170A (ko) * 2012-08-21 2014-03-04 삼성디스플레이 주식회사 표시 장치

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20160086504A (ko) * 2015-01-09 2016-07-20 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
US9875710B2 (en) 2015-01-14 2018-01-23 Samsung Display Co., Ltd. Gate driving circuit with reduced voltage to mitigate transistor deterioration
US10186198B2 (en) 2015-01-14 2019-01-22 Samsung Display Co., Ltd. Gate driving circuit
US10643566B2 (en) 2017-10-10 2020-05-05 Samsung Display Co., Ltd. Display device
WO2020032336A1 (ko) * 2018-08-08 2020-02-13 삼성디스플레이 주식회사 표시 장치
US11723247B2 (en) 2018-08-08 2023-08-08 Samsung Display Co., Ltd. Display device
KR20210086236A (ko) * 2019-12-31 2021-07-08 엘지디스플레이 주식회사 표시장치

Also Published As

Publication number Publication date
US20140218347A1 (en) 2014-08-07

Similar Documents

Publication Publication Date Title
KR20140099025A (ko) 액정 표시 장치 및 액정 표시 장치의 구동 방법
US10510308B2 (en) Display device with each column of sub-pixel units being driven by two data lines and driving method for display device
US10698282B2 (en) Display substrate, display device and method for driving display device
US9934736B2 (en) Liquid crystal display and method for driving the same
JP5616662B2 (ja) 液晶表示装置
KR102279353B1 (ko) 표시패널
US8031287B2 (en) Display panel and liquid crystal display including the same
US8884861B2 (en) Liquid crystal display and driving method thereof
KR102127510B1 (ko) 표시장치
KR20080057501A (ko) 액정표시장치 및 이의 구동방법
JP2014153541A (ja) 画像表示装置及びその駆動方法
US20150187318A1 (en) Display device
US20150187292A1 (en) Thin film transistor array panel and display device
KR102183921B1 (ko) 액정 표시 장치
CN113393790B (zh) 显示面板的驱动方法、装置及显示装置
KR100593490B1 (ko) 액정표시장치
WO2017096706A1 (zh) 液晶显示面板结构
KR20100006133A (ko) 표시장치 및 표시장치의 구동방법
WO2020233549A1 (zh) 阵列基板及其驱动方法、显示装置
JP2020522761A (ja) 液晶表示パネル及び装置
KR100947771B1 (ko) 액정표시패널 및 그 구동장치
KR20080002278A (ko) 액정 표시패널의 구동 방법
KR101245942B1 (ko) 액정패널, 액정표시장치 그의 구동방법
KR102244985B1 (ko) 표시패널
KR102407358B1 (ko) 디스플레이 패널 및 디스플레이 장치

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid