KR20140074494A - Liquid crystal display and dimming control method of thereof - Google Patents

Liquid crystal display and dimming control method of thereof Download PDF

Info

Publication number
KR20140074494A
KR20140074494A KR1020120142500A KR20120142500A KR20140074494A KR 20140074494 A KR20140074494 A KR 20140074494A KR 1020120142500 A KR1020120142500 A KR 1020120142500A KR 20120142500 A KR20120142500 A KR 20120142500A KR 20140074494 A KR20140074494 A KR 20140074494A
Authority
KR
South Korea
Prior art keywords
gain value
value
gradation
input
input gradation
Prior art date
Application number
KR1020120142500A
Other languages
Korean (ko)
Other versions
KR102022639B1 (en
Inventor
박상재
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120142500A priority Critical patent/KR102022639B1/en
Publication of KR20140074494A publication Critical patent/KR20140074494A/en
Application granted granted Critical
Publication of KR102022639B1 publication Critical patent/KR102022639B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

A liquid crystal display according to the present invention includes a liquid crystal display panel for displaying modulation data; a backlight unit including a plurality of light sources for projecting light to a rear surface of the liquid crystal display panel; a backlight driving circuit for driving the light sources based on a dimming value; and a dimming control circuit for determining an original gain value and a limit gain value to compensate for lowering of luminance due to the dimming value, determining an input gradation vs gain value graph in unit of a reference area based on the original gain value and the limit gain value, and multiplying the input gradation by a gain value determined from the input gradation vs gain value graph to determine an output gradation of the modulation data in unit of the reference area and curve the input gradation vs output gradation graph. The original gain value is determined in inverse proportional to the dimming value, and the limit gain value is obtained by dividing a maximum gradation express value determined according to a number of bits of input data by a maximum input gradation value indicating a gradation value of the largest data among the data, which are to be displayed in the reference area.

Description

액정표시장치와 그의 디밍 제어방법{LIQUID CRYSTAL DISPLAY AND DIMMING CONTROL METHOD OF THEREOF}TECHNICAL FIELD [0001] The present invention relates to a liquid crystal display (LCD) and a dimming control method thereof.

본 발명은 표시영상의 콘트라스트 비를 향상시킬 수 있는 액정표시장치에 관한 것이다.
The present invention relates to a liquid crystal display device capable of improving a contrast ratio of a display image.

액정표시장치는 경량, 박형, 저소비 전력구동 등의 특징으로 인해 그 응용범위가 점차 넓어지고 있는 추세에 있다. 이 액정표시장치는 노트북 PC와 같은 휴대용 컴퓨터, 사무 자동화 기기, 오디오/비디오 기기, 옥내외 광고 표시장치 등으로 이용되고 있다. 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor, 이하 "TFT")를 이용하여 영상을 표시한다. 액정표시장치의 대부분을 차지하고 있는 투과형 액정표시장치는 액정층에 인가되는 전계를 제어하여 백라이트 유닛으로부터 입사되는 빛을 변조함으로써 영상을 표시한다.BACKGROUND ART [0002] Liquid crystal display devices are becoming increasingly widespread due to features such as light weight, thinness, and low power consumption driving. This liquid crystal display device is used as a portable computer such as a notebook PC, an office automation device, an audio / video device, and an indoor / outdoor advertisement display device. A liquid crystal display device displays an image using a thin film transistor (hereinafter referred to as "TFT") as a switching element. A transmissive liquid crystal display device that occupies most of the liquid crystal display device displays an image by controlling an electric field applied to the liquid crystal layer to modulate light incident from the backlight unit.

액정표시장치의 화질은 콘트라스트 특성에 의해 좌우된다. 액정층에 인가되는 데이터전압을 제어하여 액정층의 광투과율을 변조하는 방법만으로는 이 콘트라스트 특성을 개선하는데 한계가 있다. 콘트라스트 특성을 개선하기 위하여, 영상에 따라 백라이트 유닛의 휘도를 조정하는 백라이트 디밍 방법이 제안된 바 있다. 백라이트 디밍 방법에는 표시면 전체의 휘도를 조정하는 글로벌 디밍 방법(Global dimming method)과, 국부적으로 표시면의 휘도를 조정하는 로컬 디밍 방법(Local dimming method)이 있다. 글로벌 디밍 방법은 이전 프레임과 그 다음 프레임간에 측정되는 동적 콘트라스트(Dynamic contrast)를 개선할 수 있다. 로컬 디밍 방법은 한 프레임기간 내에서 표시면의 휘도를 국부적으로 제어함으로써 글로벌 디밍방법으로 개선하기가 어려운 정적 콘트라스트(Static contrast)를 개선할 수 있다.The image quality of the liquid crystal display device depends on the contrast characteristics. The method of modulating the light transmittance of the liquid crystal layer by controlling the data voltage applied to the liquid crystal layer limits the improvement of the contrast characteristic. In order to improve the contrast characteristic, a backlight dimming method of adjusting the brightness of the backlight unit according to an image has been proposed. The backlight dimming method includes a global dimming method for adjusting the brightness of the entire display surface and a local dimming method for locally adjusting the brightness of the display surface. The global dimming method can improve the dynamic contrast measured between the previous frame and the next frame. The local dimming method can improve the static contrast which is difficult to improve by the global dimming method by locally controlling the brightness of the display surface within one frame period.

글로벌 디밍 방법과 로컬 디밍 방법은 영상 정보에 따라 백라이트 유닛의 휘도를 낮추어 소비전력을 줄인다. 그리고, 디밍으로 인한 부족한 휘도 분은 픽셀 데이터의 변조를 통해 보상된다. 백라이트의 휘도를 보상하기 위해, 디밍 방법은 이득값을 구한 후 이 이득값을 픽셀 데이터의 입력 계조에 곱하여 출력 계조를 결정한다. 종래 기술에서는 목표로하는 입력 계조 vs 출력 계조 그래프를 미리 정하고 역으로 입력 계조 vs 이득값을 구한다.The global dimming method and the local dimming method reduce the power consumption of the backlight unit by reducing the brightness of the backlight unit according to the image information. Then, the insufficient luminance due to the dimming is compensated through the modulation of the pixel data. In order to compensate the brightness of the backlight, the dimming method determines the output gradation by obtaining the gain value and then multiplying the gain value by the input gradation of the pixel data. In the prior art, the target input gradation vs output gradation graph is determined in advance and the input gradation vs gain value is determined inversely.

영상 정보에 이득값을 변조없이 곱하는 경우 도 1의 ①번 그래프처럼 고계조에서 계조뭉침현상이 발생할 수 있다. 종래 기술에서는 이러한 문제를 해결하기 위해 ②번과 같은 입력 계조 vs 출력 계조 그래프를 사용하였다. ②번 그래프를 사용하게 되면 ①번 그래프에서 발생하는 계조 뭉침 현상을 막을 수 있으나, 계조꺽임 시작점에서 계조 단차가 눈에 보이게 되고 전체적으로 휘도가 저하되는 문제가 있다.When the gain of the image information is multiplied without modulation, gray scale accumulation may occur at a high gray level as in the case of the graph (1) of FIG. In the prior art, the input gradation vs output gradation graph such as the No. 2 was used to solve this problem. If the graph (2) is used, the gradation aggregation phenomenon occurring in the graph (1) can be prevented. However, there is a problem that the gradation step is visible at the start point of the gradation bending, and the luminance is lowered as a whole.

①번과 ②번 사이에서 곡선 형태를 띠는 ③번 그래프를 만들게 되면 계조 단차와 휘도 저하 문제를 동시에 해결할 수 있으나, 목표로하는 입력 계조 vs 출력 계조 그래프를 미리 정해야 하는 종래 기술에서는 ③번 그래프와 같은 2차 곡선의 식을 구하는 과정이 매우 복잡하기 때문에 실제로 구현하기 불가능하다.
In the prior art in which the target input gradation vs. output gradation graph is to be determined in advance, it is possible to solve the gradation step and the brightness lowering problem simultaneously by forming the curve ③, which is a curved line between ① and ②, The process of obtaining the same quadratic equation is very complicated and can not be practically implemented.

따라서, 본 발명의 목적은 간소한 방법으로 입력 계조 대비 이득값을 구하고 이 이득값을 기반으로 출력 계조를 결정하여 계조 단차 현상과 휘도 저하 현상을 방지할 수 있도록 한 액정표시장치와 그의 디밍 제어방법을 제공하는 데 있다.SUMMARY OF THE INVENTION Accordingly, it is an object of the present invention to provide a liquid crystal display device capable of preventing a gradation step phenomenon and a luminance lowering phenomenon by obtaining a gain value relative to an input gradation by a simple method and determining an output gradation based on the gain value, .

상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 변조 데이터를 표시하는 액정표시패널; 다수의 광원들을 포함하여 상기 액정표시패널의 배면에 빛을 조사하는 백라이트 유닛; 디밍값에 기초하여 상기 광원들을 구동시키는 백라이트 구동회로; 및 상기 디밍값으로 인한 휘도 저하를 보상하기 위해 원본 이득값과 한계 이득값을 결정한 후, 상기 원본 이득값과 상기 한계 이득값을 기반으로 입력 계조 vs 이득값 그래프를 상기 기준 영역 단위로 결정하고, 상기 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 계조에 곱하여 상기 기준 영역 단위로 상기 변조 데이터의 출력 계조를 결정함으로써 입력 계조 vs 출력 계조 그래프를 곡선화하는 디밍 제어회로를 구비하고; 상기 원본 이득값은 상기 디밍값에 반비례하게 결정되고, 상기 한계 이득값은 입력 데이터의 비트수에 따라 결정되는 최대 계조 표현값을 상기 기준 영역에 표시될 데이터 중 가장 큰 데이터의 계조값을 지시하는 최대 입력 계조값으로 나눔으로써 얻어진다.According to an aspect of the present invention, there is provided a liquid crystal display device including: a liquid crystal display panel displaying modulation data; A backlight unit including a plurality of light sources for irradiating light to a rear surface of the liquid crystal display panel; A backlight driving circuit for driving the light sources based on the dimming value; And determining an original gradation value and a limit gain value in order to compensate for a luminance drop due to the dimming value and then determining an input gradation vs gain value graph on the basis of the original gain value and the limit gain value, And a dimming control circuit for multiplying the input gradation by a gain determined by the input gradation vs gain value graph to determine the output gradation of the modulated data in units of the reference area, thereby to curve the input gradation vs output gradation graph; Wherein the original gain value is determined in inverse proportion to the dimming value and the maximum gain value indicates a maximum gradation representation value determined in accordance with the number of bits of input data as a gradation value of the largest data among data to be displayed in the reference region By the maximum input gradation value.

본 발명의 실시예에 따른 액정표시장치의 디밍 제어방법은 변조 데이터를 표시하는 액정표시패널과, 다수의 광원들을 포함하여 상기 액정표시패널의 배면에 빛을 조사하는 백라이트 유닛과, 디밍값에 기초하여 상기 광원들을 구동시키는 백라이트 구동회로를 갖는 액정표시장치의 디밍 제어방법에 있어서, 상기 디밍값으로 인한 휘도 저하를 보상하기 위해 원본 이득값과 한계 이득값을 결정하는 단계; 상기 원본 이득값과 상기 한계 이득값을 기반으로 입력 계조 vs 이득값 그래프를 상기 기준 영역 단위로 결정하는 단계; 및 상기 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 계조에 곱하여 상기 기준 영역 단위로 상기 변조 데이터의 출력 계조를 결정함으로써 입력 계조 vs 출력 계조 그래프를 곡선화하는 단계를 포함하고; 상기 원본 이득값은 상기 디밍값에 반비례하게 결정되고, 상기 한계 이득값은 입력 데이터의 비트수에 따라 결정되는 최대 계조 표현값을 상기 기준 영역에 표시될 데이터 중 가장 큰 데이터의 계조값을 지시하는 최대 입력 계조값으로 나눔으로써 얻어진다.
A dimming control method of a liquid crystal display according to an embodiment of the present invention includes: a liquid crystal display panel displaying modulation data; a backlight unit including a plurality of light sources to emit light to a back surface of the liquid crystal display panel; And a backlight driving circuit for driving the light sources, the method comprising the steps of: determining an original gain value and a marginal gain value to compensate for a luminance drop due to the dimming value; Determining an input grayscale vs gain value graph on a per-reference-area basis based on the original gain value and the limit gain value; And curving the input gradation vs output gradation graph by multiplying the input gradation by a gain value determined in the input gradation vs gain value graph and determining the output gradation of the modulated data in the reference area unit; Wherein the original gain value is determined in inverse proportion to the dimming value and the maximum gain value indicates a maximum gradation representation value determined in accordance with the number of bits of input data as a gradation value of the largest data among data to be displayed in the reference region By the maximum input gradation value.

본 발명은 원본 이득값과 한계 이득값을 기준으로 입력 계조-이득값 평면상에서 입력 계조 vs 이득값 그래프를 결정하고, 그 결과 얻어지는 이득값을 입력 데이터의 입력 계조에 곱하여 변조 데이터의 출력 계조를 결정한다. 본 발명은 상기와 같은 과정을 통해 입력 계조 vs 출력 계조 간의 관계가 곡선 형태의 그래프가 되도록 함으로써, 종래 입력 계조 vs 출력 계조 간의 관계가 직선일 경우 발생하는 계조 단차 현상과 휘도 저하 현상을 간소한 방법으로 완화할 수 있다.
The present invention determines an input grayscale vs. gain value graph on the input grayscale-gain value plane on the basis of the original gain value and the marginal gain value, multiplies the input gain of the input data by the obtained gain value, do. According to the present invention, the relationship between the input gradation and the output gradation becomes a curve-shaped graph through the above-described process, so that the gradation step phenomenon and the luminance lowering phenomenon, which occur when the relationship between the conventional input gradation and output gradation is a straight line, .

도 1은 종래 입력 계조 대비 이득값을 구하기 위해 미리 정해지는 입력 계조 대비 출력 계조 그래프를 보여주는 도면.
도 2는 본 발명의 실시예에 따른 액정표시장치를 보여주는 도면.
도 3은 디밍 제어회로의 상세 구성을 보여주는 도면.
도 4는 입력 계조 vs 이득값 그래프를 결정하는 일 예를 보여주는 도면.
도 5는 도 4에 의해 얻어지는 입력 계조 vs 출력 계조 그래프를 보여주는 도면.
도 6은 입력 계조 vs 이득값 그래프를 결정하는 다른 예를 보여주는 도면.
도 7은 도 6에 의해 얻어지는 입력 계조 vs 출력 계조 그래프를 보여주는 도면.
도 8은 입력 계조 vs 이득값 그래프를 결정하는 또 다른 예를 보여주는 도면.
도 9는 도 8에 의해 얻어지는 입력 계조 vs 출력 계조 그래프를 보여주는 도면.
Brief Description of the Drawings Fig. 1 is a diagram showing an input gradation output gradation graph determined in advance to obtain a gain value in relation to a conventional input gradation. Fig.
2 is a view illustrating a liquid crystal display device according to an embodiment of the present invention.
3 is a diagram showing a detailed configuration of a dimming control circuit;
4 is a diagram showing an example of determining an input gradation vs. gain value graph.
Fig. 5 is a diagram showing an input gradation vs. output gradation graph obtained by Fig. 4; Fig.
6 is a diagram showing another example of determining an input gradation vs. gain value graph;
FIG. 7 is a view showing an input gradation vs. output gradation graph obtained by FIG. 6; FIG.
8 is a diagram showing another example of determining an input gradation vs. gain value graph.
Fig. 9 is a diagram showing an input gradation vs. output gradation graph obtained by Fig. 8; Fig.

이하, 도 2 내지 도 9를 참조하여 본 발명의 바람직한 실시예에 대해 설명하기로 한다.Hereinafter, preferred embodiments of the present invention will be described with reference to FIGS. 2 to 9. FIG.

도 2는 본 발명의 실시예에 따른 액정표시장치를 보여준다.2 shows a liquid crystal display according to an embodiment of the present invention.

도 2를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(10), 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13), 디밍 제어회로(14), 백라이트 구동회로(15), 및 백라이트 유닛(16)을 구비한다.2, a liquid crystal display according to an embodiment of the present invention includes a liquid crystal display panel 10, a timing controller 11, a data driving circuit 12, a gate driving circuit 13, a dimming control circuit 14, A backlight driving circuit 15, and a backlight unit 16. [

액정표시패널(10)은 두 장의 유리기판과 이들 사이에 형성된 액정층을 포함한다. 액정표시패널(10)의 하부 유리기판에는 다수의 데이터라인들(DL)과 다수의 게이트라인들(GL)이 교차된다. 데이터라인들(DL)과 게이트라인들(GL)의 교차 구조에 의해 액정표시패널(10)에는 액정셀(Clc)들이 매트릭스 형태로 배치된다. 액정셀(Clc)들 각각은 TFT, TFT에 접속된 화소전극(1), 및 스토리지 커패시터(Cst) 등을 포함한다. 액정표시패널(10)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2) 등이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정셀(Clc)들은 적색 표시를 위한 R 액정셀들, 녹색 표시를 위한 G 액정셀들, 청색 표시를 위한 B 액정셀들을 포함한다. R 액정셀, G 액정셀, 및 B 액정셀은 하나의 단위 픽셀을 구성한다. 액정표시패널(10)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다. The liquid crystal display panel 10 includes two glass substrates and a liquid crystal layer formed therebetween. A plurality of data lines DL and a plurality of gate lines GL are intersected with each other on a lower glass substrate of the liquid crystal display panel 10. [ The liquid crystal cells Clc are arranged in a matrix form in the liquid crystal display panel 10 by the intersection structure of the data lines DL and the gate lines GL. Each of the liquid crystal cells Clc includes a TFT, a pixel electrode 1 connected to the TFT, and a storage capacitor Cst. On the upper glass substrate of the liquid crystal display panel 10, a black matrix, a color filter, a common electrode 2, and the like are formed. The common electrode 2 is formed on an upper glass substrate in a vertical electric field driving mode such as a TN (Twisted Nematic) mode and a VA (Vertical Alignment) mode. The common electrode 2 is formed of an IPS (In Plane Switching) mode, an FFS (Fringe Field Switching) Is formed on the lower glass substrate together with the pixel electrode 1 in the same horizontal electric field driving system. The liquid crystal cells Clc include R liquid crystal cells for red display, G liquid crystal cells for green display, and B liquid crystal cells for blue display. The R liquid crystal cell, the G liquid crystal cell, and the B liquid crystal cell constitute one unit pixel. On the upper glass substrate and the lower glass substrate of the liquid crystal display panel 10, a polarizing plate is attached and an alignment film for forming a pre-tilt angle of the liquid crystal is formed on the inner surface in contact with the liquid crystal.

타이밍 콘트롤러(11)는 외부 비디오 소스가 실장된 시스템 보드로부터 입력되는 디지털 비디오 데이터(RGB)를 디밍 제어회로(14)에 공급하고, 디밍 제어회로(14)에 의해 변조된 변조 데이터(R'G'B')를 데이터 구동회로(12)에 공급한다. 타이밍 콘트롤러(11)는 시스템 보드로부터의 타이밍신호들(Vsync, Hsync, DE, DCLK)에 기초하여 데이터 구동회로(12)와 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들(DDC, GDC)을 발생한다. 타이밍 콘트롤러(11)는 60Hz의 프레임 주파수로 입력되는 입력 영상 신호의 프레임들 사이에 보간 프레임을 삽입하고 데이터 타이밍 제어신호(DDC)와 게이트 타이밍 제어신호(GDC)를 체배하여 60×N(N은 2 이상의 양의 정수)Hz의 프레임 주파수로 데이터 구동회로(12)와 게이트 구동회로(13)의 동작을 제어할 수 있다. The timing controller 11 supplies the digital video data RGB input from the system board on which the external video source is mounted to the dimming control circuit 14 and outputs the modulated data R'G 'B') to the data driving circuit 12. The timing controller 11 generates timing control signals for controlling the operation timings of the data driving circuit 12 and the gate driving circuit 13 based on the timing signals Vsync, Hsync, DE, DCLK from the system board DDC, GDC). The timing controller 11 inserts an interpolation frame between the frames of the input video signal input at a frame frequency of 60 Hz and multiplies the data timing control signal DDC and the gate timing control signal GDC to obtain 60 × N The operation of the data driving circuit 12 and the gate driving circuit 13 can be controlled with a frame frequency of Hz or more.

데이터 구동회로(12)는 다수의 데이터 드라이브 집적회로들을 포함한다. 데이터 드라이브 집적회로는 클럭신호를 샘플링하기 위한 쉬프트레지스터, 디지털 영상 데이터(RGB)를 일시저장하기 위한 레지스터, 쉬프트레지스터로부터의 클럭신호에 응답하여 데이터를 1 라인분씩 저장하고 저장된 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래치로부터의 디지털 데이터값에 대응하여 감마기준전압의 참조하에 정극성/부극성의 감마전압을 선택하기 위한 디지털/아날로그 변환기, 정극성/부극성 감마전압에 의해 변환된 아날로그 데이터가 공급되는 데이터라인(DL)을 선택하기 위한 멀티플렉서 및 멀티플렉서와 데이터라인(DL) 사이에 접속된 출력버퍼 등을 구비한다. 데이터 구동회로(12)는 타이밍 콘트롤러(11)의 제어 하에 변조 데이터(R'G'B')를 래치하고, 이 래치된 변조 데이터(R'G'B')를 정극성/부극성 감마보상전압을 이용하여 정극성/부극성 아날로그 데이터전압으로 변환한 후 데이터라인들(DL)에 공급한다.The data driving circuit 12 includes a plurality of data drive ICs. The data drive integrated circuit includes a shift register for sampling a clock signal, a register for temporarily storing digital image data (RGB), a data register for storing one line of data in response to a clock signal from a shift register, A digital / analog converter for selecting a positive / negative gamma voltage under reference to a gamma reference voltage corresponding to a digital data value from a latch and latch for outputting simultaneously, an analog / digital converter converted by a positive / negative gamma voltage, A multiplexer for selecting a data line DL to which data is supplied, and an output buffer connected between the multiplexer and the data line DL. The data driving circuit 12 latches the modulated data R'G'B 'under the control of the timing controller 11 and outputs the latched modulated data R'G'B' to positive / negative polarity gamma compensation Voltage to the positive polarity / negative polarity analog data voltage, and supplies it to the data lines DL.

게이트 구동회로(13)는 다수의 게이트 드라이브 집적회로들을 포함한다. 게이트 드라이브 집적회로는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터, 및 출력 버퍼 등을 구비한다. 게이트 구동회로(13)는 타이밍 콘트롤러(11)의 제어 하에 스캔펄스(또는 게이트펄스)를 순차적으로 출력하여 게이트라인들(GL)에 공급함으로써, 데이터전압이 인가될 수평 픽셀라인을 선택한다.The gate drive circuit 13 includes a plurality of gate drive integrated circuits. The gate drive integrated circuit includes a shift register, a level shifter for converting an output signal of the shift register into a swing width suitable for TFT driving of the liquid crystal cell, and an output buffer. The gate drive circuit 13 sequentially outputs a scan pulse (or gate pulse) under the control of the timing controller 11 and supplies it to the gate lines GL to select a horizontal pixel line to which the data voltage is to be applied.

디밍 제어회로(14)는 입력 데이터(RGB)를 분석하여 기준 영역의 화상 대표값을 도출하고, 그 화상 대표값에 따라 백라이트 유닛(16)의 광원들의 밝기를 제어하기 위해 기준 영역 단위로 디밍값(DIM)을 결정한다. 디밍 제어회로(14)는 디밍값(DIM)으로 인한 휘도 저하를 보상하기 위해, 화상 대표값에 따른 원본 이득값을 기준 영역 단위로 설정함과 아울러, 정상적인 계조 표현을 위한 한계 이득값을 기준 영역 단위로 계산한다. 그리고, 디밍 제어회로(14)는 입력 계조 vs 출력 계조 그래프가 곡선화 되도록, 원본 이득값과 한계 이득값을 기준으로 입력 계조-이득값 평면상에서 입력 계조 vs 이득값 그래프를 기준 영역 단위로 결정한다. 디밍 제어회로(14)는 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 계조에 곱하여 기준 영역 단위로 출력 계조를 결정한다. 즉, 디밍 제어회로(14)는 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 데이터(RGB)에 곱하여 기준 영역 단위로 휘도 보상을 위한 변조 데이터(R'G'B')를 생성하여 출력한다. The dimming control circuit 14 analyzes the input data RGB to derive the image representative value of the reference area and adjusts the dimming value in units of reference areas to control the brightness of the light sources of the backlight unit 16 according to the image representative value. (DIM). The dimming control circuit 14 sets the original gain value according to the representative picture value in units of the reference area in order to compensate for the luminance degradation due to the dimming value DIM and sets the limit gain value for the normal gray- . The dimming control circuit 14 determines the input gradation vs. gain gain graph on the input gradation-gain plane based on the original gain value and the limit gain value so that the input gradation vs output gradation graph becomes curved . The dimming control circuit 14 multiplies the input gradation by the gain value determined in the input gradation vs gain value graph to determine the output gradation in the reference area unit. That is, the dimming control circuit 14 generates modulation data R'G'B 'for luminance compensation on the basis of the reference area by multiplying the input data RGB by the gain value determined in the input gradation vs. gain value graph, do.

본 발명은 글로벌 디밍 방법을 채용할 수도 있고, 로컬 디밍 방법을 채용할 수도 있다. 글로벌 디밍 방법을 채용하는 경우 상기 기준 영역은 한 프레임의 화상이 표시되는 한 화면 전체를 지시한다. 반면, 한 화면을 다수의 블록들로 분할 구동하는 로컬 디밍 방법을 채용하는 경우 상기 기준 영역은 각 블록을 지시한다. 본 발명은 종래 기술에서와 같이 목표로하는 입력 계조 vs 출력 계조 그래프를 미리 정하고 역으로 입력 계조 vs 이득값을 구하는 것이 아니라, 원본 이득값과 한계 이득값에 기초한 입력 계조 vs 이득값 그래프에서 바로 이득값을 구하기 때문에 이득값 도출 과정을 간소화할 수 있다.The present invention may employ a global dimming method or a local dimming method. In the case of employing the global dimming method, the reference area indicates an entire screen on which an image of one frame is displayed. On the other hand, when the local dimming method of dividing one screen into a plurality of blocks is adopted, the reference area indicates each block. In the present invention, the target input grayscale vs. output grayscale graph is determined in advance and the input grayscale vs gain value is not determined inversely as in the prior art, but the grayscale vs. gain grayscale graph based on the original gain value and the marginal gain value, The gain value derivation process can be simplified.

백라이트 구동회로(15)는 디밍 제어회로(14)로부터 입력되는 디밍값(DIM)에 따라 듀티비가 가변되는 펄스 폭 변조(Pulse Width Modulation : PWM)로 백라이트 유닛(16)의 광원들을 기준 영역 단위로 구동한다. PWM 듀티비에 따라 광원들의 점소 시간이 제어된다. The backlight driving circuit 15 is a circuit in which the light sources of the backlight unit 16 are driven by a pulse width modulation (PWM) whose duty ratio is varied in accordance with the dimming value DIM input from the dimming control circuit 14 . The light source's focussing time is controlled according to the PWM duty ratio.

백라이트 유닛(16)은 다수의 광원들을 포함하여 액정표시패널(10)에 빛을 조사한다. 백라이트 유닛(16)은 직하형(Direct type)과 에지형(Edge type) 중 어느 하나로 구현될 수 있다. 직하형 백라이트 유닛(16)은 액정표시패널(10)의 아래에 다수의 광학시트들과 확산판이 적층되고 확산판 아래에 다수의 광원들이 배치되는 구조를 갖는다. 에지형 백라이트 유닛(16)은 액정표시패널(10)의 아래에 다수의 광학시트들과 도광판이 적층되고 도광판의 측면에 다수의 광원들이 배치되는 구조를 갖는다. 광원들은 발광다이오드(Light Emitting Diode, LED)와 같은 점광원들로 구현될 수 있다. The backlight unit 16 includes a plurality of light sources to irradiate the liquid crystal display panel 10 with light. The backlight unit 16 may be implemented as either a direct type or an edge type. The direct-type backlight unit 16 has a structure in which a plurality of optical sheets and a diffusion plate are stacked under the liquid crystal display panel 10, and a plurality of light sources are disposed under the diffusion plate. The edge type backlight unit 16 has a structure in which a plurality of optical sheets and a light guide plate are stacked below a liquid crystal display panel 10 and a plurality of light sources are disposed on a side surface of the light guide plate. The light sources may be realized by point light sources such as a light emitting diode (LED).

도 3은 디밍 제어회로(14)의 상세 구성을 보여준다. 도 4Fig. 3 shows the detailed configuration of the dimming control circuit 14. Fig. 4

도 3을 참조하면, 디밍 제어회로(14)는 영상 분석부(141), 디밍값 결정부(142), 이득값 결정부(143), 이득값 그래프 결정부(144), 및 데이터 변조부(145)를 구비한다.3, the dimming control circuit 14 includes an image analysis unit 141, a dimming value determination unit 142, a gain value determination unit 143, a gain value graph determination unit 144, and a data modulation unit 145).

영상 분석부(141)는 입력 데이터(RGB)를 분석하여 기준 영역 단위로 화상 대표값을 도출한다. 화상 대표값은 평균 화상 레벨(APL,Average Picture Level)로 선택될 수 있다. 평균 화상 레벨은, 각 기준 영역 내에서 픽셀의 RGB 값들 중에서 최대 계조값을 선택하고 이 최대값들의 총합을 그 기준 영역에 포함된 픽셀수로 나눔으로써 얻어진다. The image analyzing unit 141 analyzes the input data RGB and derives an image representative value on a reference area basis. The picture representative value may be selected as an average picture level (APL). The average picture level is obtained by selecting a maximum gradation value among the RGB values of the pixels in each reference area and dividing the sum of the maximum values by the number of pixels included in the reference area.

디밍값 결정부(142)는 영상 분석부(141)로부터의 화상 대표값을 미리 설정된 디밍 커브에 맵핑하여 기준 영역 단위로 디밍값(DIM)을 결정한다. 디밍 커브는 룩업 테이블로 구현될 수 있다. 디밍값(DIM)은 데이터의 화상 대표값이 높은 기준 영역에서 높게, 화상 대표값이 낮은 기준 영역에서 낮게 결정될 수 있다.The dimming value determining unit 142 maps the representative representative value from the image analyzing unit 141 to a predetermined dimming curve to determine a dimming value (DIM) in a reference area unit. The dimming curve can be implemented as a look-up table. The dimming value DIM can be determined to be low in the reference area in which the picture representative value of the data is high in the reference area and in the reference area in which the picture representative value is low.

이득값 결정부(143)는 기준 영역 단위로 원본 이득값과 한계 이득값을 결정한다. 원본 이득값은 화상 대표값에 따라 결정되며 디밍값(DIM)에 반비례하게 결정된다. 원본 이득값은 기준 영역마다 1개씩 결정되되, 데이터의 화상 대표값이 높은 기준 영역에서 낮게, 화상 대표값이 낮은 기준 영역에서 높게 결정될 수 있다. 한계 이득값은 최대 계조 표현값/최대 입력 계조값으로 구해진다. 최대 계조 표현값은 입력 데이터(RGB)의 비트수에 따라 결정되는 값이다. 예컨대, 입력 데이터(RGB)가 각각, 8비트로 구현되는 경우 최대 계조 표현값은 '255'로 결정되며, 10비트로 구현되는 경우 최대 계조 표현값은 '1023'으로 결정된다. 최대 입력 계조값은 기준 영역에 표시될 데이터 중 가장 큰 데이터의 계조값을 지시한다. 본 발명에서 한계 이득값을 설정하는 이유는 전체 계조 영역에서 계조 표현을 가능케 하고, 또한 계조 역전 현상을 방지하기 위함이다.The gain determination unit 143 determines the original gain value and the marginal gain value in the reference area unit. The original gain value is determined according to the picture representative value and is determined in inverse proportion to the dimming value (DIM). The original gain value is determined one by one for each reference area, but the image representative value of the data can be determined to be low in the high reference area and high in the reference area in which the image representative value is low. The limit gain value is obtained by the maximum gradation representation value / maximum input gradation value. The maximum gradation representation value is a value determined according to the number of bits of the input data (RGB). For example, when the input data (RGB) is implemented with 8 bits, the maximum gradation representation value is determined to be 255, and when the input data RGB is implemented with 10 bits, the maximum gradation representation value is determined to be 1023. The maximum input tone value indicates the tone value of the largest data among the data to be displayed in the reference area. The reason for setting the limit gain value in the present invention is to enable the gradation representation in the entire gradation region and to prevent the gradation inversion phenomenon.

이득값 그래프 결정부(144)는 이득값 결정부(143)로부터 입력되는 원본 이득값과 한계 이득값을 기준으로 입력 계조-이득값 평면상에서 입력 계조 vs 이득값 그래프를 기준 영역 단위로 결정함으로써, 결과적으로 입력 계조 vs 출력 계조 간의 관계가 곡선 형태의 그래프가 되도록 한다. The gain graph determiner 144 determines an input gradation vs gain graph on the input gradation-gain plane based on the original gain value and the limit gain input from the gain determining unit 143, As a result, the relationship between the input grayscale and the output grayscale becomes a curve-shaped graph.

이득값 그래프 결정부(144)는 한계 이득값이 원본 이득값보다 작은 경우와, 한계 이득값이 원본 이득값보다 크거나 같은 경우에 있어 입력 계조 vs 이득값 그래프를 다르게 결정한다.The gain graph determiner 144 determines the input gradation vs gain graph differently when the limit gain is smaller than the original gain and when the limit gain is greater than or equal to the original gain.

한계 이득값이 원본 이득값보다 작은 경우, 이득값 그래프 결정부(144)는 도 4 및 도 6과 같이 최소 계조 표현값('0')과 계조 꺽임 시작점 사이의 입력 계조 구간에서 이득값을 원본 이득값으로 유지시키고, 계조 꺽임 시작점과 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 한계 이득값으로 수렴시킨다. 즉, 이득값 그래프 결정부(144)는 최대 입력 계조값에서 이득값이 한계 이득값까지 낮아지도록, 계조 꺽임 시작점과 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 도 4와 같이 원본 이득값에서 한계 이득값까지 선형적으로 낮출 수 있다. 여기서, 계조 꺽임 시작점은 고계조 계조뭉침 현상을 방지하기 위해 이득값을 변조할 때 이득값의 변곡점에 대응되는 입력 계조값을 지시하는 것으로, 사용자에 의해 미리 설정된다. 도 4와 같은 입력 계조 vs 이득값 그래프로부터 이득값을 구하는 것을 수식으로 표현하면 수학식 1과 같다.When the limit gain value is smaller than the original gain value, the gain graph determiner 144 determines the gain value in the input gradation interval between the minimum gradation representation value ('0') and the gradation bending start point as shown in FIGS. 4 and 6 And converges the gain value to the limit gain value in the input gradation section between the gradation bending start point and the maximum input gradation value. That is, the gain graph determiner 144 determines the gain value in the input gradation interval between the gradation bending start point and the maximum input gradation value as the original gain value < RTI ID = 0.0 > To the limit gain value. The grayscale bending start point indicates an input grayscale value corresponding to the inflexion point of the gain value when the gain value is modulated to prevent the high grayscale grayscale aggregation phenomenon, and is preset by the user. Equation (1) is obtained by obtaining a gain value from the input grayscale vs gain value graph as shown in FIG.

Figure pat00001
Figure pat00001

또한, 이득값 그래프 결정부(144)는 최대 입력 계조값에서 이득값이 한계 이득값까지 낮아지도록, 계조 꺽임 시작점과 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 도 6과 같이 원본 이득값에서 한계 이득값까지 2차 곡선 형태로 서서히 낮출 수도 있다. 도 6과 같은 입력 계조 vs 이득값 그래프로부터 이득값을 구하는 것을 수식으로 표현하면 수학식 2와 같다.6, the gain value graph determiner 144 calculates the gain value in the input gradation interval between the gradation bending start point and the maximum input gradation value, as shown in FIG. 6, so that the gain value decreases from the maximum input gradation value to the limit gain value To the limit gain value in the form of a quadratic curve. Equation 2 is used to obtain a gain value from the input grayscale vs gain value graph as shown in FIG.

Figure pat00002
Figure pat00002

한편, 한계 이득값이 원본 이득값보다 크거나 같은 경우, 이득값 그래프 결정부(144)는 도 8과 같이 최소 계조 표현값과 최대 입력 계조값 사이의 전체 입력 계조 구간에서 이득값을 원본 이득값으로 유지시킨다. 이 경우에는 입력 계조 vs 출력 계조 간의 관계가 곡선 형태의 그래프가 되지 않고 도 9와 같이 직선 형태의 그래프가 된다. 하지만, 이 경우에는 저계조 영상이 표시되기 때문에 종래 기술의 ①번 그래프에서 보여지는 고계조 계조뭉침현상이 문제되지는 않는다.On the other hand, when the limit gain value is equal to or greater than the original gain value, the gain graph determiner 144 determines the gain value in the entire input gradation interval between the minimum gradation representation value and the maximum input gradation value as the original gain value . In this case, the relationship between the input grayscale and the output grayscale does not become a curve-shaped graph, but rather a straight-line graph as shown in Fig. However, in this case, since the low-gray-scale image is displayed, the high-gray-scale gradation phenomenon shown in the first graph of the prior art does not matter.

데이터 변조부(145)는 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 데이터(RGB)의 입력 계조에 곱하여 기준 영역 단위로 휘도 보상을 위한 변조 데이터(R'G'B')의 출력 계조를 결정한다. 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 데이터(RGB)의 입력 계조에 곱하면 도 5의 ④번과 같은 입력 계조 vs 출력 계조 그래프 또는 도 7의 ⑤번과 같은 입력 계조 vs 출력 계조 그래프가 얻어진다.
The data modulating section 145 multiplies the input gradation of the input data RGB by the gain value determined in the input gradation versus gain value graph and outputs the gradation value of the output gradation of the modulated data R'G'B ' . When the input gradation of the input data (RGB) is multiplied by the gain value determined in the input gradation vs gain value graph, the input gradation vs output gradation graph as shown in (4) in FIG. 5 or the input gradation vs. output gradation graph Is obtained.

상술한 바와 같이, 본 발명은 원본 이득값과 한계 이득값에 기초한 입력 계조 vs 이득값 그래프에서 바로 이득값을 구하기 때문에 이득값 도출 과정을 간소화할 수 있다. 본 발명은 원본 이득값과 한계 이득값을 기준으로 입력 계조-이득값 평면상에서 입력 계조 vs 이득값 그래프를 결정하고, 그 결과 얻어지는 이득값을 입력 데이터의 입력 계조에 곱하여 변조 데이터의 출력 계조를 결정한다. 본 발명은 상기와 같은 과정을 통해 입력 계조 vs 출력 계조 간의 관계가 곡선 형태의 그래프가 되도록 함으로써, 종래 입력 계조 vs 출력 계조 간의 관계가 직선일 경우 발생하는 계조 단차 현상과 휘도 저하 현상을 간소한 방법으로 완화할 수 있다.As described above, since the gain value is directly obtained from the input grayscale vs gain value graph based on the original gain value and the marginal gain value, the process of deriving the gain value can be simplified. The present invention determines an input grayscale vs. gain value graph on the input grayscale-gain value plane on the basis of the original gain value and the marginal gain value, multiplies the input gain of the input data by the obtained gain value, do. According to the present invention, the relationship between the input gradation and the output gradation becomes a curve-shaped graph through the above-described process, so that the gradation step phenomenon and the luminance lowering phenomenon, which occur when the relationship between the conventional input gradation and output gradation is a straight line, .

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

10 : 액정표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
14 : 디밍 제어회로 15 : 광원 구동회로
16 : 백라이트 유닛 141 : 영상 분석부
142 : 디밍값 결정부 143 : 이득값 결정부
144 : 이득값 그래프 결정부 145 : 데이터 변조부
10: liquid crystal display panel 11: timing controller
12: data driving circuit 13: gate driving circuit
14: dimming control circuit 15: light source driving circuit
16: backlight unit 141: image analysis unit
142: Dimming value determination unit 143: Gain value determination unit
144: gain value graph determination unit 145: data modulation unit

Claims (16)

변조 데이터를 표시하는 액정표시패널;
다수의 광원들을 포함하여 상기 액정표시패널의 배면에 빛을 조사하는 백라이트 유닛;
디밍값에 기초하여 상기 광원들을 구동시키는 백라이트 구동회로; 및
상기 디밍값으로 인한 휘도 저하를 보상하기 위해 원본 이득값과 한계 이득값을 결정한 후, 상기 원본 이득값과 상기 한계 이득값을 기반으로 입력 계조 vs 이득값 그래프를 상기 기준 영역 단위로 결정하고, 상기 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 계조에 곱하여 상기 기준 영역 단위로 상기 변조 데이터의 출력 계조를 결정함으로써 입력 계조 vs 출력 계조 그래프를 곡선화하는 디밍 제어회로를 구비하고;
상기 원본 이득값은 상기 디밍값에 반비례하게 결정되고, 상기 한계 이득값은 입력 데이터의 비트수에 따라 결정되는 최대 계조 표현값을 상기 기준 영역에 표시될 데이터 중 가장 큰 데이터의 계조값을 지시하는 최대 입력 계조값으로 나눔으로써 얻어지는 것을 특징으로 하는 액정표시장치.
A liquid crystal display panel for displaying modulation data;
A backlight unit including a plurality of light sources for irradiating light to a rear surface of the liquid crystal display panel;
A backlight driving circuit for driving the light sources based on the dimming value; And
Determining an original gradation value and a limit gain value based on the original gain value and the limit gain value to compensate for a luminance drop due to the dimming value, And a dimming control circuit for multiplying the input gradation by a gain value determined in the input gradation vs gain value graph to determine the output gradation of the modulated data in units of the reference area to thereby curve the input gradation vs output gradation graph;
Wherein the original gain value is determined in inverse proportion to the dimming value and the maximum gain value indicates a maximum gradation representation value determined in accordance with the number of bits of input data as a gradation value of the largest data among data to be displayed in the reference region Is obtained by dividing the maximum input gradation value by the maximum input gradation value.
제 1 항에 있어서,
상기 디밍 제어회로는,
상기 한계 이득값이 상기 원본 이득값보다 작은 경우와, 상기 한계 이득값이 상기 원본 이득값보다 크거나 같은 경우에 있어 상기 입력 계조 vs 이득값 그래프를 다르게 결정하는 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
Wherein the dimming control circuit comprises:
Wherein the input gain vs. gain graph is determined differently when the limit gain value is smaller than the original gain value and when the limit gain value is greater than or equal to the original gain value.
제 2 항에 있어서,
상기 디밍 제어회로는,
상기 한계 이득값이 상기 원본 이득값보다 작은 경우, 입력 계조-이득값 평면 상에 존재하는 최소 계조 표현값과 계조 꺽임 시작점 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값으로 유지시키고, 상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 한계 이득값으로 수렴시키고,
상기 계조 꺽임 시작점은 고계조 계조뭉침 현상을 방지하기 위해 이득값을 변조할 때 이득값의 변곡점에 대응되는 입력 계조값을 지시하는 것을 특징으로 하는 액정표시장치.
3. The method of claim 2,
Wherein the dimming control circuit comprises:
When the limit gain value is smaller than the original gain value, maintains the gain value in the input gradation section between the minimum gradation expression value existing on the input gradation-gain plane and the gradation bending start point as the original gain value, Converging a gain value into the limit gain value in an input gradation interval between a bending start point and the maximum input gradation value,
Wherein the grayscale bending start point indicates an input grayscale value corresponding to an inflection point of the gain value when the gain value is modulated to prevent the high grayscale grayscale aggregation phenomenon.
제 3 항에 있어서,
상기 디밍 제어회로는,
상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값에서 상기 한계 이득값까지 선형적으로 낮추는 것을 특징으로 하는 액정표시장치.
The method of claim 3,
Wherein the dimming control circuit comprises:
And the gain is linearly lowered from the original gain value to the limit gain value in an input gradation interval between the grayscale bending start point and the maximum input gradation value.
제 3 항에 있어서,
상기 디밍 제어회로는,
상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값에서 상기 한계 이득값까지 2차 곡선 형태로 낮추는 것을 특징으로 하는 액정표시장치.
The method of claim 3,
Wherein the dimming control circuit comprises:
And decreasing a gain value in a second curve form from the original gain value to the limit gain value in an input gradation interval between the grayscale bending start point and the maximum input gradation value.
제 3 항에 있어서,
상기 입력 계조 vs 이득값 그래프 상에서, 상기 최대 입력 계조값에 대응되는 이득값은 상기 한계 이득값인 것을 특징으로 하는 액정표시장치.
The method of claim 3,
Wherein the gain value corresponding to the maximum input gradation value is the limit gain value on the input gradation vs gain value graph.
제 2 항에 있어서,
상기 디밍 제어회로는,
상기 한계 이득값이 상기 원본 이득값보다 크거나 같은 경우, 입력 계조-이득값 평면 상에 존재하는 최소 계조 표현값과 상기 최대 입력 계조값 사이의 전체 입력 계조 구간에서 이득값을 상기 원본 이득값으로 유지시키는 것을 특징으로 하는 액정표시장치.
3. The method of claim 2,
Wherein the dimming control circuit comprises:
Wherein when the limit gain value is greater than or equal to the original gain value, the gain value is set to the original gain value in the entire input gradation interval between the minimum gradation expression value existing on the input gradation- And the liquid crystal display device.
제 1 항에 있어서,
상기 기준 영역은 한 프레임의 화상이 표시되는 한 화면 전체를 지시하거나, 또는 상기 한 화면을 분할 구동하기 위한 다수의 블록들을 각각 지시하는 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
Wherein the reference area indicates a whole screen in which an image of one frame is displayed or a plurality of blocks for dividing and driving the screen.
변조 데이터를 표시하는 액정표시패널과, 다수의 광원들을 포함하여 상기 액정표시패널의 배면에 빛을 조사하는 백라이트 유닛과, 디밍값에 기초하여 상기 광원들을 구동시키는 백라이트 구동회로를 갖는 액정표시장치의 디밍 제어방법에 있어서,
상기 디밍값으로 인한 휘도 저하를 보상하기 위해 원본 이득값과 한계 이득값을 결정하는 단계;
상기 원본 이득값과 상기 한계 이득값을 기반으로 입력 계조 vs 이득값 그래프를 상기 기준 영역 단위로 결정하는 단계; 및
상기 입력 계조 vs 이득값 그래프에서 결정되는 이득값을 입력 계조에 곱하여 상기 기준 영역 단위로 상기 변조 데이터의 출력 계조를 결정함으로써 입력 계조 vs 출력 계조 그래프를 곡선화하는 단계를 포함하고;
상기 원본 이득값은 상기 디밍값에 반비례하게 결정되고, 상기 한계 이득값은 입력 데이터의 비트수에 따라 결정되는 최대 계조 표현값을 상기 기준 영역에 표시될 데이터 중 가장 큰 데이터의 계조값을 지시하는 최대 입력 계조값으로 나눔으로써 얻어지는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
A backlight unit including a plurality of light sources for irradiating light to the back surface of the liquid crystal display panel and a backlight driving circuit for driving the light sources based on the dimming value, In the dimming control method,
Determining an original gain value and a marginal gain value to compensate for the luminance drop due to the dimming value;
Determining an input grayscale vs gain value graph on a per-reference-area basis based on the original gain value and the limit gain value; And
And a step of curving the input gradation vs output gradation graph by multiplying the input gradation by a gain determined in the input gradation vs gain value graph and determining the output gradation of the modulated data in the reference area unit;
Wherein the original gain value is determined in inverse proportion to the dimming value and the maximum gain value indicates a maximum gradation representation value determined in accordance with the number of bits of input data as a gradation value of the largest data among data to be displayed in the reference region And dividing the maximum input gradation value by the maximum input gradation value.
제 9 항에 있어서,
상기 입력 계조 vs 이득값 그래프를 결정하는 단계는,
상기 한계 이득값이 상기 원본 이득값보다 작은 경우와, 상기 한계 이득값이 상기 원본 이득값보다 크거나 같은 경우에 있어 상기 입력 계조 vs 이득값 그래프를 다르게 결정하는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
10. The method of claim 9,
Wherein the step of determining the input grayscale vs gain value graph comprises:
Wherein the input grayscale vs gain value graph is determined differently when the limit gain value is smaller than the original gain value and when the limit gain value is greater than or equal to the original gain value. Control method.
제 10 항에 있어서,
상기 입력 계조 vs 이득값 그래프를 결정하는 단계는,
상기 한계 이득값이 상기 원본 이득값보다 작은 경우, 입력 계조-이득값 평면 상에 존재하는 최소 계조 표현값과 계조 꺽임 시작점 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값으로 유지시키고, 상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 한계 이득값으로 수렴시키고,
상기 계조 꺽임 시작점은 고계조 계조뭉침 현상을 방지하기 위해 이득값을 변조할 때 이득값의 변곡점에 대응되는 입력 계조값을 지시하는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
11. The method of claim 10,
Wherein the step of determining the input grayscale vs gain value graph comprises:
When the limit gain value is smaller than the original gain value, maintains the gain value in the input gradation section between the minimum gradation expression value existing on the input gradation-gain plane and the gradation bending start point as the original gain value, Converging a gain value into the limit gain value in an input gradation interval between a bending start point and the maximum input gradation value,
Wherein the grayscale bending start point indicates an input grayscale value corresponding to an inflection point of the gain value when the gain value is modulated to prevent the high grayscale grayscale aggregation phenomenon.
제 11 항에 있어서,
상기 입력 계조 vs 이득값 그래프를 결정하는 단계는,
상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값에서 상기 한계 이득값까지 선형적으로 낮추는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
12. The method of claim 11,
Wherein the step of determining the input grayscale vs gain value graph comprises:
And the gain is linearly lowered from the original gain value to the limit gain value in the input gradation section between the grayscale bending start point and the maximum input gradation value.
제 11 항에 있어서,
상기 입력 계조 vs 이득값 그래프를 결정하는 단계는,
상기 계조 꺽임 시작점과 상기 최대 입력 계조값 사이의 입력 계조 구간에서 이득값을 상기 원본 이득값에서 상기 한계 이득값까지 2차 곡선 형태로 낮추는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
12. The method of claim 11,
Wherein the step of determining the input grayscale vs gain value graph comprises:
And decreasing a gain value in an input gradation section between the gradation bending start point and the maximum input gradation value to a quadratic curve form from the original gain value to the limit gain value.
제 11 항에 있어서,
상기 입력 계조 vs 이득값 그래프 상에서, 상기 최대 입력 계조값에 대응되는 이득값은 상기 한계 이득값인 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
12. The method of claim 11,
Wherein the gain value corresponding to the maximum input gradation value is the limit gain value on the input gradation vs gain value graph.
제 10 항에 있어서,
상기 입력 계조 vs 이득값 그래프를 결정하는 단계는,
상기 한계 이득값이 상기 원본 이득값보다 크거나 같은 경우, 입력 계조-이득값 평면 상에 존재하는 최소 계조 표현값과 상기 최대 입력 계조값 사이의 전체 입력 계조 구간에서 이득값을 상기 원본 이득값으로 유지시키는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
11. The method of claim 10,
Wherein the step of determining the input grayscale vs gain value graph comprises:
Wherein when the limit gain value is greater than or equal to the original gain value, the gain value is set to the original gain value in the entire input gradation interval between the minimum gradation expression value existing on the input gradation- And controlling the dimming control of the liquid crystal display device.
제 9 항에 있어서,
상기 기준 영역은 한 프레임의 화상이 표시되는 한 화면 전체를 지시하거나, 또는 상기 한 화면을 분할 구동하기 위한 다수의 블록들을 각각 지시하는 것을 특징으로 하는 액정표시장치의 디밍 제어방법.
10. The method of claim 9,
Wherein the reference area designates a whole screen in which an image of one frame is displayed or a plurality of blocks for dividing and driving the screen in the reference area.
KR1020120142500A 2012-12-10 2012-12-10 Liquid crystal display and dimming control method of thereof KR102022639B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120142500A KR102022639B1 (en) 2012-12-10 2012-12-10 Liquid crystal display and dimming control method of thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120142500A KR102022639B1 (en) 2012-12-10 2012-12-10 Liquid crystal display and dimming control method of thereof

Publications (2)

Publication Number Publication Date
KR20140074494A true KR20140074494A (en) 2014-06-18
KR102022639B1 KR102022639B1 (en) 2019-09-18

Family

ID=51127569

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120142500A KR102022639B1 (en) 2012-12-10 2012-12-10 Liquid crystal display and dimming control method of thereof

Country Status (1)

Country Link
KR (1) KR102022639B1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170037784A (en) * 2015-09-25 2017-04-05 엘지디스플레이 주식회사 Liquid Crystal Display Device and Driving Method thereof
US9984610B2 (en) 2015-10-14 2018-05-29 Samsung Display Co., Ltd. Image signal processing circuit for gamma adjustment and display device including the same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110044682A (en) * 2009-10-23 2011-04-29 엘지디스플레이 주식회사 Liquid crystal display and driving method thereof
KR20110057506A (en) * 2009-11-24 2011-06-01 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20110060268A (en) * 2009-11-30 2011-06-08 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20110061173A (en) * 2009-12-01 2011-06-09 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20120036477A (en) * 2010-10-08 2012-04-18 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20110044682A (en) * 2009-10-23 2011-04-29 엘지디스플레이 주식회사 Liquid crystal display and driving method thereof
KR20110057506A (en) * 2009-11-24 2011-06-01 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20110060268A (en) * 2009-11-30 2011-06-08 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20110061173A (en) * 2009-12-01 2011-06-09 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof
KR20120036477A (en) * 2010-10-08 2012-04-18 엘지디스플레이 주식회사 Liquid crystal display and local dimming control method of thereof

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20170037784A (en) * 2015-09-25 2017-04-05 엘지디스플레이 주식회사 Liquid Crystal Display Device and Driving Method thereof
US9984610B2 (en) 2015-10-14 2018-05-29 Samsung Display Co., Ltd. Image signal processing circuit for gamma adjustment and display device including the same

Also Published As

Publication number Publication date
KR102022639B1 (en) 2019-09-18

Similar Documents

Publication Publication Date Title
KR101588901B1 (en) Liquid crystal display and local dimming control method of thereof
TWI452566B (en) Liquid crystal display and scanning backlight driving method thereof
US9240144B2 (en) Liquid crystal display and local dimming control method thereof
TWI459092B (en) Liquid crystal display and scanning back light driving method thereof
KR101318444B1 (en) Method of compensating pixel data and liquid crystal display
KR101324372B1 (en) Liquid crystal display and scanning back light driving method thereof
KR101366964B1 (en) Liquid crystal display
KR101623592B1 (en) Liquid Crystal Display Device
KR101731118B1 (en) Liquid crystal display and global dimming control method of thereof
KR101761400B1 (en) Liquid crystal display
KR20110038498A (en) Liquid crystal display and scanning back light driving method thereof
KR20170051795A (en) Liquid crystal display and dimming control method therof
KR101644189B1 (en) Liquid crystal display and dimming controlling method of thereof
KR101705903B1 (en) Liquid crystal display
KR20110061173A (en) Liquid crystal display and local dimming control method of thereof
KR101633110B1 (en) Liquid crystal display and dimming control method of thereof
KR102022639B1 (en) Liquid crystal display and dimming control method of thereof
KR102438248B1 (en) Dimming control circuit, liquid crystal display including the dimming control circuit, and dimming control method of the liquid crystal display
KR101604493B1 (en) Liquid crystal display and driving method of thereof
KR101577834B1 (en) Liquid crystal display and local dimming control method thereof
KR101777867B1 (en) Liquid crystal display and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant