KR20130053022A - A reference voltage denerating circuit and a power supply for an organic luminescence display device - Google Patents

A reference voltage denerating circuit and a power supply for an organic luminescence display device Download PDF

Info

Publication number
KR20130053022A
KR20130053022A KR1020110118469A KR20110118469A KR20130053022A KR 20130053022 A KR20130053022 A KR 20130053022A KR 1020110118469 A KR1020110118469 A KR 1020110118469A KR 20110118469 A KR20110118469 A KR 20110118469A KR 20130053022 A KR20130053022 A KR 20130053022A
Authority
KR
South Korea
Prior art keywords
bipolar junction
resistor
transistor
reference voltage
operational amplifier
Prior art date
Application number
KR1020110118469A
Other languages
Korean (ko)
Other versions
KR101865929B1 (en
Inventor
서정민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110118469A priority Critical patent/KR101865929B1/en
Publication of KR20130053022A publication Critical patent/KR20130053022A/en
Application granted granted Critical
Publication of KR101865929B1 publication Critical patent/KR101865929B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/234Indexing scheme relating to amplifiers the input amplifying stage being one or more operational amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

PURPOSE: A reference voltage generating unit of an organic light emitting display device and a power supply unit are provided to improve image quality by forming a bipolar junction transistor with a PN diode. CONSTITUTION: An operational amplifier(11) outputs a constant voltage according to an input voltage. A transistor(T) is switched by an output terminal of the operational amplifier. A first bipolar junction transistor(Q1) is electrically connected to a first resistor. A third resistor(R3) is serially connected to a second resistor. A second bipolar junction transistor is electrically connected to a third resistor. The first bipolar junction transistor is connected to a non-inversion terminal of the operational amplifier. The third resistor is connected to the non-inversion terminal of the operational amplifier.

Description

유기발광 표시장치의 기준전압 발생부 및 전원부{A reference voltage denerating circuit and A power supply for an organic luminescence display device}A reference voltage denerating circuit and A power supply for an organic luminescence display device}

실시 예는 유기발광 표시장치의 기준전압 발생부에 관한 것이다.The embodiment relates to a reference voltage generator of an organic light emitting display.

실시 예는 유기발광 표시장치의 전원부에 관한 것이다.The embodiment relates to a power supply unit of an organic light emitting display device.

정보를 표시하기 위한 표시장치가 널리 개발되고 있다.Display devices for displaying information have been widely developed.

표시장치는 액정표시장치, 유기발광 표시장치, 전기영동 표시장치, 전계방출 표시장치, 플라즈마 표시장치를 포함한다.The display device includes a liquid crystal display device, an organic light emitting display device, an electrophoretic display device, a field emission display device, and a plasma display device.

이 중에서, 유기발광 표시장치는 액정표시장치에 비해, 소비 전력이 낮고, 시야각이 넓으며, 더욱 가볍고, 휘도가 높아, 차세대 표시장치로서 각광받고 있다.Among them, the organic light emitting display device is lower in power consumption, wider in viewing angle, lighter in weight, and higher in brightness than the liquid crystal display device, and has attracted attention as a next generation display device.

상기 유기발광 표시장치는 상기 액정표시장치의 기판상에 형성되는 게이트 라인 및 데이터 라인뿐만 아니라 각 픽셀에 전원을 공급하기 위한 다수의 전원라인들을 더 포함한다.The organic light emitting display further includes a plurality of power lines for supplying power to each pixel as well as gate lines and data lines formed on a substrate of the liquid crystal display device.

상기 유기발광 표시장치는 상기 전원 라인에 의해 공급되는 전원전압에 의해 구동된다. 최근에는 상기 유기발광 표시장치의 화상품질 향상을 위해 상기 전원전압의 안정적인 공급이 문제되고 있다.The organic light emitting display is driven by a power supply voltage supplied by the power supply line. Recently, in order to improve image quality of the OLED display, stable supply of the power voltage has been a problem.

실시 예는 화상품질을 향상시키는 유기발광 표시장치의 기준전압 발생부를 제공한다.The embodiment provides a reference voltage generator of an organic light emitting display device to improve image quality.

실시 예는 화상품질을 향상시키는 유기발광 표시장치의 전원부를 제공한다.The embodiment provides a power supply unit of an organic light emitting display device to improve image quality.

실시 예에 따른 유기발광 표시장치의 기준전압 생성부는, 반전 단자 및 비반전 단자에 입력되는 전압에 따라 일정한 전압을 출력하는 연산증폭기; 상기 연산증폭기의 출력단에 의해 스위칭되는 트랜지스터; 상기 트랜지스터의 드레인단자에 병렬로 연결되는 제1 및 제2 저항; 상기 제1 저항과 전기적으로 연결되는 제1 바이폴라 접합 트랜지스터; 상기 제2 저항과 직렬로 연결되는 제3 저항; 및 상기 제3 저항과 전기적으로 연결되는 제2 바이폴라 접합 트랜지스터를 포함하고, 상기 제1 바이폴라 접합트랜지스터는 상기 연산증폭기의 비 반전단자와 연결되고, 상기 제3 저항은 상기 연산증폭기의 비 반전단자와 연결되고, 상기 트랜지스터의 소스단자를 입력으로 하고 드레인 단자를 출력으로 하며, 상기 제1 및 제2 바이폴라 접합 트랜지스터는 각각의 이미터와 콜렉터가 전기적으로 연결된다.The reference voltage generator of the organic light emitting display device may include an operational amplifier configured to output a constant voltage according to voltages input to the inverting terminal and the non-inverting terminal; A transistor switched by an output terminal of the operational amplifier; First and second resistors connected in parallel to drain terminals of the transistor; A first bipolar junction transistor electrically connected to the first resistor; A third resistor connected in series with the second resistor; And a second bipolar junction transistor electrically connected to the third resistor, wherein the first bipolar junction transistor is connected to a non-inverting terminal of the operational amplifier, and the third resistor is connected to a non-inverting terminal of the operational amplifier. A source terminal of the transistor as an input and a drain terminal as an output, and the first and second bipolar junction transistors are electrically connected to respective emitters and collectors.

실시 예에 따른 유기발광 표시장치의 전원부는, 입력전압을 공급받아 기준전압을 생성하는 기준전압 생성부; 상기 입력전압을 입력받아 증폭하는 증폭부; 및 상기 기준전압 생성부 및 상기 증폭부로부터 인가된 전압으로 출력전압을 생성하는 LDO부를 포함하고, 상기 기준전압 생성부는, 반전 단자 및 비반전 단자에 입력되는 전압에 따라 일정한 전압을 출력하는 연산증폭기; 상기 연산증폭기의 출력단에 의해 스위칭되는 트랜지스터; 상기 트랜지스터의 드레인단자에 병렬로 연결되는 제1 및 제2 저항; 상기 제1 저항과 전기적으로 연결되는 제1 바이폴라 접합 트랜지스터; 상기 제2 저항과 직렬로 연결되는 제3 저항; 및 상기 제3 저항과 전기적으로 연결되는 제2 바이폴라 접합 트랜지스터를 포함하고, 상기 제1 바이폴라 접합트랜지스터는 상기 연산증폭기의 비 반전단자와 연결되고, 상기 제3 저항은 상기 연산증폭기의 비 반전단자와 연결되고, 상기 트랜지스터의 소스단자를 입력으로 하고 드레인 단자를 출력으로 하며, 상기 제1 및 제2 바이폴라 접합 트랜지스터는 각각의 이미터와 콜렉터가 전기적으로 연결된다.The power supply unit of the organic light emitting diode display according to the embodiment may include a reference voltage generator configured to receive an input voltage and generate a reference voltage; An amplifier for receiving and amplifying the input voltage; And an LDO unit configured to generate an output voltage using the voltage applied from the reference voltage generator and the amplifier, wherein the reference voltage generator outputs a constant voltage according to voltages input to the inverting terminal and the non-inverting terminal. ; A transistor switched by an output terminal of the operational amplifier; First and second resistors connected in parallel to drain terminals of the transistor; A first bipolar junction transistor electrically connected to the first resistor; A third resistor connected in series with the second resistor; And a second bipolar junction transistor electrically connected to the third resistor, wherein the first bipolar junction transistor is connected to a non-inverting terminal of the operational amplifier, and the third resistor is connected to a non-inverting terminal of the operational amplifier. A source terminal of the transistor as an input and a drain terminal as an output, and the first and second bipolar junction transistors are electrically connected to respective emitters and collectors.

실시 예는 바이폴라 접합 트랜지스터를 PN다이오드와 같이 구성하여 유기발광 표시장치의 화상품질을 향상시킨다.In an embodiment, a bipolar junction transistor is configured like a PN diode to improve image quality of an organic light emitting display device.

실시 예는 바이폴라 접합 트랜지스터를 PN다이오드와 같이 구성하여 간이한 방법으로 노이즈를 차폐할 수 있어 비용 및 시간측면에서 유리한 효과를 가진다.According to the embodiment, the bipolar junction transistor is configured like the PN diode to shield the noise in a simple manner, which is advantageous in terms of cost and time.

도 1은 제1 실시 예에 따른 유기발광 표시장치를 도시한 블록도이다.
도 2는 제1 실시 예에 따른 전원부를 도시한 블록도이다.
도 3은 제1 실시 예에 따른 유기발광 표시장치의 기준전압 생성부를 나타낸 회로도이다.
도 4는 제2 실시 예에 따른 유기발광 표시장치의 기준전압 생성부를 나타낸 회로도이다.
도 5는 제2 실시 예에 따른 기준전압 생성부의 바이폴라 접합 트랜지스터를 나타낸 단면도이다.
1 is a block diagram illustrating an organic light emitting display device according to a first embodiment.
2 is a block diagram illustrating a power supply unit according to a first embodiment.
3 is a circuit diagram illustrating a reference voltage generator of an organic light emitting display device according to a first embodiment.
4 is a circuit diagram illustrating a reference voltage generator of an organic light emitting display device according to a second embodiment.
5 is a cross-sectional view illustrating a bipolar junction transistor of a reference voltage generator according to a second embodiment.

발명에 따른 실시 예의 설명에 있어서, 각 구성 요소의 " 상(위) 또는 하(아래)"에 형성되는 것으로 기재되는 경우에 있어, 상(위) 또는 하(아래)는 두 개의 구성 요소들이 서로 직접 접촉되거나 하나 이상의 또 다른 구성 요소가 두 개의 구성 요소들 사이에 배치되어 형성되는 것을 모두 포함한다. 또한, "상(위) 또는 하(아래)"으로 표현되는 경우 하나의 구성 요소를 기준으로 위쪽 방향뿐만 아니라 아래쪽 방향의 의미도 포함할 수 있다.In the description of the embodiment according to the invention, in the case where it is described as being formed on the "top" or "bottom" of each component, the top (bottom) or the bottom (bottom) is the two components are mutually It includes both direct contact or one or more other components disposed between and formed between the two components. In addition, when expressed as "up (up) or down (down)" may include the meaning of the down direction as well as the up direction based on one component.

도 1은 제1 실시 예에 따른 유기발광 표시장치를 도시한 블록도이다.1 is a block diagram illustrating an organic light emitting display device according to a first embodiment.

도 1을 참조하면 제1 실시 예에 따른 유기발광 표시장치는 유기발광 패널(10), 제어부(30), 스캔 드라이버(40), 데이터 드라이버(50) 및 전원부(60)를 포함할 수 있다.Referring to FIG. 1, the organic light emitting diode display according to the first exemplary embodiment may include an organic light emitting panel 10, a controller 30, a scan driver 40, a data driver 50, and a power supply 60.

상기 스캔 드라이버(40)는 스캔 신호(S)를 상기 유기발광 패널(10)로 공급할 수 있다.The scan driver 40 may supply a scan signal S to the organic light emitting panel 10.

상기 데이터 드라이버(50)는 데이터 전압(Vdata)을 상기 유기발광 패널(10)로 공급할 수 있다.The data driver 50 may supply a data voltage Vdata to the organic light emitting panel 10.

상기 전원부(60)는 상기 제어부(30), 스캔 드라이버(40). 데이터 드라이버(50)로 다수의 구동전압을 공급할 수 있다. The power supply unit 60 is the control unit 30, the scan driver (40). A plurality of driving voltages may be supplied to the data driver 50.

도시하지 않았지만, 상기 유기발광 패널(10)은 다수의 스캔 라인, 다수의 데이터 라인, 다수의 전원전압 라인을 포함할 수 있다.Although not shown, the organic light emitting panel 10 may include a plurality of scan lines, a plurality of data lines, and a plurality of power supply voltage lines.

상기 스캔 라인과 상기 데이터 라인의 교차에 의해 다수의 화소 영역이 정의될 수 있다.A plurality of pixel areas may be defined by the intersection of the scan line and the data line.

상기 각 화소 영역은 스캔 라인, 데이터 라인 및 전원 전압 라인에 전기적으로 연결될 수 있다.Each pixel area may be electrically connected to a scan line, a data line, and a power supply voltage line.

예컨대, 상기 스캔 라인은 수평 방향으로 배열된 다수의 화소 영역들에 전기적으로 연결되고, 상기 데이터 라인은 수직 방향으로 배열된 다수의 화소 영역들에 전기적으로 연결될 수 있다. For example, the scan line may be electrically connected to a plurality of pixel regions arranged in a horizontal direction, and the data line may be electrically connected to a plurality of pixel regions arranged in a vertical direction.

상기 화소 영역에는 스캔 신호(S), 데이터 전압, 전원 전압 등이 공급될 수 있다. 즉, 상기 스캔 신호(S)는 다수의 스캔 라인을 통해 상기 화소 영역에 공급되고, 상기 데이터 전압은 상기 데이터 라인을 통해 상기 화소 영역에 공급되며, 상기 전원 전압은 상기 다수의 전원 전압 라인을 통해 상기 화소 영역에 공급될 수 있다.A scan signal S, a data voltage, a power supply voltage, and the like may be supplied to the pixel area. That is, the scan signal S is supplied to the pixel region through a plurality of scan lines, the data voltage is supplied to the pixel region through the data lines, and the power supply voltage is supplied through the plurality of power supply voltage lines. The pixel region may be supplied.

도 2는 제1 실시 예에 따른 전원부를 도시한 블록도이다.2 is a block diagram illustrating a power supply unit according to a first embodiment.

도 2를 참조하면 제1 실시 예에 따른 전원부는 외부로부터의 입력전압(Vin)을 이용하여 유기발광 패널에 공급되는 출력 전압(Vout)을 생성한다.Referring to FIG. 2, the power supply unit generates an output voltage Vout supplied to the organic light emitting panel using an input voltage Vin from the outside.

상기 전원부는 기준전압 생성부(61), 증폭부(63) 및 LDO부(65)를 포함할 수 있다.The power supply unit may include a reference voltage generator 61, an amplifier 63, and an LDO unit 65.

상기 기준전압 생성부(61)는 상기 입력전압(Vin)을 공급받아 기준전압(Vref)을 생성할 수 있다. 상기 기준전압 생성부(61)에는 상기 입력전압(Vin) 외에도 기판에서 인가되는 노이즈(Vnoise)가 인가될 수 있고, 상기 노이즈(Vnoise)가 기준전압(Vref)에 영향을 미칠 수 있다. 상기 기준전압 생성부(61)의 상세 구성에 대해서는 도 3 내지 도 4에서 상세히 설명하기로 한다.The reference voltage generator 61 may receive the input voltage Vin to generate a reference voltage Vref. In addition to the input voltage Vin, noise applied from a substrate may be applied to the reference voltage generator 61, and the noise may affect the reference voltage Vref. A detailed configuration of the reference voltage generator 61 will be described in detail with reference to FIGS. 3 to 4.

상기 증폭부(63)는 상기 입력전압(Vin)을 입력받아 증폭하여 LDO부(65)로 전달할 수 있다. 상기 증폭부(63)는 연산 증폭기로 구성될 수 있다.The amplifier 63 may receive the input voltage Vin, amplify it, and transmit the amplified signal 63 to the LDO 65. The amplifier 63 may be configured as an operational amplifier.

상기 LDO부(65)는 상기 기준전압 생성부(61)로부터 인가된 기준전압(Vref) 및 상기 증폭부(63)로부터 인가된 증폭된 입력전압을 인가받아 출력전압(Vout)을 생성할 수 있다. 상기 LDO부(65)의 출력단에는 제1 저항(R1) 및 제2 저항(R2)이 연결될 수 있다. 상기 제1 저항(R1) 및 제2 저항(R2) 사이의 노드는 상기 LDO부(65)의 다른 입력단으로 연결되어 상기 LDO부(65)에 피드백 전압(Vfb)을 인가할 수 있다.The LDO unit 65 may generate an output voltage Vout by receiving the reference voltage Vref applied from the reference voltage generator 61 and the amplified input voltage applied from the amplifier 63. . A first resistor R1 and a second resistor R2 may be connected to an output terminal of the LDO unit 65. A node between the first resistor R1 and the second resistor R2 may be connected to another input terminal of the LDO unit 65 to apply a feedback voltage Vfb to the LDO unit 65.

상기 LDO부(65)는 저전압강하(Low Drop Out:LDO) 레귤레이터 역할을 하여 상기 기준전압(Vref)을 안정화시킬 수 있으며, 상기 LDO부(65)는 자신의 출력단에 연결된 제1 및 제2 저항(R1, R2)에 의해 분배되는 전압을 인가되는 전압과 비교하여 고정된 출력전압을 출력한다. 상기 LDO부(65)는 바이폴라 접합 트랜지스터(BJT) 또는 전계 효과 트랜지스터(FET)로 이루어질 수 있다. The LDO unit 65 may function as a low drop out (LDO) regulator to stabilize the reference voltage Vref, and the LDO unit 65 may include first and second resistors connected to its output terminal. A fixed output voltage is output by comparing the voltage divided by (R1, R2) with the applied voltage. The LDO unit 65 may be formed of a bipolar junction transistor (BJT) or a field effect transistor (FET).

도 3은 제1 실시 예에 따른 유기발광 표시장치의 기준전압 생성부를 나타낸 회로도이다.3 is a circuit diagram illustrating a reference voltage generator of an organic light emitting display device according to a first embodiment.

도 3을 참조하면 제1 실시 예에 따른 유기발광 표시장치의 기준전압 생성부는 입력전압(Vin)을 통해 기준전압(Vref)을 생성할 수 있다.Referring to FIG. 3, the reference voltage generator of the organic light emitting diode display according to the first exemplary embodiment may generate the reference voltage Vref through the input voltage Vin.

상기 기준전압 생성부는 연산증폭기(11), 트랜지스터(T), 제3 저항(R3), 제4 저항(R4), 제5 저항(R5), 제1 바이폴라 접합 트랜지스터(Q1) 및 제2 바이폴라 접합 트랜지스터(Q2)를 포함할 수 있다.The reference voltage generator includes an operational amplifier 11, a transistor T, a third resistor R3, a fourth resistor R4, a fifth resistor R5, a first bipolar junction transistor Q1, and a second bipolar junction. It may include a transistor Q2.

상기 연산증폭기(11)는 반전단자(-) 및 비 반전단자(+)에 입력되는 전압에 따라 일정한 전압을 출력할 수 있다. 상기 연산증폭기(11)의 출력단은 트랜지스터(T)의 게이트 단자로 연결될 수 있다.The operational amplifier 11 may output a constant voltage according to voltages input to the inverting terminal (−) and the non inverting terminal (+). The output terminal of the operational amplifier 11 may be connected to the gate terminal of the transistor (T).

상기 트랜지스터(T)의 소스 단자에는 입력전압(Vin)이 인가되고, 드레인 단자는 기준전압(Vref) 출력단과 연결될 수 있다. 상기 트랜지스터(T)는 PMOS일 수 있다.An input voltage Vin is applied to a source terminal of the transistor T, and a drain terminal thereof is connected to an output terminal of a reference voltage Vref. The transistor T may be a PMOS.

상기 제3 저항(R3)은 상기 트랜지스터(T)의 드레인 단자와 상기 연산 증폭기(11)의 비 반전단자(+) 사이에 연결될 수 있다. 상기 제4 저항(R4)은 상기 트랜지스터(T)의 드레인 단자와 상기 연산증폭기(11)의 반전단자(-) 사이에 연결될 수 있다.The third resistor R3 may be connected between the drain terminal of the transistor T and the non-inverting terminal (+) of the operational amplifier 11. The fourth resistor R4 may be connected between the drain terminal of the transistor T and the inverting terminal (−) of the operational amplifier 11.

상기 연산증폭기(11)의 비 반전단자(+)와 접지 사이에는 제1 바이폴라 트랜지스터(Q1)가 연결될 수 있다. 상기 연산 증폭기(11)의 반전단자(-)와 접지 사이에는 제5 저항(R5) 및 제2 바이폴라 트랜지스터(Q2)가 연결될 수 있다.The first bipolar transistor Q1 may be connected between the non-inverting terminal (+) of the operational amplifier 11 and the ground. A fifth resistor R5 and a second bipolar transistor Q2 may be connected between the inverting terminal (−) of the operational amplifier 11 and the ground.

상기 제1 바이폴라 트랜지스터(Q1)의 컬렉터 단자는 접지에 연결될 수 있고, 상기 제1 바이폴라 트랜지스터(Q1)의 베이스 및 이미터 단자는 상기 연산증폭기(11)의 비 반전단자(+)와 전기적으로 연결될 수 있다.The collector terminal of the first bipolar transistor Q1 may be connected to ground, and the base and emitter terminals of the first bipolar transistor Q1 may be electrically connected to the non-inverting terminal (+) of the operational amplifier 11. Can be.

상기 제2 바이폴라 트랜지스터(Q2)의 컬렉터 단자는 접지에 연결될 수 있고, 상기 제2 바이폴라 트랜지스터(Q2)의 베이스 및 이미터 단자는 상기 제5 저항(R5)과 전기적으로 연결될 수 있다.The collector terminal of the second bipolar transistor Q2 may be connected to ground, and the base and emitter terminals of the second bipolar transistor Q2 may be electrically connected to the fifth resistor R5.

상기 제5 저항(R5)은 상기 연산증폭기(11)의 반전단자(-)와 상기 제2 바이폴라 트랜지스터(Q2)의 이미터 단자 사이에 전기적으로 연결될 수 있다.The fifth resistor R5 may be electrically connected between the inverting terminal (−) of the operational amplifier 11 and the emitter terminal of the second bipolar transistor Q2.

상기 제1 실시 예에 따른 기준전압 생성부는 제3 내지 제5 저항(R3, R4, R5)의 저항비에 의해 전류 미러 형태로 접속된 제1 및 제2 바이폴라 트랜지스터(Q1, Q2)를 통해 일정한 전류를 접지로 흘림으로써 연산 증폭기(11)의 반전 단자(-) 및 비 반전단자(+)에 정극성 및 부극성의 전압을 제공한다.The reference voltage generator according to the first embodiment is fixed through the first and second bipolar transistors Q1 and Q2 connected in a current mirror form by the resistance ratios of the third to fifth resistors R3, R4, and R5. By flowing a current to ground, positive and negative voltages are provided to the inverting terminal (-) and the non-inverting terminal (+) of the operational amplifier 11.

상기 기준전압 생성부는 절대 온도에 비례하는 PTAT(Propotional to the absolute temperature) 회로에 의해 만들어지는 전압과 음의 온도계수를 가지는 베이스-이미터 접합의 전압을 더하여 온도의 변화에 영향받지 않는 안정적인 기준전압을 출력한다.The reference voltage generator adds a voltage generated by a Proportional to the Absolute Temperature (PTAT) circuit proportional to absolute temperature and a voltage of a base-emitter junction having a negative temperature coefficient so as not to be affected by temperature changes. Outputs

도 4는 제2 실시 예에 따른 유기발광 표시장치의 기준전압 생성부를 나타낸 회로도이다.4 is a circuit diagram illustrating a reference voltage generator of an organic light emitting display device according to a second embodiment.

제2 실시 예에 따른 기준전압 생성부는 제1 실시 예와 비교하여 제1 및 제2 바이폴라 트랜지스터의 연결관계가 상이한 것 이외에는 동일하다. 따라서, 제2 실시 예를 설명함에 있어서, 제1 실시 예와 동일한 부분에 있어서는 동일한 도면부호를 부여하고 자세한 설명을 생략한다.The reference voltage generator according to the second embodiment is the same as the first embodiment except that the connection relationship between the first and second bipolar transistors is different. Therefore, in describing the second embodiment, the same reference numerals are given to the same parts as the first embodiment, and detailed description thereof will be omitted.

도 4를 참조하면 제2 실시 예에 따른 유기발광 표시장치의 기준전압 생성부는 입력전압(Vin)을 통해 기준전압(Vref)을 생성할 수 있다.Referring to FIG. 4, the reference voltage generator of the organic light emitting diode display according to the second exemplary embodiment may generate the reference voltage Vref through the input voltage Vin.

상기 기준전압 생성부는 연산증폭기(11), 트랜지스터(T), 제3 저항(R3), 제4 저항(R4), 제5 저항(R5), 제1 바이폴라 접합 트랜지스터(Q1) 및 제2 바이폴라 접합 트랜지스터(Q2)를 포함할 수 있다.The reference voltage generator includes an operational amplifier 11, a transistor T, a third resistor R3, a fourth resistor R4, a fifth resistor R5, a first bipolar junction transistor Q1, and a second bipolar junction. It may include a transistor Q2.

상기 제1 바이폴라 트랜지스터(Q1)의 베이스 단자는 상기 연산증폭기(11)의 비 반전단자(+)와 전기적으로 연결될 수 있고, 상기 제1 바이폴라 트랜지스터(Q1)의 이미터 및 컬렉터 단자는 접지와 연결될 수 있다.The base terminal of the first bipolar transistor Q1 may be electrically connected to the non-inverting terminal (+) of the operational amplifier 11, and the emitter and collector terminals of the first bipolar transistor Q1 may be connected to ground. Can be.

상기 제2 바이폴라 트랜지스터(Q2)의 베이스 단자는 제5 저항(R5)과 전기적으로 연결될 수 있고, 상기 제2 바이폴라 트랜지스터(Q2)의 이미터 및 컬렉터 단자는 접지와 연결될 수 있다.The base terminal of the second bipolar transistor Q2 may be electrically connected to the fifth resistor R5, and the emitter and collector terminals of the second bipolar transistor Q2 may be connected to ground.

상기 제1 및 제2 바이폴라 트랜지스터(Q1, Q2)의 이미터 및 컬렉터 단자를 전기적으로 연결함으로써 기판에 의해 전달되는 노이즈를 차단할 수 있어 안정적인 기준전압을 발생하여 일정한 전압을 유기발광 패널에 공급하여 화상품질을 향상 시킬 수 있다.By electrically connecting the emitter and collector terminals of the first and second bipolar transistors Q1 and Q2, the noise transmitted by the substrate can be cut off, thereby generating a stable reference voltage and supplying a constant voltage to the organic light emitting panel, thereby You can improve the quality.

도 5는 제2 실시 예에 따른 기준전압 생성부의 바이폴라 접합 트랜지스터를 나타낸 단면도이다.5 is a cross-sectional view illustrating a bipolar junction transistor of a reference voltage generator according to a second embodiment.

도 5를 참조하면 제2 실시 예에 따른 기준전압 생성부의 바이폴라 접합 트랜지스터는 기판(101)상에 형성된 바이폴라 접합 트랜지스터(103), 제1 가드링(105) 및 제2 가드링(107)을 포함할 수 있다.Referring to FIG. 5, the bipolar junction transistor of the reference voltage generator according to the second embodiment includes a bipolar junction transistor 103, a first guard ring 105, and a second guard ring 107 formed on the substrate 101. can do.

상기 기판(101)상에는 P형층(110)이 형성될 수 있다.The P-type layer 110 may be formed on the substrate 101.

상기 기판(101)상의 P형층(110)의 상기 바이폴라 접합트랜지스터(103), 제1 가드링(105) 및 제2 가드링(107)에 대응되는 영역에는 NBL층(n형 buried layer, 120)이 형성될 수 있다. 상기 NBL층(120)은 n형으로 도핑될 수 있고, 상기 기판(101)을 통해 전달되는 노이즈를 차단하는 역할을 할 수 있다.An NBL layer (n-type buried layer, 120) is formed in a region corresponding to the bipolar junction transistor 103, the first guard ring 105, and the second guard ring 107 of the P-type layer 110 on the substrate 101. This can be formed. The NBL layer 120 may be doped with an n-type, and may block a noise transmitted through the substrate 101.

상기 바이폴라 접합 트랜지스터(103)는 제1 N형층(130) 및 제2 N형층(131b) 및 P형 우물층(133)을 포함할 수 있다.The bipolar junction transistor 103 may include a first N-type layer 130, a second N-type layer 131b, and a P-type well layer 133.

상기 제1 N형층(130) 및 상기 제2 N형층(131b)은 상기 NBL층(120)의 바이폴라 영역(120b) 상에 형성될 수 있다. 상기 제2 N형층(131b)은 상기 제1 N형층(130)의 일측 내부에 형성될 수 있다.The first N-type layer 130 and the second N-type layer 131b may be formed on the bipolar region 120b of the NBL layer 120. The second N-type layer 131b may be formed inside one side of the first N-type layer 130.

상기 P형 우물층(133)은 상기 제1 N형층(130) 상부에 형성될 수 있다. 상기 P형 우물층(133)에는 베이스(135) 및 이미터(137b)가 형성될 수 있다. 상기 베이스는 P형으로 도핑될 수 있고, 상기 이미터(137b)는 n형으로 도핑될 수 있다.The P-type well layer 133 may be formed on the first N-type layer 130. A base 135 and an emitter 137b may be formed on the P-type well layer 133. The base may be doped with a P-type and the emitter 137b may be doped with an n-type.

상기 제2 N형층(131b) 상부에는 콜렉터(137c)가 형성될 수 있다.The collector 137c may be formed on the second N-type layer 131b.

상기 이미터(137b) 및 콜렉터(137c)는 전기적으로 연결될 수 있다. 상기 이미터(137b) 및 콜렉터(137c)는 연결수단(140)을 통해 전기적으로 연결될 수 있다. 상기 이미터(137b) 및 콜렉터(137c)가 전기적으로 연결되어 NPN구조의 바이폴라 접합 트랜지스터가 PN 다이오드 역할을 할 수 있다. 상기 이미터(137b) 및 콜렉터(137c)가 전기적으로 연결되어 베이스에서 이미터 방향으로 전류 경로가 형성된다. 제1 실시 예에서 NBL층을 경유하는 전류 경로에 비해 베이스에서 이미터 방향으로 전류가 흐르게 되어 기판에 의한 노이즈 영향을 방지할 수 있다. 상기 NBL층에 의한 노이즈 영향을 방지할 수 있어 유기발광 표시장치의 화상품질 향상에 기여할 수 있다.The emitter 137b and the collector 137c may be electrically connected. The emitter 137b and the collector 137c may be electrically connected through the connecting means 140. The emitter 137b and the collector 137c are electrically connected so that a bipolar junction transistor having an NPN structure may serve as a PN diode. The emitter 137b and collector 137c are electrically connected to form a current path from the base toward the emitter. In the first embodiment, the current flows from the base to the emitter direction compared to the current path passing through the NBL layer, thereby preventing the influence of noise by the substrate. Since the influence of noise by the NBL layer can be prevented, the image quality of the organic light emitting display device can be improved.

상기 NPN구조의 바이폴라 접합 트랜지스터의 이미터와 콜렉터를 전기적으로 연결하여 PN 다이오드를 구성함으로써, 모든층을 변경시켜 PNP구조의 바이폴라 접합 트랜지스터를 형성하는 것과 비교하여 간이한 방법으로 노이즈를 차단할 수 있어 제조단가와 시간 측면에서 유리한 효과를 가진다.Since the PN diode is formed by electrically connecting the emitter and the collector of the bipolar junction transistor of the NPN structure, the noise can be blocked by a simple method as compared to forming the bipolar junction transistor of the PNP structure by changing all layers. It has a favorable effect in terms of cost and time.

상기 바이폴라 접합 트랜지스터에서 노이즈를 차단하여 이후의 연산증폭기 등에 의해 증폭될 수 있는 노이즈를 차단할 수 있어 화상품질 향상에 기여할 수 있다.By blocking noise in the bipolar junction transistor, noise that may be amplified by an operational amplifier, etc., may be blocked, thereby contributing to image quality improvement.

상기 제1 가드링(105) 및 제2 가드링(107)은 상기 바이폴라 접합 트랜지스터(103)의 양측으로 이격된 영역에 형성될 수 있다. 도시하지 않았지만 상기 가드링은 상기 바이폴라 접합트랜지스터의 사방으로 이격된 영역에 형성될 수 있다.The first guard ring 105 and the second guard ring 107 may be formed in regions spaced apart from both sides of the bipolar junction transistor 103. Although not shown, the guard ring may be formed in a region spaced in all directions of the bipolar junction transistor.

상기 제1 가드링(105)은 상기 제1 가드링 N형층(131a) 및 제1 가드링 단자(137a)로 형성될 수 있다.The first guard ring 105 may be formed of the first guard ring N-type layer 131a and the first guard ring terminal 137a.

상기 제2 가드링(107)은 상기 제2 가드링 N형층(131c) 및 제2 가드링 단자 (137d)로 형성될 수 있다.The second guard ring 107 may be formed of the second guard ring N-type layer 131c and the second guard ring terminal 137d.

상기 제1 가드링 N형층(131a) 및 제2 가드링 N형층(131c)은 제2 N형층(131b)과 동일물질로 동일층 상에 형성될 수 있다.The first guard ring N-type layer 131a and the second guard ring N-type layer 131c may be formed on the same layer with the same material as the second N-type layer 131b.

상기 제1 가드링 단자(137a) 및 제2 가드링 단자(137d)는 상기 이미터(137b) 및 콜렉터(137c)와 동일물질로 동일층 상에 형성될 수 있다.The first guard ring terminal 137a and the second guard ring terminal 137d may be formed on the same layer as the emitter 137b and the collector 137c with the same material.

상기 제1 가드링 단자(137a), 제2 가드링 단자(137d), 이미터(137b) 및 콜렉터(137c)는 N형으로 도핑될 수 있다.The first guard ring terminal 137a, the second guard ring terminal 137d, the emitter 137b, and the collector 137c may be doped with an N type.

상기 제1 및 제2 가드링(105, 107)은 외부로부터 상기 바이폴라 접합 트랜지스터(103)로 유입되는 노이즈를 차폐하는 역할을 할 수 있다.
The first and second guard rings 105 and 107 may serve to shield noise introduced into the bipolar junction transistor 103 from the outside.

10: 유기발광 패널 11: 연산 증폭기
30: 제어부 40: 스캔 드라이버
50: 데이터 드라이버 60: 전원부
101: 기판 103: 바이폴라 접합 트랜지스터
105: 제1 가드링 107: 제2 가드링
110: P형층 120: NBL층
130: 제1 N형층 131b: 제2 N형층
133: P형 우물층 135: 베이스
137b: 이미터 137c: 콜렉터
10: organic light emitting panel 11: operational amplifier
30: control unit 40: scan driver
50: data driver 60: power supply
101: substrate 103: bipolar junction transistor
105: first guard ring 107: second guard ring
110: P type layer 120: NBL layer
130: first N-type layer 131b: second N-type layer
133: P type well layer 135: base
137b: emitter 137c: collector

Claims (13)

반전 단자 및 비반전 단자에 입력되는 전압에 따라 일정한 전압을 출력하는 연산증폭기;
상기 연산증폭기의 출력단에 의해 스위칭되는 트랜지스터;
상기 트랜지스터의 드레인단자에 병렬로 연결되는 제1 및 제2 저항;
상기 제1 저항과 전기적으로 연결되는 제1 바이폴라 접합 트랜지스터;
상기 제2 저항과 직렬로 연결되는 제3 저항; 및
상기 제3 저항과 전기적으로 연결되는 제2 바이폴라 접합 트랜지스터를 포함하고,
상기 제1 바이폴라 접합트랜지스터는 상기 연산증폭기의 비 반전단자와 연결되고,
상기 제3 저항은 상기 연산증폭기의 비 반전단자와 연결되고,
상기 트랜지스터의 소스단자를 입력으로 하고 드레인 단자를 출력으로 하며,
상기 제1 및 제2 바이폴라 접합 트랜지스터는 각각의 이미터와 콜렉터가 전기적으로 연결되는 유기발광 표시장치의 기준전압 생성부.
An operational amplifier for outputting a constant voltage according to voltages input to the inverting terminal and the non-inverting terminal;
A transistor switched by an output terminal of the operational amplifier;
First and second resistors connected in parallel to drain terminals of the transistor;
A first bipolar junction transistor electrically connected to the first resistor;
A third resistor connected in series with the second resistor; And
A second bipolar junction transistor electrically connected to the third resistor,
The first bipolar junction transistor is connected to the non-inverting terminal of the operational amplifier,
The third resistor is connected to the non-inverting terminal of the operational amplifier,
A source terminal of the transistor as an input and a drain terminal as an output,
The reference voltage generator of the organic light emitting display device, wherein the first and second bipolar junction transistors are electrically connected to respective emitters and collectors.
제1항에 있어서,
상기 제1 바이폴라 접합 트랜지스터는 베이스와 상기 연산증폭기의 비 반전단자가 전기적으로 연결되는 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
The first bipolar junction transistor is a reference voltage generator of an organic light emitting display device, the base and the non-inverting terminal of the operational amplifier electrically connected.
제1항에 있어서,
상기 제2 바이폴라 접합 트랜지스터는 베이스와 상기 제3 저항이 전기적으로 연결되는 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
And the second bipolar junction transistor is a reference voltage generator of an organic light emitting display device in which a base and the third resistor are electrically connected to each other.
제1항에 있어서,
상기 트랜지스터는 PMOS인 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
The transistor is a reference voltage generator of an organic light emitting display device which is a PMOS.
제1항에 있어서,
상기 제1 및 제2 바이폴라 접합트랜지스터에 유입되는 노이즈를 방지하기 위해 양측면에 형성되는 가드링을 더 포함하는 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
And a guard ring formed on both sides of the first and second bipolar junction transistors to prevent noise from flowing into the first and second bipolar junction transistors.
제5항에 있어서,
상기 가드링은 상기 제1 및 제2 바이폴라 접합 트랜지스터의 사방에 형성되는 유기발광 표시장치의 기준전압 생성부.
The method of claim 5,
And the guard ring is formed on all sides of the first and second bipolar junction transistors.
제1항에 있어서,
상기 제1 및 제2 바이폴라 접합 트랜지스터와 기판 사이에 형성되어 기판으로부터의 노이즈를 차단하기 위한 NBL층을 더 포함하는 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
And a NBL layer formed between the first and second bipolar junction transistors and a substrate to block noise from the substrate.
제6항에 있어서,
상기 가드링과 기판 사이에 형성되어 기판으로부터의 노이즈를 차단하기 위한 NBL층을 더 포함하는 유기발광 표시장치의 기준전압 생성부.
The method according to claim 6,
And a NBL layer formed between the guard ring and the substrate to block noise from the substrate.
제1항에 있어서,
상기 제1 및 제2 바이폴라 접합트랜지스터는 베이스로부터 이미터로 전류경로가 형성되는 유기발광 표시장치의 기준전압 생성부.
The method of claim 1,
And the first and second bipolar junction transistors are configured to form a current path from a base to an emitter.
입력전압을 공급받아 기준전압을 생성하는 기준전압 생성부;
상기 입력전압을 입력받아 증폭하는 증폭부; 및
상기 기준전압 생성부 및 상기 증폭부로부터 인가된 전압으로 출력전압을 생성하는 LDO부를 포함하고,
상기 기준전압 생성부는,
반전 단자 및 비반전 단자에 입력되는 전압에 따라 일정한 전압을 출력하는 연산증폭기;
상기 연산증폭기의 출력단에 의해 스위칭되는 트랜지스터;
상기 트랜지스터의 드레인단자에 병렬로 연결되는 제1 및 제2 저항;
상기 제1 저항과 전기적으로 연결되는 제1 바이폴라 접합 트랜지스터;
상기 제2 저항과 직렬로 연결되는 제3 저항; 및
상기 제3 저항과 전기적으로 연결되는 제2 바이폴라 접합 트랜지스터를 포함하고,
상기 제1 바이폴라 접합트랜지스터는 상기 연산증폭기의 비 반전단자와 연결되고,
상기 제3 저항은 상기 연산증폭기의 비 반전단자와 연결되고,
상기 트랜지스터의 소스단자를 입력으로 하고 드레인 단자를 출력으로 하며,
상기 제1 및 제2 바이폴라 접합 트랜지스터는 각각의 이미터와 콜렉터가 전기적으로 연결되는 유기발광 표시장치의 전원부.
A reference voltage generator configured to receive an input voltage and generate a reference voltage;
An amplifier for receiving and amplifying the input voltage; And
An LDO unit configured to generate an output voltage using a voltage applied from the reference voltage generator and the amplifier,
The reference voltage generator,
An operational amplifier for outputting a constant voltage according to voltages input to the inverting terminal and the non-inverting terminal;
A transistor switched by an output terminal of the operational amplifier;
First and second resistors connected in parallel to drain terminals of the transistor;
A first bipolar junction transistor electrically connected to the first resistor;
A third resistor connected in series with the second resistor; And
A second bipolar junction transistor electrically connected to the third resistor,
The first bipolar junction transistor is connected to the non-inverting terminal of the operational amplifier,
The third resistor is connected to the non-inverting terminal of the operational amplifier,
A source terminal of the transistor as an input and a drain terminal as an output,
And the first and second bipolar junction transistors are electrically connected to respective emitters and collectors.
제10항에 있어서,
상기 LDO부의 출력단에 저항이 연결되어 상기 LDO부의 다른단자에 피드백 전압을 인가하는 유기발광 표시장치의 전원부.
The method of claim 10,
And a resistor connected to the output terminal of the LDO unit to apply a feedback voltage to the other terminal of the LDO unit.
제10항에 있어서,
상기 제1 및 제2 바이폴라 접합트랜지스터에 유입되는 노이즈를 방지하기 위해 양측면에 형성되는 가드링을 더 포함하는 유기발광 표시장치의 전원부.
The method of claim 10,
The power supply unit of the organic light emitting display device further comprises a guard ring formed on both sides to prevent noise flowing into the first and second bipolar junction transistor.
제10항에 있어서,
상기 제1 및 제2 바이폴라 접합 트랜지스터와 기판 사이에 형성되어 기판으로부터의 노이즈를 차단하기 위한 NBL층을 더 포함하는 유기발광 표시장치의 전원부.
The method of claim 10,
And a NBL layer formed between the first and second bipolar junction transistors and a substrate to block noise from the substrate.
KR1020110118469A 2011-11-14 2011-11-14 A reference voltage denerating circuit and A power supply for an organic luminescence display device KR101865929B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110118469A KR101865929B1 (en) 2011-11-14 2011-11-14 A reference voltage denerating circuit and A power supply for an organic luminescence display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110118469A KR101865929B1 (en) 2011-11-14 2011-11-14 A reference voltage denerating circuit and A power supply for an organic luminescence display device

Publications (2)

Publication Number Publication Date
KR20130053022A true KR20130053022A (en) 2013-05-23
KR101865929B1 KR101865929B1 (en) 2018-06-11

Family

ID=48662346

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110118469A KR101865929B1 (en) 2011-11-14 2011-11-14 A reference voltage denerating circuit and A power supply for an organic luminescence display device

Country Status (1)

Country Link
KR (1) KR101865929B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102640960B1 (en) 2019-06-04 2024-02-27 에스케이하이닉스 주식회사 Noise amplification circuit and memory device having the same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060086456A (en) * 2002-02-27 2006-07-31 가부시키가이샤 리코 Circuit for generating a reference voltage having low temperature dependency
KR100805547B1 (en) * 2006-11-14 2008-02-20 삼성에스디아이 주식회사 Organic electro luminescence display and driving method thereof
KR20080043060A (en) * 2006-11-13 2008-05-16 엘지디스플레이 주식회사 Inverter for liquid crystal display and driving method thereof
KR100969784B1 (en) * 2008-07-16 2010-07-13 삼성모바일디스플레이주식회사 Organic light emitting display and driving method for the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060086456A (en) * 2002-02-27 2006-07-31 가부시키가이샤 리코 Circuit for generating a reference voltage having low temperature dependency
KR20080043060A (en) * 2006-11-13 2008-05-16 엘지디스플레이 주식회사 Inverter for liquid crystal display and driving method thereof
KR100805547B1 (en) * 2006-11-14 2008-02-20 삼성에스디아이 주식회사 Organic electro luminescence display and driving method thereof
KR100969784B1 (en) * 2008-07-16 2010-07-13 삼성모바일디스플레이주식회사 Organic light emitting display and driving method for the same

Also Published As

Publication number Publication date
KR101865929B1 (en) 2018-06-11

Similar Documents

Publication Publication Date Title
JP4544068B2 (en) Light emitting diode element drive circuit, light source device, display device
US9311852B2 (en) Pixel circuit and organic light-emitting display comprising the same
US20160307508A1 (en) Pixel compensating circuit and method of organic light emitting display
JP5608394B2 (en) Liquid crystal display
KR101848506B1 (en) Organic light-emitting display device
US20160343298A1 (en) Pixel driving circuit of organic light emitting display
TWI434602B (en) Current mirror circuit
US8716992B2 (en) Current limiting circuit and power supply circuit
WO2016045315A1 (en) Active-matrix organic light-emitting display device
WO2020020118A1 (en) Pixel circuit and driving method thereof and display device
US20070257880A1 (en) Drive current generator, led driver, illumination device, and display device
CN102402948A (en) Luminous Element Array Drive Circuit, Current Division Circuit And Method Thereof
KR20150062699A (en) Light emitting device including light emitting diode and driving method thereof
JP2013225568A (en) Semiconductor circuit and semiconductor device
CN114974116B (en) Pixel driving circuit and pixel driving method
US11263938B1 (en) Light-emitting panel and display device
US20120268015A1 (en) Light power compensation device, light power compensation circuit, and detecting module
US8975830B2 (en) Light emitting system, optical power control device, and control signal module
US7420529B2 (en) Organic EL panel drive circuit and organic EL display device
KR101865929B1 (en) A reference voltage denerating circuit and A power supply for an organic luminescence display device
US20100277092A1 (en) Low-dropout (ldo) current regulator
CN113823221A (en) Driving circuit of display panel, compensation method of display panel and display device
JP2012186350A (en) Liquid crystal display device
CN109671397B (en) Light emitting current control circuit, pixel circuit, display device, and display driving method
Wu et al. Integrated ambient light sensor on a LED driver chip

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right