KR20110045726A - Liquid crystal display - Google Patents
Liquid crystal display Download PDFInfo
- Publication number
- KR20110045726A KR20110045726A KR1020090102413A KR20090102413A KR20110045726A KR 20110045726 A KR20110045726 A KR 20110045726A KR 1020090102413 A KR1020090102413 A KR 1020090102413A KR 20090102413 A KR20090102413 A KR 20090102413A KR 20110045726 A KR20110045726 A KR 20110045726A
- Authority
- KR
- South Korea
- Prior art keywords
- axis direction
- liquid crystal
- crystal display
- subpixels
- data
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3406—Control of illumination source
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/0001—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems
- G02B6/0011—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems the light guides being planar or of plate-like form
- G02B6/0033—Means for improving the coupling-out of light from the light guide
- G02B6/0035—Means for improving the coupling-out of light from the light guide provided on the surface of the light guide or in the bulk of it
- G02B6/0036—2-D arrangement of prisms, protrusions, indentations or roughened surfaces
-
- G—PHYSICS
- G02—OPTICS
- G02B—OPTICAL ELEMENTS, SYSTEMS OR APPARATUS
- G02B6/00—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings
- G02B6/0001—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems
- G02B6/0011—Light guides; Structural details of arrangements comprising light guides and other optical elements, e.g. couplings specially adapted for lighting devices or systems the light guides being planar or of plate-like form
- G02B6/0033—Means for improving the coupling-out of light from the light guide
- G02B6/0035—Means for improving the coupling-out of light from the light guide provided on the surface of the light guide or in the bulk of it
- G02B6/0038—Linear indentations or grooves, e.g. arc-shaped grooves or meandering grooves, extending over the full length or width of the light guide
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/1336—Illuminating devices
- G02F1/133615—Edge-illuminating devices, i.e. illuminating from the side
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Abstract
Description
본 발명은 동영상 응답시간(Moving Picture Response Time : 이하, "MPRT") 성능을 향상시킬 수 있는 액정표시장치에 관한 것이다.The present invention relates to a liquid crystal display device capable of improving moving picture response time (hereinafter, referred to as "MPRT") performance.
액티브 매트릭스(Active Matrix) 구동방식의 액정표시장치는 스위칭 소자로서 박막트랜지스터(Thin Film Transistor, 이하 "TFT")를 이용하여 동영상을 표시하고 있다. 이 액정표시장치는 음극선관(Cathode Ray Tube, 이하 "CRT)에 비하여 박형화 및 고정세화가 가능하여 휴대용 정보기기, 사무기기, 컴퓨터 등에서 표시기에 응용됨은 물론, 텔레비젼에도 응용되어 빠르게 CRT를 대체하고 있다. An active matrix liquid crystal display device displays a moving image using a thin film transistor (“TFT”) as a switching element. This liquid crystal display device is thinner and higher resolution than cathode ray tube ("CRT"), so it is applied to display in portable information equipment, office equipment, computer, etc., and is rapidly replacing CRT. .
액정표시장치를 통해 동영상을 표시할 때, 액정의 유지특성으로 인하여 MPRT 성능이 저하되어 화면이 선명하지 못하고 흐릿하게 보이는 모션 블러링이 나타날 수 있다. MPRT 성능을 향상시키기 위하여, 스캐닝 백라이트 구동 기술이 제안된 바 있다. 스캐닝 백라이트 구동 기술은 도 1 및 도 2와 같이 표시라인의 스캔방향을 따라 백라이트 유닛의 광원들을 순차적으로 점멸시켜 CRT의 임펄씨 브(Impulsive) 구동과 유사한 효과를 제공하여 액정표시장치의 모션 블러링을 개선한다. When displaying a moving image through the liquid crystal display, the MPRT performance may be degraded due to the retention characteristics of the liquid crystal, resulting in motion blur that may appear blurred or blurred. In order to improve MPRT performance, a scanning backlight driving technique has been proposed. The scanning backlight driving technology sequentially flashes the light sources of the backlight unit along the scanning direction of the display line as shown in FIGS. 1 and 2 to provide an effect similar to the impulsive driving of the CRT, thereby blurring motion of the liquid crystal display. To improve.
그런데 스캐닝 백라이트 구동 기술은 액정표시패널로 출사되는 광을 스캐닝 블럭 단위로 제어할 수 있어야 하기 때문에, 백라이트 유닛에서 광원들의 배치 위치에 제한을 받는다. 백 라이트 유닛은 직하형(Direct type)과 에지형(Edge type)으로 대별된다. 직하형 백라이트 유닛은 액정표시패널의 아래에 다수의 광학시트들과 확산판이 적층되고 확산판 아래에 다수의 광원들이 배치되는 구조를 갖기 때문에, 스캐닝 백라이트 구현이 용이하다. 반면, 에지형 백라이트 유닛은 도광판의 측면에 대향되도록 광원이 배치되고 액정표시패널과 도광판 사이에 다수의 광학시트들이 배치되는 구조를 갖는다. 에지형 백라이트 유닛은 광원이 도광판의 일측에 빛을 조사하고 도광판이 선광원(또는 점광원)을 면광원으로 변환하는 구조를 취하므로, 사방으로 빛이 퍼지는 도광판의 특성상 액정표시패널로 출사되는 광을 표시블럭 단위로 제어하는 것이 어려워 스캐닝 백라이트 구현이 용이하지 않다.However, since the scanning backlight driving technology must control light emitted to the liquid crystal display panel in units of scanning blocks, the position of the light sources in the backlight unit is limited. The backlight unit is roughly classified into a direct type and an edge type. Since the direct type backlight unit has a structure in which a plurality of optical sheets and a diffusion plate are stacked below the liquid crystal display panel and a plurality of light sources are disposed under the diffusion plate, it is easy to implement a scanning backlight. On the other hand, the edge type backlight unit has a structure in which a light source is disposed to face the side of the light guide plate, and a plurality of optical sheets are disposed between the liquid crystal display panel and the light guide plate. The edge type backlight unit has a structure in which a light source irradiates light on one side of the light guide plate, and the light guide plate converts a line light source (or a point light source) into a surface light source, so that light emitted from the liquid crystal display panel is scattered in all directions. Is difficult to control in units of display blocks, making it difficult to implement a scanning backlight.
또한, 에지형 백라이트 유닛을 이용하여 스캐닝 백라이트를 구현하더라도, 도 3과 같이 액정표시패널(1)의 데이터 스캐닝 방향에 맞게 광원들(2)을 배치해야 한다. 게이트라인들은 세로축 방향(y축 방향)을 따라 형성되기 때문에, 액정표시패널(1)에서 데이터 스캐닝은 세로축 방향(y축 방향)을 따라 행해진다. 이에 따라, 세로축 방향(y축 방향)으로 백라이트 스캐닝이 이루어지도록, 광원들(3)을 도광판(2)의 좌 및/또는 우 측면에서 세로축 방향(y축 방향)을 따라 배치해야 한다. In addition, even when the scanning backlight is implemented by using the edge type backlight unit, as shown in FIG. 3, the
액정표시패널(1)에서 세로축 방향(y축 방향)의 길이는 가로축 방향(x축 방향)의 길이에 비해 훨씬 짧다. 광원들(3)을 세로축 방향(y축 방향)으로 배치시키는 경우, 상대적으로 짧은 길이로 인해 많은 수의 광원들(3)을 배치하기 어렵다. 액정표시패널(1)이 점점 대면적화되어 가면서 스캐닝 백라이트 구현시 광원들(3)이 담당하는 액정표시패널(1)의 면적은 점점 늘어나는 추세에 있는데, 상기와 같은 이유로 종래 구조하에서는 광원들(3)의 갯수를 늘리기 어렵기 때문에, 광원들(3) 각각에 걸리는 부하량은 매우 커진다. 부하량이 커질수록 광원들(3)의 온도가 올라가고, 그 결과 광원들(3)의 수명이 짧아진다.The length of the vertical axis direction (y-axis direction) in the liquid
따라서, 본 발명의 목적은 에지형 백라이트 유닛을 이용하여 스캐닝 백라이트를 구현하되, 광원들에 걸리는 부하량을 줄일 수 있도록 한 액정표시장치를 제공하는 데 있다.Accordingly, an object of the present invention is to provide a liquid crystal display device which can implement a scanning backlight using an edge type backlight unit and reduce the load on light sources.
상기 목적을 달성하기 위하여, 본 발명의 일 실시예에 따른 액정표시장치는 y축 방향으로 나란히 형성되는 데이터라인들과, 상기 데이터라인들과 교차하며 상기 y축 방향보다 긴 x축 방향으로 나란히 형성되는 게이트라인들을 가지며, 상기 교차로 정의되는 영역에 화소 어레이가 형성되는 액정표시패널; 상기 x축 방향을 따라 데이터 스캐닝을 실시하여 입력 데이터를 상기 액정표시패널에 인가하는 패널 구동회로; 및 상기 액정표시패널의 아래에 배치된 도광판부, 및 상기 x축 방향을 따라 상기 도광판부의 상부 측면 및 하부 측면 중 적어도 어느 한 측면에 배치된 광원들을 포함하여, 상기 데이터 스캐닝 방향에 맞춰 백라이트 스캐닝 블럭 단위로 순차 구동되는 백라이트 유닛을 구비한다.In order to achieve the above object, a liquid crystal display according to an embodiment of the present invention is formed in parallel with the data line formed in the y-axis direction, and parallel to the data line in the x-axis direction longer than the y-axis direction A liquid crystal display panel having gate lines, the pixel array being formed in an area defined by the intersection; A panel driving circuit configured to apply data to the liquid crystal display panel by performing data scanning along the x-axis direction; And a light guide plate portion disposed below the liquid crystal display panel, and light sources disposed on at least one side of the upper side surface and the lower side surface side of the light guide plate portion along the x-axis direction. The backlight unit is sequentially driven in units.
상기 도광판부는, 상기 x축 방향을 따라 상기 백라이트 스캐닝 블럭 단위로 분리된 다수의 도광판들을 구비한다.The light guide plate may include a plurality of light guide plates separated in units of the backlight scanning block along the x-axis direction.
상기 도광판부는, 상기 y축 방향의 음각패턴 라인들을 가지고, 면광원의 휘도를 x축 방향의 상기 백라이트 스캐닝 블럭 단위로 분할하는 단일 도광판으로 이 루어진다.The light guide plate may include a single light guide plate having intaglio pattern lines in the y-axis direction and dividing luminance of a surface light source by the backlight scanning block in the x-axis direction.
상기 도광판부는, 상기 x축 방향으로 나란한 산과 골을 갖는 렌티큘라 패턴들 또는 프리즘 패턴들을 가지고, 면광원의 휘도를 x축 방향의 상기 백라이트 스캐닝 블럭 단위로 분할하는 단일 도광판으로 이루어진다.The light guide plate may include lenticular patterns or prism patterns having peaks and valleys parallel to the x-axis direction, and may be configured as a single light guide plate for dividing the luminance of a surface light source by the backlight scanning block unit in the x-axis direction.
상기 화소 어레이에서 적색 서브픽셀들, 녹색 서브픽셀들 및 청색 서브픽셀들은 각각 상기 x축 방향을 따라 배치되고; 상기 화소 어레이에서 한 픽셀은 상기 y축 방향을 따라 이웃하는 적색 서브픽셀, 녹색 서브픽셀 및 청색 서브픽셀을 포함하며; 상기 한 픽셀에는 1개의 게이트라인과 3개의 데이터라인들이 할당된다.Red subpixels, green subpixels, and blue subpixels are arranged along the x-axis direction in the pixel array; One pixel in the pixel array includes neighboring red subpixels, green subpixels, and blue subpixels along the y-axis direction; One gate line and three data lines are allocated to the one pixel.
상기 화소 어레이에서 적색 서브픽셀들, 녹색 서브픽셀들 및 청색 서브픽셀들은 각각 상기 x축 방향을 따라 배치되고; 상기 화소 어레이에서 한 픽셀은 상기 y축 방향을 따라 이웃하는 적색 서브픽셀, 녹색 서브픽셀 및 청색 서브픽셀을 포함하며; 상기 한 픽셀에는 2개의 게이트라인들과 1.5개의 데이터라인들이 할당된다.Red subpixels, green subpixels, and blue subpixels are arranged along the x-axis direction in the pixel array; One pixel in the pixel array includes neighboring red subpixels, green subpixels, and blue subpixels along the y-axis direction; Two gate lines and 1.5 data lines are allocated to one pixel.
상기 화소 어레이에서 적색 서브픽셀들, 녹색 서브픽셀들 및 청색 서브픽셀들은 각각 상기 y축 방향을 따라 배치되고; 상기 화소 어레이에서 한 픽셀은 상기 x축 방향을 따라 이웃하는 적색 서브픽셀, 녹색 서브픽셀 및 청색 서브픽셀을 포함하며; 상기 한 픽셀에는 3개의 게이트라인들과 1개의 데이터라인이 할당된다.Red subpixels, green subpixels, and blue subpixels are arranged along the y-axis direction in the pixel array; One pixel in the pixel array includes neighboring red subpixels, green subpixels, and blue subpixels along the x-axis direction; Three gate lines and one data line are allocated to one pixel.
본 발명에 따른 액정표시장치는 데이터라인들을 액정표시패널에서 상대적으로 짧은 세로축 방향으로 나란히 형성하고, 게이트라인들을 액정표시패널에서 상대 적으로 긴 가로축 방향으로 나란히 형성하여, 가로축 방향을 따라 데이터 스캐닝을 실시한다. 그리고, 이 데이터 스캐닝 방향에 맞춰 백라이트 유닛의 광원들이 스캐닝 블럭 단위로 순차 구동되도록, 광원들을 액정표시패널의 가로축 방향에 대응되도록 배치한다. 그 결과, 본 발명에 따른 액정표시장치는 광원들을 액정표시패널의 세로축 방향에 대응되도록 배치할 때에 비해 더 많은 갯수의 광원들을 배치할 수 있어, 스캐닝 백라이트 구현시 원하는 휘도를 충분히 발휘할 수 있다. 또한, 광원들의 갯수가 늘어난 만큼 광원들 각각이 담당해야할 면적이 줄어들기 때문에 광원들에 걸리는 부하량을 크게 줄일 수 있다.The liquid crystal display according to the present invention forms data lines side by side in a relatively short vertical axis direction in the liquid crystal display panel, and gate lines are formed side by side in a relatively long horizontal axis direction in the liquid crystal display panel, thereby performing data scanning along the horizontal axis direction. Conduct. The light sources are arranged to correspond to the horizontal axis direction of the liquid crystal display panel so that the light sources of the backlight unit are sequentially driven in the scanning block unit in accordance with the data scanning direction. As a result, the liquid crystal display according to the present invention can arrange a larger number of light sources than when the light sources are disposed so as to correspond to the vertical axis direction of the liquid crystal display panel, thereby sufficiently exhibiting desired luminance when implementing the scanning backlight. In addition, as the number of light sources increases, the area to which each of the light sources must be reduced can greatly reduce the load on the light sources.
나아가, 본 발명에 따른 액정표시장치는 데이터라인들을 액정표시패널에서 상대적으로 짧은 세로축 방향으로 나란히 형성함으로써, 동일 해상도에서 종래 대비 데이터라인들의 갯수를 크게 줄여 데이터 구동회로의 사이즈 감소에 크게 기여할 수 있다.Furthermore, the liquid crystal display according to the present invention can form data lines side by side in a relatively short vertical axis direction in the liquid crystal display panel, thereby greatly reducing the number of data lines compared to the conventional one at the same resolution, thereby greatly contributing to the size reduction of the data driving circuit. .
이하, 도 4 내지 도 9를 참조하여 본 발명의 바람직한 실시예에 대해 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 4 to 9.
도 4는 본 발명의 실시예에 따른 액정표시장치를 보여준다.4 shows a liquid crystal display according to an embodiment of the present invention.
도 4를 참조하면, 본 발명의 실시예에 따른 액정표시장치는 액정표시패널(10), 액정표시패널(10)의 데이터라인들(DL)을 구동하기 위한 데이터 구동회로(12), 액정표시패널(10)의 게이트라인들(GL)을 구동하기 위한 게이트 구동회 로(13), 데이터 구동회로(12)와 게이트 구동회로(13)를 제어하는 타이밍 콘트롤러(11), 액정표시패널(10)에 빛을 조사하는 백라이트 유닛(18), 백라이트 유닛(18)의 광원들(16)을 구동하기 위한 광원 구동회로(15), 및 액정표시패널(10)의 데이터스캐닝 방향에 맞춰 광원들(16)의 순차 구동을 제어하기 위한 광원 제어회로(14)를 구비한다. 데이터 구동회로(12)와 게이트 구동회로(13)는 패널 구동회로를 구성한다.Referring to FIG. 4, the liquid crystal display according to the exemplary embodiment of the present invention includes a liquid
액정표시패널(10)은 두 장의 유리기판과 이들 사이에 형성된 액정층을 포함한다. 액정표시패널(10)의 하부 유리기판에는 다수의 데이터라인들(DL)과 다수의 게이트라인들(GL)이 교차된다. 데이터라인들(DL)은 상대적으로 짧은 세로축 방향(이하, "y축 방향")으로 나란히 형성되고, 게이트라인들(GL)은 상대적으로 긴 가로축 방향(이하, "x축 방향", x>y)으로 나란히 형성된다. 액정표시패널(10)은 패널 구동회로의 동작에 의해 x축 방향으로 데이터를 스캐닝한다. 액정표시패널(10)은 데이터라인들(DL)과 게이트라인들(GL)의 교차 구조에 의해 매트릭스 형태로 배치된 액정셀들(Clc)을 포함한다. 액정표시패널(10)의 하부 유리기판에는 액정셀들(Clc), 액정셀들의 화소전극(1)에 접속된 TFT들, 및 스토리지 커패시터(Cst)를 포함하는 화소 어레이가 형성된다. 화소 어레이는 도 7 내지 도 9와 같이 다양한 형태로 구현될 수 있다. 액정셀들(Clc)은 TFT에 접속되어 화소전극들(1)과 공통전극(2) 사이의 전계에 의해 구동된다. 액정표시패널(100)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 등이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상 에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 액정표시패널(100)의 상부 유리기판과 하부 유리기판 각각에는 편광판이 부착되고 액정의 프리틸트각(pre-tilt angle)을 설정하기 위한 배향막이 형성된다. The liquid
데이터 구동회로(12)는 다수의 데이터 드라이브 집적회로들을 포함한다. 데이터 드라이브 집적회로는 클럭신호를 샘플링하기 위한 쉬프트레지스터, 디지털 비디오 데이터(RGB)를 일시저장하기 위한 레지스터, 쉬프트레지스터로부터의 클럭신호에 응답하여 데이터를 1 라인분씩 저장하고 저장된 1 라인분의 데이터를 동시에 출력하기 위한 래치, 래치로부터의 디지털 데이터값에 대응하여 감마기준전압의 참조하에 정극성/부극성의 감마전압을 선택하기 위한 디지털/아날로그 변환기, 정극성/부극성 감마전압에 의해 변환된 아날로그 데이터가 공급되는 데이터라인(DL)을 선택하기 위한 멀티플렉서 및 멀티플렉서와 데이터라인(DL) 사이에 접속된 출력버퍼 등을 구비한다. 데이터 구동회로(12)는 타이밍 콘트롤러(11)의 제어 하에 디지털 비디오 데이터(RGB)를 래치하고, 이 래치된 디지털 비디오 데이터(RGB)를 정극성/부극성 감마보상전압을 이용하여 정극성/부극성 아날로그 데이터전압으로 변환한 후 데이터라인들(DL)에 공급한다.The
게이트 구동회로(13)는 다수의 게이트 드라이브 집적회로들을 포함한다. 게이트 드라이브 집적회로는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터, 및 출력 버퍼 등을 구비한다. 게이트 구동회로(13)는 타이밍 콘트롤러(11)의 제어 하에 스캔펄스(또 는 게이트펄스)를 순차적으로 출력하여 게이트라인들(GL)에 공급함으로써, 데이터가 인가되는 y축 방향의 수직 라인을 x축 방향을 따라 한 라인씩 선택한다.The
타이밍 콘트롤러(11)는 외부의 시스템 보드로부터 입력되는 디지털 비디오 데이터(RGB)를 액정표시패널(10)의 해상도에 맞게 재정렬한 후 데이터 구동회로(12)에 공급한다.The
타이밍 콘트롤러(11)는 시스템 보드로부터의 타이밍신호들(Vsync, Hsync, DE, DCLK)에 기초하여 데이터 구동회로(12)와 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 타이밍 제어신호들(DDC, GDC)을 발생한다. 타이밍 콘트롤러(11)는 60Hz의 프레임 주파수로 입력되는 디지털 비디오 데이터(RGB)가 60×N(N은 2 이상의 양의 정수)Hz의 프레임 주파수로 액정표시패널(10)에 표시될 수 있도록 데이터 타이밍 제어신호(DDC)와 게이트 타이밍 제어신호(GDC)를 체배하여, 60×N(N은 2 이상의 양의 정수)Hz의 프레임 주파수로 데이터 구동회로(12)와 게이트 구동회로(13)의 동작을 제어할 수 있다. 프레임 주파수를 체배하는 동작은 외부의 시스템 회로에서 행해질 수도 있다.The
백라이트 유닛은 도광판부(17), 도광판부(17)의 측면에 빛을 조사하는 다수의 광원들(16), 및 도광판부(17)와 액정표시패널(10) 사이에 적층된 다수의 광학시트들을 포함하여 에지형(Edge type)으로 구현된다.The backlight unit includes a
광원들(16)은 냉음극 형광램프(Cold Cathode Fluorescent Lamp : CCFL) 또는 외부전극 형광램프(External Electrode Fluorescent Lamp : EEFL)로 구현될 수 있으며, 보다 바람직하게는 발광다이오드(Light Emitting Diode : LED)로 구현될 수 있다. 광원들(16)은 도광판부(17)의 상측면 및 하측면 중 적어도 어느 한 측면에 배치된다. 예컨대, 광원들(16)은 도 5a와 같이 도광판부(17)의 상측면에 x축 방향을 따라 배치될 수 있으며, 도 5b와 같이 도광판부(17)의 상측면 및 하측면에 x축 방향을 따라 배치될 수 있다. 본 발명은 광원들(16)을 x축 방향을 따라 배치하기 때문에, y축 방향을 따라 배치할 때에 비해 더 많은 갯수의 광원들(16)을 배치할 수 있게 된다. 이에 따라, 각 백라이트 스캐닝 블럭에 할당되는 광원들(16)의 갯수가 늘어나기 때문에, 스캐닝 백라이트 구현시 원하는 휘도를 충분히 발휘할 수 있어, 굳이 가격이 비싼 고효율 및 고휘도의 광원들(16)을 사용할 필요가 없어진다. 또한, 광원들(16)의 갯수가 늘어난 만큼 광원들(16) 각각이 담당해야할 면적이 줄어들기 때문에, 광원들(16)에 걸리는 부하량은 줄어들게 된다. 부하량이 감소되면 광원들(16)의 온도도 그만큼 낮아지므로, 광원들(16)의 수명 연장에 큰 효과가 있다. 광원들(16)은 액정표시패널(10)의 데이터 스캐닝 방향에 맞춰 x축 방향을 따라 백라이트 스캐닝 블럭 단위로 순차 구동된다.The
도광판부(17)는 평판 또는 웨지판(Wedge Plate)으로 제작될 수 있다. 도광판부(17)는 액정표시패널(10)에 입사되는 면광원의 휘도를 도 5a 및 도 5b와 같이 백라이트 스캐닝 블럭(BL1,BL2,BL3) 단위로 분할하기 위해, 다양한 형태의 구조로 변경될 수 있다.The
일 예로, 도광판부(17)는 도 6a와 같이, x축 방향을 따라 백라이트 스캐닝 블럭들(BL1,BL2,BL3) 단위로 분리되어 y축 방향의 광 도파 라인들을 정의하는 다수의 도광판들(17A 내지 17C)을 구비한 도광판 어레이로 구성될 수 있다. For example, the
다른 예로, 도광판부(17)는 도 6b 및 도 6c와 같이, y축 방향의 광 도파 라인들을 정의하기 위한 y축 방향의 음각패턴 라인들(30)을 구비하여, 면광원의 휘도를 x축 방향의 백라이트 스캐닝 블럭들(BL1,BL2,BL3) 단위로 분할하는 단일 도광판으로 구성될 수 있다. 도 6b는 도광판의 상부면에 y축 방향의 음각패턴 라인들(30)이 형성된 예이며, 도 6c는 도광판의 하부면에 y축 방향의 음각패턴 라인들(30)이 형성된 예이다. y축 방향의 음각패턴 라인들(30)은 광원들(16)로부터 입사되는 광의 직선성을 높인다. 음각패턴 라인들(30)은 y축 방향의 광 도파 라인들의 경계에서 도광판의 두께보다 작은 깊이의 홈으로 형성될 수 있다. 음각패턴 라인들(30)은 그 단면이 사각형, 삼각형, 원형, 타원형, 및 이들의 조합 중 적어도 어느 하나를 갖도록 다양한 형태로 구현될 수 있다. 음각패턴 라인들(30)의 깊이, 폭, 간격은 액정표시패널(10)의 크기 및 해상도에 따라 조정 가능하다.As another example, the light
또 다른 예로, 도광판부(17)는 그 상부면에 도 6d와 같은 렌티큘라 패턴들(32)을 구비하거나 또는 도 6e와 같은 프리즘 패턴들(34)을 구비하여 면광원의 휘도를 x축 방향의 백라이트 스캐닝 블럭들(BL1,BL2,BL3) 단위로 분할하는 단일 도광판으로 구성될 수 있다. 렌티큘라 패턴들(32) 및 프리즘 패턴들(34)은 산과 골을 가진다. 산과 골은 y축 방향으로 길게 형성되고, x축 방향으로 나란히 형성된다. y축 방향의 산과 골은 광원들(16)로부터 입사되는 광의 직선성을 높인다.As another example, the
광학 시트들은 1 매 이상의 프리즘 시트와 1 매 이상의 확산시트를 포함하여 도광판부(17)로부터 입사되는 빛을 확산하고 액정표시패널(10)의 광입사면에 대하여 실질적으로 수직인 각도로 빛의 진행경로를 굴절시킨다. 광학 시트들은 DBEF(dual brightness enhancement film)를 포함할 수도 있다. The optical sheets include at least one prism sheet and at least one diffusion sheet to diffuse light incident from the
광원 제어회로(14)는 액정표시패널(10)의 데이터 스캐닝 방향(x축 방향)을 따라 광원들(21)이 백라이트 스캐닝 블럭 단위로 순차 구동되도록 광원들(21)을 펄스폭변조(Pulse Width Modulation, PWM)로 제어한다. 광원 제어회로(14)는 입력 디지털 비디오 데이터(RGB)를 분석하여 그 분석 결과에 따라 PWM 신호의 듀티비(duty ratio)를 조절할 수 있다. 광원 제어회로(14)는 타이밍 콘트롤러(11)에 내장될 수 있다.The light
광원 구동회로(15)는 광원 제어회로(14)의 제어 하에 액정표시패널(10)의 데이터 스캐닝에 동기되도록 도 1 및 도 2와 같이 광원들(16)을 순차적으로 구동한다. 광원들(16)의 점소등시간(ON/OFF)은 광원 제어회로(14)로부터의 PWM 신호에 따라 결정된다. 광원들(16)의 점등시간(ON)은 PWM 신호의 듀티비가 높을수록 길어지며, PWM 신호의 듀티비가 낮을수록 짧아진다. 즉, 광원들(16)의 점등시간(ON)은 PWM 신호의 듀티비에 비례한다. The light
도 7 내지 도 9는 화소 어레이의 다양한 예들을 보여 준다.7-9 illustrate various examples of pixel arrays.
도 7의 화소 어레이는 x축 방향을 따라 나란히 형성된 게이트라인들(GL1~GL3)과 y축 방향을 따라 나란히 형성된 데이터라인들(DL1~DL3)의 교차 구조로 이루어진다. 이 화소 어레이에서, 적색 서브픽셀들(R), 녹색 서브픽셀들(G) 및 청색 서브픽셀들(B)은 각각 x축 방향을 따라 배치된다. TFT 각각은 게이트라인들(GL1~GL3)로부터의 게이트펄스에 응답하여 데이터라인들(DL1~DL3)로부터의 데이터전압을 데이터라인들(DL1~DL3)의 하측(또는 상측)에 배치된 액정셀의 화소전극에 공급한다. 이 화소 어레이에서 한 픽셀은 y축 방향을 따라 이웃하는 적색 서브픽셀(R), 녹색 서브픽셀(G) 및 청색 서브픽셀(B)을 포함한다. 즉, 한 픽셀에는 1개의 게이트라인과 3개의 데이터라인들이 할당된다.The pixel array of FIG. 7 has an intersecting structure of gate lines GL1 to GL3 formed in parallel in the x-axis direction and data lines DL1 to DL3 formed in parallel in the y-axis direction. In this pixel array, the red subpixels R, the green subpixels G and the blue subpixels B are disposed along the x-axis direction, respectively. Each of the TFTs includes a liquid crystal cell in which data voltages from the data lines DL1 to DL3 are disposed below (or above) the data lines DL1 to DL3 in response to gate pulses from the gate lines GL1 to GL3. Is supplied to the pixel electrode. One pixel in this pixel array includes neighboring red subpixels R, green subpixels G, and blue subpixels B along the y-axis direction. That is, one gate line and three data lines are allocated to one pixel.
이 화소 어레이의 해상도가 m(1920)×n(1080) 일 때, n(1080)×3(여기서, 3은 RGB) 개의 데이터라인들과 m(1920) 개의 게이트라인들이 필요하다. 이는 종래 화소 어레이의 해상도가 m(1920)×n(1080) 일 때, m(1920)×3 개의 데이터라인들이 필요하던 것에 비해 데이터라인들의 갯수가 대략 1/2 정도로 줄어듬을 의미한다. 액정표시장치의 제조에 있어, 비용면에서 큰 부분을 차지하는 것이 데이터 구동회로이다. 따라서, 제조 비용을 줄이기 위해서는 게이트 구동회로의 사이즈가 증가되더라도 데이터 구동회로의 사이즈를 감소시켜야 한다. 데이터 드라이브 집적회로들의 갯수는 그 출력 채널수에 비례하므로, 출력 채널에 연결될 데이터라인의 갯수를 줄이면 그만큼 데이터 구동회로의 사이즈는 감소하게 된다. 화소 어레이의 게이트라인들 각각에는 데이터전압과 동기되는 제1 일정 기간(1H)의 게이트펄스가 순차적으로 공급된다. When the resolution of this pixel array is m (1920) x n (1080), n (1080) x 3 (where 3 is RGB) data lines and m (1920) gate lines are required. This means that when the resolution of the conventional pixel array is m (1920) × n (1080), the number of data lines is reduced by about 1/2 compared to that of m (1920) × 3 data lines. In manufacturing a liquid crystal display device, a data driving circuit occupies a large part in cost. Therefore, in order to reduce the manufacturing cost, the size of the data driving circuit should be reduced even if the size of the gate driving circuit is increased. Since the number of data drive integrated circuits is proportional to the number of output channels, reducing the number of data lines to be connected to the output channel reduces the size of the data driving circuit by that amount. Gate pulses of the first predetermined period 1H synchronized with the data voltage are sequentially supplied to each of the gate lines of the pixel array.
도 8에 도시된 화소 어레이는 도 7의 화소 어레이에 비하여 동일 해상도에서 필요한 데이터라인들의 갯수를 1/2로 줄일 수 있고, 필요한 데이터 드라이브 집적회로들의 갯수도 1/2로 줄일 수 있다. 이 화소 어레이에서 적색 서브픽셀들(R), 녹색 서브픽셀들(G) 및 청색 서브픽셀들(B)은 각각 x축 방향을 따라 배치된다. 이 화소 어레이에서 한 픽셀은 y축 방향을 따라 이웃하는 적색 서브픽셀(R), 녹색 서브픽셀(G) 및 청색 서브픽셀(G)을 포함한다. 즉, 한 픽셀에는 2개의 게이트라인들 과 1.5개의 데이터라인들이 할당된다. 이 화소 어레이에서 데이터라인을 사이에 두고 상하로 이웃하는 액정셀들은 동일한 데이터라인을 공유하여 그 데이터라인을 통해 시분할 방식으로 공급되는 데이터전압을 연속으로 충전한다. 데이터라인들(DL1~DL3)의 상측에 배치된 액정셀과 TFT를 각각 제1 액정셀과 제1 TFT(TFT1)로 정의하고, 데이터라인들(DL1~DL3)의 하측에 배치된 액정셀과 TFT를 각각 제2 액정셀과 제2 TFT(TFT2)로 정의하여 TFT들의 접속관계를 설명하면 다음과 같다. 제1 TFT(TFT1)는 기수 게이트라인(G1,G3,G5)으로부터의 게이트펄스에 응답하여 데이터라인(DL1~DL3)으로부터의 데이터전압을 제1 액정셀의 화소전극에 공급한다. 제1 TFT(TFT1)의 게이트전극은 기수 게이트라인(G1,G3,G5)에 접속되고, 소스전극은 데이터라인(DL1~DL3)에 접속되며, 드레인전극은 제1 액정셀의 화소전극에 접속된다. 제2 TFT(TFT2)는 우수 게이트라인(G2,G4,G6)으로부터의 게이트펄스에 응답하여 데이터라인(DL1~DL3)으로부터의 데이터전압을 제2 액정셀의 화소전극에 공급한다. 제2 TFT(TFT2)의 게이트전극은 우수 게이트라인(G2,G4,G6)에 접속되고, 소스전극은 데이터라인(DL1~DL3)에 접속되며, 드레인전극은 제2 액정셀의 화소전극에 접속된다. The pixel array illustrated in FIG. 8 may reduce the number of data lines required at the same resolution by one half and the number of data drive integrated circuits required by the same as compared with the pixel array of FIG. 7. In this pixel array, the red subpixels R, the green subpixels G, and the blue subpixels B are disposed along the x-axis direction, respectively. One pixel in this pixel array includes neighboring red subpixels R, green subpixels G, and blue subpixels G along the y-axis direction. That is, two gate lines and 1.5 data lines are allocated to one pixel. In this pixel array, the liquid crystal cells adjacent to each other up and down with the data line share the same data line and continuously charge the data voltage supplied in the time division manner through the data line. A liquid crystal cell and a TFT disposed above the data lines DL1 to DL3 are defined as a first liquid crystal cell and a first TFT TFT1, respectively, and a liquid crystal cell disposed below the data lines DL1 to DL3; When the TFTs are defined as the second liquid crystal cell and the second TFT (TFT2), respectively, the connection relationship between the TFTs is as follows. The first TFT TFT1 supplies the data voltage from the data lines DL1 to DL3 to the pixel electrode of the first liquid crystal cell in response to the gate pulses from the odd gate lines G1, G3, and G5. The gate electrode of the first TFT TFT1 is connected to the odd gate lines G1, G3, and G5, the source electrode is connected to the data lines DL1 to DL3, and the drain electrode is connected to the pixel electrode of the first liquid crystal cell. do. The second TFT TFT2 supplies the data voltage from the data lines DL1 to DL3 to the pixel electrode of the second liquid crystal cell in response to the gate pulses from the even gate lines G2, G4 and G6. The gate electrode of the second TFT TFT2 is connected to the even gate lines G2, G4 and G6, the source electrode is connected to the data lines DL1 to DL3, and the drain electrode is connected to the pixel electrode of the second liquid crystal cell. do.
이 화소 어레이의 해상도가 m(1920)×n(1080) 일 때, {n(1080)×3(여기서, 3은 RGB)}/2 개의 데이터라인들과 2×m(1920) 개의 게이트라인들이 필요하다. 이 화소 어레이의 게이트라인들 각각에는 데이터전압과 동기되는 제2 일정 기간(1H/2)의 게이트펄스가 순차적으로 공급된다.When the resolution of this pixel array is m (1920) × n (1080), {n (1080) × 3 (where 3 is RGB)} / 2 data lines and 2 × m (1920) gate lines need. Gate pulses of the second predetermined period (1H / 2) synchronized with the data voltage are sequentially supplied to each of the gate lines of the pixel array.
도 9에 도시된 화소 어레이는 도 7의 화소 어레이에 비하여 동일 해상도에서 필요한 데이터라인들의 갯수를 1/3로 줄일 수 있고, 필요한 데이터 드라이브 집적회로들의 갯수도 1/3로 줄일 수 있다. 이 화소 어레이에서 적색 서브픽셀들(R), 녹색 서브픽셀들(G) 및 청색 서브픽셀들(B)은 각각 y축 방향을 따라 배치된다. 이 화소 어레이에서 한 픽셀은 x축 방향을 따라 이웃하는 적색 서브픽셀(R), 녹색 서브픽셀(G) 및 청색 서브픽셀(G)을 포함한다. 즉, 한 픽셀은 3개의 게이트라인들과 1개의 데이터라인이 할당된다. TFT 각각은 게이트라인(GL1~GL6)으로부터의 게이트펄스에 응답하여 데이터라인(DL1~DL3)으로부터의 데이터전압을 데이터라인(DL1~DL3)의 하측(또는 상측)에 배치된 액정셀의 화소전극에 공급한다. The pixel array shown in FIG. 9 may reduce the number of data lines required by the same resolution as 1/3 compared to the pixel array of FIG. 7 and reduce the number of data drive integrated circuits required by 1/3. In this pixel array, the red subpixels R, the green subpixels G, and the blue subpixels B are disposed along the y-axis direction, respectively. One pixel in this pixel array includes neighboring red subpixels R, green subpixels G, and blue subpixels G along the x-axis direction. That is, one pixel is allocated three gate lines and one data line. Each of the TFTs includes a pixel electrode of a liquid crystal cell in which data voltages from the data lines DL1 to DL3 are disposed below (or above) the data lines DL1 to DL3 in response to gate pulses from the gate lines GL1 to GL6. To feed.
이 화소 어레이의 해상도가 m(1920)×n(1080) 일 때, {n(1080)×3(여기서, 3은 RGB)}/3 개의 데이터라인들과 3×m(1920) 개의 게이트라인들이 필요하다. 이 화소 어레이의 게이트라인들 각각에는 데이터전압과 동기되는 제3 일정 기간(1H/3)의 게이트펄스가 순차적으로 공급된다.When the resolution of this pixel array is m (1920) × n (1080), {n (1080) × 3 (where 3 is RGB)} / 3 data lines and 3 × m (1920) gate lines need. Gate pulses of the third predetermined period (1H / 3) that are synchronized with the data voltage are sequentially supplied to each of the gate lines of the pixel array.
상술한 바와 같이, 본 발명에 따른 액정표시장치는 데이터라인들을 액정표시패널에서 상대적으로 짧은 세로축 방향으로 나란히 형성하고, 게이트라인들을 액정표시패널에서 상대적으로 긴 가로축 방향으로 나란히 형성하여, 가로축 방향을 따라 데이터 스캐닝을 실시한다. 그리고, 이 데이터 스캐닝 방향에 맞춰 백라이트 유닛의 광원들이 백라이트 스캐닝 블럭 단위로 순차 구동되도록, 광원들을 액정표시패널의 가로축 방향에 대응되도록 배치한다. 그 결과, 본 발명에 따른 액정표시장치는 광원들을 액정표시패널의 세로축 방향에 대응되도록 배치할 때에 비해 더 많은 갯수의 광원들을 배치할 수 있어, 스캐닝 백라이트 구현시 원하는 휘도를 충분히 발휘할 수 있다. 또한, 광원들의 갯수가 늘어난 만큼 광원들 각각이 담당해야할 면적이 줄어들기 때문에 광원들에 걸리는 부하량을 크게 줄일 수 있다.As described above, the liquid crystal display according to the present invention forms data lines side by side in a relatively short vertical axis direction in the liquid crystal display panel, and gate lines are formed side by side in a relatively long horizontal axis direction in the liquid crystal display panel, thereby forming a horizontal axis direction. Data scanning is performed accordingly. The light sources are arranged to correspond to the horizontal axis direction of the liquid crystal display panel so that the light sources of the backlight unit are sequentially driven in the backlight scanning block unit in accordance with the data scanning direction. As a result, the liquid crystal display according to the present invention can arrange a larger number of light sources than when the light sources are disposed so as to correspond to the vertical axis direction of the liquid crystal display panel, thereby sufficiently exhibiting desired luminance when implementing the scanning backlight. In addition, as the number of light sources increases, the area to which each of the light sources must be reduced can greatly reduce the load on the light sources.
나아가, 본 발명에 따른 액정표시장치는 데이터라인들을 액정표시패널에서 상대적으로 짧은 세로축 방향으로 나란히 형성함으로써, 동일 해상도에서 종래 대비 데이터라인들의 갯수를 크게 줄여 데이터 구동회로의 사이즈 감소에 크게 기여할 수 있다.Furthermore, the liquid crystal display according to the present invention can form data lines side by side in a relatively short vertical axis direction in the liquid crystal display panel, thereby greatly reducing the number of data lines compared to the conventional one at the same resolution, thereby greatly contributing to the size reduction of the data driving circuit. .
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.
도 1 및 도 2는 일반적인 스캐닝 백라이트 구동 기술을 보여주는 도면들.1 and 2 illustrate a typical scanning backlight driving technique.
도 3은 종래 데이터 스캐닝과 백라이트 스캐닝 방향을 보여주는 도면.3 illustrates a conventional data scanning and backlight scanning direction.
도 4는 본 발명의 실시예에 따른 액정표시장치를 보여주는 도면.4 is a view showing a liquid crystal display according to an embodiment of the present invention.
도 5a 및 도 5b는 백라이트 유닛에서 광원들의 배치 위치를 보여주는 도면들.5A and 5B are views showing an arrangement position of light sources in a backlight unit.
도 6a 내지 도 6e는 도광판부 내에서 광의 직선성을 확보하기 위한 여러 방안들을 보여주는 도면들.6a to 6e are views showing various ways to secure the linearity of light in the light guide plate portion.
도 7 내지 도 9는 화소 어레이의 접속 구성을 보여주는 도면들.7 to 9 are diagrams illustrating a connection configuration of a pixel array.
< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>
10 : 액정표시패널 11 : 타이밍 콘트롤러10 liquid
12 : 데이터 구동회로 13 : 게이트 구동회로12: data driving circuit 13: gate driving circuit
14 : 광원 제어회로 15 : 광원 구동회로14 light
16 : 광원들 17 : 도광판16
Claims (7)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090102413A KR101642990B1 (en) | 2009-10-27 | 2009-10-27 | Liquid crystal display |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090102413A KR101642990B1 (en) | 2009-10-27 | 2009-10-27 | Liquid crystal display |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110045726A true KR20110045726A (en) | 2011-05-04 |
KR101642990B1 KR101642990B1 (en) | 2016-07-27 |
Family
ID=44240742
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090102413A KR101642990B1 (en) | 2009-10-27 | 2009-10-27 | Liquid crystal display |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101642990B1 (en) |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001210122A (en) * | 2000-01-28 | 2001-08-03 | Matsushita Electric Ind Co Ltd | Luminaire, video display device, method of driving video display device, liquid crystal display panel, method of manufacturing liquid crystal display panel, method of driving liquid crystal display panel, array substrate, display device, viewfinder and video camera |
JP2008034372A (en) * | 2006-06-30 | 2008-02-14 | Toshiba Corp | Lighting system and liquid crystal display |
-
2009
- 2009-10-27 KR KR1020090102413A patent/KR101642990B1/en active IP Right Grant
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001210122A (en) * | 2000-01-28 | 2001-08-03 | Matsushita Electric Ind Co Ltd | Luminaire, video display device, method of driving video display device, liquid crystal display panel, method of manufacturing liquid crystal display panel, method of driving liquid crystal display panel, array substrate, display device, viewfinder and video camera |
JP2008034372A (en) * | 2006-06-30 | 2008-02-14 | Toshiba Corp | Lighting system and liquid crystal display |
Also Published As
Publication number | Publication date |
---|---|
KR101642990B1 (en) | 2016-07-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10025132B2 (en) | Liquid crystal display device and driving method thereof | |
US8508692B2 (en) | Backlight unit and liquid crystal display using the same comprising first and second light guide plate arrays connected to and independently controlled by first and second light array driving parts respectively | |
CN101852946B (en) | Liquid crystal display and driving method of thereof | |
KR101325314B1 (en) | Liquid crystal display | |
US8482507B2 (en) | Liquid crystal display and driving method thereof | |
EP2237088B1 (en) | Back light unit and liquid crystal display using the same | |
KR20040038749A (en) | Illumination device and liquid crystal display device using the same | |
WO2017063239A1 (en) | Array substrate, liquid crystal display panel, and drive method | |
KR101613727B1 (en) | Liquid crystal display | |
KR20110025555A (en) | Edge type back light unit and liquid crystal display using the same | |
KR102062914B1 (en) | 3 primary color display device and pixel data rendering method of thereof | |
KR101642990B1 (en) | Liquid crystal display | |
KR101826352B1 (en) | Liquid Crystal Display | |
KR20110107585A (en) | Apparatus and method for liquid crystal display device | |
KR101816894B1 (en) | Liquid crystal display | |
KR101696581B1 (en) | Back light unit and liquid crystal display using the same | |
KR102633411B1 (en) | Back Light Unit and Liquid Crystal Display Device using the same | |
JP2009198601A (en) | Liquid crystal display device | |
KR101687804B1 (en) | Apparatus and method for liquid crystal display device | |
KR20080105827A (en) | Liquid crystal display device | |
KR102200467B1 (en) | Display Panel And Liquid Crystal Display Device Including Thereof | |
KR20120113051A (en) | Liquid crystal display device and method of driving the same | |
KR20200082598A (en) | Liquid crystal display device | |
KR20110056708A (en) | Back light unit and liquid crystal display using the same | |
KR20090072018A (en) | Back light unit and liquid crystal display apparatus using the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
AMND | Amendment | ||
E90F | Notification of reason for final refusal | ||
AMND | Amendment | ||
E601 | Decision to refuse application | ||
AMND | Amendment | ||
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 4 |